WO2018101381A1 - 高周波モジュール - Google Patents

高周波モジュール Download PDF

Info

Publication number
WO2018101381A1
WO2018101381A1 PCT/JP2017/042965 JP2017042965W WO2018101381A1 WO 2018101381 A1 WO2018101381 A1 WO 2018101381A1 JP 2017042965 W JP2017042965 W JP 2017042965W WO 2018101381 A1 WO2018101381 A1 WO 2018101381A1
Authority
WO
WIPO (PCT)
Prior art keywords
wiring board
shield
electrode
main surface
multilayer wiring
Prior art date
Application number
PCT/JP2017/042965
Other languages
English (en)
French (fr)
Inventor
喜人 大坪
Original Assignee
株式会社村田製作所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社村田製作所 filed Critical 株式会社村田製作所
Publication of WO2018101381A1 publication Critical patent/WO2018101381A1/ja
Priority to US16/414,185 priority Critical patent/US10674648B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K9/00Screening of apparatus or components against electric or magnetic fields
    • H05K9/0073Shielding materials
    • H05K9/0081Electromagnetic shielding materials, e.g. EMI, RFI shielding
    • H05K9/0084Electromagnetic shielding materials, e.g. EMI, RFI shielding comprising a single continuous metallic layer on an electrically insulating supporting structure, e.g. metal foil, film, plating coating, electro-deposition, vapour-deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/552Protection against radiation, e.g. light or electromagnetic waves
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/28Applying non-metallic protective coatings
    • H05K3/284Applying non-metallic protective coatings for encapsulating mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13139Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13144Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16237Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bonding area disposed in a recess of the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5383Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16152Cap comprising a cavity for hosting the device, e.g. U-shaped cap
    • H01L2924/16153Cap enclosing a plurality of side-by-side cavities [e.g. E-shaped cap]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/07Electric details
    • H05K2201/0707Shielding
    • H05K2201/0715Shielding provided by an outer layer of PCB

Definitions

  • the present invention relates to a high-frequency module including a shield.
  • Some high-frequency modules mounted on portable terminal devices and the like have components mounted on a wiring board sealed with resin, and a shield film is provided so as to cover the surface of the sealing resin layer.
  • a shield film is provided so as to cover the surface of the sealing resin layer.
  • FIG. 13 in the high-frequency module 100 described in Patent Document 1, a plurality of components 102 are mounted on the upper surface of the wiring substrate 101, and each component 102 is sealed with a sealing resin layer 103.
  • a shield film 104 is formed on the surface of the sealing resin layer 103 by Ni plating.
  • a through-hole conductor 105 connected to the internal ground electrode is provided at the end of the wiring board, and the shield film 104 and the through-hole conductor 105 are connected.
  • a ground electrode 106 is formed on the lower surface of the wiring substrate 101.
  • the present invention has been made in view of the above-described problems, and an object of the present invention is to provide a high-frequency module that can improve the shielding performance against specific parts.
  • a high-frequency module of the present invention includes a wiring board, a plurality of components mounted on one main surface of the wiring board, the one main surface of the wiring board, and the plurality of components.
  • a sealing resin layer that seals, a shield member disposed between a predetermined component and the other components among the plurality of components in the sealing resin layer, and a surface of the sealing resin layer Among these, the opposing surface and side surface facing the surface contacting the wiring substrate, the shield film covering the side surface of the wiring substrate, and the other main surface facing the one main surface of the wiring substrate, A shield electrode disposed at a position overlapping the predetermined component when viewed from a direction perpendicular to the one main surface; and a plurality of shield electrodes provided on the wiring board and connecting the shield member and the shield electrode.
  • the shield member has one end in the thickness direction of the wiring board connected to the shield film and the other end connected to the one main surface of the wiring board, and the predetermined component is the shield film, It is characterized by being surrounded by the shield member, the shield electrode, and the plurality of connection conductors.
  • the predetermined component is surrounded by the shield film, the shield member, the shield electrode, and the plurality of connection conductors, not only noise from one main surface of the wiring board but also from the other main surface of the wiring board. Noise interference can be prevented. Moreover, mutual interference of noise between a predetermined component and other components among a plurality of components mounted on the wiring board can be prevented. Further, when the shield electrode is arranged on the other main surface of the wiring board, if the shield electrode is connected to the ground electrode of the external mother board, the distance of the connection wiring (connection conductor) between the shield member and the ground electrode can be reduced. Can be shortened. Therefore, the connection resistance between the shield member and the ground electrode for grounding can be lowered.
  • a part of the edge of the shield electrode is disposed so as to be positioned at the edge of the other main surface of the wiring board, so that the shield is formed at the edge of the other main surface of the wiring board.
  • the shield member is connected to the film, and the shield member covers the side surface of the sealing resin layer of the shield film when viewed from a direction perpendicular to the one main surface of the wiring board.
  • the plurality of connection conductors may be arranged along the shield member when viewed from a direction perpendicular to the one main surface of the wiring board.
  • the portion covering the side surface of the sealing resin layer of the shield film can also contribute to the shield function. it can. Further, since the shield electrode is provided on the other main surface of the wiring board, it is possible to improve the shielding characteristics of the wiring pattern formed inside the wiring board. Further, the shield electrode can be used as a land for heat dissipation.
  • the shield member is disposed so as to surround the predetermined component when viewed from a direction perpendicular to the one main surface of the wiring board, and the shield electrode is disposed on the one main surface of the wiring board. May be arranged in a region overlapping with the predetermined part when viewed from a direction perpendicular to the direction.
  • the shield electrode is provided on the other main surface of the wiring board, it is possible to improve the shielding characteristics of the wiring pattern formed inside the wiring board. Further, the shield electrode can be used as a land for heat dissipation.
  • the shield electrode may be disposed inside the wiring board and closer to the other main surface than the center of the wiring board in the thickness direction of the wiring board.
  • the predetermined component is surrounded by the shield film, the shield member, the shield electrode, and the plurality of connection conductors, not only noise from one main surface of the wiring board but also from the other main surface of the wiring board. Noise interference can be prevented. Moreover, mutual interference of noise between a predetermined component and other components among a plurality of components mounted on the wiring board can be prevented.
  • FIGS. 1 is a cross-sectional view of the high-frequency module
  • FIG. 2 is a bottom view of the high-frequency module 1a.
  • the high-frequency module 1 a includes a multilayer wiring board 2 (corresponding to “wiring board” of the present invention) and a plurality of components mounted on the upper surface 20 a of the multilayer wiring board 2.
  • a multilayer wiring board 2 corresponding to “wiring board” of the present invention
  • the sealing resin layer 4 laminated on the upper surface 20a of the multilayer wiring board 2 the shield film 6 covering the surface of the sealing resin layer 4, and the sealing resin layer 4
  • a predetermined component 3c and a plurality of metal pins 5a formed so as to divide the other components 3a and 3b are provided, and are mounted on, for example, a mother board of an electronic device using a high-frequency signal.
  • the multilayer wiring board 2 is formed by laminating a plurality of insulating layers 2a to 2d made of, for example, a low-temperature co-fired ceramic or glass epoxy resin.
  • the mounting electrodes 7a for mounting the components 3a to 3c and the metal pins 5a (“shielding member of the present invention"
  • the mounting electrode 7b for mounting is formed.
  • a plurality of external electrodes 8a to 8c for external connection are formed on the lower surface 20b of the multilayer wiring board 2 (corresponding to “the other main surface of the wiring board” of the present invention).
  • Various internal wiring electrodes 9 are formed between the adjacent insulating layers 2a to 2d, and the internal wiring electrodes 9 formed in different insulating layers 2a to 2d are provided inside the multilayer wiring board 2.
  • a plurality of via conductors 10a for connection are formed.
  • a mounting electrode 7b for mounting each metal pin 5a and a predetermined external electrode 8c are a pad electrode 11 and a via conductor 10b formed inside the multilayer wiring board 2.
  • the external electrode 8c is formed with an area larger than that of the component 3c when viewed from a direction perpendicular to the upper surface 20a of the multilayer wiring board 2, and is arranged so that the component 3c can be accommodated in the external electrode 8c. Is done.
  • the pad electrodes 11 and the via conductors 10b are alternately arranged in the thickness direction of the multilayer wiring board 2.
  • the alternately arranged pad electrodes 11 and via conductors 10b are arranged at positions overlapping the mounting electrodes 7b to be connected when viewed from a direction perpendicular to the upper surface 20a of the multilayer wiring board 2. That is, each metal pin 5a is linearly connected to the external electrode 8c in a direction perpendicular to the upper surface 20a of the multilayer wiring board 2 through the plurality of via conductors 10b and the plurality of pad electrodes 11. .
  • a set of a plurality of pad electrodes 11 and a plurality of via conductors 10b that connect one mounting electrode 7b and the external electrode 8c may be referred to as a connection conductor.
  • connection conductor is not limited to the above.
  • the connection conductor may be formed by connecting only the plurality of via conductors 10b without forming the pad electrode 11. Further, it is not always necessary to connect the metal pin 5a and the external electrode 8c in a straight line, and the mounting electrodes 7b and the external electrodes 8c are formed on the main surfaces of the insulating layers 2a to 2d, It suffices if they are connected via a plurality of via conductors penetrating the insulating layers 2a to 2d.
  • the external electrode 8 c has a laterally long outer shape, and a pair of adjacent short sides and long sides substantially overlaps the edge of the lower surface 20 b of the multilayer wiring board 2. In this overlapping position, the external electrode 8c is connected to the shield film 6 (the portion of the shield film 6 that covers the side surface 20c of the multilayer wiring board 2).
  • Each metal pin 5a is not left overlapping the edge of the lower surface 20b of the multilayer wiring board 2 of the external electrode 8c when viewed from a direction perpendicular to the upper surface 20a (or the lower surface 20b) of the multilayer wiring board 2. Arranged along a pair of short and long sides.
  • the component 3c is a portion of the shield film 6 that covers the side surface 4b of the sealing resin layer 4 when viewed from a direction perpendicular to the upper surface 20a (or the lower surface 20b) of the multilayer wiring board 2.
  • a part and a plurality of metal pins 5a are surrounded.
  • the external electrode 8c is provided with an opening 13 for arranging another external electrode 8a.
  • the opening 13 may not be provided when an external electrode is not required.
  • each connection conductor when viewed from a direction perpendicular to the upper surface 20a (or the lower surface 20b) of the multilayer wiring board 2, each connection conductor also has the remaining set of short sides. Will be arranged along the long side.
  • interval of an adjacent connection conductor are below 1/4 (lambda) (wavelength) of the wavelength in the resin mold board
  • Each metal pin 5a has an upper end surface exposed from the upper surface 4a of the sealing resin layer 4, connected to the shield film 6, and a lower end surface connected to the mounting electrode 7b.
  • Each metal pin 5a is arranged so as to partition the predetermined part 3c and the other parts 3a, 3b, that is, between the predetermined part 3c and the other parts 3a, 3b. It functions as a shield wall that prevents mutual interference of noise with 3b.
  • the metal pin 5a is formed by shearing a wire made of a metal material generally employed as a wiring electrode such as Cu, Au, Ag, Al, or a Cu-based alloy. In this embodiment, each metal pin 5a is formed in a columnar shape with substantially the same thickness and length.
  • the component 3c is surrounded by the shield film 6, each metal pin 5a, each connection conductor (via conductor 10b, pad electrode 11), and the external electrode 8c.
  • Each of the external electrodes 8a to 8c is connected to the mounting electrode of the mother board by soldering or the like.
  • the external electrode 8c connected to each metal pin 5a and the external electrode 8b different from this are different from each other. It is connected to a mounting electrode for grounding the substrate.
  • the external electrode 8b also functions as a shield on the lower surface 20b side of the multilayer wiring board 2 by being grounded. Furthermore, the heat dissipation of the multilayer wiring board 2 is also improved.
  • the mounting electrodes 7a and 7b, the external electrodes 8a to 8c, and the internal wiring electrode 9 are all made of a metal generally employed as a wiring electrode such as Cu, Ag, or Al.
  • Each via conductor 10a, 10b is formed of a metal such as Ag or Cu.
  • the mounting electrodes 7a and 7b and the external electrodes 8a to 8c may be subjected to Ni / Au plating, respectively.
  • Each component 3a to 3c is composed of a semiconductor element formed of a semiconductor such as Si or GaAs, or a chip component such as a chip inductor, a chip capacitor, or a chip resistor, and multilayer wiring by a general surface mounting technique such as solder bonding.
  • a semiconductor element formed of a semiconductor such as Si or GaAs
  • a chip component such as a chip inductor, a chip capacitor, or a chip resistor
  • multilayer wiring by a general surface mounting technique such as solder bonding.
  • the part 3c surrounded by the shield film 6, the metal pin 5a, the external electrode 8c, and the connection conductor is composed of a semiconductor element that may cause malfunction such as malfunction due to the influence of noise.
  • the sealing resin layer 4 is laminated on the multilayer wiring board 2 so as to cover the upper surface 20a of the multilayer wiring board 2, the components 3a to 3c, and the metal pins 5a.
  • the sealing resin layer 4 can be formed of a resin that is generally employed as a sealing resin such as an epoxy resin.
  • the shield film 6 is for shielding noise from the outside with respect to the internal wiring electrode 9 and the components 3a to 3c in the multilayer wiring board 2, and includes the upper surface 4a and the side surface 4b of the sealing resin layer 4, the multilayer wiring board.
  • the sealing resin layer 4 is laminated so as to cover the two side surfaces 20c.
  • the shield film 6 may be formed in a multilayer structure having an adhesion film laminated on the surface of the sealing resin layer 4, a conductive film laminated on the adhesion film, and a protective film laminated on the conductive film. it can.
  • the adhesion film is provided to increase the adhesion strength between the conductive film and the sealing resin layer 4 and can be formed of a metal such as SUS, for example.
  • the conductive film is a layer that bears the substantial shielding function of the shield film 6 and can be formed of, for example, any one of Cu, Ag, and Al.
  • the protective film is provided to prevent the conductive film from being corroded or scratched, and can be formed of, for example, SUS.
  • the predetermined component 3c is surrounded by the shield film 6, each metal pin 5a, the external electrode 8c, and the plurality of connection conductors (via conductor 10b, pad electrode 11). 2 can prevent interference of noise from the lower surface 20b of the multilayer wiring board 2 as well as noise from the upper surface 20a. Further, since each of the plurality of metal pins 5a is arranged so as to partition between the component 3c and the other components 3a, 3b, the mutual interference of noise between the component 3c and the other components 3a, 3b is prevented. Can be prevented.
  • each metal pin 5a, the external electrode 8c, and the plurality of connection conductors can shield noise from the outside,
  • the shield characteristic for the internal wiring electrode 9 in the region can also be improved.
  • the shield film 6 and the external electrode 8c connected to the grounding mounting electrode of the mother substrate are linearly connected via the metal pin 5a and the connection conductor (via conductor 10b, pad electrode 11),
  • the shield film 6 and the ground electrode of the mother substrate can be connected at a short distance.
  • the connection resistance between the shield film 6 and the ground electrode of the mother substrate can be reduced, and the shield film 6, each metal pin 5a, the external electrode 8c, and the plurality of connection conductors (via conductor 10b, pad electrode 11). It is possible to improve the shielding performance of the component 3c and the like arranged in the enclosed region.
  • the external electrodes 8b and 8c excluding the external electrode 8a disposed on the edge of the lower surface 20b of the multilayer wiring board 2, are formed with a larger area than the external electrode 8a, and these external electrodes 8b and 8c. Can also be used as a land for heat dissipation.
  • FIGS. 3 is a cross-sectional view of the high-frequency module 1b
  • FIG. 4 is a bottom view of the high-frequency module 1b.
  • the high-frequency module 1b according to this embodiment differs from the high-frequency module 1a of the first embodiment described with reference to FIGS. 1 and 2 in that it is mounted on the multilayer wiring board 2 as shown in FIGS. That is, the shield structure between the parts 3a to 3c is different, and the external electrodes formed on the lower surface 20b of the multilayer wiring board 2 are different. Since other configurations are the same as those of the high-frequency module 1a of the first embodiment, description thereof is omitted by attaching the same reference numerals.
  • each via conductor 5b is arranged along a pair of short side and long side of the external electrode 8c.
  • Each via conductor 5b is formed with a plurality of via holes penetrating the sealing resin layer 4 so that the mounting electrodes 7b are exposed from the upper surface 4a of the sealing resin layer 4, and each via hole is electrically conductive. It can be formed by filling a paste or performing via fill plating.
  • the external electrode 8a disposed on the edge of the lower surface 20b is formed in a circular shape. Accordingly, the opening 13 of the external electrode 8c is also formed in a circular shape having a slightly larger diameter than the external electrode 8a.
  • the same effect as that of the high-frequency module 1a of the first embodiment can be obtained.
  • the part which functions as a shield between components among the shields which surround the components 3c can be formed using the via conductor 5b.
  • the portion functioning as a shield between the components is formed by the plurality of via conductors 5b.
  • a groove is formed along a pair of short and long sides of the external electrode 8c, and the groove is filled with a conductive paste, or when the shield film 6 is formed, the groove is filled together to shield the groove.
  • a wall 5c can be formed.
  • the shield wall 5c and the external electrode 8c are connected by a plurality of connection conductors (a plurality of via conductors 10b and a plurality of pad electrodes 11) penetrating in the thickness direction of the multilayer wiring board 2.
  • connection conductors a plurality of via conductors 10b and a plurality of pad electrodes 11
  • interval so that an adjacent connection conductor may not connect.
  • the shape of the external electrode 8c constituting a part of the shield is not limited to a rectangle and can be changed as appropriate.
  • the external electrode 8c of the second embodiment has a rectangular outer shape, and a pair of short sides and long sides are arranged so as to overlap the edge of the lower surface 20b of the multilayer wiring board 2, As shown in FIG. 7A, a gap is formed between the edge of the external electrode 8c in the vicinity of the opening 13 for the external electrode 8a and the edge of the lower surface 20b of the multilayer wiring board 2. It may be a simple shape.
  • the opening 13 is individually formed for each external electrode 8a. However, as shown in FIG. 7B, a single L-shaped opening 13 is formed. All of the external electrodes 8 a disposed inside may be disposed in the opening 13.
  • FIGS. 8 is a cross-sectional view of the high-frequency module 1c
  • FIG. 9 is a bottom view of the high-frequency module 1c.
  • the high-frequency module 1c according to this embodiment differs from the high-frequency module 1b according to the second embodiment described with reference to FIGS. 3 and 4 in that a component 3c surrounded by a shield as shown in FIGS. Are different from each other, the structure of the shield is different, and the external electrodes formed on the lower surface 20b of the multilayer wiring board 2 are different. Since other configurations are the same as those of the high-frequency module 1b of the second embodiment, description thereof is omitted by attaching the same reference numerals.
  • the part 3c to be shielded is arranged at the center of the upper surface 20a of the multilayer wiring board 2. Further, among the shields surrounding the component 3c, a plurality of via conductors 5b serving as a portion functioning as a shield between the components are arranged so as to surround the component 3c (see FIGS. 8 and 9). In this case, the four via conductors 5b arranged between the central part 3c and the left part 3a and the four via conductors 5b arranged between the central part 3c and the right part 3b are used. In addition, the remaining via conductors 5b that are not disposed between the components also form part of the “shield member” of the present invention.
  • the external electrode 8 c that bears the shield on the lower surface 20 b side of the multilayer wiring board 2 is arranged at the center of the lower surface 20 b of the multilayer wiring board 2. That is, when viewed from a direction perpendicular to the upper surface 20a of the multilayer wiring board 2, the external electrode 8c is disposed in a region surrounded by the plurality of via conductors 5b.
  • the external electrode 8c is larger than the component 3c so that the component 3c can be accommodated in the external electrode 8c when viewed from a direction perpendicular to the upper surface 20a of the multilayer wiring board 2. It is formed with a large area.
  • four openings 13 for arranging the external electrodes 8a are formed in the center of the external electrode 8c.
  • connection conductors via conductor 10b, pad electrode 11
  • the plurality of connection conductors are arranged along the edge of the external electrode 8c when viewed from a direction perpendicular to the upper surface 20a of the multilayer wiring board 2.
  • connection conductors similarly to 2nd Embodiment, while an upper end part is connected to the predetermined mounting electrode 7b, a lower end part is connected to the external electrode 8c.
  • the side surface 4b of the sealing resin layer 4 and the side surface 20c of the multilayer wiring board 2 in the shield film 6 are covered as part of the shield surrounding the component 3c. The part is not used.
  • the shield surrounding the component 3c is a part of the shield film 6 that covers the upper surface 4a of the sealing resin layer 4, a plurality of via conductors 5b surrounding the component 3c, and a plurality of connection conductors (via conductor 10b). , Pad electrode 11) and external electrode 8c.
  • connection conductor via conductor 10b, pad electrode 11
  • the ground signal line You may make it connect to.
  • one internal wiring electrode 9a that forms a signal line for grounding is connected to the pad electrode 11 of the connection conductor formed on the same insulating layer 2c as the internal wiring electrode 9a.
  • FIGS. 11 is a cross-sectional view of the high-frequency module 1d
  • FIG. 12 is a bottom view of the high-frequency module 1d.
  • the high-frequency module 1d according to this embodiment differs from the high-frequency module 1a according to the first embodiment described with reference to FIGS. 1 and 2 in that the lower surface of the multilayer wiring board 2 is as shown in FIGS. That is, the shield structure on the 20b side is different and the number of layers of the multilayer wiring board 2 is different. Since other configurations are the same as those of the high-frequency module 1a of the first embodiment, description thereof is omitted by attaching the same reference numerals.
  • the multilayer wiring board 2 is formed of five layers of insulating layers 2a to 2e.
  • Shield electrodes 80b and 80c are formed at positions near the lower surface 20b of the multilayer wiring board 2.
  • the shield electrode 80c when viewed from a direction perpendicular to the upper surface 20a of the multilayer wiring board 2, the shield electrode 80c overlapping the component 3c is substituted for the external electrode 8c of the first embodiment.
  • the component 3c is surrounded by the shield electrode 80c, the shield film 6, the plurality of metal pins 5a, and the plurality of connection conductors (via conductor 10b, pad electrode 11).
  • a part of the edge of the shield electrode 80 c is exposed from the side surface 20 c of the multilayer wiring board 2 and connected to the shield film 6.
  • the position of the shield electrodes 80b and 80c near the lower surface 20b of the multilayer wiring board 2 means a position closer to the lower surface 20b than the center of the multilayer wiring board 2 in the thickness direction of the multilayer wiring board 2.
  • the lower surface 20b is preferably on one layer or two layers.
  • the center of the multilayer wiring board 2 means a position in the multilayer wiring board 2 that is the same distance from the upper surface 20a and the lower surface 20b.
  • a plurality of external electrodes 8a are arranged on the lower surface 20b of the multilayer wiring board 2 along the edge of the lower surface 20b. Further, the lower surface 20b of the multilayer wiring board 2 is covered with an insulating coating film 15 in which an opening 14 is provided in a portion where each external electrode 8a is disposed.
  • the insulating coating film 15 can be formed of, for example, a solder resist.
  • the same effects as in the first embodiment can be obtained. it can. Further, when the shield electrodes 80b and 80c are arranged inside the multilayer wiring board 2, the shield area inside the multilayer wiring board 2 is smaller than that in the first embodiment, but the shield electrodes 80b and 80c are arranged on the lower surface of the multilayer wiring board 2. By disposing near 20b, the area where the internal wiring electrode 9 can be shielded can be expanded inside the multilayer wiring board 2.
  • the number of insulating layers and wiring layers constituting the multilayer wiring board 2 can be changed as appropriate.
  • the present invention relates to various high-frequency modules including a sealing resin layer that covers a component mounted on a wiring board, a shield that covers the surface of the sealing resin layer, and a shield that prevents mutual interference of noise between components. Can be applied to.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Electromagnetism (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

特定の部品に対するシールド性を向上させることができる高周波モジュールを提供する。 高周波モジュール1aは、多層配線基板2の上面20aに実装された部品3cが、封止樹脂層4の表面を被覆するシールド膜6と、封止樹脂層4において部品3cを囲むように配列された複数の金属ピン5aと、多層配線基板2の上面20aに対して垂直な方向から見たときに、部品3cと重なる位置にであって、多層配線基板2の下面20bに形成された外部電極8cと、各金属ピン5aと外部電極8cとを接続する複数の接続導体(ビア導体10b、パッド電極11)とにより囲まれている。

Description

高周波モジュール
本発明は、シールドを備える高周波モジュールに関する。
 携帯端末装置などに搭載される高周波モジュールには、配線基板上に実装された部品が樹脂で封止され、該封止樹脂層の表面を被覆するようにシールド膜が設けられるものがある。例えば、図13に示すように、特許文献1に記載の高周波モジュール100は、配線基板101の上面に複数の部品102が実装され、各部品102が封止樹脂層103により封止される。封止樹脂層103の表面にはNiめっきによりシールド膜104が形成される。配線基板の端部には内部グランド電極に接続されたスルーホール導体105が設けられ、シールド膜104とスルーホール導体105とが接続される。また、配線基板101の下面にはグランド電極106が形成される。
特開2010-114291号公報(段落0054~0056、図1等参照)
 近年、この種の高周波モジュールのシールド特性のさらなる向上が要求されている。上記した従来の高周波モジュール100は、配線基板101に実装された部品102の間にはシールドがなく、部品102間のノイズの相互干渉を防止することができない。また、配線基板101の下面には、シールドとして機能するグランド電極106が設けられているが、部品102が完全にはシールドに囲まれておらず、断続的であるため、配線基板101の下面に形成された他の電極と当該グランド電極106との間から入ってきたノイズが、部品102等に影響を及ぼすのを防止することはできない。
 本発明は、上記した課題に鑑みてなされたものであり、特定の部品に対するシールド性を向上させることができる高周波モジュールを提供することを目的とする。
 上記した目的を達成するために、本発明の高周波モジュールは、配線基板と、前記配線基板の一方主面に実装された複数の部品と、前記配線基板の前記一方主面と前記複数の部品とを封止する封止樹脂層と、前記封止樹脂層内において、前記複数の部品のうち所定の部品と他の部品との間に配置されたシールド部材と、前記封止樹脂層の表面のうち、前記配線基板に当接する面に対向する対向面および側面、並びに前記配線基板の側面を被覆するシールド膜と、前記配線基板の前記一方主面と対向する他方主面において、前記配線基板の前記一方主面に対して垂直な方向から見たときに前記所定の部品と重なる位置に配置されたシールド電極と、前記配線基板に設けられ、前記シールド部材と前記シールド電極とを接続する複数の接続導体とを備え、前記シールド部材は、前記配線基板の厚み方向の一端が前記シールド膜に接続されるとともに他端が前記配線基板の前記一方主面に接続され、前記所定の部品が、前記シールド膜、前記シールド部材、前記シールド電極および前記複数の接続導体により囲まれていることを特徴としている。
 この構成によれば、所定の部品が、シールド膜、シールド部材、シールド電極および複数の接続導体により囲まれるため、配線基板の一方主面からのノイズだけでなく、配線基板の他方主面からのノイズの干渉を防止することができる。また、配線基板に実装された複数の部品のうち、所定の部品と、他の部品とのノイズの相互干渉を防止することができる。また、シールド電極を配線基板の他方主面に配置した場合に、シールド電極を外部のマザー基板のグランド電極に接続させれば、シールド部材と当該グランド電極との接続配線(接続導体)の距離を短くすることができる。そのため、シールド部材と接地用のグランド電極との間の接続抵抗を下げることができる。
 また、前記シールド電極の端縁の一部は、前記配線基板の前記他方主面の端縁に位置するように配置されることにより、前記配線基板の前記他方主面の当該端縁で前記シールド膜に接続され、前記シールド部材は、前記配線基板の前記一方主面に対して垂直な方向から見たときに、前記シールド膜の前記封止樹脂層の前記側面を被覆する部分とで前記所定の部品を囲むように配置され、前記複数の接続導体は、前記配線基板の前記一方主面に対して垂直な方向から見たときに、前記シールド部材に沿って配列されていてもよい。
 この構成によれば、例えば、所定の部品が配線基板の一方主面の端縁部に配置された場合に、シールド膜の封止樹脂層の側面を被覆する部分もシールド機能に寄与させることができる。また、シールド電極が配線基板の他方主面に設けられるため、配線基板の内部に形成された配線パターンのシールド特性を向上させることができる。また、シールド電極を放熱用のランドとして利用することができる。
 また、前記シールド部材は、前記配線基板の前記一方主面に対して垂直な方向から見たときに前記所定の部品を囲むように配置され、前記シールド電極は、前記配線基板の前記一方主面に対して垂直な方向から見たときに、前記所定の部品と重なる領域に配置されていてもよい。
 この構成によれば、例えば、所定の部品が配線基板の一方主面の中央部に配置される場合に、部品間シールド部材で所定の部品を囲むことで他の部品とのノイズの相互干渉を防止することができる。また、シールド電極が配線基板の他方主面に設けられるため、配線基板の内部に形成された配線パターンのシールド特性を向上させることができる。また、シールド電極を放熱用のランドとして利用することができる。
 また、前記シールド電極は、前記配線基板の内部であって、前記配線基板の厚み方向において、前記配線基板の中央よりも他方主面寄りに配置されていてもよい。
 この構成によれば、シールドが所定の部品を囲む際、配線基板の内部に形成されたシールド電極を利用する構成を提供することができる。
 本発明によれば、所定の部品が、シールド膜、シールド部材、シールド電極および複数の接続導体により囲まれるため、配線基板の一方主面からのノイズだけでなく、配線基板の他方主面からのノイズの干渉を防止することができる。また、配線基板に実装された複数の部品のうち、所定の部品と、他の部品とのノイズの相互干渉を防止することができる。
本発明の第1実施形態にかかる高周波モジュールの断面図である。 図1の高周波モジュールの底面図である。 本発明の第2実施形態にかかる高周波モジュールの断面図である。 図3の高周波モジュールの底面図である。 図3の高周波モジュールの部品間シールドの変形例を示す図である。 図3の高周波モジュールの内部配線構造の変形例を示す図である。 図3の高周波モジュールの外部電極の変形例を示す図である。 本発明の第3実施形態にかかる高周波モジュールの断面図である。 図8の高周波モジュールの底面図である。 図8の高周波モジュールの内部配線構造の変形例を示す図である。 本発明の第4実施形態にかかる高周波モジュールの断面図である。 図11の高周波モジュールの底面図である。 従来の高周波モジュールの断面図である。
 <第1実施形態>
 本発明の第1実施形態にかかる高周波モジュール1aについて、図1および図2を参照して説明する。なお、図1は高周波モジュールの断面図、図2は高周波モジュール1aの底面図である。
 この実施形態にかかる高周波モジュール1aは、図1および図2に示すように、多層配線基板2(本発明の「配線基板」に相当)と、該多層配線基板2の上面20aに実装された複数の部品3a~3cと、多層配線基板2の上面20aに積層された封止樹脂層4と、封止樹脂層4の表面を被覆するシールド膜6と、封止樹脂層4内に設けられた所定の部品3cと他の部品3a、3bを区切る様に形成された複数の金属ピン5aとを備え、例えば、高周波信号が用いられる電子機器のマザー基板等に搭載される。
 多層配線基板2は、例えば、低温同時焼成セラミックやガラスエポキシ樹脂などで形成された複数の絶縁層2a~2dが積層されて成る。多層配線基板2の上面20a(本発明の「配線基板の一方主面」に相当)には、各部品3a~3cの実装用の実装電極7aや、各金属ピン5a(本発明の「シールド部材」に相当)の実装用の実装電極7bが形成される。多層配線基板2の下面20b(本発明の「配線基板の他方主面」に相当)には、外部接続用の複数の外部電極8a~8cが形成される。また、隣接する絶縁層2a~2d間それぞれに、各種の内部配線電極9が形成されるとともに、多層配線基板2の内部には、異なる絶縁層2a~2dに形成された内部配線電極9同士を接続するための複数のビア導体10aが形成される。
 各金属ピン5aの実装用の実装電極7bと、所定の外部電極8c(本発明の「シールド電極」に相当)とは、多層配線基板2の内部に形成されたパッド電極11とビア導体10bとにより接続される。外部電極8cは、多層配線基板2の上面20aに対して垂直な方向から見たときに、部品3cよりも大なる面積で形成されるとともに、部品3cが当該外部電極8c内に収まるように配置される。
 各パッド電極11とビア導体10bとは、多層配線基板2の厚み方向で交互に配置される。また、交互に配置されたパッド電極11とビア導体10bとは、多層配線基板2の上面20aに対して垂直な方向からみたときに、接続する実装電極7bに重なる位置に配置される。すなわち、各金属ピン5aは、いずれも複数のビア導体10bと複数のパッド電極11とを介して、多層配線基板2の上面20aに対して垂直な方向で直線的に外部電極8cに接続される。ここで、一つの実装電極7bと外部電極8cとを接続する、複数のパッド電極11および複数のビア導体10bのセットを接続導体という場合もある。
 なお、接続導体の構成については、上述に限らず、例えば、パッド電極11を形成せずに、複数のビア導体10bのみを連結して接続導体を形成してもよい。また、金属ピン5aと外部電極8cとを必ずしも直線的に接続する必要はなく、各実装電極7bと外部電極8cとが、各絶縁層2a~2dの主面に形成された配線電極と、各絶縁層2a~2dを貫通する複数のビア導体とを介して接続されていればよい。
 また、図2に示すように、外部電極8cは、外形が横長矩形に形成されており、隣接する一組の短辺と長辺が、多層配線基板2の下面20bの端縁に略重なるように配置され、この重なる位置において、外部電極8cと、シールド膜6(シールド膜6の多層配線基板2の側面20cを被覆する部分)とが接続される。また、各金属ピン5aは、多層配線基板2の上面20a(または下面20b)に対して垂直な方向から見たときに、外部電極8cの多層配線基板2の下面20bの端縁に重ならない残りの一組の短辺と長辺に沿って配列される。この場合、部品3cは、多層配線基板2の上面20a(または下面20b)に対して垂直な方向から見たときに、シールド膜6のうち、封止樹脂層4の側面4bを被覆する部分の一部と、複数の金属ピン5aとで囲まれることになる。また、外部電極8cには、他の外部電極8aを配置するための開口13が設けられている。但し、この開口13は外部電極が不要の場合には設けなくても良い。
 このような各金属ピン5aの配列によれば、多層配線基板2の上面20a(または下面20b)に対して垂直な方向から見たときに、各接続導体も、当該残りの一組の短辺と長辺に沿って配列されることになる。なお、隣接する金属ピン5aの間隔および隣接する接続導体の間隔は、所定の最大使用周波数における樹脂モールド基板内での波長の1/4λ(波長)以下であることが好ましい。このように配置すると、各金属ピン5aによるシールドとしての機能を向上させることができる。なお、金属ピン同士は当接するように配置されても良い。
 各金属ピン5aは、いずれも上端面が封止樹脂層4の上面4aから露出し、シールド膜6に接続され、下端面が実装電極7bに接続される。また、各金属ピン5aは、所定の部品3cと他の部品3a,3bとを仕切るように、すなわち所定の部品3cと他の部品3a,3b間に配置され、部品3cと他の部品3a,3bとのノイズの相互干渉を防止するシールド壁として機能している。なお、金属ピン5aは、Cu、Au、Ag、AlやCu系の合金などの配線電極として一般的に採用される金属材料からなる線材をせん断加工するなどして形成される。また、この実施形態では、各金属ピン5aは、略同じ太さおよび長さで円柱状に形成されている。
 この構成によれば、部品3cは、シールド膜6、各金属ピン5a、各接続導体(ビア導体10b、パッド電極11)および外部電極8cにより、囲まれた状態となる。また、各外部電極8a~8cは、いずれもマザー基板の実装電極に半田等により接続されるが、各金属ピン5aに接続される外部電極8cと、これとは異なる外部電極8bとは、マザー基板の接地用の実装電極に接続される。このようにすると、シールド膜6、各金属ピン5a、各接続電極(ビア導体10b、パッド電極11)、外部電極8cの全てが接地されることになり、部品3cに対するシールド特性が確保される。また、外部電極8bも接地されることで、多層配線基板2の下面20b側のシールドとして機能する。更に多層配線基板2の放熱性も向上する。
 なお、実装電極7a,7b、外部電極8a~8cおよび内部配線電極9は、いずれもCuやAg、Al等の配線電極として一般的に採用される金属で形成されている。また、各ビア導体10a,10bは、AgやCu等の金属で形成されている。なお、各実装電極7a,7bおよび各外部電極8a~8cには、Ni/Auめっきがそれぞれ施されていてもよい。
 各部品3a~3cは、SiやGaAs等の半導体で形成された半導体素子や、チップインダクタ、チップコンデンサ、チップ抵抗等のチップ部品で構成され、半田接合などの一般的な表面実装技術により多層配線基板2に実装される。なお、この実施形態では、シールド膜6、金属ピン5a、外部電極8cおよび接続導体に囲まれた部品3cは、ノイズの影響で誤動作などの不具合が生じるおそれがある半導体素子で構成されている。
 封止樹脂層4は、多層配線基板2の上面20a、各部品3a~3cおよび各金属ピン5aを被覆するように多層配線基板2に積層される。封止樹脂層4は、エポキシ樹脂等の封止樹脂として一般的に採用される樹脂で形成することができる。
 シールド膜6は、多層配線基板2内の内部配線電極9や各部品3a~3cに対する外部からのノイズを遮蔽するためのものであり、封止樹脂層4の上面4aおよび側面4b、多層配線基板2の側面20cを被覆するように封止樹脂層4に積層される。
 また、シールド膜6は、封止樹脂層4の表面に積層された密着膜と、密着膜に積層された導電膜と、導電膜に積層された保護膜とを有する多層構造で形成することができる。
 密着膜は、導電膜と封止樹脂層4との密着強度を高めるために設けられたものであり、例えば、SUSなどの金属で形成することができる。導電膜は、シールド膜6の実質的なシールド機能を担う層であり、例えば、Cu、Ag、Alのうちのいずれかの金属で形成することができる。保護膜は、導電膜が腐食したり、傷が付いたりするのを防止するために設けられたものであり、例えば、SUSで形成することができる。
 したがって、上記した実施形態によれば、所定の部品3cが、シールド膜6、各金属ピン5a、外部電極8cおよび複数の接続導体(ビア導体10b、パッド電極11)により囲まれるため、多層配線基板2の上面20aからのノイズだけでなく、多層配線基板2の下面20bからのノイズの干渉を防止することができる。また、複数の各金属ピン5aが、部品3cと、他の部品3a,3bとの間を仕切るように配置されているため、部品3cと、他の部品3a,3bとのノイズの相互干渉を防止することができる。
 また、高周波モジュール1aにおいて、シールド膜6、各金属ピン5a、外部電極8cおよび複数の接続導体(ビア導体10b、パッド電極11)により囲まれた領域内は、外部からのノイズを遮蔽できるため、当該領域内の内部配線電極9に対するシールド特性も向上することができる。
 また、シールド膜6と、マザー基板の接地用の実装電極に接続される外部電極8cとを金属ピン5aおよび接続導体(ビア導体10b、パッド電極11)を介して直線的に接続することにより、シールド膜6とマザー基板のグランド電極とを短距離で接続することができる。この場合、シールド膜6とマザー基板のグランド電極との接続抵抗を低減することができ、シールド膜6、各金属ピン5a、外部電極8cおよび複数の接続導体(ビア導体10b、パッド電極11)に囲まれた領域内に配置された部品3c等のシールド性能を向上させることができる。
 また、多層配線基板2の下面20bの端縁部に配置された外部電極8aを除く、外部電極8b,8cは、外部電極8aよりも大きい面積で形成されており、これらの外部電極8b,8cを、放熱用のランドとしても利用することができる。
 <第2実施形態>
 本発明の第2実施形態にかかる高周波モジュール1bについて、図3および図4を参照して説明する。なお、図3は高周波モジュール1bの断面図、図4は高周波モジュール1bの底面図である。
 この実施形態にかかる高周波モジュール1bが、図1および図2を参照して説明した第1実施形態の高周波モジュール1aと異なるところは、図3および図4に示すように、多層配線基板2に実装された部品3a~3c間のシールド構造が異なることと、多層配線基板2の下面20bに形成された外部電極が異なることである。その他の構成は、第1実施形態の高周波モジュール1aと同じであるため、同一符号を付すことにより説明を省略する。
 この場合、部品間のシールドとして機能する部分が、第1実施形態では複数の金属ピン5aで形成されていたが、この実施形態では複数のビア導体5bで形成される。各ビア導体5bは、図4に示すように、外部電極8cの一組の短辺と長辺に沿って配列される。なお、各ビア導体5bは、封止樹脂層4の上面4aから各実装電極7bが露出するように、該封止樹脂層4を貫通する複数のビア孔を形成し、各ビア孔に導電性ペーストを充填したり、ビアフィルめっきを施したりするなどして形成することができる。
 また、多層配線基板2の下面20bに形成された外部電極8a~8cのうち、当該下面20bの端縁部に配置された外部電極8aは、円形に形成される。これに合せて、外部電極8cの開口13も外部電極8aよりも若干径が大きい円形に形成される。
 この実施形態によれば、第1実施形態の高周波モジュール1aの効果と同様の効果が得られる。また、部品3cを囲むシールドのうち、部品間のシールドとして機能する部分を、ビア導体5bを用いて形成することができる。
 (シールド部材の変形例)
 上記した第2実施形態では、部品3cを囲むシールドのうち、部品間のシールドとして機能する部分を複数のビア導体5bで形成したが、図5に示すように、当該部分を1つのシールド壁5cとして形成してもよい。この場合、外部電極8cの一組の短辺と長辺に沿う溝を形成し、該溝に導電性ペーストを充填したり、シールド膜6の形成時に、当該溝を併せて埋めるなどしてシールド壁5cを形成することができる。このようにすると、第2実施形態のようにビア導体5b間の隙間がなくなるため、シールド特性がさらに向上する。なお、この場合のシールド壁5cと、外部電極8cとは、多層配線基板2の厚み方向を貫通する複数の接続導体(複数のビア導体10b、複数のパッド電極11)で接続する。この場合、隣接する接続導体が接続しないように所定の間隔を空けて配置してもよい。また、この所定の間隔は、所定の最大使用周波数における多層配線基板2内での波長の1/4λ(波長)以下であることが好ましい。
 (内部配線電極の変形例)
 図6に示すように、第2実施形態において、多層配線基板2に形成される部品3cの信号ラインのうち、接地用の信号ラインを、少なくとも1つの接続導体(ビア導体10b、パッド電極11)に接続するようにしてもよい。この場合、接地用の信号ラインを形成する一の内部配線電極9aと、該内部配線電極9aと同じ絶縁層2cに形成された接続導体のパッド電極11とを接続させる。このように構成すると、部品3cの接地用の信号ラインを多層配線基板2の下面20bの外部電極まで引き出す必要がなくなるため、多層配線基板2の内部の配線の設計自由度が向上する。また、多層配線基板2の内部に形成するグランド電極の形成領域を減らすこともできる。
 (外部電極の変形例)
 図7に示すように、シールドの一部を構成する外部電極8cの形状は、矩形に限らず適宜変更することができる。例えば、第2実施形態の外部電極8cは、外形が矩形状であって、一組の短辺と長辺が、多層配線基板2の下面20bの端縁に重なるように配置されていたが、図7(a)に示すように、外部電極8cの端縁のうち、外部電極8a用の開口13の近傍の部分と、多層配線基板2の下面20bの端縁との間に隙間ができるような形状であってもよい。また、第2実施形態の外部電極8cは、開口13が外部電極8aごとに個別に形成されていたが、図7(b)に示すように、L字状の1つの開口13を形成して、内部に配置される外部電極8aの全てが当該開口13内に配置されるようにしてもよい。
 <第3実施形態>
 本発明の第3実施形態にかかる高周波モジュール1cについて、図8および図9を参照して説明する。なお、図8は高周波モジュール1cの断面図、図9は高周波モジュール1cの底面図である。
 この実施形態にかかる高周波モジュール1cが、図3および図4を参照して説明した第2実施形態の高周波モジュール1bと異なるところは、図8および図9に示すように、シールドに囲まれる部品3cの配置が異なることと、当該シールドの構造が異なることと、多層配線基板2の下面20bに形成された外部電極が異なることである。その他の構成は、第2実施形態の高周波モジュール1bと同じであるため、同一符号を付すことにより説明を省略する。
 この場合、シールドの対象となる部品3cは、多層配線基板2の上面20aの中央部に配置される。また、部品3cを囲むシールドのうち、部品間のシールドとして機能する部分となる複数のビア導体5bが、部品3cを囲むように配置される(図8、図9参照)。なお、この場合、中央の部品3cと左側の部品3aとの間に配置された4つのビア導体5b、および、中央の部品3cと右側の部品3bとの間に配置された4つのビア導体5bだけでなく、部品間には配置されない残りのビア導体5bも、本発明の「シールド部材」の一部を形成するものである。
 また、部品3cを囲むシールドのうち、多層配線基板2の下面20b側のシールドを担う外部電極8cが、多層配線基板2の下面20bの中央部に配置される。すなわち、多層配線基板2の上面20aに対して垂直な方向から見たときに、外部電極8cは、複数のビア導体5bに囲まれた領域に配置される。また、第2実施形態と同様に、外部電極8cは、多層配線基板2の上面20aに対して垂直な方向から見たときに、部品3cが外部電極8c内に収まるように、部品3cよりも大なる面積で形成される。また、外部電極8cの中央部には、外部電極8aを配置するための4つの開口13が形成される。
 複数の接続導体(ビア導体10b、パッド電極11)は、多層配線基板2の上面20aに対して垂直な方向から見たときに、外部電極8cの端縁に沿って配列される。そして、これらの接続導体は、第2実施形態と同様、上端部が所定の実装電極7bに接続されるとともに、下端部が外部電極8cに接続される。なお、この実施形態では、他の実施形態のように、部品3cを囲むシールドの一部として、シールド膜6のうちの封止樹脂層4の側面4bおよび多層配線基板2の側面20cを被覆する部分は利用されない。換言すると、部品3cを囲むシールドは、シールド膜6のうちの封止樹脂層4の上面4aを被覆する部分の一部、部品3cを囲む複数のビア導体5b、複数の接続導体(ビア導体10b、パッド電極11)、外部電極8cで形成される。
 この実施形態によれば、第2実施形態の効果に加え、多層配線基板2の中央部に配置された部品3cに対するシールド特性を向上させることができる。
 (内部配線電極の変形例)
 図10に示すように、第3実施形態において、多層配線基板2に形成される部品3cの信号ラインのうち、接地用の信号ラインを、少なくとも1つの接続導体(ビア導体10b、パッド電極11)に接続するようにしてもよい。この場合、接地用の信号ラインを形成する一の内部配線電極9aと、該内部配線電極9aと同じ絶縁層2cに形成された接続導体のパッド電極11とを接続させる。このように構成すると、部品3cの接地用の信号ラインを多層配線基板2の下面20bの外部電極まで引き出す必要がなくなるため、多層配線基板2の内部の配線の設計自由度が向上する。
 <第4実施形態>
 本発明の第4実施形態にかかる高周波モジュール1dについて、図11および図12を参照して説明する。なお、図11は高周波モジュール1dの断面図、図12は高周波モジュール1dの底面図である。
 この実施形態にかかる高周波モジュール1dが、図1および図2を参照して説明した第1実施形態の高周波モジュール1aと異なるところは、図11および図12に示すように、多層配線基板2の下面20b側のシールド構造が異なることと、多層配線基板2の層数が異なることである。その他の構成は、第1実施形態の高周波モジュール1aと同じであるため、同一符号を付すことにより説明を省略する。
 この場合、多層配線基板2が、絶縁層2a~2eの5層で形成される。また、第1実施形態において、多層配線基板2の下面20bに形成されて、当該下面20b側のシールドとして機能していた外部電極8b、8cに代えて、多層配線基板2の内部であって、多層配線基板2の下面20b寄りの位置に、シールド電極80b、80cが形成される。ここで、シールド電極80b,80cのうち、多層配線基板2の上面20aに対して垂直な方向から見たときに、部品3cと重なるシールド電極80cが第1実施形態の外部電極8cの代わりとなって、部品3cが、当該シールド電極80c、シールド膜6、複数の金属ピン5aおよび複数の接続導体(ビア導体10b、パッド電極11)により囲まれる。また、シールド電極80cの端縁の一部が多層配線基板2の側面20cから露出して、シールド膜6に接続される。なお、シールド電極80b、80cの配置が、多層配線基板2の下面20b寄りの位置とは、多層配線基板2の厚み方向において、当該多層配線基板2の中央よりも下面20b側の位置を意味し、当該下面20bの1層上または2層上であることが好ましい。また、多層配線基板2の中央とは、多層配線基板2内において、上面20aおよび下面20bから同じ距離となる位置を意味する。
 図12に示すように、多層配線基板2の下面20bには、該下面20bの端縁に沿って複数の外部電極8aが配列される。また、多層配線基板2の下面20bは、各外部電極8aが配置される部分に開口14が設けられた絶縁被覆膜15により被覆される。絶縁被覆膜15は、例えばソルダーレジストで形成することができる。
 この実施形態によれば、多層配線基板2の下面20b側のシールドとして機能するシールド電極80b、80cを多層配線基板2の内部に配置する構成において、第1実施形態と同様の効果を得ることができる。また、シールド電極80b,80cを多層配線基板2の内部に配置すると、多層配線基板2の内部のシールド領域が第1実施形態よりも少なくなるが、シールド電極80b,80cを多層配線基板2の下面20b寄りの配置することで、多層配線基板2の内部において、内部配線電極9をシールドできる領域を広げることができる。
 なお、本発明は上記した各実施形態に限定されるものではなく、その趣旨を逸脱しない限りにおいて、上記したもの以外に種々の変更を行なうことが可能である。例えば、上記した各実施形態や変形例の構成を組合わせてもよい。
 また、多層配線基板2を構成する絶縁層や配線層の層数は、適宜変更することができる。
 本発明は、配線基板に実装された部品を被覆する封止樹脂層と、封止樹脂層の表面を被覆するシールドと、部品間のノイズの相互干渉を防止するシールドとを備える種々の高周波モジュールに適用することができる。
 1a~1d  高周波モジュール
 2  多層配線基板(配線基板)
 3a~3c  部品
 4  封止樹脂層
 5a  金属ピン(シールド部材)
 5b  ビア導体(シールド部材)
 5c  シールド壁(シールド部材)
 6  シールド膜
 8c  外部電極(シールド電極)
 10b  ビア導体(接続導体)
 11  パッド電極(接続導体)
 80c  シールド電極

Claims (4)

  1.  配線基板と、
     前記配線基板の一方主面に実装された複数の部品と、
     前記配線基板の前記一方主面と前記複数の部品とを封止する封止樹脂層と、
     前記封止樹脂層内において、前記複数の部品のうち所定の部品と他の部品との間に配置されたシールド部材と、
     前記封止樹脂層の表面のうち、前記配線基板に当接する面に対向する対向面および側面、並びに前記配線基板の側面を被覆するシールド膜と、
     前記配線基板の前記一方主面と対向する他方主面において、前記配線基板の前記一方主面に対して垂直な方向から見たときに前記所定の部品と重なる位置に配置されたシールド電極と、
     前記配線基板に設けられ、前記シールド部材と前記シールド電極とを接続する複数の接続導体とを備え、
     前記シールド部材は、前記配線基板の厚み方向の一端が前記シールド膜に接続されるとともに他端が前記配線基板の前記一方主面に接続され、
     前記所定の部品が、前記シールド膜、前記シールド部材、前記シールド電極および前記複数の接続導体により囲まれていることを特徴とする高周波モジュール。
  2.  前記シールド電極の端縁の一部は、前記配線基板の前記他方主面の端縁に位置するように配置されることにより、前記配線基板の前記他方主面の当該端縁で前記シールド膜に接続され、
     前記シールド部材は、前記配線基板の前記一方主面に対して垂直な方向から見たときに、前記シールド膜の前記封止樹脂層の前記側面を被覆する部分とで前記所定の部品を囲むように配置され、
     前記複数の接続導体は、前記配線基板の前記一方主面に対して垂直な方向から見たときに、前記シールド部材に沿って配列されていることを特徴とする請求項1に記載の高周波モジュール。
  3.  前記シールド部材は、前記配線基板の前記一方主面に対して垂直な方向から見たときに前記所定の部品を囲むように配置され、
     前記シールド電極は、前記配線基板の前記一方主面に対して垂直な方向から見たときに、前記所定の部品と重なる領域に配置されていることを特徴とする請求項1に記載の高周波モジュール。
  4.  前記シールド電極は、前記配線基板の内部であって、前記配線基板の厚み方向において、前記配線基板の中央よりも他方主面寄りに配置されていることを特徴とする請求項1に記載の高周波モジュール。
PCT/JP2017/042965 2016-12-02 2017-11-30 高周波モジュール WO2018101381A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US16/414,185 US10674648B2 (en) 2016-12-02 2019-05-16 High-frequency module

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016-235268 2016-12-02
JP2016235268 2016-12-02

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US16/414,185 Continuation US10674648B2 (en) 2016-12-02 2019-05-16 High-frequency module

Publications (1)

Publication Number Publication Date
WO2018101381A1 true WO2018101381A1 (ja) 2018-06-07

Family

ID=62241736

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2017/042965 WO2018101381A1 (ja) 2016-12-02 2017-11-30 高周波モジュール

Country Status (2)

Country Link
US (1) US10674648B2 (ja)
WO (1) WO2018101381A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111800996A (zh) * 2019-04-05 2020-10-20 三星电机株式会社 电子装置模块及制造该电子装置模块的方法
WO2022049671A1 (ja) * 2020-09-02 2022-03-10 昭和電工マテリアルズ株式会社 電子部品装置を製造する方法、及び電子部品装置
WO2022230683A1 (ja) * 2021-04-26 2022-11-03 株式会社村田製作所 高周波モジュール及び通信装置
US11889625B2 (en) 2019-06-27 2024-01-30 Murata Manufacturing Co., Ltd. Module and method of manufacturing the same

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110959189A (zh) * 2017-08-01 2020-04-03 株式会社村田制作所 高频模块
US10930802B2 (en) * 2018-05-03 2021-02-23 Advanced Semiconductor Engineering, Inc. Semiconductor device package and method of manufacturing the same
KR20200001102A (ko) * 2018-06-26 2020-01-06 삼성전기주식회사 전자 소자 모듈 및 그 제조 방법
US11985804B2 (en) * 2021-07-22 2024-05-14 Qualcomm Incorporated Package comprising a block device with a shield and method of fabricating the same

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012019091A (ja) * 2010-07-08 2012-01-26 Sony Corp モジュールおよび携帯端末
US20120217048A1 (en) * 2005-08-08 2012-08-30 Rf Micro Devices, Inc. Electronic modules having grounded electromagnetic shields
US20120228751A1 (en) * 2011-03-07 2012-09-13 Samsung Electronics Co., Ltd. Semiconductor package and method of manufacturing the same
WO2016181954A1 (ja) * 2015-05-11 2016-11-17 株式会社村田製作所 高周波モジュール

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7427803B2 (en) * 2006-09-22 2008-09-23 Taiwan Semiconductor Manufacturing Company, Ltd. Electromagnetic shielding using through-silicon vias
JP5324191B2 (ja) 2008-11-07 2013-10-23 ルネサスエレクトロニクス株式会社 半導体装置
US9913412B2 (en) * 2014-03-18 2018-03-06 Apple Inc. Shielding structures for system-in-package assemblies in portable electronic devices
JP6387278B2 (ja) * 2014-09-30 2018-09-05 太陽誘電株式会社 回路モジュール及びその製造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120217048A1 (en) * 2005-08-08 2012-08-30 Rf Micro Devices, Inc. Electronic modules having grounded electromagnetic shields
JP2012019091A (ja) * 2010-07-08 2012-01-26 Sony Corp モジュールおよび携帯端末
US20120228751A1 (en) * 2011-03-07 2012-09-13 Samsung Electronics Co., Ltd. Semiconductor package and method of manufacturing the same
WO2016181954A1 (ja) * 2015-05-11 2016-11-17 株式会社村田製作所 高周波モジュール

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111800996A (zh) * 2019-04-05 2020-10-20 三星电机株式会社 电子装置模块及制造该电子装置模块的方法
CN112105249A (zh) * 2019-04-05 2020-12-18 三星电机株式会社 电子装置模块
US11382207B2 (en) * 2019-04-05 2022-07-05 Samsung Electro-Mechanics Co., Ltd. Electronic device module and method of manufacturing electronic device module
CN112105249B (zh) * 2019-04-05 2023-09-05 三星电机株式会社 电子装置模块
CN111800996B (zh) * 2019-04-05 2023-10-03 三星电机株式会社 电子装置模块及制造该电子装置模块的方法
US11889625B2 (en) 2019-06-27 2024-01-30 Murata Manufacturing Co., Ltd. Module and method of manufacturing the same
WO2022049671A1 (ja) * 2020-09-02 2022-03-10 昭和電工マテリアルズ株式会社 電子部品装置を製造する方法、及び電子部品装置
WO2022230683A1 (ja) * 2021-04-26 2022-11-03 株式会社村田製作所 高周波モジュール及び通信装置

Also Published As

Publication number Publication date
US10674648B2 (en) 2020-06-02
US20190274237A1 (en) 2019-09-05

Similar Documents

Publication Publication Date Title
JP6806166B2 (ja) 高周波モジュール
JP6837432B2 (ja) 高周波モジュール
WO2018101381A1 (ja) 高周波モジュール
JP6753514B2 (ja) 高周波モジュール
JP7028254B2 (ja) 高周波モジュール
WO2018101382A1 (ja) 高周波モジュール
JP6950757B2 (ja) 高周波モジュール
JP4527646B2 (ja) 電子装置
JP4125570B2 (ja) 電子装置
JP5750528B1 (ja) 部品内蔵回路基板
JP2001244293A (ja) 半導体素子及びこれを用いた半導体装置
US10861757B2 (en) Electronic component with shield plate and shield plate of electronic component
JPWO2019167908A1 (ja) 高周波モジュール
KR930004248B1 (ko) 반도체소자패키지 및 반도체소자패키지 탑재배선회로기판
JP7010372B2 (ja) 高周波モジュール
JP7320923B2 (ja) モジュール
WO2018101383A1 (ja) 高周波モジュール
JP2018088460A (ja) シールド層を有するモジュール
JP2016213348A (ja) 高周波モジュール
US20220310317A1 (en) Electronic component module
JP6414639B2 (ja) 高周波モジュールおよびその製造方法
WO2020071491A1 (ja) モジュール
JP2018137353A (ja) 電子素子実装用基板、電子装置および電子モジュール

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17875133

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 17875133

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP