WO2014103530A1 - 部品内蔵基板 - Google Patents

部品内蔵基板 Download PDF

Info

Publication number
WO2014103530A1
WO2014103530A1 PCT/JP2013/080253 JP2013080253W WO2014103530A1 WO 2014103530 A1 WO2014103530 A1 WO 2014103530A1 JP 2013080253 W JP2013080253 W JP 2013080253W WO 2014103530 A1 WO2014103530 A1 WO 2014103530A1
Authority
WO
WIPO (PCT)
Prior art keywords
component
built
sheet
outline
substrate
Prior art date
Application number
PCT/JP2013/080253
Other languages
English (en)
French (fr)
Inventor
直樹 郷地
Original Assignee
株式会社村田製作所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社村田製作所 filed Critical 株式会社村田製作所
Priority to CN201380004107.7A priority Critical patent/CN104081885B/zh
Priority to JP2014511354A priority patent/JP5574071B1/ja
Priority to US14/289,938 priority patent/US9484397B2/en
Publication of WO2014103530A1 publication Critical patent/WO2014103530A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/10Inductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/185Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
    • H05K1/186Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit manufactured by mounting on or connecting to patterned circuits before or during embedding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6605High-frequency electrical connections
    • H01L2223/6616Vertical connections, e.g. vias
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6661High-frequency adaptations for passive devices
    • H01L2223/6672High-frequency adaptations for passive devices for integrated passive components, e.g. semiconductor device with passive components only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16235Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a via metallisation of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73267Layer and HDI connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92242Sequential connecting processes the first connecting process involving a layer connector
    • H01L2224/92244Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a build-up interconnect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4614Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination
    • H05K3/4617Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination characterized by laminating only or mainly similar single-sided circuit boards

Definitions

  • the present invention relates to a component-embedded substrate comprising a built-in component built in a multilayer substrate made of a thermoplastic material and a surface-mounted component mounted on the surface thereof.
  • the component built-in substrate includes a multilayer substrate.
  • a ceramic capacitor as a built-in component is embedded in the multilayer substrate, and an element mounting region is defined immediately above the built-in component on the surface of the multilayer substrate (specifically, the upper surface).
  • the element mounting area is provided so as to be included in the outline of the built-in component in a plan view from the stacking direction.
  • a terminal connection portion made of a conductor pattern or the like is formed, and a surface mount component is mounted.
  • an object of the present invention is to provide a component-embedded substrate capable of mounting surface-mounted components on a multilayer substrate surface with higher density.
  • one aspect of the present invention is a component-embedded substrate, which is a multilayer substrate obtained by laminating a plurality of thermoplastic sheets in a predetermined direction, and a built-in component embedded in the multilayer substrate.
  • a surface-mounted component mounted on the surface of the multilayer substrate using bumps, and the surface-mounted component hangs on an outline of the built-in component in a plan view from the predetermined direction, and the surface-mounted component
  • the surface mount component is arranged so that the bump is separated from the outline of the built-in component by 50 ⁇ m or more.
  • the X axis, Y axis, and Z axis are orthogonal to each other.
  • the Z axis indicates the lamination direction of the thermoplastic sheet.
  • the negative direction side and the positive direction side of the Z-axis are defined as the lower side and the upper side.
  • the X axis indicates the left-right direction of the thermoplastic sheet.
  • the positive side and the negative side of the X axis are the right side and the left side.
  • the Y axis indicates the front-rear direction of the thermoplastic sheet.
  • the positive direction side and the negative direction side of the Y axis are defined as the back direction and the near direction.
  • FIG. 1 is a view showing a longitudinal section of a component-embedded substrate according to the first embodiment of the present invention.
  • the component built-in substrate 1 includes a multilayer substrate 2, at least one built-in component 3, a plurality of pattern conductors 5, a plurality of via conductors 6, and a plurality of external electrodes 7.
  • the component-embedded substrate 1 includes a plurality of surface mount components (hereinafter referred to as surface mount components) 31.
  • the multilayer substrate 2 is a laminate composed of a plurality of thermoplastic sheets 8 (illustrated first to sixth thermoplastic sheets 8a to 8f), and preferably has flexibility.
  • the sheets 8a to 8f are made of an electrically insulating flexible material (for example, a thermoplastic resin such as polyimide or liquid crystal polymer).
  • a liquid crystal polymer is preferable as a material for the sheets 8a to 8f because it has excellent high frequency characteristics and low water absorption.
  • Each of the sheets 8a to 8f has the same rectangular shape in a plan view from the positive direction side of the Z axis, and has a thickness of about 10 to 100 [ ⁇ m].
  • the sheet 8a is closest to the mother board among the plurality of sheets 8a to 8f when the component-embedded board 1 is mounted on the mother board (not shown).
  • a plurality of external electrodes 7 made of a conductive material such as copper are formed on the lower surface of the sheet 8a so as to match the position of the land electrode on the mother substrate.
  • each via conductor 6 is made of a conductive material such as an alloy of tin and silver, for example. These via conductors 6 are used to electrically connect an electronic circuit composed of the built-in component 3 and the surface mount component 31 to a land electrode of the mother board, and are formed so as to penetrate the sheet 8a in the Z-axis direction.
  • the sheet 8b is laminated on the main surface of the sheet 8a on the positive side of the Z axis.
  • a pattern conductor 5 made of a conductive material such as copper is formed on the main surface of the sheet 8b on the negative side of the Z axis.
  • the pattern conductor 5 is used to electrically connect the external electrode 4 (described later) of the built-in component 3, the pattern conductor 5 of the sheet 8 c, and the like via at least one via conductor 6. Also, the via conductor 6 similar to the above is formed on the sheet 8b.
  • the sheets 8c and 8d are stacked on the main surface of the sheets 8b and 8c on the positive side of the Z axis.
  • a plurality of pattern conductors 5 are formed on the main surface of the sheets 8c and 8d on the positive side of the Z axis in order to electrically connect each surface mount component 31 and the land electrode of the mother board.
  • the via conductor 6 similar to the above is formed on the sheets 8c and 8d.
  • cavities C1 and C2 for accommodating a built-in component 3 to be described later are formed in the central portions of the sheets 8c and 8d in a plan view from the Z-axis direction (hereinafter referred to as a top view).
  • the sheet 8e is laminated on the principal surface of the sheet 8d on the positive side of the Z axis, and closes the opening of the cavity C2.
  • a pattern conductor 5 that electrically connects the surface-mounted component 31 and the land electrode of the mother board via the via conductor 6 of the sheet 8f is formed.
  • a plurality of via conductors 6 are formed on the sheet 8e as described above.
  • the sheet 8f is laminated on the main surface on the positive side of the Z axis of the sheet 8e.
  • a land electrode 35 used for mounting the surface mount component 31 is formed as an example of the pattern conductor 5 on the main surface on the positive side of the Z axis of the sheet 8f.
  • a plurality of via conductors 6 are also formed on the sheet 8f. The plurality of via conductors 6 are formed directly below the land electrode 35 of the sheet 8f so as to penetrate the sheet 8f in the Z-axis direction.
  • the built-in component 3 is, for example, an antenna coil.
  • This antenna coil includes a known structure having a coil wound spirally around an axis parallel to the X axis (or Z axis) on the surface or inside of a ferrite substrate.
  • a plurality of external electrodes 4 are provided on the lower surface of the built-in component 3.
  • the plurality of external electrodes 4 are joined to via conductors 6 formed on the sheet 8b, and are electrically connected to the pattern conductors 5 of the sheet 8b via the via conductors.
  • the built-in component 3 is accommodated in the cavities C1 and C2 at the time of manufacture. Therefore, the cavities C1 and C2 are slightly larger in size than the built-in component 3.
  • the built-in component 3 is described as an antenna coil.
  • the present invention is not limited to this, and the built-in component 3 may be an IC chip or another passive component.
  • the surface-mounted component 31 is mounted on the land electrode 35 formed on the main surface on the positive side of the Z-axis of the multilayer substrate 2 using the bump 33 on the terminal electrode provided on the surface of the surface-mounted component 31.
  • examples of the surface mount component 31 include an RFIC chip 31a used for 13.56 MHZ band NFC (Near Field Communication), and a chip capacitor 31b that forms a resonance circuit together with the built-in component 3.
  • the plurality of pattern conductors 5 are basically formed in the multilayer substrate 2 and used as wiring conductors. Further, when the surface mount component 31 is mounted on the multilayer substrate 2 as in the present embodiment, the pattern conductor 5 is also formed as the land electrode 35 on the surface of the multilayer substrate 2.
  • the pattern conductor 5 is not limited to the wiring conductor or the land electrode 35, and may be a pattern conductor for forming a capacitor or a coil.
  • the built-in component 3 and the surface mount component 31 are connected by the pattern conductor 5 and the via conductor 6 to constitute a predetermined electronic circuit.
  • this electronic circuit includes an RFIC chip 31a and a resonance circuit connected to the RFIC chip 31a.
  • the resonance circuit is a built-in component (that is, an antenna coil) 3 and a chip capacitor 31b connected in parallel to the RFIC chip 31a.
  • the required number of large sheets with copper foil formed over almost the entire surface is prepared.
  • This large sheet becomes one of the sheets 8 after the component-embedded substrate 1 is completed.
  • large sheets 9a to 9f (see FIG. 2A) corresponding to the sheets 8a to 8f are prepared.
  • Each of the sheets 9a to 9f is a liquid crystal polymer having a thickness of about 10 to 100 [ ⁇ m].
  • the thickness of the copper foil is, for example, 6 to 35 [ ⁇ m].
  • it is preferable that the surface of copper foil is plated with zinc etc. for rust prevention, and is planarized.
  • a plurality of external electrodes 7 are formed on one surface (for example, the lower surface) of at least one sheet 9a as shown in FIG. 2A.
  • the pattern conductor 5 is formed on one surface (for example, the lower surface) of the sheet 9b.
  • the pattern conductor 5 is also formed on one side of the large sheets 9c to 9f (for example, the main surface on the positive side of the Z axis).
  • a laser beam is irradiated from the surface side where the external electrode 7 is not formed to the position where the via conductor 6 is to be formed in the sheet 9a.
  • the external electrode 7 does not penetrate, but the sheet 9a is formed with a through-hole, and then each through-hole is filled with a conductive paste.
  • a laser beam is irradiated from a surface side where the pattern conductor 5 is not formed at a position where the via conductor 6 is to be formed.
  • Each through hole thus formed is filled with a conductive paste.
  • through holes are formed at predetermined positions of the sheets 9c to 9f, and each through hole is filled with a conductive paste.
  • the built-in component 3 is positioned on the surface of the sheet 9e where the pattern conductor 5 is not formed. Furthermore, a predetermined region of each sheet 9c, 9d is punched out by a mold to form through holes C1, C2.
  • the built-in component 3 may be positioned using the through holes C1 and C2. In this case, the built-in component 3 is inserted into the through holes C1 and C2.
  • the sheets 9a to 9f are stacked in this order from the bottom to the top.
  • the sheet 9a is in a state where the formation surface of the external electrode 7 faces the negative direction side of the Z axis
  • the sheet 9b is in a state where the formation surface of the pattern conductor 5 faces the negative direction side of the Z axis.
  • the sheets 9c to 9f are laminated in a state where the formation surface of the pattern conductor 5 faces the positive direction side of the Z axis.
  • the integrated sheets 9a to 9f are cut into a predetermined size.
  • the component built-in substrate 1 as shown is completed.
  • thermoplastic resin In the vicinity of the side surface of the built-in component 3 (more specifically, the side surface substantially parallel to the Z axis), the thermoplastic resin may be insufficiently filled due to the influence of the cavities C1 and C2. (2) The thermoplastic resin is easy to slide along the side surface of the built-in component 3 in the Z-axis direction.
  • the surface-mounted component 31 is arranged so that the bump 33 of the surface-mounted component 31 is applied to the outline of the built-in component 3 in a top view, the surface-mounted component 31 is placed immediately below the bump 33. Since the weight is applied, the thermoplastic resin is insufficiently filled in the vicinity of the side surface of the built-in component 3 and the thermoplastic resin is easily slid along the side surface of the built-in component 3 in the Z-axis direction. It has been found that dents are likely to occur immediately below and in the vicinity thereof, and surface mounting components 31 are likely to have poor bonding or mounting defects.
  • this component built-in substrate 1 first, in order to mount a plurality of surface mount components 31 in a space on the surface of the multilayer substrate 2 with higher density, as shown in FIG. 31 is not included in the outline L, but is arranged so as to hang over the outline L of the built-in component 3. More specifically, it is arranged so that surface-mounted components are placed on both the inside and outside of the built-in component 3 with the outline L in between when viewed from above.
  • the bump 33 of the surface mounting component 31 does not hang on the outline L of the built-in component 3 and the bump 33 is separated from the outline L of the built-in component 3 by 50 ⁇ m in top view, It has become clear that poor bonding can be reduced.
  • the present inventor performed the following measurement in order to verify the effect of the arrangement of the surface mount component 31 as described above. Specifically, the defect rate with respect to the distance x (see FIG. 4) in the X-axis direction from the side surface (outline L) of the built-in component 3 to the bump 33 was measured. Here, when x is 0, it means that the bump 33 is applied to the outline L of the built-in component 3 in a top view. In addition, this measurement was performed for each condition in which the distance d (see FIG. 5) between the side surface of the built-in component 3 and the outer edges of the cavities C1 and C2 was 100 ⁇ m, 150 ⁇ m, and 200 ⁇ m. The measurement results are shown in FIG. In FIG.
  • FIGS. 7A and 7B show an example in which the surface mounting component 31 is applied to the outline L of the built-in component 3 in the top view, but the bump 33 is separated from the outline L of the built-in component 3 by 50 ⁇ m or more. In these cases, the space on the surface of the multilayer substrate 2 can be used effectively, and bonding defects can be reduced.
  • FIGS. 7C and 7D the surface-mounted component 31 is applied to the outline L of the built-in component 3 in the top view, but the bump 33 is provided within a range of less than 50 ⁇ m from the outline L of the built-in component 3. Examples of cases are shown, and in these cases, the technical effect is not achieved.
  • the built-in component 3 has been described as an antenna coil.
  • the present invention is not limited to this, and as shown in FIG. 8, the built-in component 3 is simply ferrite, and a coil may be formed by the pattern conductor 5 and the via conductor 6 around the ferrite.
  • the via conductor 6 is indicated by a dotted arrow.
  • the component-embedded substrate according to the present invention can mount surface-mounted components on the surface of the multilayer substrate with higher density, and is suitable for electronic devices such as smartphones.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

 表面実装部品をより高密度に多層基板表面に実装可能とするために、部品内蔵基板(1)は、複数の熱可塑性シートを所定方向に積層してなる多層基板(2)と、多層基板(2)に内蔵された内蔵部品(3)と、多層基板(2)の表面にバンプ(33)を用いて実装された表面実装部品(31)と、を備え、所定方向からの平面視で、表面実装部品(31)が前記内蔵部品(3)の外形線(L)に掛かり、かつ該表面実装部品(31)のバンプ(33)が該内蔵部品(3)の外形線(L)から50μm以上離れるように、表面実装部品(31)が配置されている。

Description

部品内蔵基板
 本発明は、熱可塑性材料からなる多層基板に内蔵された内蔵部品と、その表面に実装された表面実装部品と、を備えた部品内蔵基板に関する。
 従来、この種の部品内蔵基板としては、例えば、下記特許文献1に記載のものがある。この部品内蔵基板は多層基板を備えている。多層基板内には、内蔵部品としてのセラミックキャパシタが埋設され、該多層基板表面(具体的には上面)において内蔵部品の直上には、素子搭載領域が規定される。素子搭載領域は、積層方向からの平面視で、内蔵部品の外形線に内包されるように設けられる。この素子搭載領域には、導体パターン等からなる端子接続部が形成され、表面実装部品が実装される。
特開2006-310544号公報
 しかしながら、上記のように素子搭載領域を設けると、表面実装部品を多層基板表面上に高密度に配置しづらくなるという問題点があった。
 それゆえに、本発明の目的は、表面実装部品をより高密度に多層基板表面に実装可能な部品内蔵基板を提供することである。
 上記目的を達成するために、本発明の一局面は、部品内蔵基板であって、複数の熱可塑性シートを所定方向に積層してなる多層基板と、前記多層基板に内蔵された内蔵部品と、前記多層基板の表面にバンプを用いて実装された表面実装部品と、を備え、前記所定方向からの平面視で、前記表面実装部品が前記内蔵部品の外形線に掛かり、かつ該表面実装部品のバンプが該内蔵部品の外形線から50μm以上離れるように、前記表面実装部品が配置されている。
 上記局面によれば、表面実装部品をより高密度に多層基板表面に実装可能な部品内蔵基板を提供することができる。
本発明の一実施形態に係る部品内蔵基板の縦断面図である。 図1の部品内蔵基板の製造方法の最初の工程を示す模式図である。 図2Aの次工程を示す模式図である。 図2Bの次工程を示す模式図である。 図2Cの次工程を示す模式図である。 完成した部品内蔵基板を示す縦断面図である。 多層基板における表面実装部品の配置関係を示す模式図である。 内蔵部品の側面からバンプまでのX軸方向距離を示す図である。 圧着前の内蔵部品の側面とキャビティの外縁の距離を示す図である。 内蔵部品側面からバンプまでのX軸方向距離に対する不良率を示すグラフである。 表面実装部品が外形線に掛かるが、バンプが外形線から50μm以上離れる場合の第一例を示す平面図である。 表面実装部品が外形線に掛かるが、バンプが外形線から50μm以上離れる場合の第二例を示す平面図である。 表面実装部品が外形線に掛かるが、バンプが外形線から50μm未満の範囲内に設けられる場合の第一例を示す平面図である。 表面実装部品が外形線に掛かるが、バンプが外形線から50μm未満の範囲内に設けられる場合の第二例を示す平面図である。 変形例に係る部品内蔵基板の縦断面図である。
(はじめに)
 まず、図中のX軸、Y軸およびZ軸について説明する。X軸、Y軸およびZ軸は互いに直交する。Z軸は、熱可塑性シートの積層方向を示す。便宜上、Z軸の負方向側および正方向側を下側および上側とする。また、X軸は熱可塑性シートの左右方向を示す。特に、X軸の正方向側および負方向側を右側および左側とする。また、Y軸は、熱可塑性シートの前後方向を示す。特に、Y軸の正方向側および負方向側を奥方向および手前方向とする。
(実施形態に係る部品内蔵基板の構成)
 図1は、本発明の第一実施形態に係る部品内蔵基板の縦断面を示す図である。図1において、部品内蔵基板1は、多層基板2と、少なくとも一つの内蔵部品3と、複数のパターン導体5と、複数のビア導体6と、複数の外部電極7と、を備えている。また、この部品内蔵基板1は、複数の表面実装型の部品(以下、表面実装部品という)31を備えている。
 多層基板2は、複数の熱可塑性シート8(図示は、第一から第六熱可塑性シート8a~8f)からなる積層体であり、好ましくはフレキシブル性を有する。シート8a~8fは、電気絶縁性を有する可撓性材料(例えば、ポリイミドや液晶ポリマー等の熱可塑性樹脂)からなる。液晶ポリマーは、高周波特性に優れかつ吸水性が低いことから、シート8a~8fの材料として好ましい。また、各シート8a~8fは、Z軸の正方向側からの平面視で互いに同じ矩形形状を有しており、10~100[μm]程度の厚みを有する。
 シート8aは、部品内蔵基板1をマザー基板(図示せず)に実装した際、複数のシート8a~8fの中でマザー基板に最も近接する。このシート8aの下面には、マザー基板上のランド電極の位置に合うように、銅等の導電性材料からなる複数の外部電極7が形成される。
 また、シート8aには、複数のビア導体6が形成される。各ビア導体6は、例えば、錫および銀の合金等の導電性材料からなる。これらビア導体6は、内蔵部品3と表面実装部品31とからなる電子回路を、マザー基板のランド電極と電気的に接続するために用いられ、シート8aをZ軸方向に貫通するように形成される。なお、図1には、図面が見づらくならないように、一部のビア導体6にのみ参照符号が付けられている。
 シート8bは、シート8aにおけるZ軸の正方向側の主面に積層される。このシート8bにおけるZ軸の負方向側の主面には、銅等の導電性材料からなるパターン導体5が形成される。パターン導体5は、内蔵部品3の外部電極4(後述)やシート8cのパターン導体5等と、少なくとも一つのビア導体6を介して電気的に接続するために用いられる。また、シート8bにも、上記同様のビア導体6が形成される。
 シート8c,8dは、シート8b,8cにおけるZ軸の正方向側の主面に積層される。このシート8c,8dのZ軸の正方向側の主面には、各表面実装部品31とマザー基板のランド電極とを電気的に接続するために、複数のパターン導体5が形成される。また、シート8c,8dにも、上記同様のビア導体6が形成される。また、Z軸方向からの平面視(以下、上面視という)で、シート8c,8dの中央部分には、後述の内蔵部品3を収容するためのキャビティC1,C2が形成される。
 シート8eは、シート8dのZ軸の正方向側の主面に積層され、キャビティC2の開口を閉止する。シート8eのZ軸の正方向側の主面には、シート8fのビア導体6を介して表面実装部品31とマザー基板のランド電極とを電気的に接続するパターン導体5が形成される。また、シート8eにも、上記同様、複数のビア導体6が形成される。
 また、シート8fは、シート8eのZ軸の正方向側の主面に積層される。シート8fのZ軸の正方向側の主面には、表面実装部品31の実装に用いられるランド電極35がパターン導体5の一例として形成される。また、シート8fにも複数のビア導体6が形成される。複数のビア導体6は、シート8fのランド電極35の真下に、該シート8fをZ軸方向に貫通するように形成される。
 内蔵部品3は、例えばアンテナコイルである。このアンテナコイルは、フェライト基板表面または内部に、X軸(またはZ軸)と平行な軸を中心として螺旋状に巻回されたコイルを有する公知の構造を含む。また、内蔵部品3の下面には複数の外部電極4が設けられる。複数の外部電極4は、シート8bに形成されたビア導体6と接合し、これを介してシート8bのパターン導体5と電気的に接続される。内蔵部品3は、製造時にキャビティC1,C2に収容される。それゆえ、キャビティC1,C2は、内蔵部品3よりも若干大きなサイズになっている。
 なお、本実施形態では、内蔵部品3はアンテナコイルとして説明する。しかし、これに限らず、内蔵部品3は、ICチップや他の受動部品でも構わない。
 また、表面実装部品31は、自身の表面に設けられた端子電極上のバンプ33を用いて、多層基板2のZ軸の正方向側の主面に形成されたランド電極35に実装される。本実施形態では、表面実装部品31として、13.56MHZ帯のNFC(Near Field Communication)に用いられるRFICチップ31aと、上記内蔵部品3と共に共振回路を構成するチップコンデンサ31bと、が例示される。
 複数のパターン導体5は、基本的には、多層基板2内に形成され、配線導体として用いられる。また、本実施形態のように、多層基板2に表面実装部品31を実装する場合には、多層基板2の表面にもパターン導体5がランド電極35として形成される。なお、パターン導体5は、配線導体やランド電極35に限らず、コンデンサやコイルを形成するためのパターン導体であっても構わない。
 以上説明したような内蔵部品3と表面実装部品31とは、パターン導体5およびビア導体6によって接続され、所定の電子回路が構成される。この電子回路は、本実施形態では、RFICチップ31aと、これに接続された共振回路とからなる。共振回路は、RFICチップ31aに対し並列に接続された内蔵部品(つまり、アンテナコイル)3およびチップコンデンサ31bである。
(部品内蔵基板の製造方法)
 次に、部品内蔵基板1の製造方法について、図2A~図2Eを参照して説明する。以下では、一つの部品内蔵基板1の製造過程を説明するが、実際には、大判のシートが積層及びカットされることにより、大量の部品内蔵基板1が同時に製造される。
 まず、表面のほぼ全域にわたり銅箔が形成された大判のシートが必要な枚数だけ準備される。この大判のシートは、部品内蔵基板1の完成後にいずれかのシート8となる。図1の部品内蔵基板1を作成するには、シート8a~8fに対応する大判のシート9a~9f(図2Aを参照)が準備される。また、各シート9a~9fは10~100[μm]程度の厚みを有する液晶ポリマーである。また、銅箔の厚みは、例えば、6~35[μm]である。なお、銅箔の表面は、防錆のために亜鉛等で鍍金され、平坦化されることが好ましい。
 次に、フォトリソグラフィ工程により不要な部分の銅箔を除去して、図2Aに示すように、少なくとも一枚のシート9aの一方面(例えば、下面)に複数の外部電極7が形成される。また、同様に、シート9bの一方面(例えば、下面)に、パターン導体5が形成される。同様に、大判のシート9c~9fの一方面(例えば、Z軸の正方向側の主面)にもパターン導体5が形成される。
 次に、図2Bに示すように、シート9aにおいてビア導体6が形成されるべき位置に、外部電極7が形成されていない面側からレーザービームが照射される。これによって、外部電極7は貫通しないが、シート9aは貫通する貫通孔が形成され、その後、各貫通孔に導電性ペーストが充填される。
 また、シート9bにおいて、ビア導体6が形成されるべき位置に、パターン導体5が形成されていない面側からレーザービームが照射される。こうしてできた各貫通孔に導電性ペーストが充填される。同様にして、シート9c~9fの所定位置にも貫通孔が形成され、各貫通孔に導電性ペーストが充填される。
 次に、図2Cに示すように、シート9eにおいてパターン導体5が形成されていない面に、内蔵部品3が位置決めされる。さらに、各シート9c,9dの所定領域が金型により打ち抜き加工され、貫通孔C1,C2が形成される。なお、貫通孔C1,C2を用いて内蔵部品3が位置決めされてもよい。この場合、貫通孔C1,C2に内蔵部品3が挿入される。
 次に、図2Dに示すように、シート9a~9fが、下から上へとこの順番に積み重ねられる。ここで、シート9aは、外部電極7の形成面がZ軸の負方向側を向いた状態で、また、シート9bは、パターン導体5の形成面がZ軸の負方向側を向いた状態で積層される。また、シート9c~9fは、パターン導体5の形成面がZ軸の正方向側を向いた状態で積層される。
 その後、積み重ねられたシート9a~9fに、Z軸の両方向から熱および圧力が加えられる。この加熱・加圧によって、シート9a~9fを軟化させて圧着および一体化する。同時に、各ビアホール内の導電性ペーストを固化させ、これによって、ビア導体6が形成される。
 また、リフロー等により、表面実装部品31がシート9fのランド電極35上にバンプ33を用いて実装された後、一体化されたシート9a~9fは所定サイズにカットされ、これによって、図2Eに示すような部品内蔵基板1が完成する。
(表面実装部品の実装性)
 表面実装部品31がバンプ33で多層基板2に実装される場合、その実装性は、多層基板2においてバンプ33直下の部分の平滑性に影響される。ここで、リフロー時等、圧着後の熱によって、多層基板2には可塑性が出現することがある。
 また、本件発明者の検討の結果、多層基板2に内蔵部品3を内蔵する場合、下記(1),(2)のことが判明した。
  (1)内蔵部品3の側面(より具体的には、Z軸に略平行な側面)近傍では、キャビティC1,C2の影響で熱可塑性樹脂の充填が不十分な場合がある。
  (2)熱可塑性樹脂が内蔵部品3の側面に沿ってZ軸方向に滑りやすくなっている。
 ここで、仮に、上面視で表面実装部品31のバンプ33が内蔵部品3の外形線に掛かるように、表面実装部品31が配置されてしまうと、バンプ33の直下の部分に表面実装部品31の自重がかかり、内蔵部品3の側面近傍では熱可塑性樹脂の充填が不十分であり、かつ熱可塑性樹脂が内蔵部品3の側面に沿ってZ軸方向に滑りやすくなっていることから、バンプ33の直下およびその近傍で窪みが生じやすくなり、表面実装部品31の接合不良や実装不良が生じやすくなることが判明した。
 そこで、本部品内蔵基板1では、まず、多層基板2の表面上のスペースに複数の表面実装部品31をより高密度に実装するために、図3に示すように、上面視で、表面実装部品31は、外形線Lに内包されるのではなく、内蔵部品3の外形線Lに掛かるように配置される。より具体的には、上面視で、外形線Lを挟んで内蔵部品3の内側および外側の両方に表面実装部品が掛かるように配置される。それに加えて、図3に示すように、上面視で、表面実装部品31のバンプ33が内蔵部品3の外形線Lに掛からず、かつバンプ33が内蔵部品3の外形線Lから50μm離れると、接合不良を低減できることが明らかになった。
 本件発明者は、上記のような表面実装部品31の配置の効果を検証すべく、下記の測定を行った。具体的には、内蔵部品3の側面(外形線L)からバンプ33までのX軸方向距離x(図4参照)に対する不良率を測定した。ここで、xが0の場合、上面視で、バンプ33が内蔵部品3の外形線Lに掛かっていることを意味する。また、この測定は、圧着前の内蔵部品3の側面とキャビティC1,C2の外縁の距離d(図5参照)が100μm、150μm、200μmという条件ごとに実施された。この測定結果を、図6に示す。図6においては、d=100μmの場合の不良率は◆で、d=150μmの場合の不良率は■で、d=200μmの場合の不良率は▲で示される。これら測定結果によれば、dの値に関わらず、バンプ33が内蔵部品3の外形線Lから50μm離れると、不良率が約20%以下と極端に低下していることが分かる。
 ここで、図7A,図7Bには、上面視で、表面実装部品31が内蔵部品3の外形線Lに掛かるが、バンプ33は内蔵部品3の外形線Lから50μm以上離れる場合の例が示され、これらの場合に、多層基板2の表面上のスペースを有効利用でき、かつ接合不良を低減することができる。それに対し、図7C,図7Dには、上面視で、表面実装部品31が内蔵部品3の外形線Lに掛かるが、バンプ33は内蔵部品3の外形線Lから50μm未満の範囲内に設けられる場合の例が示され、これらの場合には上記技術的効果を奏しない。
(変形例)
 図1の例では、内蔵部品3がアンテナコイルであるとして説明した。しかし、これに限らず、図8に示すように、内蔵部品3は単にフェライトであり、該フェライトの周囲に、パターン導体5およびビア導体6でコイルを形成しても構わない。なお、図8では、図示の都合上、ビア導体6は点線矢印にて示されている。
 本発明に係る部品内蔵基板は、表面実装部品をより高密度に多層基板表面に実装可能であり、例えばスマートフォンのような電子機器等に好適である。
 1 部品内蔵基板
 2 多層基板
 3 内蔵部品
 31 表面実装基板
 33 バンプ
 35 ランド電極

Claims (2)

  1.  複数の熱可塑性シートを所定方向に積層してなる多層基板と、
     前記多層基板に内蔵された内蔵部品と、
     前記多層基板の表面にバンプを用いて実装された表面実装部品と、を備え、
     前記所定方向からの平面視で、前記表面実装部品が前記内蔵部品の外形線に掛かり、かつ該表面実装部品のバンプが該内蔵部品の外形線から50μm以上離れるように、前記表面実装部品が配置されている、部品内蔵基板。
  2.  前記熱可塑性シートは液晶ポリマーからなる、請求項1に記載の部品内蔵基板。
PCT/JP2013/080253 2012-12-26 2013-11-08 部品内蔵基板 WO2014103530A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201380004107.7A CN104081885B (zh) 2012-12-26 2013-11-08 元器件内置基板
JP2014511354A JP5574071B1 (ja) 2012-12-26 2013-11-08 部品内蔵基板
US14/289,938 US9484397B2 (en) 2012-12-26 2014-05-29 Component-embedded substrate

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012-282059 2012-12-26
JP2012282059 2012-12-26

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US14/289,938 Continuation US9484397B2 (en) 2012-12-26 2014-05-29 Component-embedded substrate

Publications (1)

Publication Number Publication Date
WO2014103530A1 true WO2014103530A1 (ja) 2014-07-03

Family

ID=51020629

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/080253 WO2014103530A1 (ja) 2012-12-26 2013-11-08 部品内蔵基板

Country Status (4)

Country Link
US (1) US9484397B2 (ja)
JP (1) JP5574071B1 (ja)
CN (1) CN104081885B (ja)
WO (1) WO2014103530A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2016047446A1 (ja) * 2014-09-26 2017-04-27 株式会社村田製作所 積層モジュールおよび積層モジュールの製造方法
WO2018037628A1 (ja) * 2016-08-23 2018-03-01 株式会社村田製作所 樹脂多層基板

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106207383A (zh) * 2015-05-06 2016-12-07 佳邦科技股份有限公司 通信模组
WO2016194925A1 (ja) * 2015-06-03 2016-12-08 株式会社村田製作所 部品実装基板
JP2018032848A (ja) * 2016-08-25 2018-03-01 株式会社村田製作所 半導体装置
WO2018100922A1 (ja) 2016-12-02 2018-06-07 株式会社村田製作所 多層配線基板
EP3755127A1 (en) * 2019-06-18 2020-12-23 GN Hearing A/S A printed circuit board (pcb) module comprising an embedded radiofrequency semiconductor die

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003007896A (ja) * 2001-06-26 2003-01-10 Ibiden Co Ltd 多層プリント配線板
JP2009164592A (ja) * 2008-01-09 2009-07-23 Ibiden Co Ltd 組み合せ基板

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4298559B2 (ja) * 2004-03-29 2009-07-22 新光電気工業株式会社 電子部品実装構造及びその製造方法
US7218007B2 (en) * 2004-09-28 2007-05-15 Intel Corporation Underfill material to reduce ball limiting metallurgy delamination and cracking potential in semiconductor devices
JP4718890B2 (ja) 2005-04-28 2011-07-06 日本特殊陶業株式会社 多層配線基板及びその製造方法、多層配線基板構造体
KR100770874B1 (ko) * 2006-09-07 2007-10-26 삼성전자주식회사 매설된 집적회로를 구비한 다층 인쇄회로기판
KR100819278B1 (ko) * 2006-11-22 2008-04-02 삼성전자주식회사 인쇄회로 기판 및 그 제조 방법
JP2009141169A (ja) * 2007-12-07 2009-06-25 Shinko Electric Ind Co Ltd 半導体装置
EP2136610A4 (en) * 2008-01-25 2011-07-13 Ibiden Co Ltd MULTILAYER CONDUCTOR PLATE AND METHOD FOR THE PRODUCTION THEREOF
JPWO2011121993A1 (ja) * 2010-03-30 2013-07-04 株式会社村田製作所 部品集合体
JP2011222555A (ja) * 2010-04-02 2011-11-04 Denso Corp 半導体チップ内蔵配線基板の製造方法
US8669651B2 (en) * 2010-07-26 2014-03-11 Taiwan Semiconductor Manufacturing Company, Ltd. Package-on-package structures with reduced bump bridging
JP2012151372A (ja) * 2011-01-20 2012-08-09 Ibiden Co Ltd 配線板及びその製造方法
US9905524B2 (en) * 2011-07-29 2018-02-27 Taiwan Semiconductor Manufacturing Company, Ltd. Bump structures in semiconductor device and packaging assembly
US8698308B2 (en) * 2012-01-31 2014-04-15 Taiwan Semiconductor Manufacturing Company, Ltd. Bump structural designs to minimize package defects
JP5967028B2 (ja) * 2012-08-09 2016-08-10 株式会社村田製作所 アンテナ装置、無線通信装置およびアンテナ装置の製造方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003007896A (ja) * 2001-06-26 2003-01-10 Ibiden Co Ltd 多層プリント配線板
JP2009164592A (ja) * 2008-01-09 2009-07-23 Ibiden Co Ltd 組み合せ基板

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2016047446A1 (ja) * 2014-09-26 2017-04-27 株式会社村田製作所 積層モジュールおよび積層モジュールの製造方法
WO2018037628A1 (ja) * 2016-08-23 2018-03-01 株式会社村田製作所 樹脂多層基板
JPWO2018037628A1 (ja) * 2016-08-23 2019-06-20 株式会社村田製作所 樹脂多層基板
JP2019114820A (ja) * 2016-08-23 2019-07-11 株式会社村田製作所 樹脂多層基板
US10660219B2 (en) 2016-08-23 2020-05-19 Murata Manufacturing Co., Ltd. Resin multilayer substrate

Also Published As

Publication number Publication date
CN104081885B (zh) 2017-12-08
JP5574071B1 (ja) 2014-08-20
US20140264737A1 (en) 2014-09-18
CN104081885A (zh) 2014-10-01
US9484397B2 (en) 2016-11-01
JPWO2014103530A1 (ja) 2017-01-12

Similar Documents

Publication Publication Date Title
JP5574071B1 (ja) 部品内蔵基板
JP5756500B2 (ja) 回路モジュール
JP5333680B2 (ja) 部品内蔵基板およびその製造方法
US9673501B2 (en) Laminated flat cable and method for producing same
US9854663B2 (en) Radio frequency module
KR101343296B1 (ko) 전자부품 내장기판 제조방법 및 전자부품 내장기판
US9743511B1 (en) Rigid flex circuit board
JP5660260B2 (ja) 電子部品内蔵モジュール及び通信端末装置
JP5708902B2 (ja) 回路基板およびその製造方法
US11456109B2 (en) Coil component
JP5708903B2 (ja) 回路基板およびその製造方法
US9699908B2 (en) Component-embedded board and communication terminal device
US9318786B2 (en) High-frequency signal line and electronic device
WO2013129154A1 (ja) 部品内蔵基板の製造方法
JP5574068B2 (ja) 部品内蔵基板
JP6003532B2 (ja) 部品内蔵基板およびその製造方法
JP5633256B2 (ja) 部品内蔵基板の製造方法
JP7095739B2 (ja) 電気素子の製造方法
JP2009049325A (ja) 電子部品モジュール及びその製造方法
JP2020120024A (ja) 多層基板の製造方法
TW201644329A (zh) 空腔基板及其製造方法
WO2015005160A1 (ja) 電子部品、通信モジュール及び電子機器
JP2010087087A (ja) 高周波モジュール
JP2012256777A (ja) 回路基板、回路モジュール及び回路基板の製造方法

Legal Events

Date Code Title Description
ENP Entry into the national phase

Ref document number: 2014511354

Country of ref document: JP

Kind code of ref document: A

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13868253

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 13868253

Country of ref document: EP

Kind code of ref document: A1