WO2013179820A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2013179820A1
WO2013179820A1 PCT/JP2013/061898 JP2013061898W WO2013179820A1 WO 2013179820 A1 WO2013179820 A1 WO 2013179820A1 JP 2013061898 W JP2013061898 W JP 2013061898W WO 2013179820 A1 WO2013179820 A1 WO 2013179820A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
conductivity type
type pillar
trench
pillar
Prior art date
Application number
PCT/JP2013/061898
Other languages
English (en)
French (fr)
Inventor
原田 信介
Original Assignee
独立行政法人産業技術総合研究所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 独立行政法人産業技術総合研究所 filed Critical 独立行政法人産業技術総合研究所
Priority to US14/404,490 priority Critical patent/US20150171169A1/en
Priority to EP13797744.3A priority patent/EP2860761A4/en
Priority to JP2014518346A priority patent/JPWO2013179820A1/ja
Publication of WO2013179820A1 publication Critical patent/WO2013179820A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B08CLEANING
    • B08BCLEANING IN GENERAL; PREVENTION OF FOULING IN GENERAL
    • B08B9/00Cleaning hollow articles by methods or apparatus specially adapted thereto 
    • B08B9/02Cleaning pipes or tubes or systems of pipes or tubes
    • B08B9/027Cleaning the internal surfaces; Removal of blockages
    • B08B9/032Cleaning the internal surfaces; Removal of blockages by the mechanical action of a moving fluid, e.g. by flushing
    • B08B9/0321Cleaning the internal surfaces; Removal of blockages by the mechanical action of a moving fluid, e.g. by flushing using pressurised, pulsating or purging fluid
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B08CLEANING
    • B08BCLEANING IN GENERAL; PREVENTION OF FOULING IN GENERAL
    • B08B9/00Cleaning hollow articles by methods or apparatus specially adapted thereto 
    • B08B9/02Cleaning pipes or tubes or systems of pipes or tubes
    • B08B9/027Cleaning the internal surfaces; Removal of blockages
    • B08B9/032Cleaning the internal surfaces; Removal of blockages by the mechanical action of a moving fluid, e.g. by flushing
    • B08B9/0321Cleaning the internal surfaces; Removal of blockages by the mechanical action of a moving fluid, e.g. by flushing using pressurised, pulsating or purging fluid
    • B08B9/0328Cleaning the internal surfaces; Removal of blockages by the mechanical action of a moving fluid, e.g. by flushing using pressurised, pulsating or purging fluid by purging the pipe with a gas or a mixture of gas and liquid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/063Reduced surface field [RESURF] pn-junction structures
    • H01L29/0634Multiple reduced surface field (multi-RESURF) structures, e.g. double RESURF, charge compensation, cool, superjunction (SJ), 3D-RESURF, composite buffer (CB) structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs

Definitions

  • the present invention relates to a silicon carbide semiconductor device having a low on-resistance and a high breakdown voltage using a silicon carbide substrate.
  • a trench gate type MOSFET As a semiconductor switching device for power conversion using a silicon carbide substrate, a trench gate type MOSFET has a small unit cell structure and a high current density, and is therefore effective in reducing on-resistance.
  • the super junction structure in which p-type and n-type pillars are repeatedly formed in the drift layer is effective in reducing the drift layer resistance.
  • FIG. 2 of Patent Document 1 discloses a structure having a p-type pillar layer between trench gates. Yes.
  • the electric field exists not only in the vertical direction from the p base to the drain but also in the horizontal direction from the pillar, and the electric field does not concentrate on a specific portion. Therefore, a high breakdown voltage can be maintained even if the n-type impurity concentration of the n-type pillar layer, which is an on-state current path, is increased.
  • silicon carbide has a dielectric breakdown electric field about an order of magnitude higher than that of silicon, silicon carbide can maintain a high electric field.
  • a high electric field is also applied to the insulating oxide film present in the periphery, and the conventional structure. Then, the high electric field is applied to the gate oxide film at the bottom of the trench, and there is a possibility that the element is destroyed due to the dielectric breakdown of the insulating oxide film at a low voltage before the silicon carbide reaches the dielectric breakdown.
  • Patent Document 2 discloses a structure in which the p base is deepened at a position away from the trench. As a result, a depletion layer extends from the p base, and the trench gate oxide film is protected from a high electric field in the blocking state, element breakdown due to dielectric breakdown of the oxide film is suppressed, and high breakdown voltage is obtained.
  • Patent Document 3 discloses a structure in which a high-concentration p-type region is provided at a junction portion between a super junction structure and a p-base.
  • the present invention provides a structure for protecting a gate oxide film from a high electric field in a super junction structure of a trench gate type MOSFET using silicon carbide as a substrate material.
  • the second conductivity type pillar layer is divided into an upper layer in contact with the base layer and a lower layer therebelow, and the impurity concentration of the upper layer is The impurity concentration of the lower layer is higher than that of the lower layer, and the interface between the upper layer and the lower layer of the second conductivity type pillar layer and the contact between the interface and the first conductivity type pillar layer are located below the bottom of the trench groove.
  • the n-type pillar layer adjacent to the upper part of the p-type pillar is depleted at a lower voltage than the lower part in the blocking state.
  • the contact point between the upper layer of the p-type pillar layer and the n-type pillar exists below the trench gate oxide film, the gate oxide film is surrounded by the depletion layer and can be shielded from a high electric field. Element breakdown due to dielectric breakdown of the film is suppressed, and a high breakdown voltage is obtained.
  • the present invention also provides the above-described semiconductor device, wherein the width of the second conductivity type pillar is such that the upper layer portion is the same as or wider than the lower layer portion.
  • the above-described semiconductor device is provided in which the second conductivity type pillar layer has a stripe shape parallel to the trench groove as viewed from above.
  • the semiconductor device according to the above, wherein the second conductivity type pillar layer has a stripe shape perpendicular to the trench groove when viewed from above.
  • the above-described semiconductor device is provided in which the second conductivity type pillar layers are dotted in an island shape when viewed from above, and the trench grooves are hexagonal shapes centering on the pillar layers.
  • the n-type pillar layer adjacent to the upper layer portion of the p-type pillar in the blocking state is lower than the lower layer. Since the contact point between the upper layer of the p-type pillar layer and the n-type pillar exists below the trench gate oxide film, the gate oxide film is surrounded by the depletion layer, and a high electric field is generated. Therefore, element breakdown due to dielectric breakdown of the oxide film is suppressed, and high breakdown voltage can be obtained.
  • FIG. 1 shows a cross-sectional view of a unit structure (unit cell) of a stripe-shaped or island-shaped semiconductor device according to the present invention.
  • FIG. 2 is a diagram showing the cell pitch dependence of the oxide film electric field characteristics when the impurity concentration of the p-type pillar is uniform and when the concentration is increased in the upper layer.
  • FIG. 3 is a diagram showing the cell pitch dependence of the on-resistance characteristics when the impurity concentration of the p-type pillar is uniform and when the impurity concentration is increased in the upper layer.
  • FIG. 4A is a schematic plan view of a stripe-shaped semiconductor device in which a p-type pillar and a gate trench according to the present invention are arranged in parallel.
  • FIG. 4B is a schematic plan view of a stripe-shaped semiconductor device in which the p-type pillar and the gate trench of the present invention are arranged vertically.
  • FIG. 5 is a schematic plan view of a semiconductor device in which an n-type pillar surrounds an island-shaped p-type pillar of the present invention.
  • FIG. 1 is a sectional view of a unit structure (unit cell) of a stripe-shaped or island-shaped semiconductor device according to the first embodiment.
  • a drift layer 2 is deposited on a 4H—SiC low resistance n + type substrate 1.
  • a p-type pillar 4 and an n-type pillar 5 constituting the super junction region 3 are periodically and repeatedly disposed thereon.
  • the shape seen from above is a structure in which an n-type pillar surrounds a stripe or island-shaped p-type pillar, for example, a hexagon. Since the upper part of the p-type pillar layer is a high-concentration p-type layer 6 and the concentration ratio with the n-type pillar is high, the upper part of the n-type pillar is depleted at a lower voltage than the lower part in the blocking state.
  • a p-type base layer 7 is laminated on the super junction region 3, and a gate trench 8 reaching the super junction region 3 from the surface is formed.
  • the direction in which the gate trench 8 is viewed from above is arbitrary, such as parallel to the pillars (FIG. 4 (a)) or perpendicular (FIG. 4 (b)) when the pillar arrangement is a stripe as shown in FIG. I can do it.
  • the gate trench is disposed so as to penetrate inside the n-type pillar layer. Further, as shown in FIG. 5, even when the p-type pillar is island-shaped, the gate trench is formed along the shape of the n-type pillar surrounding the p-type pillar so as to penetrate the inside of the n-type pillar.
  • a gate insulating film 9 and a gate electrode 10 are formed inside the gate trench 8.
  • a high concentration n + source region 11 is selectively formed on the surface of the p-type base layer 7 so as to be adjacent to the gate trench 8, and a high concentration p + base contact region 12 is selectively formed between the source regions 11. Yes.
  • the source electrode 13 is connected to a part of the source region 11 and the base contact region 12 with a low resistance, and is led upward through the interlayer insulating film 14.
  • a drain electrode 15 is connected to the back surface of the substrate with a low resistance.
  • FIG. 2 and FIG. 3 show the result of comparing the cell pitch dependence of the oxide film characteristics and the on-resistance characteristics when the impurity concentration of the p-type pillar is uniform and when the impurity concentration is increased in the upper layer.
  • the cell pitch is changed according to the width of the n-type pillar.
  • the electric field applied to the gate oxide film in the blocking state of FIG. 2 is greatly reduced by increasing the concentration of the upper portion of the p-type pillar, while the on-resistance of FIG. 3 is not different between the two structures. It can be seen that the electric field suppression to the oxide film is achieved without sacrificing other characteristics by increasing the concentration of the upper part of the p-type pillar.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Mechanical Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Composite Materials (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

炭化珪素を基板材料としたトレンチゲート型MOSFETのスーパージャンクション構造においては、炭化珪素はシリコンに比べ絶縁破壊電界が約一桁高いため、炭化珪素が高電界を維持できる反面、周辺に存在する絶縁酸化膜にも同様に高電界が印加されてしまい、従来の構造だとトレンチ底のゲート酸化膜にその高電界が印加され、炭化珪素が絶縁破壊に至る前の低い電圧にて絶縁酸化膜の絶縁破壊により素子が破壊されるという問題があった。本発明では、スーパージャンクションを構成するp型ピラー層をベース層に接する上部層とその下の下部層に分けて構成し、上部層の不純物濃度を下部層の不純物濃度よりも高くし、ピラー層の上部層と下部層の界面およびそのドリフト層との接点を、トレンチ溝の底部よりも下方に配置して、阻止状態においてn型ピラーの上部を下部よりも低電圧で空乏化することができて、酸化膜への電界抑制を、他の特性を犠牲にすることなく、達成できて素子の破壊を防止することに成功しました。

Description

半導体装置
 本発明は、炭化珪素基板を用いて電力変換用半導体スイッチング装置を低オン抵抗かつ高耐圧化した炭化珪素半導体装置に関する。
 炭化珪素基板を用いた電力変換用半導体スイッチング装置として、トレンチゲート型MOSFETは単位セル構造が小さく電流密度が高いため、オン抵抗の低減に効果的である。
 また、ドリフト層の抵抗が支配的となる高耐圧装置において、ドリフト層内にp型とn型のピラーを繰り返し形成したスーパージャンクション構造は、ドリフト層抵抗の低減に効果的である。これらの構造を組み合わせることにより、低抵抗で高耐圧のスイッチング装置が実現できる。
 この手法は、従来の電力用半導体材料のシリコンを基板とした半導体装置で使われており、例えば特許文献1の図2にはトレンチゲートの間にp型ピラー層を備えた構造が開示されている。
 この構造では、電界はpベースからドレインへの縦方向だけでなく、ピラーから横方向にも存在し、電界が特定の部分に集中しない。
 よってオン状態の電流経路であるn型ピラー層のn型不純物濃度を高くしても高耐圧を維持できる。
 しかしながら、炭化珪素はシリコンに比べ絶縁破壊電界が約一桁高いため、炭化珪素が高電界を維持できる反面、周辺に存在する絶縁酸化膜にも同様に高電界が印加されてしまい、従来の構造だとトレンチ底のゲート酸化膜にその高電界が印加され、炭化珪素が絶縁破壊に至る前の低い電圧にて絶縁酸化膜の絶縁破壊により素子が破壊される恐れがある。
 従来の構造ではトレンチ底のゲート酸化膜を保護する構造として、特許文献2に、pベースをトレンチから離れた位置で深くする構造が開示されている。
 これによりpベースから空乏層が延びトレンチゲート酸化膜が阻止状態において高電界から保護され、酸化膜の絶縁破壊による素子破壊が抑制され、高い耐圧が得られる。
 これに対して、ドリフト層内にp型ピラーを持つスーパージャンクション構造も空乏層を横方向に広げる意味では同じ効果を有するが、n型とp型の両側に空乏層を広げるため、n型側への広がりがトレンチゲート酸化膜を保護するには不十分である。
 よってトレンチゲートのスーパージャンクション構造に適した酸化膜を保護する構造が必要となる。
 特許文献3は、スーパージャンクション構造とpベースの接合部分に高濃度のp型領域を設けた構造を開示している。
 これによりブレークダウンを高濃度のp型領域の底面で発生できるので、アバランシェ電流をp+コンタクトに流しやすくなり、アバランシェ耐量を向上させることが出来る。
 しかしながら、トレンチゲート酸化膜を保護する効果に関して明らかでない。
特開2009-43966 特開2009-260253 特開2012-39082
 本発明は、炭化珪素を基板材料としたトレンチゲート型MOSFETのスーパージャンクション構造において、ゲート酸化膜を高電界から保護する構造を提供する。
 本発明では、炭化珪素基板上の第1の導電型のドリフト層と、その上に積層した第2の導電型のベース層と、ベース層の表面部の所定領域に形成された第1導電型のソース領域と、ソース領域とベース領域を貫通するように形成したトレンチ溝と、トレンチ溝内の少なくとも一部にゲート絶縁膜を介して形成したゲート電極と、ドリフト層内にベース層と接するように形成した第2導電型のピラー層からなるスーパージャンクション層を備え、前記第2導電型のピラー層はベース層に接する上部層とその下の下部層に分かれており、上部層の不純物濃度が下部層の不純物濃度よりも高く、前記第2導電型のピラー層の上部層と下部層の界面および前記界面と第1の導電型ピラー層との接点がトレンチ溝の底部よりも下方に位置することを特徴とする半導体装置を提供する。
 これにより、p型ピラー層の上部層がn型ピラーとの接点で高濃度であるため、阻止状態においてp型ピラー上層部に隣接するn型ピラー層が下部よりも低電圧で空乏化することができ、且つp型ピラー層の上部層とn型ピラーとの接点がトレンチゲート酸化膜よりも下方まで存在するため、ゲート酸化膜を空乏層により囲み、高電界から遮蔽することができ、酸化膜の絶縁破壊による素子破壊が抑制され、高い耐圧が得られる。
 また本発明は、前記第2導電型のピラーの幅は上層部が下層部と同じもしくは広いことを特徴とする上述の半導体装置を提供する。
 これにより、阻止状態においてp型ピラー上層部に隣接するn型ピラー層がより低電圧で空乏化することができ、酸化膜の絶縁破壊による素子破壊が抑制され、高い耐圧が得られる。
 さらに、前記第2導電型のピラー層は上方から見てトレンチ溝と平行なストライプ形状である上述の半導体装置を提供する。
 また、前記第2導電型のピラー層は上方から見てトレンチ溝と垂直なストライプ形状である上述の半導体装置を提供する。
 最後に、前記第2導電型のピラー層は上方から見て島状に点在しトレンチ溝はピラー層を中心とした六角形状である上述の半導体装置を提供する。
 本発明によれば、スーパージャンクションを構成するp型ピラー層の上部層がn型ピラーとの接点で高濃度であるため、阻止状態においてp型ピラー上層部に隣接するn型ピラー層が下部よりも低電圧で空乏化することができ、且つp型ピラー層の上部層とn型ピラーとの接点がトレンチゲート酸化膜よりも下方まで存在するため、ゲート酸化膜を空乏層により囲み、高電界から遮蔽することができ、酸化膜の絶縁破壊による素子破壊が抑制され、高い耐圧が得られる。
図1は本発明に係るストライプ状または島状の半導体装置の単位構造(単位セル)の断面図をあらわす。 図2はp型ピラーの不純物濃度が均一の場合と上部層で高濃度化した場合の酸化膜電界特性のセルピッチ依存性をあらわす図である。 図3はp型ピラーの不純物濃度が均一の場合と上部層で高濃度化した場合のオン抵抗特性のセルピッチ依存性をあらわす図である。 図4(a)は本発明のp型ピラーとゲートトレンチが平行に配置されたストライプ状の半導体装置の概略平面図である。図4(b)は本発明のp型ピラーとゲートトレンチが垂直に配置されたストライプ状の半導体装置の概略平面図である。 図5は本発明の島状のp型ピラーをn型ピラーが囲む半導体装置の概略平面図である。
 図1は実施形態1に係るストライプ状または島状の半導体装置の単位構造(単位セル)の断面図をあらわす。
 4H-SiCの低抵抗n+型基板1上にドリフト層2が堆積されている。
 その上にスーパージャンクション領域3を構成するp型ピラー4とn型ピラー5が周期的に繰り返し配置されている。
 上方から見た形状はストライプ、または島状のp型ピラーをn型ピラーが囲む構造、例えば六角形などとする。
 p型ピラー層の上部は高濃度p型層6となっており、n型ピラーとの濃度比が高くなるため、阻止状態においてn型ピラーの上部が下部よりも低電圧で空乏化される。
 スーパージャンクション領域3の上にはp型ベース層7が積層されており、その表面からスーパージャンクション領域3に達するゲートトレンチ8が形成されている。
 ゲートトレンチ8を上方から見た方向は、図4に示したようにピラーの配列がストライプの場合は、ピラーと平行(図4(a))または垂直(図4(b))など任意にすることが出来る。
 p型ピラーとゲートトレンチが平行の場合は、ゲートトレンチはn型ピラー層の内側に貫通するよう配置する。
 また、図5に示したようにp型ピラーが島状の場合もゲートトレンチの形状はn型ピラーの内側に貫通するよう、p型ピラーを取り囲むn型ピラーの形状に沿って形成される。
 ゲートトレンチ8の内側にはゲート絶縁膜9およびゲート電極10が形成されている。p型ベース層7の表面にはゲートトレンチ8に隣接するよう高濃度n+ソース領域11が選択的に形成され、ソース領域11の間には選択的に高濃度p+ベースコンタクト領域12が形成されている。
 ソース電極13はソース領域11の一部とベースコンタクト領域12に低抵抗接続され、層間絶縁膜14を介して上方に引き出されている。
基板裏面にはドレイン電極15が低抵抗接続されている。
 図2と図3はp型ピラーの不純物濃度が均一の場合と、上部層で高濃度化した場合とで酸化膜特性とオン抵抗特性のセルピッチ依存性を比較した結果である。
 セルピッチはn型ピラーの幅によって変化させている。
 図2の阻止状態におけるゲート酸化膜にかかる電界は、p型ピラー上部を高濃度化することで大幅に低減しており、一方、図3のオン抵抗は2つの構造に違いはないことから、p型ピラー上部を高濃度化することによって酸化膜への電界抑制が他の特性を犠牲にすることなく達成されているのが分かる。
 1 n+型基板
 2 ドリフト層
 3 スーパージャンクション領域
 4 p型ピラー
 5 n型ピラー
 6 高濃度p型層
 7 p型ベース層
 8 ゲートトレンチ
 9 ゲート絶縁膜(酸化膜)
10 ゲート電極
11 高濃度n+ソース領域
12 高濃度p+ベースコンタクト領域
13 ソース電極
14 層間絶縁膜
15 ドレイン電極

Claims (5)

  1.  炭化珪素基板上の第1の導電型のドリフト層と、
     その上に積層した第2の導電型のベース層と、
     ベース層の表面部の所定領域に形成された第1導電型のソース領域と、
     ソース領域とベース領域を貫通するように形成したトレンチ溝と、
     トレンチ溝内の少なくとも一部にゲート絶縁膜を介して形成したゲート電極と、
     ドリフト層内にベース層と接するように形成した第2導電型のピラー層からなるスーパージャンクション層を備え、
     前記第2導電型のピラー層はベース層に接する上部層とその下の下部層に分かれており、
     上部層の不純物濃度が下部層の不純物濃度よりも高く、
     前記第2導電型のピラー層の上部層と下部層の界面および前記界面と第1の導電型ピラー層との接点がトレンチ溝の底部よりも下方に位置する、
     ことを特徴とする半導体装置。
  2.  前記第2導電型のピラーの幅は上層部が下層部と同じもしくは広いことを特徴とする請求項1に記載の半導体装置。
  3.  前記第2導電型のピラー層は上方から見てトレンチ溝と平行なストライプ形状である請求項1乃至請求項2のいずれか1項に記載の半導体装置。
  4.  前記第2導電型のピラー層は上方から見てトレンチ溝と垂直なストライプ形状である請求項1乃至請求項2のいずれか1項に記載の半導体装置。
  5.  前記第2導電型のピラー層は上方から見て島状に点在しトレンチ溝はピラー層を中心とした六角形状である請求項1乃至請求項2のいずれか1項に記載の半導体装置。
PCT/JP2013/061898 2012-05-31 2013-04-23 半導体装置 WO2013179820A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US14/404,490 US20150171169A1 (en) 2012-05-31 2013-04-23 Semiconductor device
EP13797744.3A EP2860761A4 (en) 2012-05-31 2013-04-23 SEMICONDUCTOR COMPONENT
JP2014518346A JPWO2013179820A1 (ja) 2012-05-31 2013-04-23 半導体装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012125173 2012-05-31
JP2012-125173 2012-05-31

Publications (1)

Publication Number Publication Date
WO2013179820A1 true WO2013179820A1 (ja) 2013-12-05

Family

ID=49668760

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/061898 WO2013179820A1 (ja) 2012-05-31 2013-04-23 半導体装置

Country Status (4)

Country Link
US (1) US20150171169A1 (ja)
EP (1) EP2860761A4 (ja)
JP (1) JPWO2013179820A1 (ja)
WO (1) WO2013179820A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020129175A1 (ja) * 2018-12-19 2020-06-25 サンケン電気株式会社 半導体装置

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105576022B (zh) * 2014-10-11 2019-02-22 华润微电子(重庆)有限公司 具有超结结构的半导体器件及其制备方法
CN110116120B (zh) * 2019-04-23 2024-01-09 佛山市妇幼保健院 一种橡胶吸球的清洗消毒装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009043966A (ja) 2007-08-09 2009-02-26 Toshiba Corp 半導体装置及びその製造方法
JP2009260253A (ja) 2008-03-26 2009-11-05 Rohm Co Ltd 半導体装置およびその製造方法
JP2012039082A (ja) 2010-07-12 2012-02-23 Denso Corp 半導体装置およびその製造方法
JP2012164707A (ja) * 2011-02-03 2012-08-30 Panasonic Corp 半導体装置およびその製造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10229190A (ja) * 1997-02-14 1998-08-25 Denso Corp 炭化珪素半導体装置及びその製造方法
JP3913564B2 (ja) * 2002-01-31 2007-05-09 富士電機ホールディングス株式会社 超接合半導体素子の製造方法
JP4536366B2 (ja) * 2003-12-22 2010-09-01 株式会社豊田中央研究所 半導体装置とその設計支援用プログラム
JP4813762B2 (ja) * 2003-12-25 2011-11-09 ルネサスエレクトロニクス株式会社 半導体装置及びその製造方法
JP5132123B2 (ja) * 2006-11-01 2013-01-30 株式会社東芝 電力用半導体素子
JP2008300420A (ja) * 2007-05-29 2008-12-11 Nec Electronics Corp 半導体装置及び半導体装置の製造方法
US20090057713A1 (en) * 2007-08-31 2009-03-05 Infineon Technologies Austria Ag Semiconductor device with a semiconductor body
JP2009302436A (ja) * 2008-06-17 2009-12-24 Denso Corp 炭化珪素半導体装置の製造方法
JP2011044513A (ja) * 2009-08-20 2011-03-03 National Institute Of Advanced Industrial Science & Technology 炭化珪素半導体装置
JP5740108B2 (ja) * 2010-07-16 2015-06-24 株式会社東芝 半導体装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009043966A (ja) 2007-08-09 2009-02-26 Toshiba Corp 半導体装置及びその製造方法
JP2009260253A (ja) 2008-03-26 2009-11-05 Rohm Co Ltd 半導体装置およびその製造方法
JP2012039082A (ja) 2010-07-12 2012-02-23 Denso Corp 半導体装置およびその製造方法
JP2012164707A (ja) * 2011-02-03 2012-08-30 Panasonic Corp 半導体装置およびその製造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020129175A1 (ja) * 2018-12-19 2020-06-25 サンケン電気株式会社 半導体装置

Also Published As

Publication number Publication date
JPWO2013179820A1 (ja) 2016-01-18
US20150171169A1 (en) 2015-06-18
EP2860761A4 (en) 2016-02-24
EP2860761A1 (en) 2015-04-15

Similar Documents

Publication Publication Date Title
US8957502B2 (en) Semiconductor device
JP5580150B2 (ja) 半導体装置
JP6805620B2 (ja) 半導体装置
JP5852555B2 (ja) 半導体装置
JP5701913B2 (ja) 半導体装置
JP6415749B2 (ja) 炭化珪素半導体装置
US10276654B2 (en) Semiconductor device with parallel PN structures
JP2006073987A (ja) 半導体素子
JP5297706B2 (ja) 半導体装置
WO2017169085A1 (ja) 炭化珪素半導体装置
JP6720818B2 (ja) 半導体装置
US8829563B2 (en) Power semiconductor device and method for manufacturing such a power semiconductor device
JP2016009712A (ja) 炭化珪素半導体装置
JP6169985B2 (ja) 半導体装置
JP2012109599A (ja) 半導体素子
JP5694285B2 (ja) 半導体装置
US9048313B2 (en) Semiconductor device that can maintain high voltage while lowering on-state resistance
JP2016225343A (ja) 半導体装置
WO2013179820A1 (ja) 半導体装置
JP2015159235A (ja) 半導体装置
US20150053998A1 (en) Semiconductor device
JP5680460B2 (ja) 電力用半導体装置
US9356100B2 (en) Semiconductor device
JP5719407B2 (ja) 半導体装置
JP2013229382A (ja) 半導体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13797744

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2014518346

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

REEP Request for entry into the european phase

Ref document number: 2013797744

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2013797744

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 14404490

Country of ref document: US