WO2013001949A1 - 半導体装置およびその製造方法 - Google Patents

半導体装置およびその製造方法 Download PDF

Info

Publication number
WO2013001949A1
WO2013001949A1 PCT/JP2012/063478 JP2012063478W WO2013001949A1 WO 2013001949 A1 WO2013001949 A1 WO 2013001949A1 JP 2012063478 W JP2012063478 W JP 2012063478W WO 2013001949 A1 WO2013001949 A1 WO 2013001949A1
Authority
WO
WIPO (PCT)
Prior art keywords
plane
substrate
semiconductor device
orientation
insulating film
Prior art date
Application number
PCT/JP2012/063478
Other languages
English (en)
French (fr)
Inventor
増田 健良
原田 真
和田 圭司
透 日吉
Original Assignee
住友電気工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 住友電気工業株式会社 filed Critical 住友電気工業株式会社
Priority to EP12805036.6A priority Critical patent/EP2725619A4/en
Priority to KR20137028591A priority patent/KR20140027968A/ko
Priority to CN201280025863.3A priority patent/CN103582950B/zh
Publication of WO2013001949A1 publication Critical patent/WO2013001949A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/0475Changing the shape of the semiconductor body, e.g. forming recesses
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/048Making electrodes
    • H01L21/049Conductor-insulator-semiconductor electrodes, e.g. MIS contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • H01L29/7396Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
    • H01L29/7397Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • H01L29/0623Buried supplementary region, e.g. buried guard ring
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide

Definitions

  • the present invention relates to a semiconductor device and a manufacturing method thereof, and more particularly to a semiconductor device having a gate electrode and a manufacturing method thereof.
  • MOSFET Metal Oxide Semiconductor Field Effect Transistor
  • the channel mobility represents the ease of movement of carriers in the channel. If the channel mobility can be increased, the on-resistance can be reduced or the operation speed can be increased. It is known that the channel mobility depends on the surface orientation of the channel surface. For this reason, the plane orientation of the semiconductor substrate used for manufacturing the semiconductor device is specified.
  • the surface of 4H-type SiC on which an oxide film is stacked has a ⁇ 03-38 ⁇ plane or a plane having an off angle within 10 ° with respect to the ⁇ 03-38 ⁇ plane. It is said.
  • the oxide film is stacked on the ⁇ 03-38 ⁇ plane or the SiC plane having an off angle within 10 ° with respect to the ⁇ 03-38 ⁇ plane, thereby increasing the channel mobility of the MOS device. This is because, since the ⁇ 0001 ⁇ plane of SiC is a hexagonal close-packed plane, the density of dangling bonds per unit area of the constituent atoms is high, and the interface states increase, preventing the movement of electrons.
  • the ⁇ 03-38 ⁇ plane is deviated from the hexagonal close-packed plane, which is thought to be due to the fact that electrons easily move, and the ⁇ 03-38 ⁇ plane has a particularly high channel mobility. The reason for this is thought to be that the bonds of atoms appear on the surface relatively periodically even though it is a surface away from the close-packed surface.
  • the ⁇ 03-38 ⁇ plane for the channel as described above in order to improve the performance of the semiconductor device.
  • the present inventors have found that the surface of a normal silicon carbide substrate cut out from the ingot along the plane orientation (0-33-8) has a (0-33-8) plane macroscopically, Visually, it was found that the proportion having the plane orientation (0-33-8) was unexpectedly low. That is, in the conventional method, it was found that the (0-33-8) plane having a high channel mobility was not sufficiently effectively used.
  • the present inventors have found that the microscopic control of the surface orientation of the channel surface to be performed in order to increase the channel mobility has not been sufficiently studied so far. Since the performance of the semiconductor device can be improved by increasing the channel mobility, it is desired to further increase the channel mobility by microscopically controlling the channel surface.
  • the present invention has been made to solve the above-described problems, and an object of the present invention is to provide a semiconductor device having a large channel mobility and a manufacturing method thereof.
  • a semiconductor device includes a substrate, a gate insulating film, and a gate electrode.
  • the substrate has a surface made of a semiconductor having a hexagonal single crystal structure of polytype 4H.
  • the surface of the substrate is alternately composed of a first surface having a plane orientation (0-33-8) and a second surface having a plane orientation different from the plane orientation of the first plane connected to the first plane. It is configured by being provided.
  • the gate insulating film is provided on the surface of the substrate.
  • the gate electrode is provided on the gate insulating film.
  • the second surface preferably has a plane orientation (0-11-1).
  • a semiconductor device includes a substrate, a gate insulating film, and a gate electrode.
  • the substrate has a surface made of a semiconductor having a single crystal structure other than a cubic crystal.
  • the single crystal structure periodically includes a structure equivalent to a cubic crystal.
  • a first surface having a plane orientation (001) in an equivalent structure and a second surface having a plane orientation different from the plane orientation of the first plane connected to the first plane alternately It is configured by being provided.
  • the gate insulating film is provided on the surface of the substrate.
  • the gate electrode is provided on the gate insulating film.
  • the single crystal structure is preferably either a hexagonal crystal or a rhombohedral crystal.
  • the method for manufacturing a semiconductor device of the present invention includes the following steps.
  • a substrate having a surface made of silicon carbide having a hexagonal single crystal structure of polytype 4H is prepared.
  • the surface of the substrate is chemically treated.
  • the first surface having a plane orientation (0-33-8) on the surface of the substrate, and the plane orientation of the first surface connected to the first surface are different.
  • Second surfaces having a plane orientation are alternately formed.
  • a gate insulating film is formed on the surface of the substrate.
  • a gate electrode is formed on the gate insulating film.
  • the second surface preferably has a plane orientation (0-11-1).
  • the step of chemically treating the surface includes a step of chemically etching the surface. More preferably, the step of chemically etching the surface includes the step of thermally etching the surface. More preferably, the step of thermally etching the surface includes a step of heating the substrate in an atmosphere containing at least one kind of halogen atom.
  • the at least one kind of halogen atom preferably contains at least one of a chlorine atom and a fluorine atom.
  • the channel mobility can be increased.
  • FIG. 1 is a cross sectional view schematically showing a configuration of a semiconductor device in a first embodiment of the present invention.
  • FIG. 2 is a schematic plan view of the semiconductor device of FIG. 1.
  • FIG. 2 is a partially enlarged view of FIG. 1.
  • FIG. 3 is a diagram showing a crystal structure of a (000-1) plane in polytype 4H hexagonal crystal.
  • FIG. 5 is a diagram showing a crystal structure of a (11-20) plane along line VV in FIG.
  • FIG. 2 is a view showing a crystal structure in the vicinity of the surface of a channel included in the semiconductor device of FIG.
  • FIG. 10 is a view of the surface of the channel of the semiconductor device of FIG. 1 as viewed from the (01-10) plane.
  • FIG. 1 shows schematically the 7th process of the manufacturing method of the semiconductor device in Embodiment 1 of this invention.
  • a graph showing an example of the relationship between the angle between the channel surface and the (000-1) plane viewed macroscopically and the channel mobility MB with and without thermal etching.
  • FIG. It is a graph which shows an example of the relationship between the angle between a channel direction and the ⁇ 0-11-2> direction, and channel mobility MB.
  • FIG. 23 is a diagram schematically showing a configuration of a semiconductor device according to a second embodiment of the present invention, and is a cross-sectional view taken along line XXI-XXI in FIG. 22.
  • FIG. 22 is a schematic plan view of FIG. 21. It is sectional drawing which shows roughly the 1st process of the manufacturing method of the semiconductor device in Embodiment 2 of this invention.
  • the semiconductor device of the present embodiment is a silicon carbide semiconductor device, specifically MOSFET 100, and more specifically a vertical DiMOSFET (Double implanted MOSFET).
  • MOSFET 100 has an epitaxial substrate 190, a gate insulating film 113, a gate electrode 117, a source electrode 116, and a drain electrode 118.
  • the epitaxial substrate 190 has a single crystal substrate 111, an epitaxial layer 112 formed on the single crystal substrate 111, and impurity regions 114 and 115.
  • Single crystal substrate 111, epitaxial layer 112, and impurity region 115 have a first conductivity type (in this embodiment, n-type), and impurity region 114 has a second conductivity type (this embodiment) different from the first conductivity type.
  • n-type impurity for example, nitrogen (N) or phosphorus (P) can be used.
  • As an impurity (p-type impurity) for imparting p-type to silicon carbide for example, aluminum (Al) or boron (B) can be used.
  • Single crystal substrate 111 is made of silicon carbide having a hexagonal single crystal structure of polytype 4H.
  • the plane orientation of one main surface (upper surface in FIG. 1) of the single crystal substrate 111 is substantially (0-11-2) plane.
  • epitaxial layer 112 made of silicon carbide is formed on one main surface of single crystal substrate 111.
  • the impurity concentration of epitaxial layer 112 is lower than the impurity concentration of single crystal substrate 111.
  • Impurity region 114 is formed on part of epitaxial layer 112.
  • Impurity region 115 is formed on part of impurity region 114 so as to be separated from epitaxial layer 112 by impurity region 114.
  • the impurity region 114 has a channel CH sandwiched between the epitaxial layer 112 and the impurity region 115 on the surface side thereof.
  • the channel direction in which carriers flow in channel CH is parallel to ⁇ 0-11-2> and orthogonal to ⁇ -2110>.
  • a drain electrode 118 is formed on the other main surface (the lower surface in FIG. 1) of the single crystal substrate 111.
  • the drain electrode 118 is an ohmic electrode.
  • the gate insulating film 113 is formed on a part of the surface SR of the epitaxial substrate 190, particularly on the surface SR of the channel CH.
  • Gate insulating film 113 is, for example, an oxide film. Note that the gate insulating film 113 may have a multilayer structure.
  • the gate electrode 117 is formed on the gate insulating film 113.
  • Source electrode 116 is formed on impurity regions 114 and 115.
  • Surface SR is made of a semiconductor (in this embodiment, silicon carbide) having a hexagonal single crystal structure of polytype 4H.
  • the entire epitaxial substrate 190 has a hexagonal single crystal structure of polytype 4H.
  • the surface SR is microscopically different from the surface S1 (first surface) having the surface orientation (0-33-8) and the surface orientation of the surface S1 connected to the surface S1. It is a chemically stable surface formed by alternately providing the surface S2 (second surface) having the surface orientation.
  • “microscopic” means that the dimension is about enough to take into account at least a dimension of about twice the atomic interval described later.
  • the plane S2 has a plane orientation (0-11-1).
  • the surface SR constituted by the surface S1 and the surface S2 preferably has, on average, a surface whose inclination from the surface orientation (0-11-2) is within 5 °, and substantially has a surface orientation (0 ⁇ 11-2) is more preferable.
  • the atoms in each of the four layers ABCB constituting one period described above are (0-11-2) It is not arranged to be completely along the plane.
  • the (0-11-2) plane is shown so as to pass through the position of atoms in the B layer.
  • the atoms in the A layer and the C layer are separated from the (0-11-2) plane.
  • the surface SR includes a surface S1 having a surface orientation (0-33-8), and a surface S2 connected to the surface S1 and having a surface orientation different from the surface orientation of the surface S1.
  • the length of each of the surface S1 and the surface S2 is twice the atomic spacing of Si atoms (or C atoms).
  • the surface obtained by averaging the surfaces S1 and S2 corresponds to the (0-11-2) surface (FIG. 5).
  • the single crystal structure when the surface SR is viewed from the (01-10) plane periodically includes a structure (part of the plane S1) equivalent to a cubic crystal when viewed partially.
  • the surface SR is alternately composed of a plane S1 having a plane orientation (001) in a structure equivalent to the above-described cubic crystal and a plane S2 connected to the plane S1 and having a plane orientation different from the plane orientation of the plane S1. It is configured by being provided.
  • a plane having a plane orientation (001) in the structure equivalent to a cubic crystal plane S1 in FIG. 7
  • a plane connected to this plane and having a plane orientation different from this plane orientation plane in FIG. 7).
  • This single crystal structure is not limited to a hexagonal crystal, and may be a single crystal structure other than a cubic crystal, for example, a rhombohedral crystal.
  • the polytype is not limited to 4H, and may be 6H or 15R, for example.
  • the semiconductor is not limited to silicon carbide (SiC), and may be gallium nitride (GaN), for example.
  • a method for manufacturing MOSFET 100 will be described below.
  • a single crystal substrate 111 made of silicon carbide and made of silicon carbide having a hexagonal single crystal structure of polytype 4H is prepared.
  • Single crystal substrate 111 has surface SA.
  • the plane orientation of the surface SA is preferably a (0-11-2) plane or a plane whose inclination from this plane is within 5 °.
  • the surface SA can be formed by mechanical polishing or slicing.
  • epitaxial layer 112 made of silicon carbide is formed on surface SA of single crystal substrate 111.
  • Epitaxial layer 112 has a surface SB that is a growth surface.
  • the surface SB has a polytype 4H hexagonal single crystal structure corresponding to the crystal structure of the surface SA.
  • the plane orientation of the surface SB is preferably the (0-11-2) plane or a plane whose inclination from this plane is within 5 °.
  • the surface SB of the epitaxial layer 112 may be mechanically polished for planarization.
  • the surface SB is then chemically treated. Specifically, the surface SB is chemically etched. This etching can be performed, for example, by heating the epitaxial substrate 190 in an atmosphere containing at least one or more types of halogen atoms.
  • the at least one or more types of halogen atom includes at least one of a chlorine (Cl) atom and a fluorine (F) atom.
  • This atmosphere is, for example, Cl 2 , BCL 3 , SF 6 , or CF 4 .
  • the surface SR is self-formed by the above chemical treatment. That is, as shown in FIGS. 6 and 7, the surface S1 having the surface orientation (0-33-8) and the surface S2 connected to the surface S1 and having a surface orientation different from the surface orientation of the surface S1 are alternately self-formed. Is done. Specifically, the plane orientation of the plane S2 has (0-11-1).
  • an impurity region 114 is formed. Specifically, ions of p-type impurities are selectively implanted into a region to be the impurity region 114. Such selective implantation can be performed by using a mask for ion implantation and selecting energy of ion implantation.
  • the above-described chemical treatment may be performed after ion implantation for forming the impurity region 114. In this case, it is possible to prevent the atomic arrangement on the surface SR from being disturbed by ion implantation.
  • an impurity region 115 is formed. Specifically, n-type impurity ion implantation for forming the impurity region 115 is performed. This ion implantation may be performed before the ion implantation for forming the impurity region 114 described above.
  • an activation annealing process for activating the implanted impurities is performed. For example, heating is performed for 30 minutes at a temperature of about 1700 ° C. in an atmosphere of argon (Ar) gas.
  • the above-described chemical treatment may be performed after activation annealing. In this case, it is possible to prevent the atomic arrangement on the surface SR from being disturbed by the activation annealing.
  • a gate insulating film 113 is formed on the surface SR.
  • the gate insulating film 113 is formed by, for example, dry oxidation (thermal oxidation). Dry oxidation is performed, for example, by heating in air or oxygen at a temperature of about 1200 ° C. for about 30 minutes.
  • nitrogen annealing is performed.
  • the nitrogen concentration is adjusted so that the maximum value of the nitrogen concentration in the region within 10 nm from the interface between the epitaxial substrate 190 and the gate insulating film 113 is 1 ⁇ 10 21 / cm 3 or more.
  • heating is performed for about 120 minutes at a temperature of about 1100 ° C. in an atmosphere of a nitrogen-containing gas such as nitrogen monoxide (NO) gas.
  • a nitrogen-containing gas such as nitrogen monoxide (NO) gas.
  • an inert gas annealing treatment may be further performed. For example, heating is performed for about 60 minutes at a temperature of about 1100 ° C. in an argon gas atmosphere. Thereby, high channel mobility can be realized with good reproducibility.
  • the gate insulating film 113 is patterned. This patterning can be done, for example, using photolithography and etching.
  • a source electrode 116 is formed in contact with the surface of the impurity region 115 of the epitaxial substrate 190.
  • the material of the source electrode 116 is, for example, nickel (Ni).
  • annealing for alloying is performed in order to make the electrical connection between the source electrode 116 and the epitaxial substrate 190 more ohmic. For example, heating is performed for about 2 minutes at a temperature of about 950 ° C. in an atmosphere of an inert gas such as argon gas.
  • a gate electrode 117 is formed on the surface of the gate insulating film 113.
  • the material of the gate electrode 117 is, for example, aluminum.
  • drain electrode 118 is formed on the single crystal substrate 111.
  • the material of the drain electrode 118 is, for example, nickel.
  • MOSFET 100 is obtained.
  • surface SR (FIG. 1) of channel CH is connected to surface S1 having a plane orientation (0-33-8) and surface S1, as shown in FIGS. And it is comprised by providing alternately the surface S2 which has a surface orientation different from the surface orientation of surface S1.
  • the ratio of the plane orientation (0-33-8) can be increased on the surface of the channel CH.
  • the plane S2 has a plane orientation (0-11-1).
  • the ratio of the plane orientation (0-33-8) can be further increased on the surface of the channel CH.
  • the single crystal structure of the epitaxial substrate 190 periodically includes a structure (part of the surface S ⁇ b> 1) that is partially equivalent to a cubic crystal.
  • the surface SR is alternately provided with a plane S1 having a plane orientation (001) in a structure equivalent to a cubic crystal and a plane S2 connected to the plane S1 and having a plane orientation different from the plane orientation of the plane S1. Is made up of. With this configuration, it is possible to increase the proportion of the portion corresponding to the cubic crystal plane orientation (001) on the surface SR. Thereby, the channel mobility can be increased.
  • the single crystal structure having a structure equivalent to a cubic crystal partially as described above is not limited to a hexagonal crystal but may be a single crystal structure other than a cubic crystal, for example, a rhombohedral crystal. May be.
  • the polytype is not limited to 4H, and may be 6H or 15R, for example.
  • the semiconductor is not limited to silicon carbide (SiC), and may be gallium nitride (GaN), for example.
  • surface SB (FIG. 9) is chemically treated, so that surface SR (FIG. 6) controlled at the atomic level is self-assembled as shown in FIG. Can be formed. More specifically, the surface SR (FIG. 6) can be self-formed by chemically etching the surface SB.
  • the chemical etching is specifically thermal etching, for example, heating is performed in an atmosphere containing at least one or more types of halogen atoms.
  • the at least one or more types of halogen atom may include at least one of a chlorine atom and a fluorine atom.
  • the horizontal axis indicates the angle D1 formed by the macroscopic plane orientation of the surface SR of the channel CH and the (000-1) plane
  • the vertical axis indicates the channel mobility MB.
  • the plot group CM corresponds to the case where the surface SB is thermally etched
  • the plot group MC corresponds to the case where the thermal etching is not performed.
  • the channel mobility MB in the plot group MC was maximized when the macroscopic plane orientation of the surface of the channel CH was (0-33-8). This is because, when thermal etching is not performed, that is, when the microscopic structure of the channel surface is not particularly controlled, the macroscopic plane orientation is set to (0-33-8). This is probably because the ratio of the formation of the visual plane orientation (0-33-8), that is, the plane orientation (0-33-8) considering the atomic level, stochastically increased.
  • the channel mobility MB in the plot group CM is maximized when the macroscopic plane orientation of the surface of the channel CH is (0-11-2) (in the example indicated by the arrow EX).
  • the reason for this is that, as shown in FIG. 6 and FIG. 7, a large number of surfaces S1 having a plane orientation (0-33-8) are regularly and densely arranged via the surface S2, so that the surface of the channel CH is fine. This is probably because the proportion of the visual plane orientation (0-33-8) has increased.
  • the horizontal axis indicates the angle D2 between the channel direction and the ⁇ 0-11-2> direction
  • the vertical axis indicates the channel mobility MB (arbitrary unit). Dashed lines are added to make the graph easier to see. From this graph, it was found that in order to increase the channel mobility MB, the angle D2 is preferably 0 ° or more and 60 ° or less, and the angle D2 is more preferably approximately 0 °.
  • FIG. 2 shows MOSFET 100 whose channel direction is ⁇ 0-11-2>.
  • each source electrode 116 is formed in a hexagonal shape, and a region excluding a part of the region surrounding the outer periphery of source electrode 116 is excluded. It can also be formed as the gate electrode 117. In this case, the channel direction can be easily formed within the range of ⁇ 0-11-2> direction ⁇ 60 ° while increasing the degree of integration of the MOSFET 100.
  • the horizontal axis indicates the interface state density SD between 0.2 and 0.3 eV between the gate insulating film 113 and the impurity region 114 (FIG. 1), and the vertical axis indicates channel movement. Degree MB. From this graph, it was found that the interface state density SD is preferably 1 ⁇ 10 12 cm 2 / (V ⁇ s) or less in order to increase the channel mobility MB.
  • This interface state density SD can be reduced by annealing.
  • This annealing preferably includes nitrogen annealing.
  • the horizontal axis shows the nitrogen concentration CN at the interface between the gate insulating film 113 and the impurity region 114 (FIG. 1).
  • the vertical axis indicates the channel mobility MB. From this graph, it was found that the nitrogen concentration CN is preferably 1 ⁇ 10 21 / cm 3 or more in order to increase the channel mobility MB.
  • An example of a nitrogen concentration profile when such a condition is satisfied is shown in FIG. Note that hydrogen annealing can also be used instead of nitrogen annealing.
  • the surface SR of the channel CH of the MOSFET 100 may include a portion formed by alternately repeating the surfaces S1 and S2 (FIGS. 6 and 7), and all of the surface SR needs to be configured as such. There is no.
  • the macroscopic plane orientation of the surface SR is preferably close to the (0-11-2) plane.
  • the inclination of the macroscopic plane orientation of the surface SR with respect to the (0-11-2) plane is preferably within ⁇ 5 ° in the ⁇ 0-110> direction.
  • this inclination is preferably within ⁇ 10 ° in the ⁇ 2110> direction, so that a step on the surface SR that affects carriers flowing in the channel can be reduced.
  • the semiconductor device of the present embodiment is a silicon carbide semiconductor device, specifically MOSFET 200, more specifically a vertical VMOSFET (V-groove MOSFET).
  • MOSFET 200 has a plurality of mesa structures and grooves formed between the mesa structures and having inclined side surfaces.
  • the surface SW forming the side wall of the groove (the side wall of the mesa structure) has substantially the same configuration as the surface SR described in the first embodiment.
  • the channel mobility in channel CH can be enlarged similarly to Embodiment 1.
  • the macroscopic plane orientation of the surface SW includes the plane orientation (0-11-2) described in the first embodiment and five plane orientations equivalent to this plane orientation. That is, the macroscopic plane orientation of the surface SW is the plane orientation (0-11-2), (01-1-2), (10-1-2), ( ⁇ 101-2), ( ⁇ 110-2). And (1-10-2). These six plane orientations are equivalent to each other in the hexagonal crystal and the index m in the plane orientation (hklm) is negative.
  • the MOSFET 200 includes an epitaxial substrate 290, a gate insulating film 213, a gate electrode 217, a source electrode 216, a drain electrode 218, and a source wiring 233.
  • the epitaxial substrate 290 includes a single crystal substrate 211, a breakdown voltage holding layer 212, a p-type body layer 214, an n region 215, and a contact region 204.
  • Single crystal substrate 211, breakdown voltage holding layer 212, and n region 215 have n-type, and the contact region has p-type.
  • Single crystal substrate 211 is a silicon carbide substrate having hexagonal polytype 4H.
  • the plane orientation of one main surface (upper surface in FIG. 21) of the single crystal substrate 211 is approximately (000-1) plane.
  • a breakdown voltage holding layer 212 made of silicon carbide is formed on one main surface of single crystal substrate 111.
  • the impurity concentration of the withstand voltage holding layer 212 is lower than the impurity concentration of the single crystal substrate 111.
  • the p-type body layer 214 is formed on the breakdown voltage holding layer 212.
  • N region 215 is formed on part of p type body layer 214 so as to be separated from breakdown voltage holding layer 212 by p type body layer 214.
  • the epitaxial layer is partially removed on the main surface of the single crystal substrate 211, thereby forming a plurality of (four in FIG. 22) mesa structures.
  • the mesa structure has a hexagonal shape on the upper surface and the bottom surface, and its side wall is inclined with respect to the main surface of the single crystal substrate 211. Between adjacent mesa structures, a groove having a surface SW formed by the side walls of these mesa structures is formed.
  • a gate insulating film 213 is formed on the surface SW. Gate insulating film 213 extends to the upper surface of n region 215. A gate electrode 217 is formed on the gate insulating film 213 so as to fill the inside of the trench (that is, so as to fill a space between adjacent mesa structures). The upper surface of the gate electrode 217 is substantially the same height as the upper surface of the portion of the gate insulating film 213 located on the upper surface of the n region 215.
  • An interlayer insulating film 230 is formed so as to cover a portion of the gate insulating film 213 extending to the upper surface of the n region 215 and the gate electrode 217.
  • Source electrode 216 is formed in contact with p-type contact region 204 and n region 215.
  • Source wiring 233 is formed so as to be in contact with the upper surface of source electrode 216 and to extend on the upper surface of interlayer insulating film 230.
  • a drain electrode 218 is formed on the back surface of the single crystal substrate 211 opposite to the main surface on which the breakdown voltage holding layer 212 is formed. The drain electrode 218 is an ohmic electrode.
  • a method for manufacturing MOSFET 200 will be described.
  • a single crystal substrate 211 made of silicon carbide having a hexagonal single crystal structure of polytype 4H is prepared.
  • the plane orientation of main surface SN of single crystal substrate 211 is preferably a (000-1) plane or a plane whose inclination from this plane is within 5 °.
  • the main surface SN can be formed by mechanical polishing or slicing.
  • an epitaxial layer of silicon carbide having an n conductivity type is formed on main surface SN.
  • the epitaxial layer becomes the breakdown voltage holding layer 212.
  • Epitaxial growth for forming the breakdown voltage holding layer 212 is, for example, CVD using a mixed gas of silane (SiH 4 ) and propane (C 3 H 8 ) as a source gas and using, for example, hydrogen gas (H 2 ) as a carrier gas. It can be implemented by law.
  • the concentration of the n-type impurity in the breakdown voltage holding layer 212 can be, for example, 5 ⁇ 10 15 / cm 3 or more and 5 ⁇ 10 16 / cm 3 or less.
  • the p-type body layer 214 and the n region 215 are formed by implanting ions into the upper surface layer of the breakdown voltage holding layer 212.
  • ion implantation for forming p-type body layer 214 for example, p-type impurities such as aluminum (Al) are ion-implanted.
  • the depth of the region where the p-type body layer 214 is formed can be adjusted by adjusting the acceleration energy of the implanted ions.
  • an n region 215 is formed by ion-implanting an impurity of n type conductivity into the breakdown voltage holding layer 212 in which the p type body layer 214 is formed.
  • an impurity of n type conductivity For example, phosphorus (P) can be used as the n-type impurity. In this way, the structure shown in FIG. 24 is obtained.
  • a mask layer 247 is formed on the upper surface of the n region 215.
  • an insulating film such as a silicon oxide film can be used.
  • the following steps can be used. That is, a silicon oxide film is formed on the upper surface of the n region 215 by using a CVD method or the like. Then, a resist film (not shown) having a predetermined opening pattern is formed on the silicon oxide film by using a photolithography method. Using this resist film as a mask, the silicon oxide film is removed by etching. Thereafter, the resist film is removed. As a result, a mask layer 247 having an opening pattern is formed in a region where a groove having the surface SV is to be formed.
  • etching for example, reactive ion etching (RIE), particularly inductively coupled plasma (ICP) RIE can be used.
  • RIE reactive ion etching
  • ICP-RIE inductively coupled plasma
  • SF 6 or a mixed gas of SF 6 and O 2 as a reaction gas can be used.
  • a thermal etching process for exposing a predetermined crystal plane in the breakdown voltage holding layer 212, the p-type body layer 214, and the n region 215 is performed.
  • the side wall of the groove shown in FIG. 25 is etched (thermal etching) using a mixed gas of oxygen gas and chlorine gas as a reaction gas and a heat treatment temperature of, for example, 700 ° C. to 1000 ° C.
  • a groove having a surface SW inclined with respect to the main surface of single crystal substrate 211 can be formed as shown in FIG.
  • the surfaces S2 having the same are alternately formed.
  • reaction gas may contain a carrier gas in addition to the above-described chlorine gas and oxygen gas.
  • the carrier gas for example, nitrogen (N 2 ) gas, argon gas, helium gas or the like can be used.
  • the SiC etching rate is, for example, about 70 ⁇ m / hour. Further, in this case, if silicon oxide (SiO 2 ) is used as the mask layer 247, the selectivity ratio of SiC to SiO 2 can be made extremely large, so that the mask layer 247 made of SiO 2 is substantially not etched during SiC etching. Not etched.
  • the mask layer 247 is removed by an arbitrary method such as etching. Thereafter, a resist film (not shown) having a predetermined pattern is formed by photolithography so as to extend from the inside of the groove to the upper surface of n region 215.
  • a resist film having an opening pattern formed on the bottom of the groove and a part of the upper surface of the n region 215 is used.
  • an impurity having a conductivity type of p-type is ion-implanted to form an electric field relaxation region 207 at the bottom of the trench, and a conductivity type of p-type in a partial region of the n-region 215.
  • the contact region 204 is formed.
  • the planar shape of the groove is a mesh shape in which the planar shape of the unit cell (annular groove surrounding one mesa structure) is a hexagonal shape.
  • the p-type contact region 204 is disposed substantially at the center of the upper surface of the mesa structure as shown in FIG.
  • the planar shape of the p-type contact region 204 is the same as the outer peripheral shape of the upper surface of the mesa structure, and is a hexagonal shape.
  • an activation annealing step for activating the impurities implanted by the above-described ion implantation is performed.
  • a gate insulating film 213 is formed so as to extend from the inside of the trench to the upper surfaces of the n region 215 and the p-type contact region 204.
  • gate insulating film 213 for example, an oxide film (silicon oxide film) obtained by thermally oxidizing an epitaxial layer made of silicon carbide can be used. In this way, the structure shown in FIG. 29 is obtained.
  • a gate electrode 217 is formed on the gate insulating film 213 so as to fill the inside of the trench.
  • a method for forming the gate electrode 217 for example, the following method can be used.
  • a conductor film to be a gate electrode extending to the inside of the trench and the region on the p-type contact region 204 is formed by sputtering or the like.
  • any material such as metal can be used as long as it is a conductive material.
  • the portion of the conductor film formed in the region other than the inside of the trench is removed by using an arbitrary method such as etch back or CMP (Chemical Mechanical Polishing).
  • CMP Chemical Mechanical Polishing
  • an interlayer insulating film 230 (see FIG. 31) is formed so as to cover the upper surface of the gate electrode 217 and the upper surface of the gate insulating film 213 exposed on the p-type contact region 204.
  • the interlayer insulating film any material can be used as long as it is an insulating material.
  • a resist film having a pattern is formed over the interlayer insulating film 230 by using a photolithography method. In this resist film (not shown), an opening pattern is formed in a region located on the p-type contact region 204.
  • the interlayer insulating film 230 and the gate insulating film 213 are partially removed by etching.
  • openings are formed in the interlayer insulating film 230 and the gate insulating film 213.
  • a conductor film to be the source electrode 216 is formed so as to fill the inside of the opening and cover the upper surface of the resist film described above.
  • the portion of the conductor film formed on the resist film is simultaneously removed (list off).
  • the source electrode 216 can be formed by the conductive film filled in the opening.
  • the source electrode 216 is an ohmic electrode in ohmic contact with the p-type contact region 204 and the n region 215.
  • the drain electrode 218 (see FIG. 31) is formed on the back surface side of the single crystal substrate 211 (the surface side opposite to the main surface on which the breakdown voltage holding layer 212 is formed).
  • the drain electrode 218 any material can be used as long as it can make ohmic contact with the single crystal substrate 211. In this way, the structure shown in FIG. 31 is obtained.
  • a source wiring 233 that contacts the upper surface of the source electrode 216 and extends on the upper surface of the interlayer insulating film 230 is formed by using an arbitrary method such as a sputtering method.
  • MOSFET 200 FIGGS. 21 and 22
  • Surface SW is similar to surface SR in the first embodiment, and has a plane (plane S1 in FIG. 7) having a plane orientation (001) in a structure equivalent to a cubic crystal, and is connected to this plane and this plane orientation. And a plane having a different plane orientation (plane S2 in FIG. 7).
  • This single crystal structure is not limited to a hexagonal crystal, and may be a single crystal structure other than a cubic crystal, for example, a rhombohedral crystal.
  • the polytype is not limited to 4H, and may be 6H or 15R, for example.
  • the semiconductor is not limited to silicon carbide (SiC), and may be gallium nitride (GaN), for example.
  • the semiconductor device may be a UMOSFET (U-groove MOSFET). That is, the macroscopic plane orientation of the surface of the channel CH may be perpendicular to the main surface of the single crystal substrate. In this case, channels facing each other are provided, and the surface orientations of the surfaces of the respective channels are reversed. For example, a channel having a macroscopic plane orientation (0-11-2) and a channel having a macroscopic plane orientation (01-12) are provided.
  • n-channel MOSFET and the p-type of the n-channel MOSFET in each of the above embodiments may be interchanged, whereby the MOSFET may be a p-channel MOSFET.
  • n-channel is preferable for higher channel mobility.
  • the epitaxial substrate is used.
  • the epitaxial layer portion of the epitaxial substrate may be formed by impurity implantation instead of epitaxial growth.
  • the semiconductor device may be a MISFET (Metal Insulator Semiconductor Field Effect Transistor) other than the MOSFET.
  • the semiconductor device is not limited to the MISFET, and may be any device having a channel surface, for example, an IGBT (Insulated Gate Bipolar Transistor).

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • Plasma & Fusion (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Recrystallisation Techniques (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

 基板は、ポリタイプ4Hの六方晶の単結晶構造を有する半導体からなる表面(SR)を有する。基板の表面(SR)は、面方位(0-33-8)を有する第1の面(S1)と、第1の面(S1)につながりかつ第1の面(S1)の面方位と異なる面方位を有する第2の面(S2)とが交互に設けられることによって構成されている。ゲート絶縁膜は基板の表面(SR)上に設けられている。ゲート電極はゲート絶縁膜上に設けられている。

Description

半導体装置およびその製造方法
 この発明は、半導体装置及びその製造方法に関し、より特定的には、ゲート電極を有する半導体装置およびその製造方法に関する。
 ゲート電極を有する半導体装置として、たとえばMOSFET(Metal Oxide Semiconductor Field Effect Transistor)がある。特開2002-261275号公報によれば、4H型SiCの上面に酸化膜が積層され、酸化膜の上面に金属電極が設けられたMOSデバイスが開示されている。
 MOSFETの性能指標のひとつとして、チャネル移動度がある。チャネル移動度は、チャネル中でのキャリアの動きやすさを表す。チャネル移動度を大きくすることができれば、オン抵抗を小さくしたり、あるいは動作スピードを大きくしたりすることができる。チャネル移動度は、チャネル表面の面方位に依存することが知られている。このため半導体装置の製造に用いられる半導体基板の面方位は特定のものとされる。たとえば上記公報に記載の技術によれば、酸化膜が積層された4H型SiCの面が{03-38}面、または、{03-38}面に対して10°以内のオフ角を有する面とされる。
 なお{03-38}面が高いチャネル移動度を有する理由は、上記公報によれば、次のとおりである。「このように、{03-38}面、又は{03-38}面に対して10°以内のオフ角を有するSiCの面に酸化膜を積層することにより、MOSデバイスのチャネル移動度を高めることができる。これは、SiCの{0001}面は六方最密面であることから、構成原子の単位面積あたりの未結合手の密度が高く、界面準位が増加して電子の移動が妨げられるのに対し、{03-38}面は六方最密面からずれているため、電子が移動しやすいためであると考えられる。また、{03-38}面において、特に高いチャネル移動度が得られるのは、最密面から離れた面でありながら、原子の結合手が比較的周期的に表面に現れているためと考えられる。」
特開2002-261275号公報
 たとえばポリタイプ4Hの炭化珪素を用いる場合、半導体装置の性能を高める上で、上記のように{03-38}面をチャネルに用いることが望ましい。さらに本発明者らの検討では、{03-38}面のうち(0-33-8)面を用いることが特に好ましい。しかしながら本発明者らは、面方位(0-33-8)に沿ってインゴットから切り出された通常の炭化珪素基板の表面は、巨視的には(0-33-8)面を有するものの、微視的には面方位(0-33-8)を有する割合が予想外に低いことを見出した。つまり従来の方法では、高いチャネル移動度を有する(0-33-8)面が十分有効に利用されていなかったことを見出した。
 より一般的に言うと、チャネル移動度を大きくするために行われるべきチャネル表面の面方位の微視的な制御が、これまで十分に検討されていなかったことを本発明者らは見出した。チャネル移動度を大きくすることで半導体装置の性能を高めることができることから、チャネル表面を微視的に制御することで、チャネル移動度をより大きくすることが望まれる。
 本発明は、上記のような課題を解決するために成されたものであり、この発明の目的は、大きなチャネル移動度を有する半導体装置及びその製造方法を提供することである。
 本発明の一の局面に従う半導体装置は、基板と、ゲート絶縁膜と、ゲート電極とを有する。基板は、ポリタイプ4Hの六方晶の単結晶構造を有する半導体からなる表面を有する。基板の表面は、面方位(0-33-8)を有する第1の面と、第1の面につながりかつ第1の面の面方位と異なる面方位を有する第2の面とが交互に設けられることによって構成されている。ゲート絶縁膜は基板の表面上に設けられている。ゲート電極はゲート絶縁膜上に設けられている。
 上記一の局面に従う半導体装置において好ましくは第2の面は面方位(0-11-1)を有する。
 上記一の局面に従う半導体装置において好ましくは半導体は炭化珪素である。
 本発明の他の局面に従う半導体装置は、基板と、ゲート絶縁膜と、ゲート電極とを有する。基板は、立方晶以外の単結晶構造を有する半導体からなる表面を有する。単結晶構造は立方晶と等価な構造を周期的に含んでいる。基板の表面は、等価な構造における面方位(001)を有する第1の面と、第1の面につながりかつ第1の面の面方位と異なる面方位を有する第2の面とが交互に設けられることによって構成されている。ゲート絶縁膜は基板の表面上に設けられている。ゲート電極はゲート絶縁膜上に設けられている。
 上記他の局面に従う半導体装置において好ましくは単結晶構造は六方晶および菱面体晶のいずれかである。
 本発明の半導体装置の製造方法は、次の工程を有する。ポリタイプ4Hの六方晶の単結晶構造を有する炭化珪素からなる表面を有する基板が準備される。基板の表面が化学的に処理される。基板の表面を化学的に処理する工程によって、基板の表面に、面方位(0-33-8)を有する第1の面と、第1の面につながりかつ第1の面の面方位と異なる面方位を有する第2の面とが交互に形成される。基板の表面上にゲート絶縁膜が形成される。ゲート絶縁膜上にゲート電極が形成される。
 上記の半導体装置の製造方法において好ましくは第2の面は面方位(0-11-1)を有する。
 上記の半導体装置の製造方法において好ましくは、表面を化学的に処理する工程は、表面を化学的にエッチングする工程を含む。より好ましくは、表面を化学的にエッチングする工程は、表面を熱エッチングする工程を含む。さらに好ましくは、表面を熱エッチングする工程は、少なくとも1種類以上のハロゲン原子を含む雰囲気中で基板を加熱する工程を含む。少なくとも1種類以上のハロゲン原子は、好ましくは塩素原子およびフッ素原子の少なくともいずれかを含む。
 本発明によれば、チャネル移動度を大きくすることができる。
本発明の実施の形態1における半導体装置の構成を概略的に示す断面図である。 図1の半導体装置の概略平面図である。 図1の一部拡大図である。 ポリタイプ4Hの六方晶における(000-1)面の結晶構造を示す図である。 図4の線V-Vに沿う(11-20)面の結晶構造を示す図である。 図1の半導体装置が有するチャネルの表面近傍における結晶構造を(11-20)面内において示す図である。 図1の半導体装置が有するチャネルの表面を(01-10)面から見た図である。 本発明の実施の形態1における半導体装置の製造方法の第1工程を概略的に示す断面図である。 本発明の実施の形態1における半導体装置の製造方法の第2工程を概略的に示す断面図である。 本発明の実施の形態1における半導体装置の製造方法の第3工程を概略的に示す断面図である。 本発明の実施の形態1における半導体装置の製造方法の第4工程を概略的に示す断面図である。 本発明の実施の形態1における半導体装置の製造方法の第5工程を概略的に示す断面図である。 本発明の実施の形態1における半導体装置の製造方法の第6工程を概略的に示す断面図である。 本発明の実施の形態1における半導体装置の製造方法の第7工程を概略的に示す断面図である。 巨視的に見たチャネル表面および(000-1)面の間の角度と、チャネル移動度MBとの関係の一例を、熱エッチングが行われた場合と行われなかった場合との各々について示すグラフ図である。 チャネル方向および<0-11-2>方向の間の角度と、チャネル移動度MBとの関係の一例を示すグラフ図である。 本発明の実施の形態1の変形例の半導体装置の構成を概略的に示す平面図である。 界面準位密度とチャネル移動度との関係の一例を示すグラフ図である。 窒素アニールが行われた場合におけるゲート絶縁膜とチャネルとの界面での、窒素濃度とチャネル移動度との関係の一例を示すグラフ図である。 窒素アニールが行われた場合におけるゲート絶縁膜とチャネルとの界面の近傍での、窒素濃度のプロファイルの一例を示すグラフ図である。 本発明の実施の形態2における半導体装置の構成を概略的に示す図であり、図22の線XXI-XXIに沿う断面図である。 図21の概略平面図である。 本発明の実施の形態2における半導体装置の製造方法の第1工程を概略的に示す断面図である。 本発明の実施の形態2における半導体装置の製造方法の第2工程を概略的に示す断面図である。 本発明の実施の形態2における半導体装置の製造方法の第3工程を概略的に示す断面図である。 本発明の実施の形態2における半導体装置の製造方法の第4工程を概略的に示す断面図である。 本発明の実施の形態2における半導体装置の製造方法の第5工程を概略的に示す断面図である。 図27の概略斜視図である。 本発明の実施の形態2における半導体装置の製造方法の第6工程を概略的に示す断面図である。 本発明の実施の形態2における半導体装置の製造方法の第7工程を概略的に示す断面図である。 本発明の実施の形態2における半導体装置の製造方法の第8工程を概略的に示す断面図である。
 以下、本発明の実施の形態について図に基づいて説明する。なお、以下の図面において、同一または相当する部分には同一の参照番号を付し、その説明は繰り返さない。また、本明細書中においては、個別方位を[]、集合方位を<>、個別面を()、集合面を{}でそれぞれ示している。また、負の指数については、結晶学上、”-”(バー)を数字の上に付けることになっているが、本明細書中では、数字の前に負の符号を付けている。
 (実施の形態1)
 図1および図2に示すように、本実施の形態の半導体装置は炭化珪素半導体装置であり、具体的にはMOSFET100であり、より具体的には縦型DiMOSFET(Double implanted MOSFET)である。MOSFET100は、エピタキシャル基板190と、ゲート絶縁膜113と、ゲート電極117と、ソース電極116と、ドレイン電極118とを有する。
 エピタキシャル基板190は、単結晶基板111と、単結晶基板111上に形成されたエピタキシャル層112と、不純物領域114および115とを有する。単結晶基板111、エピタキシャル層112、および不純物領域115は第1導電型(本実施の形態においてはn型)を有し、不純物領域114は、第1導電型と異なる第2導電型(本実施の形態においてはp型)を有する。炭化珪素にn型を付与するための不純物(n型不純物)としては、たとえば窒素(N)またはリン(P)を用いることができる。炭化珪素にp型を付与するための不純物(p型不純物)としては、たとえばアルミニウム(Al)またはボロン(B)を用いることができる。
 単結晶基板111は、ポリタイプ4Hの六方晶の単結晶構造を有する炭化珪素からなる。単結晶基板111の一方主面(図1における上面)の面方位はほぼ(0-11-2)面である。単結晶基板111の一方主面上には、炭化珪素からなるエピタキシャル層112が形成されている。好ましくはエピタキシャル層112の不純物濃度は、単結晶基板111の不純物濃度よりも低い。不純物領域114はエピタキシャル層112の一部の上に形成されている。不純物領域115は、不純物領域114によってエピタキシャル層112と隔てられるように、不純物領域114の一部の上に形成されている。この構成により、不純物領域114はその表面側に、エピタキシャル層112および不純物領域115に挟まれたチャネルCHを有する。好ましくは、チャネルCHにおいてキャリアが流れる方向であるチャネル方向は、<0-11-2>に平行であり、<-2110>に直交している。
 単結晶基板111の他方主面(図1中の下面)上にはドレイン電極118が形成されている。好ましくはドレイン電極118はオーミック電極である。
 ゲート絶縁膜113は、エピタキシャル基板190の表面SRの一部の上に形成されており、特にチャネルCHの表面SRの上に形成されている。ゲート絶縁膜113は、たとえば酸化膜である。なお、ゲート絶縁膜113は多層構造を有してもよい。
 ゲート電極117はゲート絶縁膜113上に形成されている。ソース電極116は不純物領域114および115の上に形成されている。
 表面SRは、ポリタイプ4Hの六方晶の単結晶構造を有する半導体(本実施の形態においては炭化珪素)からなる。本実施の形態においては、エピタキシャル基板190全体がポリタイプ4Hの六方晶の単結晶構造を有する。以下、表面SRの詳細について説明する。
 図3に示すように、表面SRは、微視的には、面方位(0-33-8)を有する面S1(第1の面)と、面S1につながりかつ面S1の面方位と異なる面方位を有する面S2(第2の面)とが交互に設けられることによって構成された、化学的に安定な面である。ここで「微視的」とは、後述する原子間隔の2倍程度の寸法を少なくとも考慮する程度に詳細に、ということを意味する。好ましくは面S2は面方位(0-11-1)を有する。面S1および面S2によって構成される表面SRは、平均的には、面方位(0-11-2)からの傾きが5°以内の面を有することが好ましく、実質的に面方位(0-11-2)を有することがより好ましい。
 図4に示すように、一般に、ポリタイプ4Hの炭化珪素単結晶を(000-1)面から見ると、Si原子(またはC原子)は、A層の原子(図中の実線)と、この下に位置するB層の原子(図中の破線)と、この下に位置するC層の原子(図中の一点鎖線)と、この下に位置するB層の原子(図示せず)とが繰り返し設けられている。つまり4つの層ABCBを1周期としてABCBABCBABCB・・・のような周期的な積層構造が設けられている。
 図5に示すように、(11-20)面(図4の線V-Vの断面)において、上述した1周期を構成する4つの層ABCBの各層の原子は、(0-11-2)面に完全に沿うようには配列されていない。図5においてはB層の原子の位置を通るように(0-11-2)面が示されており、この場合、A層およびC層の各々の原子は(0-11-2)面からずれていることがわかる。このため、炭化珪素単結晶の表面の巨視的な面方位、すなわち原子レベルの構造を無視した場合の面方位が(0-11-2)に限定されたとしても、この表面は、微視的には様々な構造をとり得る。
 図6に示すように、本実施の形態において表面SRは、面方位(0-33-8)を有する面S1と、面S1につながりかつ面S1の面方位と異なる面方位を有する面S2とが交互に設けられることによって構成されている。面S1および面S2の各々の長さは、Si原子(またはC原子)の原子間隔の2倍である。なお面S1および面S2が平均化された面は、(0-11-2)面(図5)に対応する。
 図7に示すように、表面SRを(01-10)面から見て単結晶構造は、部分的に見て立方晶と等価な構造(面S1の部分)を、周期的に含んでいる。具体的には表面SRは、上述した立方晶と等価な構造における面方位(001)を有する面S1と、面S1につながりかつ面S1の面方位と異なる面方位を有する面S2とが交互に設けられることによって構成されている。このように、立方晶と等価な構造における面方位(001)を有する面(図7においては面S1)と、この面につながりかつこの面方位と異なる面方位を有する面(図7においては面S2)とによって表面を構成することは、ポリタイプ4H以外の単結晶構造においても可能である。この単結晶構造は、六方晶に限定されるものではなく、立方晶以外の単結晶構造であればよく、たとえば菱面体晶であってもよい。またポリタイプは4Hに限定されるものではなく、たとえば6Hまたは15Rであってもよい。また半導体は炭化珪素(SiC)に限定されるものではなく、たとえば窒化ガリウム(GaN)であってもよい。
 次にMOSFET100の製造方法について、以下に説明する。
 図8に示すように、炭化珪素からなり、ポリタイプ4Hの六方晶の単結晶構造を有する炭化珪素からなる単結晶基板111が準備される。単結晶基板111は表面SAを有する。表面SAの面方位は、(0-11-2)面、またはこの面からの傾きが5°以内の面が好ましい。表面SAは、機械的研磨またはスライスによって形成され得る。
 図9に示すように、単結晶基板111の表面SA上に、炭化珪素からなるエピタキシャル層112が形成される。エピタキシャル層112は、成長面である表面SBを有する。表面SBは、表面SAの結晶構造に対応して、ポリタイプ4Hの六方晶の単結晶構造を有する。表面SBの面方位は、(0-11-2)面、またはこの面からの傾きが5°以内の面が好ましい。なおエピタキシャル層112の表面SBは平坦化のために機械的に研磨されてもよい。
 次に表面SBが化学的に処理される。具体的には、表面SBが化学的にエッチングされる。このエッチングは、たとえば、少なくとも1種類以上のハロゲン原子を含む雰囲気中で、エピタキシャル基板190を加熱することによって行い得る。少なくとも1種類以上のハロゲン原子は、塩素(Cl)原子およびフッ素(F)原子の少なくともいずれかを含む。この雰囲気は、たとえば、Cl2、BCL3、SF6、またはCF4である。
 図10に示すように、上記の化学的な処理によって表面SRが自己形成される。つまり図6および図7に示すように、面方位(0-33-8)を有する面S1と、面S1につながりかつ面S1の面方位と異なる面方位を有する面S2とが交互に自己形成される。面S2の面方位は具体的には(0-11-1)を有する。
 図11に示すように、不純物領域114が形成される。具体的には、不純物領域114となる領域へ選択的にp型不純物のイオンが注入される。このような選択的な注入は、イオン注入用のマスクの使用、およびイオン注入のエネルギーの選択によって行い得る。
 なお上述した化学的処理(具体的には化学的エッチング)は、不純物領域114の形成のためのイオン注入後に行われてもよい。この場合、イオン注入によって表面SR上の原子配列が乱れることを防止することができる。
 図12に示すように、不純物領域115が形成される。具体的には、不純物領域115を形成するためのn型不純物のイオン注入が行われる。なおこのイオン注入は、前述した、不純物領域114を形成するためのイオン注入の前に行われてもよい。
 次に、注入された不純物を活性化するための活性化アニール処理が行われる。たとえばアルゴン(Ar)ガスの雰囲気中での1700℃程度の温度での30分間の加熱が行われる。
 なお上述した化学的処理(具体的には化学的エッチング)は、活性化アニール後に行われてもよい。この場合、活性化アニールによって表面SR上の原子配列が乱れることを防止することができる。
 図13に示すように、表面SR上にゲート絶縁膜113が形成される。ゲート絶縁膜113の形成は、たとえばドライ酸化(熱酸化)により行われる。ドライ酸化は、たとえば、空気中または酸素中で、1200℃程度の温度で、30分間程度加熱することで行われる。
 次に窒素アニールが行われる。これにより、エピタキシャル基板190とゲート絶縁膜113との界面から10nm以内の領域における窒素濃度の最大値が1×1021/cm3以上となるように窒素濃度が調整される。たとえば、一酸化窒素(NO)ガスなどの窒素を含有するガスの雰囲気中で、1100℃程度の温度で、120分間程度の加熱が行われる。
 この窒素アニール処理の後、さらに、不活性ガスアニール処理が行われてもよい。たとえば、アルゴンガスの雰囲気中で、1100℃程度の温度で、60分間程度の加熱が行われる。これにより、高いチャネル移動度を再現性よく実現することができる。
 図14に示すように、ゲート絶縁膜113がパターニングされる。このパターニングは、たとえば、フォトリソグラフィおよびエッチングを用いて行われ得る。
 図1に示すように、エピタキシャル基板190の不純物領域115の表面に接するように、ソース電極116が形成される。ソース電極116の材料は、たとえばニッケル(Ni)である。好ましくは、ソース電極116とエピタキシャル基板190との電気的接続をよりオーミックとするために、アロイ化のためのアニールが行われる。たとえば、アルゴンガスなどの不活性ガスの雰囲気中で、950℃程度の温度で、2分間程度の加熱が行われる。
 またゲート絶縁膜113の表面上にゲート電極117が形成される。ゲート電極117の材料は、たとえばアルミニウムである。
 また単結晶基板111上にドレイン電極118が形成される。ドレイン電極118の材料は、たとえばニッケルである。
 以上により、MOSFET100が得られる。
 本実施の形態のMOSFET100によれば、チャネルCHの表面SR(図1)が、図6および図7に示すように、面方位(0-33-8)を有する面S1と、面S1につながりかつ面S1の面方位と異なる面方位を有する面S2とが交互に設けられることによって構成されている。この構成により、チャネルCHの表面において面方位(0-33-8)の割合を高めることができる。これによりチャネル移動度を大きくすることができる。好ましくは面S2は面方位(0-11-1)を有する。これにより、チャネルCHの表面において面方位(0-33-8)の割合をより高めることができる。
 より一般的に議論すると、次のとおりである。エピタキシャル基板190の単結晶構造は、図7に示すように、部分的に見て立方晶と等価な構造(面S1の部分)を、周期的に含んでいる。具体的には表面SRは、立方晶と等価な構造における面方位(001)を有する面S1と、面S1につながりかつ面S1の面方位と異なる面方位を有する面S2とが交互に設けられることによって構成されている。この構成により、表面SRにおいて、立方晶の面方位(001)に対応する部分の割合を高めることができる。これによりチャネル移動度を大きくすることができる。上記のように部分的に見て立方晶と等価な構造を有する単結晶構造は、六方晶に限定されるものではなく、立方晶以外の単結晶構造であればよく、たとえば菱面体晶であってもよい。またポリタイプは4Hに限定されるものではなく、たとえば6Hまたは15Rであってもよい。また半導体は炭化珪素(SiC)に限定されるものではなく、たとえば窒化ガリウム(GaN)であってもよい。
 また本実施の形態のMOSFET100の製造方法によれば、表面SB(図9)が化学的に処理されることにより、図6に示すように原子レベルで制御された表面SR(図6)を自己形成することができる。より具体的には、表面SBが化学的にエッチングされることで、表面SR(図6)を自己形成することができる。化学的エッチングは、具体的には熱エッチングであり、たとえば、少なくとも1種類以上のハロゲン原子を含む雰囲気中での加熱が行われる。少なくとも1種類以上のハロゲン原子は、塩素原子およびフッ素原子の少なくともいずれかを含んでもよい。
 次に本実施の形態による作用効果について、図15のグラフに示す実験結果を参照しながら説明する。図15のグラフにおいて、横軸は、チャネルCHの表面SRの巨視的な面方位と(000-1)面とのなす角度D1を示し、縦軸はチャネル移動度MBを示す。プロット群CMは表面SBに対して熱エッチングがなされた場合に対応し、プロット群MCは熱エッチングがなされなかった場合に対応する。
 プロット群MCにおけるチャネル移動度MBは、チャネルCHの表面の巨視的な面方位が(0-33-8)のときに最大となった。この理由は、熱エッチングが行われない場合、すなわち、チャネル表面の微視的な構造が特に制御されない場合においては、巨視的な面方位が(0-33-8)とされることによって、微視的な面方位(0-33-8)、つまり原子レベルまで考慮した場合の面方位(0-33-8)が形成される割合が確率的に高くなったためと考えられる。
 一方、プロット群CMにおけるチャネル移動度MBは、チャネルCHの表面の巨視的な面方位が(0-11-2)のとき(矢印EXで示す実施例のとき)に最大となった。この理由は、図6および図7に示すように、面方位(0-33-8)を有する多数の面S1が面S2を介して規則正しく稠密に配置されることで、チャネルCHの表面において微視的な面方位(0-33-8)が占める割合が高くなったためと考えられる。
 次に、チャネル移動度に影響を及ぼし得る、面方位以外の要因について、図16~図19を用いて説明する。
 図16に示すグラフにおいて、横軸はチャネル方向と<0-11-2>方向との間の角度D2を示し、縦軸はチャネル移動度MB(任意単位)を示す。破線はグラフを見やすくするために付してある。このグラフから、チャネル移動度MBを大きくするには、角度D2は0°以上60°以下が好ましく、角度D2がほぼ0°であることがより好ましいことがわかった。なお図2は、チャネル方向が<0-11-2>であるMOSFET100を示している。
 なおMOSFET100(図2)は、たとえば図17の模式的平面図に示すように、各ソース電極116の表面を六角形状に形成し、ソース電極116の外周を取り囲む一部の領域を除いた領域をゲート電極117として形成することもできる。この場合、MOSFET100の集積度を大きくしつつ、<0-11-2>方向±60°の範囲内にチャネル方向を形成しやすくなる。
 図18に示すグラフにおいて、横軸はゲート絶縁膜113および不純物領域114(図1)の間での界面準位0.2~0.3eVの界面準位密度SDを示し、縦軸はチャネル移動度MBを示す。このグラフから、チャネル移動度MBを大きくするには、界面準位密度SDは1×1012cm2/(V・s)以下が好ましいことがわかった。
 なおこの界面準位密度SDは、アニールによって小さくすることができる。このアニールは窒素アニールを含むことが望ましい。窒素アニールが行われた場合のチャネル移動度の測定結果を示すグラフ(図19)において、横軸はゲート絶縁膜113および不純物領域114(図1)の間の界面での窒素濃度CNを示し、縦軸はチャネル移動度MBを示す。このグラフから、チャネル移動度MBを大きくするには、窒素濃度CNは1×1021/cm3以上が好ましいことがわかった。そのような条件を満たした場合の窒素濃度のプロファイルの一例を図20に示す。なお窒素アニールの代わりに水素アニールも用いられ得る。
 なお、MOSFET100のチャネルCHの表面SRは、面S1およびS2(図6および図7)が交互に繰り返されることによって構成された部分を含めばよく、表面SRのすべてがそのように構成される必要はない。そのように構成された部分の割合を十分に高くするためには、表面SRの巨視的な面方位は(0-11-2)面に近い方が好ましい。具体的には、表面SRの巨視的な面方位の(0-11-2)面に対する傾きは、<0-110>方向においては±5°以内であることが好ましい。またこの傾きは、<-2110>方向においては±10°以内であることが好ましく、これによりチャネル中を流れるキャリアに対して影響を与えるような表面SR上の段差を少なくすることができる。
 (実施の形態2)
 図21および図22に示すように、本実施の形態の半導体装置は炭化珪素半導体装置であり、具体的にはMOSFET200であり、より具体的には縦型VMOSFET(V-groove MOSFET)である。MOSFET200は、複数のメサ構造と、これらメサ構造の間に形成された側面が傾斜した溝とを有する。溝の側壁(メサ構造の側壁)をなす表面SWは、実施の形態1で説明した表面SRとほぼ同様の構成を有する。これにより、本実施の形態においても実施の形態1と同様に、チャネルCHにおけるチャネル移動度を大きくすることができる。
 本実施の形態においては、表面SWの巨視的な面方位は、実施の形態1において説明した面方位(0-11-2)と、この面方位と等価な5つの面方位とを含む。つまり表面SWの巨視的な面方位は、面方位(0-11-2)、(01-1-2)、(10-1-2)、(-101-2)、(-110-2)、および(1-10-2)である。これら6つの面方位は、六方晶において互いに等価でありかつ面方位(hklm)における指数mが負となるものである。
 次にMOSFET200の構造の詳細について説明する。MOSFET200は、エピタキシャル基板290と、ゲート絶縁膜213と、ゲート電極217と、ソース電極216と、ドレイン電極218と、ソース配線233とを有する。
 エピタキシャル基板290は、単結晶基板211と、耐圧保持層212と、p型ボディ層214と、n領域215と、コンタクト領域204とを有する。単結晶基板211、耐圧保持層212、およびn領域215はn型を有し、コンタクト領域はp型を有する。
 単結晶基板211は、六方晶のポリタイプ4Hを有する炭化珪素基板である。単結晶基板211の一方主面(図21における上面)の面方位は、おおよそ(000-1)面である。単結晶基板111の一方主面上には、炭化珪素からなる耐圧保持層212が形成されている。耐圧保持層212の不純物濃度は、単結晶基板111の不純物濃度よりも低い。p型ボディ層214は耐圧保持層212上に形成されている。n領域215は、p型ボディ層214によって耐圧保持層212と隔てられるようにp型ボディ層214の一部の上に形成されている。
 単結晶基板211の主表面上においてエピタキシャル層は部分的に除去されており、これにより複数の(図22では4つの)メサ構造が形成されている。具体的には、メサ構造は上部表面および底面が六角形状となっており、その側壁は単結晶基板211の主表面に対して傾斜している。隣接するメサ構造の間には、これらメサ構造の側壁によって構成された表面SWを有する溝が形成されている。
 表面SW上にはゲート絶縁膜213が形成されている。このゲート絶縁膜213はn領域215の上部表面上にまで延在している。このゲート絶縁膜213上であって、溝の内部を充填するように(つまり隣接するメサ構造の間の空間を充填するように)ゲート電極217が形成されている。ゲート電極217の上部表面は、ゲート絶縁膜213においてn領域215の上部表面上に位置する部分の上面とほぼ同じ高さになっている。
 ゲート絶縁膜213のうちn領域215の上部表面上にまで延在する部分とゲート電極217とを覆うように層間絶縁膜230が形成されている。ソース電極216は、p型のコンタクト領域204およびn領域215と接触するように形成されている。ソース配線233は、ソース電極216の上部表面と接触するとともに、層間絶縁膜230の上部表面上に延在するように形成されている。また、単結晶基板211において耐圧保持層212が形成された主表面とは反対側の裏面上には、ドレイン電極218が形成されている。このドレイン電極218はオーミック電極である。
 次にMOSFET200の製造方法について説明する。
 図23に示すように、ポリタイプ4Hの六方晶の単結晶構造を有する炭化珪素からなる単結晶基板211が準備される。単結晶基板211の主表面SNの面方位は、(000-1)面またはこの面からの傾きが5°以内の面が好ましい。主表面SNは、機械的研磨またはスライスによって形成され得る。
 次に主表面SN上に、導電型がn型である炭化珪素のエピタキシャル層が形成される。当該エピタキシャル層は耐圧保持層212となる。耐圧保持層212を形成するためのエピタキシャル成長は、たとえば原料ガスとしてシラン(SiH4)とプロパン(C38)との混合ガスを用い、キャリアガスとしてたとえば水素ガス(H2)を用いたCVD法により実施することができる。また、このとき導電型がn型の不純物としてたとえば窒素(N)やリン(P)を導入することが好ましい。この耐圧保持層212のn型不純物の濃度は、たとえば5×1015/cm3以上5×1016/cm3以下とすることができる。
 次に、耐圧保持層212の上部表面層にイオン注入を行うことにより、p型ボディ層214およびn領域215を形成する。p型ボディ層214を形成するためのイオン注入においては、たとえばアルミニウム(Al)などのp型不純物をイオン注入する。このとき、注入するイオンの加速エネルギーを調整することによりp型ボディ層214が形成される領域の深さを調整することができる。
 次に導電型がn型の不純物を、p型ボディ層214が形成された耐圧保持層212へイオン注入することによりn領域215を形成する。n型の不純物としてはたとえばリン(P)などを用いることができる。このようにして、図24に示す構造を得る。
 図25に示すように、n領域215の上部表面上にマスク層247を形成する。マスク層247として、たとえばシリコン酸化膜などの絶縁膜を用いることができる。マスク層247の形成方法としては、たとえば以下のような工程を用いることができる。すなわち、n領域215の上部表面上に、CVD法などを用いてシリコン酸化膜を形成する。そして、このシリコン酸化膜上にフォトリソグラフィ法を用いて所定の開口パターンを有するレジスト膜(図示せず)を形成する。このレジスト膜をマスクとして用いて、シリコン酸化膜をエッチングにより除去する。その後レジスト膜を除去する。この結果、表面SVを有する溝が形成されるべき領域に開口パターンを有するマスク層247が形成される。
 そして、このマスク層247をマスクとして用いて、n領域215、p型ボディ層214および耐圧保持層212の一部をエッチングにより除去する。エッチングの方法としてはたとえば反応性イオンエッチング(RIE)、特に誘導結合プラズマ(ICP)RIEを用いることができる。具体的には、たとえば反応ガスとしてSF6またはSF6とO2との混合ガスを用いたICP-RIEを用いることができる。このようなエッチングにより、図21の溝が形成されるべき領域に、側壁が単結晶基板211の主表面に対してほぼ垂直な表面SVを有する溝を形成することができる。このようにして、図25に示す構造を得る。
 次に、耐圧保持層212、p型ボディ層214およびn領域215において所定の結晶面を表出させる熱エッチング工程を実施する。具体的には、図25に示した溝の側壁を、酸素ガスと塩素ガスとの混合ガスを反応ガスとして用い、熱処理温度をたとえば700℃以上1000℃以下としたエッチング(熱エッチング)を行うことにより、図26に示すように単結晶基板211の主表面に対して傾斜した表面SWを有する溝を形成することができる。この際、実施の形態1と同様、図6および図7に示すように、面方位(0-33-8)を有する面S1と、面S1につながりかつ面S1の面方位と異なる面方位を有する面S2とが交互に自己形成される。
 ここで、上記熱エッチング工程の条件については、SiC+mO+nCl→SiCl+CO(ただし、m、n、x、yは正の数)と表される反応式において、0.5≦x≦2.0、1.0≦y≦2.0というxおよびyの条件が満たされる場合に主な反応が進み、x=4、y=2という条件の場合が最も反応(熱エッチング)が進む。なお、反応ガスは、上述した塩素ガスと酸素ガスとに加えて、キャリアガスを含んでいてもよい。キャリアガスとしては、たとえば窒素(N)ガス、アルゴンガス、ヘリウムガスなどを用いることができる。そして、上述のように熱処理温度を700℃以上1000℃以下とした場合、SiCのエッチング速度はたとえば約70μm/時になる。また、この場合にマスク層247として酸化珪素(SiO)を用いると、SiOに対するSiCの選択比を極めて大きくすることができるので、SiCのエッチング中にSiO2からなるマスク層247は実質的にエッチングされない。
 次に、マスク層247をエッチングなど任意の方法により除去する。その後、溝の内部からn領域215の上部表面上にまで延在するように、所定のパターンを有するレジスト膜(図示せず)を、フォトリソグラフィ法を用いて形成する。レジスト膜としては、溝の底部およびn領域215の上部表面の一部に開口パターンが形成されているものを用いる。そして、このレジスト膜をマスクとして用いて、導電型がp型の不純物をイオン注入することにより、溝の底部に電界緩和領域207を形成し、n領域215の一部領域に導電型がp型のコンタクト領域204を形成する。その後レジスト膜を除去する。この結果、図27および図28に示すような構造を得る。図28から分かるように、溝の平面形状は、単位胞(1つのメサ構造を取り囲む環状の溝)の平面形状が六角形状である網目形状となっている。また、p型のコンタクト領域204は、図28に示すようにメサ構造の上部表面におけるほぼ中央部に配置されている。また、p型のコンタクト領域204の平面形状は、メサ構造の上部表面の外周形状と同じであって、六角形状となっている。
 そして、上述したイオン注入により注入された不純物を活性化するための活性化アニール工程を実施する。
 次に、図29に示すように、溝の内部からn領域215およびp型のコンタクト領域204の上部表面上にまで延在するようにゲート絶縁膜213を形成する。ゲート絶縁膜213としては、たとえば炭化珪素からなるエピタキシャル層を熱酸化することにより得られる酸化膜(酸化珪素膜)を用いることができる。このようにして、図29に示す構造を得る。
 次に、図30に示すように、溝の内部を充填するように、ゲート絶縁膜213上にゲート電極217を形成する。ゲート電極217の形成方法としては、たとえば以下のような方法を用いることができる。まず、ゲート絶縁膜213上において、溝の内部およびp型のコンタクト領域204上の領域にまで延在するゲート電極となるべき導電体膜を、スパッタリング法などを用いて形成する。導電体膜の材料としては導電性を有する材料であれば金属など任意の材料を用いることができる。その後、エッチバックあるいはCMP(Chemical Mechanical Polishing)法など任意の方法を用いて、溝の内部以外の領域に形成された導電体膜の部分を除去する。この結果、溝の内部を充填するような導電体膜が残存し、当該導電体膜によりゲート電極217が構成される。このようにして、図30に示す構造を得る。
 次に、ゲート電極217の上部表面、およびp型のコンタクト領域204上において露出しているゲート絶縁膜213の上部表面上を覆うように層間絶縁膜230(図31参照)を形成する。層間絶縁膜としては、絶縁性を有する材料であれば任意の材料を用いることができる。そして、層間絶縁膜230上に、パターンを有するレジスト膜を、フォトリソグラフィ法を用いて形成する。このレジスト膜(図示せず)にはp型のコンタクト領域204上に位置する領域に開口パターンが形成されている。
 そして、このレジスト膜をマスクとして用いて、エッチングにより層間絶縁膜230およびゲート絶縁膜213を部分的にエッチングにより除去する。この結果、層間絶縁膜230およびゲート絶縁膜213には開口部(図31参照)が形成される。この開口部の底部においては、p型のコンタクト領域204およびn領域215の一部が露出した状態となる。その後、この開口部の内部を充填するとともに、上述したレジスト膜の上部表面上を覆うようにソース電極216(図31参照)となるべき導電体膜を形成する。その後、薬液などを用いてレジスト膜を除去することにより、レジスト膜上に形成されていた導電体膜の部分を同時に除去する(リストオフ)。この結果、開口部の内部に充填された導電体膜によりソース電極216を形成できる。このソース電極216はp型のコンタクト領域204およびn領域215とオーミック接触したオーミック電極である。
 また、単結晶基板211の裏面側(耐圧保持層212が形成された主表面と反対側の表面側)に、ドレイン電極218(図31参照)を形成する。ドレイン電極218としては、単結晶基板211とオーミック接触が可能な材料であれば任意の材料を用いることができる。このようにして、図31に示す構造を得る。
 その後、ソース電極216の上部表面に接触するとともに、層間絶縁膜230の上部表面上に延在するソース配線233(図21参照)をスパッタリング法などの任意の方法を用いて形成する。この結果、MOSFET200(図21および図22)が得られる。
 なお表面SWは、実施の形態1の表面SRと同様に、立方晶と等価な構造における面方位(001)を有する面(図7においては面S1)と、この面につながりかつこの面方位と異なる面方位を有する面(図7においては面S2)とによって構成されている。このような構成は、ポリタイプ4H以外の単結晶構造においても可能である。この単結晶構造は、六方晶に限定されるものではなく、立方晶以外の単結晶構造であればよく、たとえば菱面体晶であってもよい。またポリタイプは4Hに限定されるものではなく、たとえば6Hまたは15Rであってもよい。また半導体は炭化珪素(SiC)に限定されるものではなく、たとえば窒化ガリウム(GaN)であってもよい。
 またVMOSFET(V-groove MOSFET)について説明したが、半導体装置はUMOSFET(U-groove MOSFET)であってもよい。すなわち、チャネルCHの表面の巨視的な面方位は、単結晶基板の主面に対して垂直であってもよい。この場合、互いに対向するチャネルが設けられ、それぞれのチャネルの表面の面方位は逆向きとなる。たとえば、巨視的な面方位(0-11-2)を有するチャネルと、巨視的な面方位(01-12)を有するチャネルとが設けられる。
 なお上記各実施の形態におけるnチャネルのMOSFETのn型とp型とが入れ替えられることによって、MOSFETがpチャネルのものとされてもよい。ただしチャネル移動度をより高くするためにはnチャネルの方が好ましい。
 また上記各実施の形態においてはエピタキシャル基板が用いられたが、エピタキシャル基板におけるエピタキシャル層の部分は、エピタキシャル成長によって形成される代わりに、不純物の注入によって形成されてもよい。
 またMOSFETについて詳しく説明したが、半導体装置はMOSFET以外のMISFET(Metal Insulator Semiconductor Field Effect Transistor)であってもよい。また半導体装置は、MISFETに限定されるものではなく、チャネル表面を有するものであればよく、たとえばIGBT(Insulated Gate Bipolar Transistor)であってもよい。
 今回開示された実施の形態はすべての点で例示であって制限的なものではないと考えられるべきである。本発明の範囲は上記した説明ではなくて請求の範囲によって示され、請求の範囲と均等の意味および範囲内でのすべての変更が含まれることが意図される。
 111,211 単結晶基板、112 エピタキシャル層、113,213 ゲート絶縁膜、114,115 不純物領域、116,216 ソース電極、117,217 ゲート電極、118,218 ドレイン電極、190,290 エピタキシャル基板、214 p型ボディ層、215 n領域、CH チャネル、SR,SW 表面。

Claims (11)

  1.  ポリタイプ4Hの六方晶の単結晶構造を有する半導体からなる表面(SR、SW)を有する基板(190、290)を備え、
     前記基板の前記表面は、面方位(0-33-8)を有する第1の面(S1)と、前記第1の面につながりかつ前記第1の面の前記面方位と異なる面方位を有する第2の面(S2)とが交互に設けられることによって構成されており、さらに
     前記基板の前記表面上に設けられたゲート絶縁膜(113、213)と、
     前記ゲート絶縁膜上に設けられたゲート電極(117、217)とを備える半導体装置(100、200)。
  2.  前記第2の面は面方位(0-11-1)を有する、請求項1に記載の半導体装置。
  3.  前記半導体は炭化珪素である、請求項1または2に記載の半導体装置。
  4. [規則91に基づく訂正 11.10.2012] 
     立方晶以外の単結晶構造を有する半導体からなる表面(SR、SW)を有する基板(190、290)を備え、
     前記単結晶構造は立方晶と等価な構造を周期的に含んでおり、前記基板の前記表面は、前記等価な構造における面方位(001)を有する第1の面(S1)と、前記第1の面につながりかつ前記第1の面の前記面方位と異なる面方位を有する第2の面(S2)とが交互に設けられることによって構成されており、さらに
     前記基板の前記表面上に設けられたゲート絶縁膜(113、213)と、
     前記ゲート絶縁膜上に設けられたゲート電極(117、217)とを備える半導体装置(100、200)。
  5.  前記単結晶構造は六方晶および菱面体晶のいずれかを有する、請求項4に記載の半導体装置。
  6. [規則91に基づく訂正 11.10.2012] 
     ポリタイプ4Hの六方晶の単結晶構造を有する炭化珪素からなる表面(SR、SW)を有する基板(190、290)を準備する工程と、
     前記基板の前記表面を化学的に処理する工程とを備え、
     前記基板の前記表面を化学的に処理する工程によって、前記基板の前記表面に、面方位(0-33-8)を有する第1の面(S1)と、前記第1の面につながりかつ前記第1の面の前記面方位と異なる面方位を有する第2の面(S2)とが交互に形成され、さらに
     前記基板の前記表面上にゲート絶縁膜(113、213)を形成する工程と、
     前記ゲート絶縁膜上にゲート電極(117、217)を形成する工程とを備える半導体装置(100、200)の製造方法。
  7.  前記第2の面は面方位(0-11-1)を有する、請求項6に記載の半導体装置の製造方法。
  8.  前記表面を化学的に処理する工程は、前記表面を化学的にエッチングする工程を含む、請求項6または7に記載の半導体装置の製造方法。
  9.  前記表面を化学的にエッチングする工程は、前記表面を熱エッチングする工程を含む、請求項8に記載の半導体装置の製造方法。
  10.  前記表面を熱エッチングする工程は、少なくとも1種類以上のハロゲン原子を含む雰囲気中で前記基板を加熱する工程を含む、請求項9に記載の半導体装置の製造方法。
  11.  前記少なくとも1種類以上のハロゲン原子は、塩素原子およびフッ素原子の少なくともいずれかを含む、請求項10に記載の半導体装置の製造方法。
PCT/JP2012/063478 2011-06-27 2012-05-25 半導体装置およびその製造方法 WO2013001949A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
EP12805036.6A EP2725619A4 (en) 2011-06-27 2012-05-25 SEMICONDUCTOR DEVICE AND METHOD FOR MANUFACTURING THE SAME
KR20137028591A KR20140027968A (ko) 2011-06-27 2012-05-25 반도체 장치 및 그 제조 방법
CN201280025863.3A CN103582950B (zh) 2011-06-27 2012-05-25 半导体器件和用于制造半导体器件的方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011141430A JP5879770B2 (ja) 2011-06-27 2011-06-27 半導体装置およびその製造方法
JP2011-141430 2011-06-27

Publications (1)

Publication Number Publication Date
WO2013001949A1 true WO2013001949A1 (ja) 2013-01-03

Family

ID=47361012

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/063478 WO2013001949A1 (ja) 2011-06-27 2012-05-25 半導体装置およびその製造方法

Country Status (7)

Country Link
US (1) US8803294B2 (ja)
EP (1) EP2725619A4 (ja)
JP (1) JP5879770B2 (ja)
KR (1) KR20140027968A (ja)
CN (1) CN103582950B (ja)
TW (1) TW201304146A (ja)
WO (1) WO2013001949A1 (ja)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6070155B2 (ja) * 2012-12-18 2017-02-01 住友電気工業株式会社 炭化珪素半導体装置
JP6064614B2 (ja) * 2013-01-21 2017-01-25 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法
JP6127628B2 (ja) * 2013-03-21 2017-05-17 住友電気工業株式会社 炭化珪素半導体装置
JP6146146B2 (ja) * 2013-06-07 2017-06-14 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法
JP2014241368A (ja) * 2013-06-12 2014-12-25 住友電気工業株式会社 炭化珪素半導体装置
JP6171678B2 (ja) * 2013-07-26 2017-08-02 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法
JP6135364B2 (ja) 2013-07-26 2017-05-31 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法
JP6098417B2 (ja) 2013-07-26 2017-03-22 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法
JP2015099845A (ja) * 2013-11-19 2015-05-28 住友電気工業株式会社 半導体装置
JP2015156429A (ja) * 2014-02-20 2015-08-27 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法
JP6230455B2 (ja) * 2014-03-19 2017-11-15 株式会社東芝 半導体装置
JP6357869B2 (ja) * 2014-05-20 2018-07-18 住友電気工業株式会社 炭化珪素半導体装置の製造方法
JP6627408B2 (ja) * 2015-10-21 2020-01-08 住友電気工業株式会社 半導体装置及び半導体装置の製造方法
JP7230477B2 (ja) * 2018-12-12 2023-03-01 株式会社デンソー トレンチゲート型のスイッチング素子の製造方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10270689A (ja) * 1997-03-28 1998-10-09 Hitachi Ltd 半導体装置
JP2001503726A (ja) * 1996-11-15 2001-03-21 シー3,インコーポレイティド ダイアモンドコーティングを備えた炭化ケイ素からなる宝石用原石
JP2001102576A (ja) * 1999-09-29 2001-04-13 Sanyo Electric Co Ltd 半導体装置
JP2002261275A (ja) 2001-03-05 2002-09-13 Shikusuon:Kk Mosデバイス
JP2004071871A (ja) * 2002-08-07 2004-03-04 Denso Corp 半導体装置の特性シミュレーション方法及びその方法を用いた半導体装置の製造方法
JP2007165657A (ja) * 2005-12-14 2007-06-28 Fuji Electric Holdings Co Ltd 半導体装置の製造方法および半導体装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE60020737T2 (de) * 1999-09-06 2006-03-16 Sixon Inc. Sic-einkristall und herstellungsverfahren dafür
US6734461B1 (en) * 1999-09-07 2004-05-11 Sixon Inc. SiC wafer, SiC semiconductor device, and production method of SiC wafer
JP4775102B2 (ja) * 2005-05-09 2011-09-21 住友電気工業株式会社 半導体装置の製造方法
CA2668862A1 (en) * 2006-11-10 2008-05-15 Sumitomo Electric Industries, Ltd. Silicon carbide semiconductor device and method of manufacturing the same
JP5307381B2 (ja) * 2007-11-12 2013-10-02 Hoya株式会社 半導体素子ならびに半導体素子製造法
JP2011199132A (ja) * 2010-03-23 2011-10-06 Sumitomo Electric Ind Ltd 半導体装置およびその製造方法
JP2012089613A (ja) * 2010-10-18 2012-05-10 Sumitomo Electric Ind Ltd 炭化珪素基板を有する複合基板の製造方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001503726A (ja) * 1996-11-15 2001-03-21 シー3,インコーポレイティド ダイアモンドコーティングを備えた炭化ケイ素からなる宝石用原石
JPH10270689A (ja) * 1997-03-28 1998-10-09 Hitachi Ltd 半導体装置
JP2001102576A (ja) * 1999-09-29 2001-04-13 Sanyo Electric Co Ltd 半導体装置
JP2002261275A (ja) 2001-03-05 2002-09-13 Shikusuon:Kk Mosデバイス
JP2004071871A (ja) * 2002-08-07 2004-03-04 Denso Corp 半導体装置の特性シミュレーション方法及びその方法を用いた半導体装置の製造方法
JP2007165657A (ja) * 2005-12-14 2007-06-28 Fuji Electric Holdings Co Ltd 半導体装置の製造方法および半導体装置

Also Published As

Publication number Publication date
US8803294B2 (en) 2014-08-12
KR20140027968A (ko) 2014-03-07
JP2013008890A (ja) 2013-01-10
CN103582950B (zh) 2016-07-20
US20120326166A1 (en) 2012-12-27
CN103582950A (zh) 2014-02-12
JP5879770B2 (ja) 2016-03-08
EP2725619A1 (en) 2014-04-30
TW201304146A (zh) 2013-01-16
EP2725619A4 (en) 2015-02-25

Similar Documents

Publication Publication Date Title
JP5879770B2 (ja) 半導体装置およびその製造方法
US8803252B2 (en) Silicon carbide semiconductor device
WO2014141754A1 (ja) 炭化珪素半導体装置
JP2013062392A (ja) 炭化珪素半導体装置およびその製造方法
JP6171678B2 (ja) 炭化珪素半導体装置およびその製造方法
US9799515B2 (en) Silicon carbide semiconductor device and method of manufacturing the same
JP2014241368A (ja) 炭化珪素半導体装置
JP5983415B2 (ja) 炭化珪素半導体装置
US20150279967A1 (en) Method for manufacturing silicon carbide semiconductor device
US8927368B2 (en) Method for manufacturing silicon carbide semiconductor device
JP2015032813A (ja) 炭化珪素半導体装置
JP2014056882A (ja) 炭化珪素半導体装置およびその製造方法
JP6146146B2 (ja) 炭化珪素半導体装置およびその製造方法
WO2014027520A1 (ja) 炭化珪素半導体装置
US8963234B2 (en) Semiconductor device
JP6098474B2 (ja) 炭化珪素半導体装置およびその製造方法
WO2013172124A1 (ja) 炭化珪素半導体装置
JP6070155B2 (ja) 炭化珪素半導体装置
WO2014041879A1 (ja) 炭化珪素半導体装置
JP2014082341A (ja) 炭化珪素半導体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12805036

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 20137028591

Country of ref document: KR

Kind code of ref document: A

REEP Request for entry into the european phase

Ref document number: 2012805036

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2012805036

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE