WO2011092808A1 - 炭化ケイ素半導体装置およびその製造方法 - Google Patents

炭化ケイ素半導体装置およびその製造方法 Download PDF

Info

Publication number
WO2011092808A1
WO2011092808A1 PCT/JP2010/051034 JP2010051034W WO2011092808A1 WO 2011092808 A1 WO2011092808 A1 WO 2011092808A1 JP 2010051034 W JP2010051034 W JP 2010051034W WO 2011092808 A1 WO2011092808 A1 WO 2011092808A1
Authority
WO
WIPO (PCT)
Prior art keywords
groove
silicon carbide
side wall
insulating film
semiconductor layer
Prior art date
Application number
PCT/JP2010/051034
Other languages
English (en)
French (fr)
Inventor
美紗子 穂永
原田 真
Original Assignee
住友電気工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 住友電気工業株式会社 filed Critical 住友電気工業株式会社
Priority to CN201080003308.1A priority Critical patent/CN102725849B/zh
Priority to EP10830926.1A priority patent/EP2530718B1/en
Priority to US13/130,986 priority patent/US8450750B2/en
Priority to PCT/JP2010/051034 priority patent/WO2011092808A1/ja
Priority to CA2740244A priority patent/CA2740244A1/en
Priority to KR1020117011408A priority patent/KR20120107838A/ko
Priority to JP2011522717A priority patent/JPWO2011092808A1/ja
Publication of WO2011092808A1 publication Critical patent/WO2011092808A1/ja
Priority to US13/858,904 priority patent/US20130224941A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/048Making electrodes
    • H01L21/049Conductor-insulator-semiconductor electrodes, e.g. MIS contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/518Insulating materials associated therewith the insulating material containing nitrogen, e.g. nitride, oxynitride, nitrogen-doped material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors

Definitions

  • the present invention relates to a silicon carbide semiconductor device and a manufacturing method thereof, and more particularly, to a silicon carbide semiconductor device exhibiting excellent electrical characteristics and a manufacturing method thereof.
  • Patent Document 1 a silicon carbide semiconductor device using silicon carbide (SiC) is known, and an example thereof is described in, for example, International Publication No. WO01 / 018872 (hereinafter referred to as “Patent Document 1”).
  • Patent Document 1 describes a MOS field effect transistor (MOSFET) as a silicon carbide semiconductor device having a plane orientation of approximately ⁇ 03-38 ⁇ and formed using a 4H type polytype SiC substrate.
  • MOSFET MOS field effect transistor
  • the gate oxide film is formed by dry oxidation, and high channel mobility (about 100 cm 2 / Vs) can be realized.
  • an object of the present invention is to provide a silicon carbide semiconductor device capable of realizing high channel mobility with good reproducibility and a method for manufacturing the same.
  • a semiconductor layer made of silicon carbide having a groove with a side wall made of a crystal plane inclined within a range of 50 ° or more and 65 ° or less with respect to the ⁇ 0001 ⁇ plane, and a contact with the side wall of the groove
  • the maximum value of the nitrogen concentration in the region within 10 nm from the interface between the sidewall of the groove and the insulating film is 1 ⁇ 10 21 cm ⁇ 3 or more, and within the sidewall of the groove
  • a silicon carbide semiconductor device having a channel direction within a range of ⁇ 10 ° in a direction perpendicular to the ⁇ 2110> direction.
  • the present invention includes a substrate made of silicon carbide of the first conductivity type, and a first conductivity type impurity formed on the substrate and having a lower concentration than the substrate, and is 50 ° to 65 ° with respect to the ⁇ 0001 ⁇ plane.
  • Nitrogen concentration in the region within 10 nm from the interface with the film A is a large value less than 1 ⁇ 10 21 cm -3, silicon carbide semiconductor device having a channel direction in a range of directions ⁇ 10 ° orthogonal to the ⁇ -2110> direction in the side wall of the trench.
  • the surface of the source electrode is preferably striped.
  • the surface of the source electrode has a honeycomb shape.
  • the sidewall of the groove is made of a crystal plane inclined within a range of ⁇ 5 ° with respect to the ⁇ 03-38 ⁇ plane.
  • the present invention provides a step of forming a groove having a side wall made of a crystal plane inclined within a range of 50 ° or more and 65 ° or less with respect to the ⁇ 0001 ⁇ plane on the surface of a semiconductor layer made of silicon carbide, Forming an insulating film in contact with the sidewall of the groove so that the channel direction is formed within a range of ⁇ 10 ° in a direction perpendicular to the ⁇ 2110> direction, and between the sidewall of the groove and the insulating film And a step of adjusting the nitrogen concentration so that the maximum value of the nitrogen concentration in a region within 10 nm from the interface is 1 ⁇ 10 21 cm ⁇ 3 or more.
  • the channel direction is within a range of ⁇ 10 ° in the direction perpendicular to the ⁇ 2110> direction in the sidewall of the groove based on the orientation of the defect included in the semiconductor layer. Is preferably formed.
  • the step of adjusting the nitrogen concentration preferably includes a step of heat-treating the semiconductor layer on which the insulating film is formed in an atmosphere of nitrogen-containing gas.
  • the step of adjusting the nitrogen concentration preferably includes a step of heat-treating the semiconductor layer after the heat treatment in an inert gas atmosphere.
  • the present invention it is possible to provide a silicon carbide semiconductor device capable of realizing high channel mobility with good reproducibility and a method for manufacturing the same.
  • FIG. 1 It is typical sectional drawing of an example of the vertical trench gate MOSFET which is an example of the silicon carbide semiconductor device of this invention. It is the typical top view which looked at the silicon carbide semiconductor device shown in FIG. 1 from the gate electrode side. It is typical sectional drawing illustrating a part of manufacturing process of an example of the manufacturing method of the silicon carbide semiconductor device of this invention. It is typical sectional drawing illustrating a part of manufacturing process of an example of the manufacturing method of the silicon carbide semiconductor device of this invention. It is a typical top view illustrating an example of the surface of the semiconductor layer in the present invention. It is typical sectional drawing illustrating a part of manufacturing process of an example of the manufacturing method of the silicon carbide semiconductor device of this invention.
  • FIG. 1 It is typical sectional drawing illustrating a part of manufacturing process of an example of the manufacturing method of the silicon carbide semiconductor device of this invention. It is the typical top view which looked at another example of the silicon carbide semiconductor device of this invention from the gate electrode side. It is a figure which shows an example of distribution of the nitrogen concentration in the interface vicinity of the side wall of a groove
  • the crystal plane and direction when expressing the crystal plane and direction, it should be expressed by adding a bar on the required number.
  • the required number instead of the expression with a bar on top, it shall be expressed by adding “-” in front of the required number.
  • the individual orientation is represented by []
  • the collective orientation is represented by ⁇ >
  • the individual plane is represented by ()
  • the collective plane is represented by ⁇ .
  • FIG. 1 shows a schematic cross-sectional view of an example of a vertical trench gate MOSFET (Metal Oxide Semiconductor Field Effect Transistor) which is an example of the silicon carbide semiconductor device of the present invention.
  • MOSFET Metal Oxide Semiconductor Field Effect Transistor
  • a silicon carbide semiconductor device 1 shown in FIG. 1 includes, for example, a substrate 11 made of n-type silicon carbide having a polytype of 4H—SiC, and a semiconductor layer 12 made of n-type silicon carbide formed on the surface 11a of the substrate 11.
  • the first conductivity type impurity diffusion layer 15 which is an n-type region formed in the surface of the semiconductor layer 12 (also in the surface 12a of the semiconductor layer 12), and a part of the surface 12a of the semiconductor layer 12 on the side wall 19 of the groove 20 Insulating film 13 formed so as to contact, source electrode 16 formed in a region other than the region where insulating film 13 is formed on surface 12 a of semiconductor layer 12, and gate electrode 17 formed on the surface of insulating film 13 And the base 11 and a drain electrode 18 formed on the back surface of the.
  • the surface 11a of the substrate 11 on which the semiconductor layer 12 is formed for example, a crystal plane made of ⁇ 2-1-10 ⁇ plane can be used.
  • the semiconductor layer 12 for example, a layer made of n-type silicon carbide having an n-type impurity concentration lower than that of the substrate 11 can be used.
  • the side wall 19 of the groove 20 formed on the surface 12a of the semiconductor layer 12 is composed of a crystal plane inclined within a range of 50 ° to 65 ° with respect to the ⁇ 0001 ⁇ plane.
  • the insulating film 13 for example, an oxide film formed by dry oxidation (thermal oxidation) or the like can be used.
  • the insulating film 13 is not limited to a one-layer structure, and may be composed of two or more layers.
  • the second conductivity type impurity diffusion layer 14 for example, a p type region formed by diffusing a p type impurity as the second conductivity type impurity in the surface 12a of the semiconductor layer 12 can be used.
  • the p-type impurity as the second conductivity type impurity for example, aluminum, boron or the like can be used.
  • the second conductivity type having a higher concentration than the second conductivity type impurity diffusion layer 14 is formed in at least a part of the region other than the formation region of the first conductivity type impurity diffusion layer 15 in the surface of the second conductivity type impurity diffusion layer 14.
  • a p + -type region containing a p-type impurity as an impurity may be formed.
  • the first conductivity type impurity diffusion layer 15 for example, an n type region formed by diffusing an n type impurity as the first conductivity type impurity in the surface 12 a of the semiconductor layer 12 can be used.
  • the n-type impurity concentration of the first conductivity type impurity diffusion layer 15 can be higher than the n-type impurity concentration of the semiconductor layer 12.
  • the n-type impurity as the first conductivity type impurity for example, nitrogen, phosphorus or the like can be used.
  • the gate electrode 17 and the drain electrode 18 for example, conventionally known metals can be used.
  • the maximum value of the nitrogen concentration in the region within 10 nm from the interface between the sidewall 19 of the groove 20 and the insulating film 13 is 1 ⁇ 10 21 cm ⁇ 3 or more.
  • the region within 10 nm from the interface between the side wall 19 of the groove 20 and the insulating film 13 refers to the side wall 19 side of the groove 20 perpendicular to the interface from the interface between the side wall 19 of the groove 20 and the insulating film 13. This is a region obtained by adding a region advanced by 10 nm and a region advanced by 10 nm from the interface between the side wall 19 of the trench 20 and the insulating film 13 to the insulating film 13 perpendicular to the interface.
  • FIG. 2 is a schematic plan view of the silicon carbide semiconductor device 1 shown in FIG. 1 viewed from the gate electrode 17 side.
  • the surface of the source electrode 16 and the surface of the gate electrode 17 are formed so as to extend in stripes in the ⁇ 2110> direction, respectively.
  • the source electrode 16 and the gate electrode 17 are alternately arranged along the ⁇ 03-38> direction which is a direction perpendicular to the ⁇ 2110> direction, and one gate is provided between the two source electrodes 16.
  • An electrode 17 is disposed. Further, the surface of the insulating film 13 is exposed from the gap between the source electrode 16 and the gate electrode 17.
  • the channel direction means a direction in which carriers move in the side wall 19 of the groove 20.
  • the channel direction of the silicon carbide semiconductor device 1 configured as described above is within the side wall 19 of the groove 20 formed of a crystal plane inclined within a range of 50 ° to 65 ° with respect to the ⁇ 0001 ⁇ plane. It is formed so as to be included in a range of ⁇ 10 ° in a direction orthogonal to the ⁇ 2110> direction.
  • a substrate 11 made of silicon carbide (4H—SiC) having a surface 11a made of a crystal plane of ⁇ 2-1-10 ⁇ plane is prepared.
  • the semiconductor layer 12 is formed on the surface 11 a of the substrate 11.
  • the semiconductor layer 12 may be formed by, for example, epitaxially growing the semiconductor layer 12 made of n-type silicon carbide having n-type impurities at a lower concentration than the substrate 11 on the surface 11 a of the substrate 11. it can.
  • the semiconductor layer 12 is formed by the above-described epitaxial growth, the crystal plane of the surface 11a of the substrate 11 can be inherited by the surface 12a of the semiconductor layer 12. Therefore, for example, the surface 11a of the substrate 11 is ⁇ 2-1-10.
  • the surface 12a of the semiconductor layer 12 can also be a ⁇ 2-1-10 ⁇ crystal plane as shown in the schematic plan view of FIG.
  • a second conductivity type impurity diffusion layer 14 is formed in the surface 12 a of the semiconductor layer 12.
  • the second conductivity type impurity diffusion layer 14 is formed in a stripe shape extending in the ⁇ 2110> direction, but is not limited to this shape.
  • the second conductivity type impurity diffusion layer 14 is formed, for example, after an ion implantation prevention mask is provided in a region other than the formation region of the second conductivity type impurity diffusion layer 14 in the surface 12 a of the semiconductor layer 12.
  • a p-type impurity ion as a type impurity can be formed by ion implantation into the surface 12 a of the semiconductor layer 12.
  • the ion implantation preventing mask for example, an oxide film patterned by photolithography and etching can be used.
  • the first conductivity type impurity diffusion layer 15 is formed in the surface of the second conductivity type impurity diffusion layer 14 formed as described above.
  • the first conductivity type impurity diffusion layer 15 is also formed in a stripe shape extending in the ⁇ 2110> direction, but is not limited to this shape.
  • the first conductivity type impurity diffusion layer 15 is formed, for example, after an ion implantation prevention mask is provided in a region other than the formation region of the first conductivity type impurity diffusion layer 15 in the surface 12 a of the semiconductor layer 12.
  • An n-type impurity ion as a type impurity can be formed by ion implantation into the surface 12 a of the semiconductor layer 12.
  • the ion implantation preventing mask for example, an oxide film patterned by photolithography and etching can be used.
  • activation annealing treatment is performed on the semiconductor layer 12 after the second conductivity type impurity diffusion layer 14 and the first conductivity type impurity diffusion layer 15 are formed as described above.
  • the p-type impurity as the second conductivity type impurity in the second conductivity type impurity diffusion layer 14 ion-implanted as described above and the n type impurity as the first conductivity type impurity in the first conductivity type impurity diffusion layer 15 are obtained. Can be activated.
  • the activation annealing treatment is performed at a temperature of about 1700 ° C., for example, on the semiconductor layer 12 after the formation of the second conductivity type impurity diffusion layer 14 and the first conductivity type impurity diffusion layer 15 in an argon gas atmosphere. This can be done by heating for about a minute.
  • a groove 20 having a side wall 19 is formed on the surface 12 a of the semiconductor layer 12.
  • the groove 20 is removed by, for example, installing an etching mask in a region other than the region where the groove 20 is formed on the surface 12a of the semiconductor layer 12, and then etching and removing the region of the surface 12a of the semiconductor layer 12 where the etching mask is not installed. Can be formed.
  • the groove 20 is formed so that the extending direction of the side wall 19 of the groove 20 (upward in FIG. 9) is included in a range of ⁇ 10 ° in the direction orthogonal to the ⁇ 2110> direction. It is preferable to do.
  • defects may be formed in certain locations of the semiconductor layer 12, and therefore by using the position of the defects formed in certain locations of the semiconductor layer 12 as a reference, For example, when the channel direction coincides with the extending direction of the side wall 19 of the groove 20, the extending direction of the side wall 19 of the groove 20 is included in a range of ⁇ 10 ° in the direction orthogonal to the ⁇ 2110> direction. This is because it can be easily formed.
  • the side wall 19 of the groove 20 is a crystal plane that is inclined with respect to the ⁇ 0001 ⁇ plane within an angle ⁇ ° of 50 ° to 65 ° (see FIG. 10). 10 hatched portions).
  • the side wall 19 of the groove 20 is preferably a crystal plane inclined within a range of ⁇ 5 ° with respect to the ⁇ 03-38 ⁇ plane as shown in the schematic cross-sectional view of FIG.
  • electrical characteristics such as channel mobility of the silicon carbide semiconductor device 1 are improved. There is a tendency.
  • a crystal plane inclined within a range of ⁇ 5 ° with respect to the ⁇ 03-38 ⁇ plane and a crystal plane inclined within a range of ⁇ 3 ° with respect to the ⁇ 03-38 ⁇ plane are each ⁇ 03 Needless to say, the -38 ⁇ plane is included.
  • the insulating film 13 is formed so as to be in contact with the side wall 19 of the groove 20 formed as described above.
  • the insulating film 13 is formed so as to be in contact with the side wall 19 of the groove 20 whose extension direction is controlled so that the extension direction of the side wall 19 of the groove 20 is included in a range of ⁇ 10 ° perpendicular to the ⁇ 2110> direction.
  • the channel direction can be formed within a range of ⁇ 10 ° in the direction orthogonal to the ⁇ 2110> direction.
  • the insulating film 13 for example, an oxide film formed by dry oxidation (thermal oxidation) or the like can be used.
  • the dry oxidation (thermal oxidation) is performed by heating the surface 12a of the semiconductor layer 12 in which the groove 20 is formed as described above, for example, in oxygen at a temperature of about 1200 ° C. for about 30 minutes. it can.
  • the nitrogen concentration is adjusted so that the maximum value of the nitrogen concentration in the region within 10 nm from the interface between the sidewall 19 of the trench 20 and the insulating film 13 is 1 ⁇ 10 21 cm ⁇ 3 or more.
  • the above-described nitrogen annealing treatment is performed, for example, at a temperature of about 1100 ° C. on the semiconductor layer 12 after the formation of the insulating film 13 in an atmosphere of nitrogen-containing gas such as nitrogen monoxide (NO) gas.
  • nitrogen-containing gas such as nitrogen monoxide (NO) gas.
  • the semiconductor layer 12 after the nitrogen annealing treatment is further subjected to an inert gas annealing treatment in an atmosphere of an inert gas such as argon gas.
  • an inert gas such as argon gas.
  • the above-described inert gas annealing treatment can be performed by heating the semiconductor layer 12 after the above-described nitrogen annealing treatment at a temperature of about 1100 ° C. for about 60 minutes, for example, in an atmosphere of argon gas. .
  • the insulating film 13 is patterned by removing a part of the insulating film 13 formed as described above.
  • the patterning of the insulating film 13 is performed by removing a part of the insulating film 13 so that at least a part of the surface of the first conductivity type impurity diffusion layer 15 in the surface 12a of the semiconductor layer 12 is exposed. .
  • the insulating film 13 is partially removed by, for example, forming an etching mask patterned on the surface of the insulating film 13 so that the removed portion of the insulating film 13 is exposed by photolithography and etching. 13 can be formed by removing the exposed portion by etching.
  • the source electrode 16 is formed so as to be in contact with the surface of the first conductivity type impurity diffusion layer 15 in the surface 12 a of the semiconductor layer 12 exposed from the removed portion of the insulating film 13.
  • the source electrode 16 is formed by, for example, sputtering a conductive film made of a metal such as nickel on the surface 12a of the semiconductor layer 12 exposed after the etching of the insulating film 13 and the surface of the etching mask. After the formation, it can be formed by removing the etching mask. That is, the conductive film formed on the surface of the etching mask is removed (lifted off) together with the etching mask, and only the conductive film formed on the surface 12 a of the semiconductor layer 12 remains as the source electrode 16.
  • the semiconductor layer 12 after the formation of the source electrode 16 is subjected to heat treatment for alloying.
  • the semiconductor layer 12 after the formation of the source electrode 16 is heated at a temperature of about 950 ° C. for about 2 minutes in an atmosphere of an inert gas such as argon gas, for example. Can be done.
  • a gate electrode 17 is formed on the surface of the insulating film 13.
  • the gate electrode 17 is, for example, a resist mask having an opening in a portion where the gate electrode 17 is formed by photolithography and etching so as to cover the entire surface of the insulating film 13 and the surface of the source electrode 16.
  • the resist mask is removed. Can be formed. That is, the conductive film formed on the surface of the resist mask is removed (lifted off) together with the resist mask, and only the conductive film formed on the surface of the insulating film 13 remains as the gate electrode 17.
  • a drain electrode 18 is formed on the back surface of the substrate 11.
  • the drain electrode 18 can be formed by, for example, forming a conductive film made of a metal such as nickel on the back surface of the substrate 11 by, for example, sputtering.
  • silicon carbide semiconductor device 1 having the configuration shown in FIG. 1 can be manufactured.
  • the surface of source electrode 16 is formed in a honeycomb shape, and a partial region surrounding the outer periphery of source electrode 16 is formed.
  • the excluded region can also be formed as the gate electrode 17.
  • each source electrode 16 is formed in a hexagonal shape, and in particular, it may be formed in a regular hexagonal shape. preferable.
  • the surface of each source electrode 16 is formed in a regular hexagonal shape, the number of silicon carbide semiconductor devices 1 that can be formed can be increased even when the same size substrate 11 is used. There is a tendency that the silicon carbide semiconductor device 1 having a high degree can be manufactured with higher reproducibility and higher manufacturing efficiency.
  • each of the second conductivity type impurity diffusion layer 14 and the first conductivity type impurity diffusion layer 15 can also be formed in a hexagonal shape such as a regular hexagonal shape.
  • silicon carbide semiconductor device 1 having source electrode 16 and gate electrode 17 having the structure shown in FIG. 14 can be the same as described above.
  • silicon carbide semiconductor device 1 having the configuration described above, for example, when a negative voltage is applied to source electrode 16 and a positive voltage is applied to gate electrode 17 and drain electrode 18, carriers injected from source electrode 16 are injected. (Electrons in the above example) move to the drain electrode 18 through the surface of the first conductivity type impurity diffusion layer 15, the side wall 19 of the groove 20, the inside of the semiconductor layer 12, and the inside of the substrate 11.
  • the maximum value of the nitrogen concentration in the region within 10 nm from the interface between side wall 19 of trench 20 and insulating film 13 is 1 ⁇ 10 21 cm ⁇ . 3 or more. Therefore, in the silicon carbide semiconductor device 1 of the present invention, the interface state generated when the insulating film 13 is formed by dry oxidation (thermal oxidation) or the like at the interface between the side wall 19 of the groove 20 and the insulating film 13 is reduced. Therefore, carrier mobility (channel mobility) can be stably improved particularly in the channel immediately below the insulating film 13 (the side wall 19 portion of the groove 20 in contact with the insulating film 13).
  • FIG. 15 shows an example of the nitrogen concentration in the vicinity of the interface between side wall 19 of trench 20 and insulating film 13 in silicon carbide semiconductor device 1 having the configuration described above.
  • the vertical axis represents the nitrogen concentration (cm ⁇ 3 )
  • the horizontal axis represents the distance (nm) from the interface between the side wall 19 of the trench 20 and the insulating film 13.
  • the position where the horizontal axis distance (nm) is 0 (nm) means the interface between the side wall 19 of the trench 20 and the insulating film 13, and the horizontal axis distance (nm) is 0 (nm).
  • silicon carbide semiconductor device 1 having the above-described configuration has a channel direction within a range of ⁇ 10 ° in a direction orthogonal to the ⁇ 2110> direction in side wall 19 of groove 20, the channel direction Since the carrier movement in the channel becomes smooth and the carrier mobility and current characteristics in the channel direction can be improved, the on-resistance of the silicon carbide semiconductor device 1 can be reduced.
  • FIG. 16 shows ⁇ 2110 in the side wall 19 of the groove 20 of the silicon carbide semiconductor device 1 having the above-described configuration (a crystal plane inclined within a range of 50 ° to 65 ° with respect to the ⁇ 0001 ⁇ plane).
  • a crystal plane inclined within a range of 50 ° to 65 ° with respect to the ⁇ 0001 ⁇ plane >
  • An example of the relationship between the angle (°) relative to the direction and the channel mobility (relative value) is shown.
  • the vertical axis indicates the channel mobility (relative value)
  • the horizontal axis indicates the angle (°) relative to the ⁇ 2110> direction in the side wall 19 of the groove 20.
  • the angle (°) of the horizontal axis in FIG. 16 is not limited to the direction of inclination with respect to the ⁇ 2110> direction.
  • 80 ° of the horizontal axis is inclined by + 80 ° with respect to the ⁇ 2110> direction.
  • a direction inclined by ⁇ 80 ° is meant.
  • the channel mobility (relative value) on the vertical axis in FIG. 16 is expressed as a relative value when the channel mobility in the direction orthogonal to the ⁇ 2110> direction in the side wall 19 of the groove 20 is 1. Yes. Further, a 90 ° portion of the horizontal axis in FIG. 16 indicates a direction orthogonal to the ⁇ 2110> direction in the side wall 19 of the groove 20.
  • the channel mobility is highest when the channel direction is in a direction whose angle with respect to the ⁇ -2110> direction is 90 ° (a direction orthogonal to the ⁇ 2110> direction).
  • the channel mobility tends to decrease as the deviation from the direction orthogonal to the ⁇ 2110> direction in the side wall 19 of the groove 20 increases.
  • the tendency shown in FIG. 16 is established for any crystal plane in which the side wall 19 of the groove 20 is inclined within a range of 50 ° to 65 ° with respect to the ⁇ 0001 ⁇ plane.
  • the channel direction is ⁇ in the side wall 19 of the groove 20 (a crystal plane inclined within a range of 50 ° to 65 ° with respect to the ⁇ 0001 ⁇ plane).
  • the case where the direction is orthogonal to the 2110> direction that is, the direction ⁇ 0 ° orthogonal to the ⁇ 2110> direction) is considered most preferable.
  • the angle with respect to the ⁇ 2110> direction in the side wall 19 of the groove 20 is in the range of 80 ° to 90 ° (that is, within a range of ⁇ 10 ° in the direction perpendicular to the ⁇ 2110> direction).
  • the channel mobility (relative value) is higher than 0.99, and therefore the channel mobility of the silicon carbide semiconductor device 1 varies somewhat due to manufacturing problems or the like. However, it is unlikely that the channel mobility will drop significantly.
  • the channel direction in the silicon carbide semiconductor device 1 of the present invention having the channel direction within the range of ⁇ 10 ° in the direction orthogonal to the ⁇ 2110> direction in the side wall 19 of the groove 20, high channel mobility is realized with good reproducibility. be able to.
  • the channel direction in order to realize high channel mobility with good reproducibility, may be formed in a direction perpendicular to the ⁇ 2110> direction in the side wall 19 of the groove 20. Most preferred is as described above.
  • the first conductivity type is n-type and the second conductivity type is p-type has been described.
  • the first conductivity-type is used. May be p-type and the second conductivity type may be n-type.
  • a silicon carbide semiconductor device as a vertical trench gate MOSFET of the example was manufactured as follows.
  • a substrate 11 made of n-type silicon carbide crystal (4H—SiC) having a thickness of 400 ⁇ m was prepared.
  • the substrate 11 has a surface 11a made of a ⁇ 2-1-10 ⁇ crystal plane.
  • the surface 12a of the semiconductor layer 12 has a ⁇ 2-1-10 ⁇ plane having a ⁇ -2110> direction and a ⁇ 03-38> direction orthogonal to the ⁇ -2110> direction, as shown in FIG. It was composed of crystal planes.
  • a second conductivity type impurity diffusion layer 14 (p-type impurity concentration: 1 ⁇ 10 17 cm ⁇ 3 ) was formed in the surface 12 a of the semiconductor layer 12.
  • the second conductivity type impurity diffusion layer 14 is an oxide film patterned using photolithography and etching in a region other than the formation region of the second conductivity type impurity diffusion layer 14 in the surface 12a of the semiconductor layer 12. Then, using the oxide film as an ion implantation prevention mask, boron, which is a p-type impurity, is implanted by ion implantation.
  • the second conductivity type impurity diffusion layer 14 was formed in a stripe shape extending in the ⁇ -2110> direction.
  • the first conductivity type impurity diffusion layer 15 (n-type impurity concentration: 5 ⁇ 10 19 cm ⁇ is formed in the surface of the second conductivity type impurity diffusion layer 14 formed as described above. 3 ) and a p + type region (not shown) (p type impurity concentration: 3 ⁇ 10 19 cm ⁇ 3 ).
  • the first conductivity type impurity diffusion layer 15 is formed in a stripe shape extending in the ⁇ 2110> direction, and the p + type region is located outside the first conductivity type impurity diffusion layer 15 shown in FIG. A stripe shape extending in the ⁇ 2110> direction so as to be in contact with the conductive impurity diffusion layer 15 was formed.
  • the first conductivity type impurity diffusion layer 15 forms an oxide film patterned using photolithography and etching in a region other than the formation region of the first conductivity type impurity diffusion layer 15 in the surface 12a of the semiconductor layer 12. Then, the oxide film was used as an ion implantation preventing mask, and phosphorus, which is an n-type impurity, was ion implanted.
  • the p + -type region also forms an oxide film patterned by photolithography and etching in a region other than the formation region of the p + -type region in the surface 12a of the semiconductor layer 12, and the oxide film is ion-implanted.
  • a p-type impurity boron was ion-implanted as a prevention mask.
  • the second conductivity type impurity diffusion layer 14, the first conductivity type impurity diffusion layer 15 and the semiconductor layer 12 formed with the p + type region as described above are heated in an argon gas atmosphere at 1700 ° C. for 30 minutes. Thus, activation annealing treatment was performed.
  • a groove 20 having a side wall 19 is formed on the surface 12 a of the semiconductor layer 12.
  • the groove 20 is formed by providing an etching mask in a region other than the region where the groove 20 is formed on the surface 12 a of the semiconductor layer 12, and then forming a region where the etching mask is not formed on the surface 12 a of the semiconductor layer 12. It can be formed by etching and removing perpendicular to the surface 12a of the semiconductor layer 12.
  • the groove 20 is formed by specifying a direction orthogonal to the ⁇ 2110> direction on the basis of the defect formed in the semiconductor layer 12 and setting the channel direction to the side wall 19 of the groove 20 as shown in FIG.
  • the groove 20 was formed so that the extending direction of the side wall 19 of the groove 20 was included in a range of ⁇ 10 ° in a direction perpendicular to the ⁇ 2110> direction.
  • the side wall 19 of the groove 20 was constituted by a ⁇ 03-38 ⁇ plane which is a crystal plane inclined at an angle of about 55 ° with respect to the ⁇ 0001 ⁇ plane.
  • the side wall 19 of the groove 20 extends in a direction perpendicular to the surface 12 a ( ⁇ 2-1-10 ⁇ plane) of the semiconductor layer 12.
  • the surface 12 a of the semiconductor layer 12 is heated in oxygen at 1200 ° C. for 30 minutes and dry-oxidized (thermal oxidation), whereby an insulating film in contact with the entire surface 12 a of the semiconductor layer 12 is formed. 13 was formed.
  • a nitrogen annealing treatment was performed by heating the semiconductor layer 12 after the formation of the insulating film 13 at 1100 ° C. for 120 minutes in a nitrogen monoxide (NO) gas atmosphere.
  • NO nitrogen monoxide
  • an inert gas annealing process was performed by heating the semiconductor layer 12 after the above-described nitrogen annealing process at 1100 ° C. for 60 minutes in an argon gas atmosphere.
  • the insulating film is exposed so that a part of the surface of the first conductivity type impurity diffusion layer 15 and the surface of the p + -type region (not shown) in the surface 12 a of the semiconductor layer 12 are exposed.
  • Part of 13 was removed and the insulating film 13 was patterned.
  • the patterning of the insulating film 13 is performed by forming an etching mask patterned on the surface of the insulating film 13 so as to expose the removed portion of the insulating film 13 by photolithography and etching, and then exposing the insulating film 13. This was done by removing the portion by etching.
  • nickel having a regular hexagonal surface as shown in FIG. 14 is formed on the surface of the first conductivity type impurity diffusion layer 15 and the p + type region (not shown) exposed from the removed portion of the insulating film 13.
  • a source electrode 16 having a thickness of 0.1 ⁇ m was formed.
  • the semiconductor layer 12 after the formation of the source electrode 16 was heated in an argon gas atmosphere at 950 ° C. for 2 minutes to perform heat treatment for alloying.
  • a 1 ⁇ m thick gate electrode 17 made of aluminum having a surface shape as shown in FIG. 14 was formed on the surface of the insulating film 13.
  • a drain electrode 18 made of nickel and having a thickness of 0.1 ⁇ m was formed on the entire back surface of the substrate 11.
  • the silicon carbide semiconductor device 1 as the vertical trench gate MOSFET of the example was manufactured.
  • Channel length of silicon carbide semiconductor device 1 as the vertical trench gate MOSFET of the embodiment manufactured as described above (extending direction of side wall 19 of first conductivity type impurity diffusion layer 15 exposed at side wall 19 of groove 20) was 2 ⁇ m.
  • a silicon carbide semiconductor device as a vertical trench gate MOSFET of a comparative example was fabricated in the same manner as described above except that the channel direction in the surface 12a of the sidewall 19 of the groove 20 was set to the ⁇ -2110> direction. .
  • the maximum value of the nitrogen concentration in the vicinity of the interface between the side wall 19 of the groove 20 and the insulating film 13 is 1 ⁇ 10 21 cm ⁇ 3 or more, respectively. It was. Therefore, in each of the vertical trench gate MOSFETs of the example and the comparative example, the maximum value of the nitrogen concentration in the region within 10 nm from the interface between the side wall 19 of the trench 20 and the insulating film 13 is 1 ⁇ 10 21 cm ⁇ 3 or more. It was confirmed that
  • channel mobility was evaluated for the vertical trench gate MOSFETs of the examples and comparative examples.
  • the following method was used as the channel mobility evaluation method.
  • the gate voltage VG was applied and the source-drain current IDS was measured (gate voltage dependency was measured).
  • the maximum value of the channel mobility with respect to the gate voltage was obtained by the following equation (1), and the maximum value was calculated as the channel mobility.
  • Channel mobility ⁇ gm ⁇ (L ⁇ d) / (W ⁇ ⁇ ⁇ VDS) (1)
  • L represents the channel length
  • d represents the thickness of the insulating film 13
  • W represents the channel width
  • represents the dielectric constant of the insulating film 13.
  • the channel mobility of the vertical trench gate MOSFET of the example was 100 cm 2 / Vs
  • the channel mobility of the vertical trench gate MOSFET of the comparative example was 40 cm 2 / Vs.
  • the channel mobility of the vertical trench gate MOSFET of the example is 2.5 times the channel mobility of the vertical trench gate MOSFET of the comparative example, and accordingly, the source-drain current value is 2.5 times. Therefore, it was confirmed that the on-resistance is greatly reduced.
  • the vertical trench gate MOSFET of the embodiment even if the channel mobility varies somewhat due to a manufacturing problem, it is unlikely that the channel mobility will be greatly reduced, so high channel mobility is reproduced. It can be realized with good performance.
  • the present invention it is possible to provide a silicon carbide semiconductor device capable of realizing high channel mobility with good reproducibility and a method for manufacturing the same. Therefore, the present invention provides a vertical trench gate MOSFET using SiC, for example. There is a possibility that it can be suitably used.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

 {0001}面に対して50°以上65°以下の範囲内で傾いている結晶面からなる側壁(19)を備えた溝(20)を表面(12a)に有する炭化ケイ素からなる半導体層(12)と、溝(20)の側壁(19)に接触するように形成された絶縁膜(13)とを備え、溝(20)の側壁(19)と絶縁膜(13)との界面から10nm以内の領域における窒素濃度の最大値が1×1021cm-3以上であって、溝(20)の側壁(19)内において<-2110>方向に直交する方向±10°の範囲内にチャネル方向を有する炭化ケイ素半導体装置(1)とその製造方法である。

Description

炭化ケイ素半導体装置およびその製造方法
 本発明は、炭化ケイ素半導体装置およびその製造方法に関し、特に、優れた電気的特性を示す炭化ケイ素半導体装置およびその製造方法に関する。
 従来から、炭化ケイ素(SiC)を用いた炭化ケイ素半導体装置が知られており、その一例が、たとえば、国際公開WO01/018872号パンフレット(以下、「特許文献1」という。)に記載されている。特許文献1には、面方位がほぼ{03-38}であり4H型ポリタイプのSiC基板を用いて形成された炭化ケイ素半導体装置としてのMOS型電界効果トランジスタ(MOSFET)が記載されている。特許文献1に記載されたMOSFETにおいては、ゲート酸化膜をドライ酸化により形成しており、高いチャネル移動度(約100cm2/Vs)を実現できるとされている。
国際公開WO01/018872号パンフレット
 SiCを用いた炭化ケイ素半導体装置の優れた電気的特性を安定して発揮させるためには、高いチャネル移動度を再現性良く実現することが求められる。
 しかしながら、本発明者らが検討した結果、特許文献1に記載されたMOSFETにおいてもチャネル移動度が十分に高くならない場合があることを見い出した。
 上記の事情に鑑みて、本発明の目的は、高いチャネル移動度を再現性良く実現することができる炭化ケイ素半導体装置およびその製造方法を提供することにある。
 本発明は、{0001}面に対して50°以上65°以下の範囲内で傾いている結晶面からなる側壁を備えた溝を表面に有する炭化ケイ素からなる半導体層と、溝の側壁に接触するように形成された絶縁膜とを備え、溝の側壁と絶縁膜との界面から10nm以内の領域における窒素濃度の最大値が1×1021cm-3以上であって、溝の側壁内において<-2110>方向に直交する方向±10°の範囲内にチャネル方向を有する炭化ケイ素半導体装置である。
 また、本発明は、第1導電型の炭化ケイ素からなる基板と、基板上に形成され、基板よりも低濃度の第1導電型不純物を含み、{0001}面に対して50°以上65°以下の範囲内で傾いている結晶面からなる側壁を備えた溝を表面に有する第1導電型の炭化ケイ素からなる半導体層と、溝の側壁に形成された第2導電型不純物拡散層と、半導体層の表面内に形成された第1導電型不純物拡散層と、溝の側壁に接触するように形成された絶縁膜と、半導体層の表面の絶縁膜の形成部分以外の領域の少なくとも一部に接触するように形成されたソース電極と、絶縁膜上に形成されたゲート電極と、基板の半導体層の形成側と反対側の表面に形成されたドレイン電極とを備え、溝の側壁と絶縁膜との界面から10nm以内の領域における窒素濃度の最大値が1×1021cm-3以上であって、溝の側壁内において<-2110>方向に直交する方向±10°の範囲内にチャネル方向を有する炭化ケイ素半導体装置である。
 ここで、本発明の炭化ケイ素半導体装置においては、ソース電極の表面がストライプ状であることが好ましい。
 また、本発明の炭化ケイ素半導体装置においては、ソース電極の表面がハニカム状であることが好ましい。
 また、本発明の炭化ケイ素半導体装置においては、溝の側壁は、{03-38}面に対して±5°の範囲内で傾いている結晶面からなることが好ましい。
 さらに、本発明は、炭化ケイ素からなる半導体層の表面に{0001}面に対して50°以上65°以下の範囲内で傾いている結晶面からなる側壁を有する溝を形成する工程と、溝の側壁内において<-2110>方向に直交する方向±10°の範囲内にチャネル方向が形成されるように溝の側壁に接触する絶縁膜を形成する工程と、溝の側壁と絶縁膜との界面から10nm以内の領域における窒素濃度の最大値が1×1021cm-3以上となるように窒素濃度を調整する工程とを含む炭化ケイ素半導体装置の製造方法である。
 ここで、本発明の炭化ケイ素半導体装置の製造方法においては、半導体層に含まれる欠陥の方位に基づいて溝の側壁内において<-2110>方向に直交する方向±10°の範囲内にチャネル方向を形成することが好ましい。
 また、本発明の炭化ケイ素半導体装置の製造方法において、窒素濃度を調整する工程は、絶縁膜が形成された半導体層を、窒素を含有するガスの雰囲気中で熱処理する工程を含むことが好ましい。
 また、本発明の炭化ケイ素半導体装置の製造方法において、窒素濃度を調整する工程は、熱処理後の半導体層を不活性ガスの雰囲気中で熱処理する工程を含むことが好ましい。
 本発明によれば、高いチャネル移動度を再現性良く実現することができる炭化ケイ素半導体装置およびその製造方法を提供することができる。
本発明の炭化ケイ素半導体装置の一例である縦型トレンチゲートMOSFETの一例の模式的な断面図である。 図1に示す炭化ケイ素半導体装置をゲート電極側から見た模式的な平面図である。 本発明の炭化ケイ素半導体装置の製造方法の一例の製造工程の一部を図解する模式的な断面図である。 本発明の炭化ケイ素半導体装置の製造方法の一例の製造工程の一部を図解する模式的な断面図である。 本発明における半導体層の表面の一例を図解する模式的な平面図である。 本発明の炭化ケイ素半導体装置の製造方法の一例の製造工程の一部を図解する模式的な断面図である。 本発明の炭化ケイ素半導体装置の製造方法の一例の製造工程の一部を図解する模式的な断面図である。 本発明の炭化ケイ素半導体装置の製造方法の一例の製造工程の一部を図解する模式的な断面図である。 本発明における溝の側壁の一例を図解する模式的な平面図である。 本発明における溝の側壁の結晶面の一例を図解する模式的な斜視図である。 本発明における溝の側壁の結晶面の好ましい一例を図解する模式的な断面図である。 本発明の炭化ケイ素半導体装置の製造方法の一例の製造工程の一部を図解する模式的な断面図である。 本発明の炭化ケイ素半導体装置の製造方法の一例の製造工程の一部を図解する模式的な断面図である。 本発明の炭化ケイ素半導体装置の他の一例をゲート電極側から見た模式的な平面図である。 本発明の炭化ケイ素半導体装置の一例における溝の側壁と絶縁膜との界面近傍における窒素濃度の分布の一例を示す図である。 本発明の炭化ケイ素半導体装置の一例における溝の側壁内における<-2110>方向に対する角度(°)とチャネル移動度(相対値)との関係の一例を示す図である。
 以下、本発明の実施の形態について説明する。なお、本発明の図面において、同一の参照符号は、同一部分または相当部分を表わすものとする。
 また、結晶面および方向を表わす場合に、本来であれば所要の数字の上にバーを付した表現をするべきであるが、表現手段に制約があるため、本発明においては、所要の数字の上にバーを付す表現の代わりに、所要の数字の前に「-」を付して表現するものとする。また、本発明において、個別方位は[]で、集合方位は<>で、個別面は()で、集合面は{}でそれぞれ表わすものとする。
 図1に、本発明の炭化ケイ素半導体装置の一例である縦型トレンチゲートMOSFET(Metal Oxide Semiconductor Field Effect Transistor)の一例の模式的な断面図を示す。
 図1に示す炭化ケイ素半導体装置1は、たとえばn型でポリタイプが4H-SiCの炭化ケイ素からなる基板11と、基板11の表面11a上に形成されたn型の炭化ケイ素からなる半導体層12と、半導体層12の表面12a内に形成された溝20と、半導体層12の表面12a内に形成されたp型領域である第2導電型不純物拡散層14と、第2導電型不純物拡散層14の表面内(半導体層12の表面12a内でもある)に形成されたn型領域である第1導電型不純物拡散層15と、半導体層12の表面12aの一部に溝20の側壁19に接するようにして形成された絶縁膜13と、半導体層12の表面12aの絶縁膜13の形成領域以外の領域に形成されたソース電極16と、絶縁膜13の表面上に形成されたゲート電極17と、基板11の裏面に形成されたドレイン電極18とを備えている。
 ここで、半導体層12が形成される基板11の表面11aとしては、たとえば{2-1-10}面からなる結晶面を用いることができる。
 また、半導体層12としては、たとえば、基板11よりもn型不純物濃度の低いn型の炭化ケイ素からなる層などを用いることができる。
 また、半導体層12の表面12aに形成された溝20の側壁19は、{0001}面に対して50°以上65°以下の範囲内で傾いている結晶面から構成されている。
 また、絶縁膜13としては、たとえば、ドライ酸化(熱酸化)などによって形成した酸化膜などを用いることができる。なお、絶縁膜13は1層の構造のものに限られず、2層以上の構造のものから構成されていてもよい。
 また、第2導電型不純物拡散層14としては、たとえば、半導体層12の表面12a内に第2導電型不純物としてのp型不純物を拡散させることによって形成したp型領域などを用いることができる。ここで、第2導電型不純物としてのp型不純物としては、たとえばアルミニウム、ボロンなどを用いることができる。また、第2導電型不純物拡散層14の表面内における第1導電型不純物拡散層15の形成領域以外の領域の少なくとも一部に第2導電型不純物拡散層14よりも高濃度の第2導電型不純物としてのp型不純物を含むp+型領域が形成されていてもよい。
 また、第1導電型不純物拡散層15としては、たとえば、半導体層12の表面12a内に第1導電型不純物としてのn型不純物を拡散させることによって形成したn型領域などを用いることができる。また、第1導電型不純物拡散層15のn型不純物濃度は、半導体層12のn型不純物濃度よりも高くすることができる。ここで、第1導電型不純物としてのn型不純物としては、たとえば窒素、リンなどを用いることができる。
 また、ソース電極16、ゲート電極17およびドレイン電極18はそれぞれ、たとえば、従来から公知の金属などを用いることができる。
 また、図1に示す炭化ケイ素半導体装置1においては、溝20の側壁19と絶縁膜13との界面から10nm以内の領域における窒素濃度の最大値は1×1021cm-3以上となっている。ここで、溝20の側壁19と絶縁膜13との界面から10nm以内の領域とは、溝20の側壁19と絶縁膜13との界面からその界面に対して垂直に溝20の側壁19側に10nmだけ進向した領域と、溝20の側壁19と絶縁膜13との界面からその界面に対して垂直に絶縁膜13側に10nmだけ進向した領域とを足し合わせた領域である。
 図2に、図1に示す炭化ケイ素半導体装置1をゲート電極17側から見た模式的な平面図を示す。ここで、ソース電極16の表面およびゲート電極17の表面はそれぞれ<-2110>方向にストライプ状に伸びるようにして形成されている。また、<-2110>方向に垂直な方向である<03-38>方向に沿って、ソース電極16とゲート電極17とが交互に配列されており、2つのソース電極16の間に1つのゲート電極17が配置されている。また、ソース電極16とゲート電極17との間の間隙から絶縁膜13の表面が露出している。このように、ソース電極16の表面がストライプ状である場合には、後述するように溝20の側壁19({0001}面に対して50°以上65°以下の範囲内で傾いている結晶面)内において<-2110>方向に直交する方向±10°の範囲内にチャネル方向を形成しやすい傾向にある。なお、本発明において、チャネル方向とは、溝20の側壁19内においてキャリアが移動する方向を意味する。
 ここで、上記構成の炭化ケイ素半導体装置1のチャネル方向は、{0001}面に対して50°以上65°以下の範囲内で傾いている結晶面から構成されている溝20の側壁19内において<-2110>方向に直交する方向±10°の範囲内に含まれるように形成される。
 以下、上記構成の炭化ケイ素半導体装置1の製造方法の一例について説明する。まず、図3の模式的断面図に示すように、たとえば{2-1-10}面の結晶面からなる表面11aを有する炭化ケイ素(4H-SiC)からなる基板11を準備する。
 次に、図4の模式的断面図に示すように、基板11の表面11a上に半導体層12を形成する。
 ここで、半導体層12は、たとえば、基板11の表面11a上に、基板11よりも低濃度のn型不純物を有するn型の炭化ケイ素からなる半導体層12をエピタキシャル成長させることなどにより形成することができる。上記のエピタキシャル成長により半導体層12を形成した場合には、基板11の表面11aの結晶面を半導体層12の表面12aに引き継がせることができるため、たとえば基板11の表面11aが{2-1-10}面の結晶面からなる場合には、半導体層12の表面12aも、たとえば図5の模式的平面図に示すような{2-1-10}面の結晶面とすることができる。
 次に、図6の模式的断面図に示すように、半導体層12の表面12a内に第2導電型不純物拡散層14を形成する。この例においては、第2導電型不純物拡散層14は、<-2110>方向に伸びるストライプ状に形成されるが、この形状に限定されるものではない。
 ここで、第2導電型不純物拡散層14は、たとえば、半導体層12の表面12a内の第2導電型不純物拡散層14の形成領域以外の領域にイオン注入防止マスクを設置した後に、第2導電型不純物としてのp型不純物のイオンを半導体層12の表面12aにイオン注入することなどにより形成することができる。なお、イオン注入防止マスクとしては、たとえば、フォトリソグラフィおよびエッチングを用いてパターンニングされた酸化膜などを用いることができる。
 次に、図7の模式的断面図に示すように、上記のように形成された第2導電型不純物拡散層14の表面内に第1導電型不純物拡散層15を形成する。この例においては、第1導電型不純物拡散層15も、<-2110>方向に伸びるストライプ状に形成されるが、この形状に限定されるものではない。
 ここで、第1導電型不純物拡散層15は、たとえば、半導体層12の表面12a内の第1導電型不純物拡散層15の形成領域以外の領域にイオン注入防止マスクを設置した後に、第1導電型不純物としてのn型不純物のイオンを半導体層12の表面12aにイオン注入することなどにより形成することができる。なお、イオン注入防止マスクとしては、ここでも、たとえば、フォトリソグラフィおよびエッチングを用いてパターンニングされた酸化膜などを用いることができる。
 次に、上記のように第2導電型不純物拡散層14および第1導電型不純物拡散層15を形成した後の半導体層12について活性化アニール処理を行なう。これにより、上記でイオン注入された第2導電型不純物拡散層14中の第2導電型不純物としてのp型不純物および第1導電型不純物拡散層15中の第1導電型不純物としてのn型不純物を活性化させることができる。
 ここで、活性化アニール処理は、たとえばアルゴンガスの雰囲気中で、第2導電型不純物拡散層14および第1導電型不純物拡散層15の形成後の半導体層12をたとえば1700℃程度の温度で30分間程度加熱することなどにより行なうことができる。
 次に、図8の模式的断面図に示すように、半導体層12の表面12aに側壁19を有する溝20を形成する。溝20は、たとえば、半導体層12の表面12aの溝20の形成領域以外の領域にエッチングマスクを設置し、その後、エッチングマスクが設置されていない半導体層12の表面12aの領域をエッチングして除去することにより形成することができる。
 ここで、たとえばチャネル方向を溝20の側壁19の伸長方向に一致させる場合には、半導体層12に形成された欠陥を基準にして<-2110>方向に直交する方向を特定し、たとえば図9の模式的平面図に示すように、溝20の側壁19の伸長方向(図9の上方向)が<-2110>方向に直交する方向±10°の範囲内に含まれるように溝20を形成することが好ましい。
 炭化ケイ素半導体装置1の製造工程においては、半導体層12の一定の箇所に欠陥が形成されることがあるため、半導体層12の一定の箇所に形成される欠陥の位置を基準とすることにより、たとえばチャネル方向を溝20の側壁19の伸長方向に一致させる場合には、溝20の側壁19の伸長方向が<-2110>方向に直交する方向±10°の範囲内に含まれるように溝20を容易に形成することができるためである。
 また、溝20の側壁19は、たとえば図10の模式的斜視図に示すように、{0001}面に対して角度α°が50°以上65°以下の範囲内で傾いている結晶面(図10の斜線部分)から構成される。また、溝20の側壁19は、たとえば図11の模式的断面図に示すように、{03-38}面に対して±5°の範囲内で傾いている結晶面でもあることが好ましい。溝20の側壁19が{03-38}面に対して±5°の範囲内で傾いている結晶面である場合には、炭化ケイ素半導体装置1のチャネル移動度などの電気的特性が向上する傾向にある。また、炭化ケイ素半導体装置1のチャネル移動度などの電気的特性をさらに向上させる観点からは、溝20の側壁19が{03-38}面に対して±3°の範囲内で傾いている結晶面であることがより好ましく、溝20の側壁19が{03-38}面であることが最も好ましい。なお、{03-38}面に対して±5°の範囲内で傾いている結晶面および{03-38}面に対して±3°の範囲内で傾いている結晶面にはそれぞれ{03-38}面が含まれることは言うまでもない。
 次に、図12の模式的断面図に示すように、上記のように形成された溝20の側壁19に接するように絶縁膜13を形成する。溝20の側壁19の伸長方向が<-2110>方向に直交する方向±10°の範囲内に含まれるように伸長方向が制御された溝20の側壁19に接するように絶縁膜13を形成することによって、<-2110>方向に直交する方向±10°の範囲内にチャネル方向を形成することができる。
 ここで、絶縁膜13としては、たとえば、ドライ酸化(熱酸化)などにより形成された酸化膜などを用いることができる。なお、ドライ酸化(熱酸化)は、たとえば酸素中で、上記のように溝20が形成された半導体層12の表面12aをたとえば1200℃程度の温度で30分間程度加熱することなどにより行なうことができる。
 次に、上記の絶縁膜13の形成後の半導体層12について、窒素アニール処理を行なう。これにより、溝20の側壁19と絶縁膜13との界面から10nm以内の領域における窒素濃度の最大値が1×1021cm-3以上となるように窒素濃度を調整する。
 ここで、上記の窒素アニール処理は、たとえば、一酸化窒素(NO)ガスなどの窒素を含有するガスの雰囲気中で上記の絶縁膜13の形成後の半導体層12をたとえば1100℃程度の温度で120分間程度加熱して行なうことにより、溝20の側壁19と絶縁膜13との界面から10nm以内の領域における窒素濃度の最大値を1×1021cm-3以上とすることができる。
 また、上記の窒素アニール処理後の半導体層12を、たとえばアルゴンガスなどの不活性ガスの雰囲気中でさらに不活性ガスアニール処理を行なうことが好ましい。上記の窒素アニール処理後の半導体層12について、上記の不活性ガスアニール処理を行なった場合には、炭化ケイ素半導体装置1について、高いチャネル移動度を再現性良く実現することができる傾向が大きくなる。
 ここで、上記の不活性ガスアニール処理は、たとえばアルゴンガスの雰囲気中で、上記の窒素アニール処理後の半導体層12を、たとえば1100℃程度の温度で60分間程度加熱することにより行なうことができる。
 次に、図13の模式的断面図に示すように、上記のように形成された絶縁膜13の一部を除去して絶縁膜13のパターンニングを行なう。
 ここで、絶縁膜13のパターンニングは、半導体層12の表面12a内の第1導電型不純物拡散層15の表面の少なくとも一部が露出するように絶縁膜13の一部を除去して行なわれる。
 また、絶縁膜13の一部の除去は、たとえば、フォトリソグラフィおよびエッチングにより絶縁膜13の除去部分が露出するようにパターンニングされたエッチングマスクを絶縁膜13の表面上に形成した後に、絶縁膜13の露出部分をエッチングで除去することなどにより形成することができる。
 次に、図1に示すように、絶縁膜13の除去部分から露出した半導体層12の表面12a内の第1導電型不純物拡散層15の表面に接するようにソース電極16を形成する。
 ここで、ソース電極16は、たとえば、上記の絶縁膜13のエッチング後に露出した半導体層12の表面12aおよび上記のエッチングマスクの表面上にたとえばニッケルなどの金属からなる導電膜をたとえばスパッタ法などにより形成した後に上記のエッチングマスクを除去することにより形成することができる。すなわち、エッチングマスクの表面上に形成された導電膜がエッチングマスクとともに除去(リフトオフ)され、半導体層12の表面12a上に形成された導電膜のみがソース電極16として残ることになる。
 また、上記のソース電極16の形成後の半導体層12については、アロイ化のための熱処理を行なうことが好ましい。
 ここで、アロイ化のための熱処理としては、たとえばアルゴンガスなどの不活性ガスの雰囲気中で、上記のソース電極16の形成後の半導体層12をたとえば950℃程度の温度で2分間程度加熱することにより行なうことができる。
 次に、図1に示すように、絶縁膜13の表面上にゲート電極17を形成する。ここで、ゲート電極17は、たとえば、絶縁膜13の表面およびソース電極16の表面の全面をそれぞれ覆うようにして、フォトリソグラフィおよびエッチングなどによりゲート電極17の形成部分に開口部を有するレジストマスクを形成し、レジストマスクの表面およびレジストマスクの開口部から露出している絶縁膜13の表面上にたとえばアルミニウムなどの金属からなる導電膜をたとえばスパッタ法などにより形成した後に上記のレジストマスクを除去することにより形成することができる。すなわち、レジストマスクの表面上に形成された導電膜がレジストマスクとともに除去(リフトオフ)され、絶縁膜13の表面上に形成された導電膜のみがゲート電極17として残ることになる。
 次に、図1に示すように、基板11の裏面上にドレイン電極18を形成する。ここで、ドレイン電極18は、たとえば、基板11の裏面上にたとえばニッケルなどの金属からなる導電膜をたとえばスパッタ法などにより形成することができる。
 以上により、図1に示す構成の炭化ケイ素半導体装置1を製造することができる。
 なお、本発明の炭化ケイ素半導体装置1においては、たとえば図14の模式的平面図に示すように、ソース電極16の表面をハニカム状に形成し、ソース電極16の外周を取り囲む一部の領域を除いた領域をゲート電極17として形成することもできる。
 上記のように、ソース電極16の表面をハニカム状に形成した場合には、個々のソース電極16の表面は六角形状に形成されることになるが、なかでも正六角形状に形成されることが好ましい。個々のソース電極16の表面を正六角形状に形成した場合には、同一の大きさの基板11を用いた場合でも炭化ケイ素半導体装置1の形成可能数を増加させることができるため、高いチャネル移動度を有する炭化ケイ素半導体装置1をより再現性良く、かつより高い製造効率で作製することができる傾向にある。また、この場合には、第2導電型不純物拡散層14および第1導電型不純物拡散層15もそれぞれ、正六角形状などの六角形状に形成することができる。
 なお、図14に示す構成のソース電極16およびゲート電極17を有する炭化ケイ素半導体装置1のその他の構成は上記と同様とすることができる。
 上記で説明した構成の炭化ケイ素半導体装置1において、たとえば、ソース電極16に負電圧を印加し、ゲート電極17およびドレイン電極18に正電圧を印加した場合には、ソース電極16から注入されたキャリア(上記の例では電子)は、第1導電型不純物拡散層15の表面、溝20の側壁19、半導体層12の内部、基板11の内部を通ってドレイン電極18まで移動することになる。
 なお、ソース電極16に負電圧を印加し、ドレイン電極18に正電圧を印加した場合でも、ゲート電極17に正電圧を印加しない場合には、ソース電極16から注入されたキャリア(上記の例では電子)は、溝20の側壁19の第2導電型不純物拡散層14の表面内において移動が制限されることになる。
 本発明の炭化ケイ素半導体装置1においては、たとえば、図15に示すように、溝20の側壁19と絶縁膜13との界面から10nm以内の領域における窒素濃度の最大値が1×1021cm-3以上となっている。したがって、本発明の炭化ケイ素半導体装置1においては、溝20の側壁19と絶縁膜13との界面において絶縁膜13をドライ酸化(熱酸化)などによって形成した場合に発生する界面準位を低減することができることから、特に絶縁膜13の直下のチャネル(絶縁膜13に接する溝20の側壁19部分)におけるキャリア移動度(チャネル移動度)を安定して向上させることができる。
 なお、図15には、上記で説明した構成の炭化ケイ素半導体装置1における溝20の側壁19と絶縁膜13との界面近傍における窒素濃度の一例が示されている。ここで、図15において、縦軸は窒素濃度(cm-3)を示し、横軸は溝20の側壁19と絶縁膜13との界面からの距離(nm)を示している。また、図15において、横軸の距離(nm)が0(nm)の箇所が溝20の側壁19と絶縁膜13との界面を意味しており、横軸の距離(nm)が0(nm)の箇所から左側に進むにつれて絶縁膜13側に進向することを意味し、横軸の距離(nm)が0(nm)の箇所から右側に進むにつれて溝20の側壁19側に進向することを意味している。
 さらに、上記で説明した構成の炭化ケイ素半導体装置1は、溝20の側壁19内において<-2110>方向に直交する方向±10°の範囲内にチャネル方向を有しているため、そのチャネル方向におけるキャリアの移動がスムーズになり、そのチャネル方向におけるキャリア移動度および電流特性を改善することができることから、炭化ケイ素半導体装置1のオン抵抗を低減することができる。
 図16に、上記で説明した構成の炭化ケイ素半導体装置1の溝20の側壁19({0001}面に対して50°以上65°以下の範囲内で傾いている結晶面)内における<-2110>方向に対する角度(°)とチャネル移動度(相対値)との関係の一例を示す。図16において、縦軸はチャネル移動度(相対値)を示し、横軸は溝20の側壁19内における<-2110>方向に対する角度(°)を示している。なお、図16の横軸の角度(°)は、<-2110>方向に対する傾きの方向は問わないため、たとえば、横軸の80°は<-2110>方向に対して+80°傾いている方向および-80°傾いている方向のいずれも意味している。
 また、図16の縦軸のチャネル移動度(相対値)は、溝20の側壁19内の<-2110>方向に直交する方向のチャネル移動度を1としたときの相対値で表わされている。また、図16の横軸の90°の箇所が溝20の側壁19内における<-2110>方向に直交する方向を示している。
 図16に示すように、溝20の側壁19内において<-2110>方向に対する角度が90°の方向(<-2110>方向に直交する方向)にチャネル方向がある場合に最もチャネル移動度が高くなり、溝20の側壁19内における<-2110>方向に直交する方向からのずれが大きくなるにつれてチャネル移動度が低下していく傾向にあることがわかる。なお、図16に示す傾向は、溝20の側壁19が{0001}面に対して50°以上65°以下の範囲内で傾いている結晶面のいずれについても成立する。
 したがって、高いチャネル移動度を実現する観点からは、チャネル方向が、溝20の側壁19({0001}面に対して50°以上65°以下の範囲内で傾いている結晶面)内の<-2110>方向に直交する方向となる場合(すなわち、<-2110>方向に直交する方向±0°の場合)が最も好ましいと考えられる。
 しかしながら、図16に示すように、溝20の側壁19内における<-2110>方向に対する角度が80°以上90°以下の方向(すなわち、<-2110>方向に直交する方向±10°の範囲内の方向)にチャネル方向が存在する場合には、チャネル移動度(相対値)が0.99よりも高くなるため、製造上の問題などで炭化ケイ素半導体装置1のチャネル移動度が多少ばらついた場合でも、チャネル移動度が大きく低下することは考えにくい。
 したがって、溝20の側壁19内における<-2110>方向に直交する方向±10°の範囲内にチャネル方向を有する本発明の炭化ケイ素半導体装置1においては、高いチャネル移動度を再現性良く実現することができる。また、本発明の炭化ケイ素半導体装置1において、高いチャネル移動度を再現性良く実現するためには、溝20の側壁19内の<-2110>方向に直交する方向にチャネル方向を形成することが最も好ましいことは上述したとおりである。
 なお、上記においては、第1導電型をn型とし、第2導電型をp型とした場合について説明したが、本発明においては、上記の炭化ケイ素半導体装置1の構成において、第1導電型をp型とし、第2導電型をn型とした構成としてもよい。
 (縦型トレンチゲートMOSFETの作製)
 実施例の縦型トレンチゲートMOSFETとしての炭化ケイ素半導体装置を以下のようにして作製した。
 まず、図3に示すように、厚さが400μmのn型の炭化ケイ素結晶(4H-SiC)からなる基板11を用意した。ここで、基板11は、{2-1-10}面の結晶面からなる表面11aを有している。
 次に、図4に示すように、基板11の表面11a上に、n型不純物として窒素がドープされたn型の炭化ケイ素結晶からなる半導体層12(n型不純物濃度:5×1015cm-3)をCVD(Chemical Vapor Deposition)法により10μmの厚さでエピタキシャル成長させた。
 ここで、半導体層12の表面12aは、図5に示すように、<-2110>方向と、<-2110>方向に直交する<03-38>方向とを有する{2-1-10}面の結晶面から構成されていた。
 次に、図6に示すように、半導体層12の表面12a内に第2導電型不純物拡散層14(p型不純物濃度:1×1017cm-3)を形成した。ここで、第2導電型不純物拡散層14は、半導体層12の表面12a内の第2導電型不純物拡散層14の形成領域以外の領域にフォトリソグラフィおよびエッチングを用いてパターンニングされた酸化膜を形成し、その酸化膜をイオン注入防止マスクとして、p型不純物であるボロンをイオン注入することにより形成した。なお、第2導電型不純物拡散層14は、<-2110>方向に伸びるストライプ状に形成された。
 次に、図7に示すように、上記のように形成された第2導電型不純物拡散層14の表面内に、第1導電型不純物拡散層15(n型不純物濃度:5×1019cm-3)およびp+型領域(図示せず)(p型不純物濃度:3×1019cm-3)を形成した。ここで、第1導電型不純物拡散層15は、<-2110>方向に伸びるストライプ状に形成され、p+型領域は、図7に示す第1導電型不純物拡散層15の外側に、第1導電型不純物拡散層15に接するようにして<-2110>方向に伸びるストライプ状に形成した。
 なお、第1導電型不純物拡散層15は、半導体層12の表面12a内の第1導電型不純物拡散層15の形成領域以外の領域にフォトリソグラフィおよびエッチングを用いてパターンニングされた酸化膜を形成し、その酸化膜をイオン注入防止マスクとしてn型不純物であるリンをイオン注入することにより形成した。また、p+型領域も、半導体層12の表面12a内のp+型領域の形成領域以外の領域にフォトリソグラフィおよびエッチングを用いてパターンニングされた酸化膜を形成し、その酸化膜をイオン注入防止マスクとしてp型不純物であるボロンをイオン注入することにより形成した。
 次に、上記のように第2導電型不純物拡散層14、第1導電型不純物拡散層15およびp+型領域が形成された半導体層12をアルゴンガス雰囲気中で、1700℃で30分間加熱することにより活性化アニール処理を行なった。
 次に、図8に示すように、半導体層12の表面12aに側壁19を有する溝20を形成する。溝20は、たとえば、半導体層12の表面12aの溝20の形成領域以外の領域にエッチングマスクを設置し、その後、半導体層12の表面12aのエッチングマスクが設置されていない溝20の形成領域を半導体層12の表面12aに対して垂直にエッチングして除去することにより形成することができる。ここで、溝20の形成は、半導体層12に形成された欠陥を基準にして<-2110>方向に直交する方向を特定し、図9に示すように、チャネル方向を溝20の側壁19の伸長方向と一致させるために、溝20の側壁19の伸長方向が<-2110>方向に直交する方向±10°の範囲内に含まれるようにして溝20を形成した。その結果、溝20の側壁19は、{0001}面に対して約55°の角度で傾いている結晶面である{03-38}面から構成されていた。また、溝20の側壁19は、半導体層12の表面12a({2-1-10}面)に対して垂直方向に伸長していた。
 次に、図12に示すように、半導体層12の表面12aを酸素中で1200℃で30分間加熱してドライ酸化(熱酸化)することにより、半導体層12の表面12aの全面に接する絶縁膜13を形成した。
 次に、絶縁膜13の形成後の半導体層12を一酸化窒素(NO)ガス雰囲気中で1100℃で120分間加熱することによって窒素アニール処理を行なった。
 次に、上記の窒素アニール処理後の半導体層12をアルゴンガス雰囲気中で1100℃で60分間加熱することによって不活性ガスアニール処理を行なった。
 次に、図13に示すように、半導体層12の表面12a内の第1導電型不純物拡散層15の表面の一部およびp+型領域(図示せず)の表面が露出するように絶縁膜13の一部を除去して絶縁膜13のパターンニングを行なった。ここで、絶縁膜13のパターンニングは、フォトリソグラフィおよびエッチングにより絶縁膜13の除去部分が露出するようにパターンニングされたエッチングマスクを絶縁膜13の表面上に形成した後に、絶縁膜13の露出部分をエッチングで除去することにより行なった。
 次に、絶縁膜13の除去部分から露出した第1導電型不純物拡散層15およびp+型領域(図示せず)の表面上に、図14に示すような正六角形状の表面を有するニッケルからなる0.1μmの厚さのソース電極16を形成した。
 次に、上記のソース電極16の形成後の半導体層12をアルゴンガス雰囲気中で950℃で2分間加熱することによりアロイ化のための熱処理を行なった。
 次に、絶縁膜13の表面上に、図14に示すような表面形状を有するアルミニウムからなる1μmの厚さのゲート電極17を形成した。
 次に、基板11の裏面の全面にニッケルからなる0.1μmの厚さのドレイン電極18を形成した。
 以上により、実施例の縦型トレンチゲートMOSFETとしての炭化ケイ素半導体装置1を作製した。
 上記のようにして作製した実施例の縦型トレンチゲートMOSFETとしての炭化ケイ素半導体装置1のチャネル長(溝20の側壁19に露出している第1導電型不純物拡散層15の側壁19の伸長方向の長さ)は2μmとされた。
 また、比較として、溝20の側壁19の表面12a内におけるチャネル方向を<-2110>方向としたこと以外は上記と同様にして比較例の縦型トレンチゲートMOSFETとしての炭化ケイ素半導体装置を作製した。
 (縦型トレンチゲートMOSFETの評価)
 上記のようにして作製した実施例と比較例の縦型トレンチゲートMOSFETについて、溝20の側壁19と絶縁膜13との界面近傍における窒素濃度の深さ方向での分布をSIMS(二次イオン質量分析)により測定した。
 その結果、実施例および比較例の縦型トレンチゲートMOSFETのいずれにおいても、溝20の側壁19と絶縁膜13との界面近傍における窒素濃度の最大値はそれぞれ1×1021cm-3以上であった。したがって、実施例と比較例の縦型トレンチゲートMOSFETについてはそれぞれ、溝20の側壁19と絶縁膜13との界面から10nm以内の領域における窒素濃度の最大値は1×1021cm-3以上となることが確認された。
 また、実施例および比較例の縦型トレンチゲートMOSFETについて、チャネル移動度を評価した。チャネル移動度の評価方法としては、以下の方法を用いた。まず、ソース-ドレイン間電圧VDS=0.1Vとした状態で、ゲート電圧VGを印加してソース-ドレイン間電流IDSを測定した(ゲート電圧依存性を測定した)。そして、gm=(δIDS)/(δVG)として、下記の式(1)により、チャネル移動度のゲート電圧に対する最大値を求め、その最大値をチャネル移動度として算出した。
 チャネル移動度μ=gm×(L×d)/(W×ε×VDS) …(1)
 なお、上記の式(1)において、Lはチャネル長を示し、dは絶縁膜13の厚さを示し、Wはチャネル幅を示し、εは絶縁膜13の誘電率を示している。
 その結果、実施例の縦型トレンチゲートMOSFETのチャネル移動度は100cm2/Vsであり、比較例の縦型トレンチゲートMOSFETのチャネル移動度は40cm2/Vsであった。
 したがって、実施例の縦型トレンチゲートMOSFETのチャネル移動度は比較例の縦型トレンチゲートMOSFETのチャネル移動度の2.5倍であり、これに伴いソース-ドレイン間電流値が2.5倍となるため、オン抵抗が大幅に低減することが確認された。
 よって、実施例の縦型トレンチゲートMOSFETの構成によれば、製造上の問題でチャネル移動度が多少ばらついたとしても、チャネル移動度が大きく低下するとは考えられないため、高いチャネル移動度を再現性良く実現することができると考えられる。
 今回開示された実施の形態および実施例はすべての点で例示であって制限的なものではないと考えられるべきである。本発明の範囲は上記した説明ではなくて請求の範囲によって示され、請求の範囲と均等の意味および範囲内でのすべての変更が含まれることが意図される。
 本発明によれば、高いチャネル移動度を再現性良く実現することができる炭化ケイ素半導体装置およびその製造方法を提供することができるため、本発明は、たとえばSiCを用いた縦型トレンチゲートMOSFETなどに好適に利用することができる可能性がある。
 1 炭化ケイ素半導体装置、11 基板、11a 表面、12 半導体層、12a 表面、13 絶縁膜、14 第2導電型不純物拡散層、15 第1導電型不純物拡散層、16 ソース電極、17 ゲート電極、18 ドレイン電極、19 側壁、20 溝。

Claims (9)

  1.  {0001}面に対して50°以上65°以下の範囲内で傾いている結晶面からなる側壁(19)を備えた溝(20)を表面(12a)に有する炭化ケイ素からなる半導体層(12)と、
     前記溝(20)の前記側壁(19)に接触するように形成された絶縁膜(13)とを備え、
     前記溝(20)の前記側壁(19)と前記絶縁膜(13)との界面から10nm以内の領域における窒素濃度の最大値が1×1021cm-3以上であって、
     前記溝(20)の前記側壁(19)内において<-2110>方向に直交する方向±10°の範囲内にチャネル方向を有する、炭化ケイ素半導体装置(1)。
  2.  第1導電型の炭化ケイ素からなる基板(11)と、
     前記基板(11)上に形成され、前記基板(11)よりも低濃度の第1導電型不純物を含み、{0001}面に対して50°以上65°以下の範囲内で傾いている結晶面からなる側壁(19)を備えた溝(20)を表面(12a)に有する第1導電型の炭化ケイ素からなる半導体層(12)と、
     前記溝(20)の前記側壁(19)に形成された第2導電型不純物拡散層(14)と、
     前記半導体層(12)の表面内に形成された第1導電型不純物拡散層(15)と、
     前記溝(20)の前記側壁(19)に接触するように形成された絶縁膜(13)と、
     前記半導体層(12)の前記表面(12a)の前記絶縁膜(13)の形成部分以外の領域の少なくとも一部に接触するように形成されたソース電極(16)と、
     前記絶縁膜(13)上に形成されたゲート電極(17)と、
     前記基板(11)の前記半導体層(12)の形成側と反対側の表面に形成されたドレイン電極(18)とを備え、
     前記溝(20)の前記側壁(19)と前記絶縁膜(13)との界面から10nm以内の領域における窒素濃度の最大値が1×1021cm-3以上であって、
     前記溝(20)の前記側壁(19)内において<-2110>方向に直交する方向±10°の範囲内にチャネル方向を有する、炭化ケイ素半導体装置(1)。
  3.  前記ソース電極(16)の表面がストライプ状であることを特徴とする、請求の範囲第2項に記載の炭化ケイ素半導体装置(1)。
  4.  前記ソース電極(16)の表面がハニカム状であることを特徴とする、請求の範囲第2項に記載の炭化ケイ素半導体装置(1)。
  5.  前記溝(20)の前記側壁(19)は、{03-38}面に対して±5°の範囲内で傾いている結晶面からなることを特徴とする、請求の範囲第1項に記載の炭化ケイ素半導体装置(1)。
  6.  炭化ケイ素からなる半導体層(12)の表面に{0001}面に対して50°以上65°以下の範囲内で傾いている結晶面からなる側壁(19)を有する溝(20)を形成する工程と、
     前記溝(20)の前記側壁(19)内において<-2110>方向に直交する方向±10°の範囲内にチャネル方向が形成されるように前記溝(20)の前記側壁(19)に接触する絶縁膜(13)を形成する工程と、
     前記溝(20)の前記側壁(19)と前記絶縁膜(13)との界面から10nm以内の領域における窒素濃度の最大値が1×1021cm-3以上となるように窒素濃度を調整する工程とを含む、炭化ケイ素半導体装置(1)の製造方法。
  7.  前記半導体層(12)に含まれる欠陥の方位に基づいて前記溝(20)の前記側壁(19)内において<-2110>方向に直交する方向±10°の範囲内にチャネル方向を形成することを特徴とする、請求の範囲第6項に記載の炭化ケイ素半導体装置(1)の製造方法。
  8.  前記窒素濃度を調整する工程は、前記絶縁膜(13)が形成された前記半導体層(12)を、窒素を含有するガスの雰囲気中で熱処理する工程を含むことを特徴とする、請求の範囲第6項に記載の炭化ケイ素半導体装置(1)の製造方法。
  9.  前記窒素濃度を調整する工程は、前記熱処理後の前記半導体層(12)を不活性ガスの雰囲気中で熱処理する工程を含むことを特徴とする、請求の範囲第8項に記載の炭化ケイ素半導体装置(1)の製造方法。
PCT/JP2010/051034 2008-07-31 2010-01-27 炭化ケイ素半導体装置およびその製造方法 WO2011092808A1 (ja)

Priority Applications (8)

Application Number Priority Date Filing Date Title
CN201080003308.1A CN102725849B (zh) 2010-01-27 2010-01-27 碳化硅半导体器件及其制造方法
EP10830926.1A EP2530718B1 (en) 2010-01-27 2010-01-27 Silicon carbide semiconductor device and production method therefor
US13/130,986 US8450750B2 (en) 2010-01-27 2010-01-27 Silicon carbide semiconductor device and method of manufacturing thereof
PCT/JP2010/051034 WO2011092808A1 (ja) 2010-01-27 2010-01-27 炭化ケイ素半導体装置およびその製造方法
CA2740244A CA2740244A1 (en) 2010-01-27 2010-01-27 Silicon carbide semiconductor device and method of manufacturing thereof
KR1020117011408A KR20120107838A (ko) 2010-01-27 2010-01-27 탄화규소 반도체 장치 및 그 제조 방법
JP2011522717A JPWO2011092808A1 (ja) 2010-01-27 2010-01-27 炭化ケイ素半導体装置およびその製造方法
US13/858,904 US20130224941A1 (en) 2008-07-31 2013-04-08 Silicon carbide semiconductor device and method of manufacturing thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2010/051034 WO2011092808A1 (ja) 2010-01-27 2010-01-27 炭化ケイ素半導体装置およびその製造方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US13/858,904 Continuation US20130224941A1 (en) 2008-07-31 2013-04-08 Silicon carbide semiconductor device and method of manufacturing thereof

Publications (1)

Publication Number Publication Date
WO2011092808A1 true WO2011092808A1 (ja) 2011-08-04

Family

ID=44318326

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2010/051034 WO2011092808A1 (ja) 2008-07-31 2010-01-27 炭化ケイ素半導体装置およびその製造方法

Country Status (7)

Country Link
US (2) US8450750B2 (ja)
EP (1) EP2530718B1 (ja)
JP (1) JPWO2011092808A1 (ja)
KR (1) KR20120107838A (ja)
CN (1) CN102725849B (ja)
CA (1) CA2740244A1 (ja)
WO (1) WO2011092808A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013162118A (ja) * 2012-02-01 2013-08-19 Sumitomo Electric Ind Ltd 炭化珪素半導体装置

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8872188B2 (en) 2010-01-19 2014-10-28 Sumitomo Electric Industries, Ltd. Silicon carbide semiconductor device and method of manufacturing thereof
JP2013165197A (ja) * 2012-02-13 2013-08-22 Sumitomo Electric Ind Ltd 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
JP5867134B2 (ja) 2012-02-13 2016-02-24 住友電気工業株式会社 炭化珪素半導体装置の製造方法
US9318558B2 (en) * 2012-07-09 2016-04-19 Hitachi, Ltd. MOS field effect transistor
DE112014000679B4 (de) * 2013-02-05 2019-01-17 Mitsubishi Electric Corporation Isolierschichtsiliciumcarbidhalbleiterbauteil und Verfahren zu dessen Herstellung
JP6206012B2 (ja) * 2013-09-06 2017-10-04 住友電気工業株式会社 炭化珪素半導体装置
JP6237046B2 (ja) * 2013-09-25 2017-11-29 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法
JP2015072944A (ja) * 2013-10-01 2015-04-16 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法
JP2015156429A (ja) * 2014-02-20 2015-08-27 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法
JP6301795B2 (ja) * 2014-09-19 2018-03-28 株式会社東芝 半導体装置
DE102015103067B3 (de) * 2015-03-03 2016-09-01 Infineon Technologies Ag Halbleitervorrichtung mit trenchgatestrukturen in einem halbleiterkörper mit hexagonalem kristallgitter
KR102335489B1 (ko) * 2016-12-13 2021-12-03 현대자동차 주식회사 반도체 소자 및 그 제조 방법
CN115513297B (zh) * 2022-11-09 2023-09-22 中芯越州集成电路制造(绍兴)有限公司 碳化硅平面mosfet器件及其制造方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07142722A (ja) * 1993-11-12 1995-06-02 Nippondenso Co Ltd 半導体装置
WO2001018872A1 (fr) 1999-09-07 2001-03-15 Sixon Inc. TRANCHE DE SiC, DISPOSITIF A SEMI-CONDUCTEUR DE SiC, ET PROCEDE DE PRODUCTION D'UNE TRANCHE DE SiC
JP2001144288A (ja) * 1999-11-17 2001-05-25 Denso Corp 炭化珪素半導体装置
JP2005340685A (ja) * 2004-05-31 2005-12-08 Fuji Electric Holdings Co Ltd 炭化珪素半導体素子
JP2009158933A (ja) * 2007-12-04 2009-07-16 Sumitomo Electric Ind Ltd 炭化ケイ素半導体装置およびその製造方法
JP2009164571A (ja) * 2007-12-11 2009-07-23 Sumitomo Electric Ind Ltd 炭化ケイ素半導体装置およびその製造方法
JP2010040564A (ja) * 2008-07-31 2010-02-18 Sumitomo Electric Ind Ltd 炭化ケイ素半導体装置およびその製造方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0752772B2 (ja) * 1986-11-22 1995-06-05 ヤマハ株式会社 半導体装置の製法
US5736753A (en) * 1994-09-12 1998-04-07 Hitachi, Ltd. Semiconductor device for improved power conversion having a hexagonal-system single-crystal silicon carbide
JP3471509B2 (ja) * 1996-01-23 2003-12-02 株式会社デンソー 炭化珪素半導体装置
CN1237272A (zh) * 1997-08-27 1999-12-01 松下电器产业株式会社 碳化硅衬底及其制造方法以及使用碳化硅衬底的半导体元件
US6384428B1 (en) * 1998-03-19 2002-05-07 Hitachi, Ltd. Silicon carbide semiconductor switching device
EP1187220A3 (en) * 2000-09-11 2007-10-10 Kabushiki Kaisha Toshiba MOS field effect transistor with reduced on-resistance
JP4843854B2 (ja) 2001-03-05 2011-12-21 住友電気工業株式会社 Mosデバイス
JP2003095797A (ja) 2001-09-26 2003-04-03 Toshiba Corp 単結晶材料の製造方法及び電子装置の製造方法
US7709403B2 (en) 2003-10-09 2010-05-04 Panasonic Corporation Silicon carbide-oxide layered structure, production method thereof, and semiconductor device
JP2005136386A (ja) * 2003-10-09 2005-05-26 Matsushita Electric Ind Co Ltd 炭化珪素−酸化物積層体,その製造方法及び半導体装置
JP4549167B2 (ja) 2004-11-25 2010-09-22 三菱電機株式会社 炭化珪素半導体装置の製造方法
JP2006210818A (ja) * 2005-01-31 2006-08-10 Matsushita Electric Ind Co Ltd 半導体素子およびその製造方法
US7553740B2 (en) * 2005-05-26 2009-06-30 Fairchild Semiconductor Corporation Structure and method for forming a minimum pitch trench-gate FET with heavy body region
JP5017855B2 (ja) * 2005-12-14 2012-09-05 富士電機株式会社 半導体装置の製造方法
US20100221917A1 (en) * 2006-01-30 2010-09-02 Sumitomo Electric Industries, Ltd. Method of manufacturing silicon carbide semiconductor device
JP5167593B2 (ja) 2006-03-23 2013-03-21 富士電機株式会社 半導体装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07142722A (ja) * 1993-11-12 1995-06-02 Nippondenso Co Ltd 半導体装置
WO2001018872A1 (fr) 1999-09-07 2001-03-15 Sixon Inc. TRANCHE DE SiC, DISPOSITIF A SEMI-CONDUCTEUR DE SiC, ET PROCEDE DE PRODUCTION D'UNE TRANCHE DE SiC
JP2001144288A (ja) * 1999-11-17 2001-05-25 Denso Corp 炭化珪素半導体装置
JP2005340685A (ja) * 2004-05-31 2005-12-08 Fuji Electric Holdings Co Ltd 炭化珪素半導体素子
JP2009158933A (ja) * 2007-12-04 2009-07-16 Sumitomo Electric Ind Ltd 炭化ケイ素半導体装置およびその製造方法
JP2009164571A (ja) * 2007-12-11 2009-07-23 Sumitomo Electric Ind Ltd 炭化ケイ素半導体装置およびその製造方法
JP2010040564A (ja) * 2008-07-31 2010-02-18 Sumitomo Electric Ind Ltd 炭化ケイ素半導体装置およびその製造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013162118A (ja) * 2012-02-01 2013-08-19 Sumitomo Electric Ind Ltd 炭化珪素半導体装置

Also Published As

Publication number Publication date
CA2740244A1 (en) 2011-07-27
US8450750B2 (en) 2013-05-28
EP2530718A1 (en) 2012-12-05
JPWO2011092808A1 (ja) 2013-05-30
CN102725849B (zh) 2015-09-09
US20130224941A1 (en) 2013-08-29
EP2530718A4 (en) 2014-01-01
EP2530718B1 (en) 2019-10-23
US20110297963A1 (en) 2011-12-08
CN102725849A (zh) 2012-10-10
KR20120107838A (ko) 2012-10-04

Similar Documents

Publication Publication Date Title
JP5298691B2 (ja) 炭化ケイ素半導体装置およびその製造方法
WO2011092808A1 (ja) 炭化ケイ素半導体装置およびその製造方法
US8421151B2 (en) Semiconductor device and process for production thereof
US8658503B2 (en) Semiconductor device and method of fabricating the same
US8748901B1 (en) Silicon carbide semiconductor element
US20110180812A1 (en) Semiconductor device
US9362121B2 (en) Method of manufacturing a silicon carbide semiconductor device
US9450060B2 (en) Method of manufacturing a silicon carbide semiconductor device
WO2011089687A9 (ja) 炭化ケイ素半導体装置およびその製造方法
JP2006066439A (ja) 半導体装置およびその製造方法
JP4842527B2 (ja) 半導体装置の製造方法
JP5817204B2 (ja) 炭化珪素半導体装置
WO2015029607A1 (ja) 炭化珪素半導体装置およびその製造方法
JP5564781B2 (ja) 炭化ケイ素半導体装置およびその製造方法
JP5751146B2 (ja) 半導体装置およびその製造方法
US20130221375A1 (en) Silicon carbide semiconductor device and method for manufacturing same
US20190319102A1 (en) Semiconductor device
JP2016004955A (ja) 炭化珪素半導体装置及びその製造方法
TW201126712A (en) Silicon carbide semiconductor device and manufacturing method thereof

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 201080003308.1

Country of ref document: CN

ENP Entry into the national phase

Ref document number: 20117011408

Country of ref document: KR

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 2740244

Country of ref document: CA

WWE Wipo information: entry into national phase

Ref document number: 13130986

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2011522717

Country of ref document: JP

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 10830926

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2010830926

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE