TWI841332B - 半導體記憶裝置 - Google Patents

半導體記憶裝置 Download PDF

Info

Publication number
TWI841332B
TWI841332B TW112112701A TW112112701A TWI841332B TW I841332 B TWI841332 B TW I841332B TW 112112701 A TW112112701 A TW 112112701A TW 112112701 A TW112112701 A TW 112112701A TW I841332 B TWI841332 B TW I841332B
Authority
TW
Taiwan
Prior art keywords
gate
layer
aforementioned
semiconductor substrate
insulating layer
Prior art date
Application number
TW112112701A
Other languages
English (en)
Other versions
TW202347740A (zh
Inventor
各務正一
作井康司
原田望
Original Assignee
新加坡商新加坡優尼山帝斯電子私人有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from PCT/JP2022/017049 external-priority patent/WO2023195047A1/ja
Application filed by 新加坡商新加坡優尼山帝斯電子私人有限公司 filed Critical 新加坡商新加坡優尼山帝斯電子私人有限公司
Publication of TW202347740A publication Critical patent/TW202347740A/zh
Application granted granted Critical
Publication of TWI841332B publication Critical patent/TWI841332B/zh

Links

Images

Abstract

在本發明中,具有屬於半導體基體的p層1,且具有朝單側延伸的n+-層2,在其相反側以接觸p層1之方式具有第二雜質區域n+層3,將p層1的一部分以第一閘極絕緣層4予以覆蓋,又具有與第一閘極絕緣層4接觸的第一閘極導體層5,又具有將p層1的一部分以第二閘極絕緣層6予以覆蓋且與閘極導體層5電性分離的第二閘極導體層7,並且對於n+層2、n+層3、閘極導體層5、7的各者施加電壓,且使記憶體動作。本發明的特徵在於,此時,將區域1b之雜質濃度除以由閘極導體層7、閘極絕緣層6、p層1所形成之MOS構造之每單位面積之閘極電容得出的值,係比將區域1a之雜質濃度除以由閘極導體層5、閘極絕緣層4、p層1所形成之MOS構造之每單位面積之閘極電容得出的值大。

Description

半導體記憶裝置
本發明係關於一種半導體記憶裝置。
近年來,在LSI(Large Scale Integration,大型積體電路)技術開發上,要求記憶元件的高集積化、高性能化、低耗電化、高功能化。
在通常的平面(planar)型MOS(Metal Oxide semiconductor,金屬氧化物半導體)電晶體中,其通道(channel)係朝沿著半導體基板之上表面的水平方向延伸。相對於此,SGT的通道係朝相對於半導體基板之上表面為垂直的方向延伸(例如參照專利文獻1、非專利文獻1)。因此,相較於平面型MOS電晶體,SGT更可達成半導體裝置的高密度化。使用此SGT作為選擇電晶體,可進行連接有電容器之DRAM(Dynamic Random Access Memory,動態隨機存取記憶體。例如參照非專利文獻2)、連接有電阻變化元件的PCM(Phase Change Memory,相變化記憶體。例如參照非專利文獻3)、RRAM(Resistive Random Access Memory,電阻式隨機存取記憶體。例如參照非專利文獻4)、及藉由電流使磁自旋的方向變化而使電阻變化的MRAM(Magnetoresistive Random Access,磁阻式隨機存取記憶體。例如參照非專利文獻5)等的高集積化。此外,有由不具有電容器之一個 MOS電晶體所構成之DRAM記憶單元(例如參照非專利文獻6、9)、具有儲存載子的溝部和二個閘極電極的DRAM記憶單元(例如參照非專利文獻8)等。然而,不具有電容器的DRAM會有受浮體(floating body)之來自字元線之閘極電極的耦合很大影響,而無法充分取得電壓餘裕(margin)的問題。再者,當基板完全空乏化時,其弊端會變得更嚴重。此外,亦有在SOI(Silicon on Insulator,絕緣層覆矽)層,使用二個MOS電晶體而形成一個記憶單元的Twin-Transistor(雙電晶體)記憶元件的情形(例如參照專利文獻1、2)。在此等元件中,係以區分二個MOS電晶體的浮體通道之成為源極或汲極之n+層接觸絕緣層之方式形成。藉由此n+層接觸絕緣層,使二個MOS電晶體的浮體通道電性分離。屬於信號電荷的電洞群係蓄積於一方之電晶體的浮體通道。蓄積有電洞之浮體通道的電壓,係因為鄰接之MOS電晶體之對於閘極電極的脈衝電壓施加而大幅地變化。由此,無法充分地增大寫入之際之“1”與“0”之動作餘裕(例如參照非專利文獻10)。本案係關於不具有電阻變化元件或電容器之可僅由MOS電晶體所構成之使用半導體元件的記憶裝置。
[先前技術文獻]
專利文獻1:US2008/0137394A1
專利文獻2:US2003/0111681A1
[非專利文獻]
非專利文獻1:Hiroshi Takato, Kazumasa Sunouchi, Naoko Okabe, Akihiro Nitayama, Katsuhiko Hieda, Fumio Horiguchi, and Fujio Masuoka: IEEE Transaction on Electron Devices, Vol.38, No.3, pp.573-578 (1991)
非專利文獻2:H.Chung, H. Kim, H. Kim, K. Kim, S. Kim, K. Dong, J. Kim, Y.C. Oh, Y. Hwang, H. Hong, G. Jin, and C. Chung: “4F2 DRAM Cell with Vertical Pillar Transistor(VPT),” 2011 Proceeding of the European Solid-State Device Research Conference, (2011)
非專利文獻3:H. S. Philip Wong, S. Raoux, S. Kim, Jiale Liang, J. R. Reifenberg, B. Rajendran, M. Asheghi and K. E. Goodson: “Phase Change Memory,” Proceeding of IEEE, Vol.98, No 12, December, pp.2201-2227 (2010)
非專利文獻4:T. Tsunoda, K .Kinoshita, H. Noshiro, Y. Yamazaki, T. Iizuka, Y. Ito, A. Takahashi, A. Okano, Y. Sato, T. Fukano, M. Aoki, and Y. Sugiyama: “Low Power and high Speed Switching of Ti-doped NiO ReRAM under the Unipolar Voltage Source of less than 3V,” IEDM (2007)
非專利文獻5:W. Kang, L. Zhang, J. Klein, Y. Zhang, D. Ravelosona, and W. Zhao: “Reconfigurable Codesign of STT-MRAM Under Process Variations in Deeply Scaled Technology,” IEEE Transaction on Electron Devices, pp.1-9 (2015)
非專利文獻6:M. G. Ertosum, K. Lim, C. Park, J. Oh, P. Kirsch, and K. C. Saraswat: “Novel Capacitorless Single-Transistor Charge-Trap 所RAM (1T CT DRAM) Utilizing Electron,” IEEE Electron Device Letter, Vol. 31, No.5, pp.405-407 (2010)
非專利文獻7:E. Yoshida, T, Tanaka, “A Capacitorless 1T-DARM Technology Using Gate-Induced Drain-Leakage (GIDL) Current for Low-Power and High-Speed Embedded Memory”, IEEE Trans, on Electron Devices vol.53, pp.692-697 (2006)
非專利文獻8:Md. Hasan Raza Ansari, Nupur Navlakha, Jae Yoon Lee, Seongjae Cho, “Double-Gate Junctionless 1T DRAM With Physical Barriers for Retention Improvement”, IEEE Trans, on Electron Devices vol.67, pp.1471-1479 (2020)
非專利文獻9:Takashi Ohasawa and Takeshi Hamamoto, “Floating Body Cell -a Novel Body Capacitorless DRAM Cell”, Pan Stanford Publishing (2011)
非專利文獻10:F. Morishita, H. Noda, I. Hayashi, T. Gyohten, M. Oksmoto, T. Ipposhi, S. Maegawa, K. Dosaka, and K. Arimoto: “Capacitorless Twin-Transistor Random Access Memory (TTRAM) on SOI,” IEICE Trans. Electron., Vol. E90-c., No.4 pp.765-771 (2007)
本案係提供一種解決在去除電容器後的一個電晶體型DRAM中,因為字元線與基體之耦合電容所導致的雜訊(noise)、或因為記 憶體的不穩定性所導致之誤讀取或記憶資料之誤改寫的問題,實現高密度且高速之MOS電路的半導體記憶裝置。
為了解決上述問題,本發明提供一種使用半導體元件的記憶裝置,該記憶裝置係具有:半導體基體,係相對於基板朝水平方向延伸或朝垂直方向豎立;第一雜質區域,係與前述半導體基體的一端相連;第二雜質區域,係與前述半導體基體之與前述第一雜質區域相反側的一端相連;第一閘極絕緣層,係覆蓋前述半導體基體的一部分;第一閘極導體層,係覆蓋前述第一閘極絕緣層;第二閘極絕緣層,係覆蓋前述半導體基體的一部分;及第二閘極導體層,係在未與前述第一閘極導體層接觸下覆蓋前述第二閘極絕緣層;前述半導體基體係具有位於前述第一閘極導體層之附近之半導體基體的第一區域和位於前述第二閘極導體層之附近之半導體基體的第二區域:以前述半導體基體之前述第二區域的平均多數載子濃度作為分子、和以將由前述第二閘極導體層、前述第二閘極絕緣層、前述半導體基體所形成之MOS閘極構造的電容除以前述第二閘極導體層與第二閘極絕緣層的接觸面積得出的值作為分母之分數的值,係與以半導體基體之前述第一區域的平均多數載子濃度作為分子、和以將由前述第一閘極導體層、前述第一閘極絕緣層、前述半導體基體所形成之MOS閘極構造的電容除以前述 第一閘極導體層與第一閘極絕緣層的接觸面積得出的值作為分母之分數的值不同(第一發明)。
在上述第一發明中,前述半導體基體之前述第二區域的多數載子濃度係比前述半導體基體之前述第一區域的多數載子濃度高(第二發明)。
在上述第一發明中,以前述第二區域的多數載子濃度作為分子、和以將由前述第二閘極導體層、前述第二閘極絕緣層、前述半導體基體所形成之MOS閘極構造的電容除以前述第二閘極導體層與前述第二閘極絕緣層的接觸面積得出的值作為分母之分數的值,係比以前述第一區域的多數載子濃度作為分子、和以將由前述第一閘極導體層、前述第一閘極絕緣層、前述半導體基體所形成之MOS閘極構造的電容除以前述第一閘極導體層與第一閘極絕緣層的接觸面積得出的值作為分母之分數的值大(第三發明)。
在上述第一發明中,由前述第二閘極導體層、前述第二閘極絕緣層、前述半導體基體所形成之閘極構造的總電容,係比由前述第一閘極導體層、前述第一閘極絕緣層、前述半導體基體所形成之閘極構造的總電容大(第四發明)。
在上述第一發明中,前述第二閘極絕緣層的膜厚係比前述第一閘極絕緣層的膜厚更厚(第五發明)。
在上述第一發明中,具有前述第二閘極絕緣層之MOS電晶體區域之臨限值之前述半導體基體的多數載子濃度依存性,係比具有前述 第一閘極絕緣層之MOS電晶體區域之臨限值之前述半導體基體的多數載子濃度依存性大(第六發明)。
在上述第一發明中,於讀取記憶體的資訊之際,施加於與前述第二閘極導體層相連之板線的電壓,係在記憶體之讀取時之具有第二閘極導體層之MOS電晶體之臨限值與抹除時之臨限值之間(第七發明)。
在上述第一發明中,於記憶體的寫入狀態和抹除狀態下,具有前述第二閘極絕緣層之MOS電晶體區域之臨限值的變動,係比具有前述第一閘極絕緣層之MOS電晶體區域之臨限值的變動大(第八發明)。
在上述第一發明中,接近位元線之具有前述第二閘極絕緣層之MOS電晶體區域之臨限值的絕對值,係比始終接近源極線之具有前述第一閘極絕緣層之MOS電晶體區域之臨限值的絕對值大(第九發明)。
在上述第一發明中,該記憶裝置係控制施加於前述第一雜質區域、前述第二雜質區域、前述第一閘極導體層、前述第二閘極導體層的電壓,而以流動於前述第一雜質區域與前述第二雜質區域之間的電流藉由撞擊游離化現象或閘極引發汲極洩漏電流,進行使電子群和電洞群產生於前述半導體基體和前述第一雜質區域的動作、及使所產生之前述電子群和前述電洞群中之在前述半導體基體中之屬於多數載子的前述電子群或前述電洞群之任一者的一部分或全部殘存於前述半導體基體的動作,以執行記憶體寫入動作,且控制施加於前述第一雜質區域、前述第二雜質區域、前述第一閘極導體層、前述第二閘極導體層的電壓,而從前述第一雜質區域、前述第二雜質區域的至少一處,將殘存之前述半導體基體中之屬於多數載 子的前述電子群或前述電洞群的任一者予以移除,以進行記憶體抹除動作(第十發明)。
在上述第十發明中,於前述第一雜質區域中連接有源極線,於前述第二雜質區域中連接有位元線,於前述第一閘極導體層中連接有字元線,於前述第二閘極導體層中相連有板線,對於源極線、位元線、板線、字元線分別提供電壓,以進行記憶體的寫入和抹除(第十一發明)。
在上述第十發明中,於前述第一雜質區域中連接有位元線,於前述第二雜質區域中連接有源極線,對於源極線、位元線、板線、字元線分別提供電壓,以進行記憶體的寫入和抹除(第十二發明)。
1:p層(半導體基體)
1a:區域(p層中的第一區域)
1b:區域(p層中的第二區域)
2:第一雜質區域、n+層(連接於SL)
3:第二雜質區域、n+層(連接於BL)
4:閘極絕緣層(第一閘極絕緣層)
5:閘極導體層(第一閘極導體層)(連接於WL)
6:閘極絕緣層(第二閘極絕緣層)(連接於PL)
6a:閘極導體層
7:閘極導體層(第二閘極導體層)
14a,14b:反轉層
15:夾止點
16:空乏層
17:剩餘電洞(電洞群、電洞)
18:所注入的電子(電子)
20:基板
BL:位元線
PL:板線
SL:源極線
WL:字元線
圖1係顯示第一實施型態之使用半導體元件之記憶裝置之剖面構造的圖。
圖2係顯示第一實施型態之使用半導體元件之記憶裝置之剖面構造之追加例的圖。
圖3係用以說明第一實施型態之使用半導體元件之記憶裝置之剛進行寫入動作後的電洞載子之蓄積、抹除動作、單元電流的圖。
圖4係用以說明第一實施型態之使用半導體元件之記憶裝置之單元配置的圖。
圖5係用以說明使構成第一實施型態之使用半導體元件之記憶裝置之MOS電晶體之參數變化時之臨限值之變化的表。
圖6係用以顯示第一實施型態之使用半導體元件之記憶裝置的構成、記憶體的抹除、寫入狀態之電壓關係的圖。
以下參照圖式來說明本發明之使用半導體元件之記憶裝置的構造、驅動方式、蓄積載子的動作、半導體裝置之中之單元配置、配線構造。
(第一實施型態)
茲使用圖1至圖4來說明本發明之第一實施型態之使用半導體元件之記憶單元的構造和動作機制。茲使用圖1來說明本實施型態之使用半導體元件之記憶體的單元構造。再者,使用圖2來說明本實施型態之使用半導體元件之記憶體之單元構造的追加例。使用圖3來說明使用半導體元件之記憶體之寫入機制和載子的動作,使用圖4來說明資料抹除機制。此外,使用圖5的表來說明本實施型態之半導體裝置之記憶單元之中之MOS電晶體區域之臨限值的變化。
圖1係顯示本發明之第一實施型態之使用半導體元件之記憶體的構造。圖1中(a)係俯視圖,(b)係沿著(a)之X-X’線的剖面圖,(c)係沿著(a)之Y1-Y1’線的剖面圖,(d)係沿著(a)之Y2-Y2’線的剖面圖。
在基板20(申請專利範圍之「基板」的一例)的上方,相對於基板20在水平方向上具有剖面為矩形之屬於矽半導體基體的p層1(申請專利範圍之 「半導體基體」的一例),該p層1係垂直於具有含有受體(acceptor)雜質之p型或i型(本徵型)之導電型的中心軸。在p層1之水平方向的一側具有n+層2(以下將含有高濃度施體(donor)雜質的半導體區域稱為「n+層」)(申請專利範圍之「第一雜質區域」的一例)。在與n+層2相反之側具有n+層3(申請專利範圍之「第二雜質區域」的一例)。具有在p層1之表面的一部分,而且與n+層2接觸,或者在其附近形成的閘極絕緣層4(申請專利範圍之「第一閘極絕緣層」的一例)。第一閘極導體層5(申請專利範圍之「第一閘極導體層」的一例)係以包圍閘極絕緣層4之一部分之方式接近n+層2。此外,具有在p層1之表面的一部分,而且與n+層3接觸,或者在其附近形成的閘極絕緣層6(申請專利範圍之「第二閘極絕緣層」的一例)。此外,閘極導體層7(申請專利範圍之「第二閘極導體層」的一例)係在未接觸閘極導體層5下接觸閘極絕緣層6,且接近n+層3。藉由p層1、n+層2、n+層3、閘極絕緣層4、閘極導體層5、閘極絕緣層6、閘極導體層7而形成一個動態快閃記憶單元。另外,在p層1中具有閘極導體層5之正下方之p層1之中的區域1a(申請專利範圍之「半導體基體之第一區域」的一例)、和閘極導體層7之正下方之p層1之中的區域1b(申請專利範圍之「半導體基體之第二區域」的一例)。再者,在此動態快閃記憶單元未動作的狀態下,以區域1b之受體濃度作為分子,和以在由閘極導體層7、閘極絕緣層6、p層1所構成的MOS閘極構造中,將以閘極導體層7作為閘極電極的MOS閘極電容除以閘極導體層7與閘極絕緣層6所接觸的面積所得出的值(以下將由將MOS閘極電容除以屬於其構成要素的閘極電極與閘極絕緣層之接觸面積所得出的值稱為「每單位面積的電容」)作為分母之分數的值,係比以區域1a之受體濃度作為分子、 和以由閘極導體層5、閘極絕緣層4、p層1所形成之MOS閘極構造之每單位面積的電容作為分母之分數的值大。
再者,n+層2係連接於屬於配線導電體的源極線SL(申請專利範圍之「源極線」的一例),閘極導體層5係連接於屬於配線導電體的字元線WL(申請專利範圍之「字元線」的一例),閘極導體層7係連接於屬於配線導電體的板線PL(申請專利範圍之「板線」的一例)。此外,n+層3係連接於屬於配線導電體的位元線BL(申請專利範圍之「位元線」的一例)。藉由分別操作源極線、位元線、板線、字元線的電位,從而進行記憶體的動作。在本實施型態的記憶裝置中,係將上述複數個動態快閃記憶單元配置成二維狀或三維狀。以下,將此記憶裝置稱為動態快閃記憶體。
在n型通道的MOS電晶體中,若將每單位面積之閘極電容設為Cox、位於閘極氧化膜下方之基板之每單位面積的受體濃度(基板的多數載子濃度)設為NA,則其臨限值(以下標示為Vth)、和因為基板偏壓所導致之值的變化(以下標示為△Vth-BG)係與(NA)0.5/Cox的值具有正相關,此點已廣為所知(於p型通道的情形則具有負相關)。換言之,NA愈大,Cox愈小,因基板偏壓所導致之△Vth-BG的變化變大。
因此,若可使將被閘極導體層7所包夾之p層1之區域1b之多數載子的受體濃度除以由閘極導體層7、閘極絕緣層6、p層1所構成之MOS閘極構造之每單位面積的電容得出的值,比將被閘極導體層5所包夾之區域1a之受體濃度除以由閘極導體層5、閘極絕緣層4、p層1所構成之MOS閘極構造之每單位面積的電容得出的值更大,則亦可使具有閘極 導體層7之MOS電晶體區域的Vth或△Vth-BG比具有閘極導體層5之MOS電晶體區域的Vth或△Vth-BG更大。
達成上述之具體的方法係具有使區域1b的受體濃度比區域1a更高、使第二閘極絕緣層的膜厚比第一閘極絕緣層的膜厚更厚、使第一閘極絕緣層的介電常數比第二閘極絕緣層的介電常數更高等之可實現的許多方法,可從其中選擇至少一種,亦可選擇將複數個予以組合。
此外,在閘極絕緣層4、6中,係例如可使用SiO2膜、SiON膜、HfSiON膜或SiO2/SiN的層積膜等通常的MOS製程中所使用的任何絕緣膜。
另外,在圖1中,包含區域1a或區域1b的p層1雖設為p型的半導體,但亦可在雜質的濃度上存在輪廓(profile)。此外,亦可在n+層2、n+層3之雜質的濃度上存在輪廓。
此外,在將n+層2和n+層3以電洞為多數載子的p+層(以下將含有高濃度受體雜質的半導體區域稱為「p+層」)形成時,若將p層1設為n型半導體,則將寫入的載子設為電子,藉此進行動態快閃記憶體的動作。
此外,若閘極導體層5可經由閘極絕緣層4而且閘極導體層7可經由閘極絕緣層6使記憶單元之一部分的電位變化,則可為例如W、Pd、Ru、Al、TiN、TaN、WN之類的金屬、金屬的氮化物、或其合金(包含矽化物),例如TiN/W/TaN之類的層積構造,亦可為由被摻雜為高濃度的半導體所形成。
此外,在圖1中雖顯示了p層1相對於基板20為水平方向之例,但p層1亦可為相對於基板20朝垂直方向延伸的構造。
另外,在圖1中,雖顯示了閘極導體層5、7在各個記憶單元中作為一體者,但在相對於半導體基體水平或垂直方向上被分割亦無妨。
此外,在圖1中雖顯示了在半導體基體1的兩側具有閘極導體層5、7之例,但亦可為在任何一方具有閘極導體層的構造。
茲使用圖2來說明本發明之第一實施型態之動態快閃記憶裝置的追加例。圖2係顯示本發明之第一實施型態之使用半導體元件之記憶體的構造。圖2中(a)係俯視圖,(b)係沿著(a)之X-X’線的剖面圖,(c)係沿著(a)之Y1-Y1’線的剖面圖,(d)係沿著(a)之Y2-Y2’線的剖面圖。在圖1中,雖顯示了記憶單元在半導體基體1的兩側具有閘極導體層5、7的構造,但亦可為如圖2所示將半導體基體1的周圍以閘極導體層5、7予以覆蓋的型態。此時,亦只要將區域1b之受體濃度除以由閘極導體層7、閘極絕緣層6、p層1所形成的MOS閘極構造中每單位面積的閘極電容得出的值,比將區域1a之受體濃度除以由閘極導體層5、閘極絕緣層4、p層1所形成之MOS閘極構造中每單位面積的電容得出的值大即可。
此外,在圖1和圖2中雖使用在垂直方向上半導體基體1的剖面為矩形之情形進行說明,但即使是梯形、多角形、圓形的形狀,只要將閘極導體層7為電極之MOS閘極構造之基板之受體濃度除以每單位面積之電容得出的值,比將閘極導體層5之MOS閘極構造之基板之受體濃度除以每單位面積之電容得出的值更大亦無妨。
茲使用圖3來說明本發明之第一實施型態之動態快閃記憶體之寫入動作時的載子動作、蓄積、單元電流。另外,將具有閘極導體層5的MOS電晶體區域表示為WL-FET(與字元線WL相連的場效MOS電晶體)、將具有閘極導體層7的MOS電晶體區域表示為PL-FET(與板線PL相連的場效MOS電晶體)。如圖3(a)所示,首先,說明n+層2和n+層3的多數載子為電子,且於例如與字元線WL相連的閘極導體層5和與板線PL相連的閘極導體層7使用n+poly(以下將含有高濃度施體雜質的poly Si(多晶矽)稱為「n+poly」),使用p型半導體作為p層1的情形。對於源極線SL所連接的n+層2輸入例如0V,對於位元線BL所連接的n+層3輸入例如2.5V,對於板線PL所連接的閘極導體層7輸入例如4V,對於字元線WL所連接的閘極導體層6a輸入例如1.5V。
在此電壓施加狀態下,在圖1之例中,係於與上下的閘極導體層7接觸之閘極絕緣層6的內側全面整面地形成反轉層14b,而在圖2之例中,則於與閘極導體層7接觸之閘極絕緣層6的內周全面整面地形成反轉層14b。此外,在圖1之例中,係於上下之閘極絕緣層4之內側的一部分形成反轉層14a,而於圖2之例中則於閘極絕緣層4之內周的一部分形成反轉層14a。如圖3(a)所示,存在反轉層14a消滅的夾止點15,在此處電場成為最大。再者,電子從n+層2朝向n+層3的方向流動。結果,在夾止點15附近區域產生撞擊游離化現象。藉由此撞擊游離化現象,使從源極線SL所連接之n+層2朝向位元線BL所連接之n+層3加速後的電子撞擊Si晶格,且藉由該運動能量產生電子、電洞對。所產生之電子的一部分雖流動於閘極導體層5,但大半係流動於連接於位元線BL的n+層3。
圖3(b)係顯示剛寫入之後,位於偏壓成為0V時的p層1的所有電洞群17。所產生的電洞群17係p層1的多數載子,暫時蓄積於被空乏層16所包圍的p層1,且在非平衡狀態下係實質地將屬於WL-FET或PL-FET之基板的p層1充電為正偏壓。結果,具有閘極導體層5之WL-FET的臨限值電壓和具有閘極導體層7之PL-FET的臨限值電壓,係因為藉由暫時蓄積於p層1的電洞所形成之正的基板偏壓效應而從初始狀態變低。當對於PL施加比該變低之臨限值電壓更高的電壓,PL-FET即導通,WL-FET即作為MOS電晶體動作。藉此,如圖3(c)所示,具有字元線WL所連接之閘極導體層5的WL-FET從具有WL之電壓依存性的電流將從n+層3流動於n+層2。茲將此寫入狀態分配給邏輯記憶資料“1”。
另外,上述之施加於位元線BL、源極線SL、字元線WL、板線PL的電壓條件係用以進行寫入動作的一例,亦可為能夠進行寫入動作的其他動作電壓條件。例如,上述之施加於位元線BL、源極線SL、字元線WL、板線PL的電壓條件亦可為2.5V(BL)/0V(SL)/2V(PL)/4V(WL)或2.5V(BL)/0V(SL)/4V(PL)/1V(WL)或0V(BL)/2.5V(SL)/4V(PL)/0V(WL)等的組合。惟,當對於位元線BL施加2.5V、對於源極線SL施加0V、對於字元線WL施加4V、對於板線PL施加2V時,夾止點15的位置雖會朝閘極導體層7的方向偏移,但仍會引起相同的現象。此外,當對於位元線BL施加2.5V、對於源極線SL施加0V、對於字元線WL施加1V、對於板線PL施加4V時,夾止點15的位置雖會朝閘極導體層5的方向偏移,但仍會引起相同的現象。惟,對於寫入狀態前之PL-FET的閘極導體層7必須施加比該臨限值電壓更高的電壓。
另外,亦可使閘極引發汲極洩漏(GIDL)電流流動而產生電洞群以取代使上述的撞擊游離化現象產生(例如參照非專利文獻8)。
接著,使用圖4來說明圖1和圖2所示之第一實施型態之動態快閃記憶體的抹除動作機制。從圖3(b)所示的狀態,對於位元線BL施加電壓0.6V、對於源極線SL施加0V、對於板線PL施加3V、對於字元線WL施加0V。結果,由於蓄積於p層1之電洞17的濃度遠比n+層2的電洞濃度高,故電洞會因為該濃度梯度藉由擴散而流入於n+層2。反之,由於n+層2的電子濃度遠比p層1的電子濃度高,故電子18因為濃度梯度藉由擴散而流入於p層1。流入於p層1的電子係在p層1之中再度與電洞結合而消滅。然而,所注入的電子18並非完全消滅,未消滅的電子18係因為位元線BL與源極線SL的電位梯度藉由漂移而通過空乏層16,且流入於n+層3。由於電子係從源極線SL陸續地供給,故過剩的電洞在極短時間內再度與電子結合,返回初始的狀態。藉此,如圖4(b)所示,具有該字元線WL所連接之閘極導體層5的WL-FET或具有閘極導體層7的PL-FET係返回原來的臨限值。此記憶元件的抹除狀態成為邏輯記憶資料“0”。
另外,施加於位元線的電壓無論比0.6V高或低,只要是會在空乏層16內引起電子之漂移的電壓,均為可進行調整的範圍。此外,作為其他資料的抹除方法來說,上述之施加於位元線BL、源極線SL、字元線WL、板線PL的電壓條件亦可為0.6V(BL)/0V(SL)/0V(PL)/3V(WL)或0V(BL)/0.6V(SL)/3V(PL)/0V(WL)或-0.6V(BL)/0V(SL)/3V(PL)/0V(WL)或1.5V(BL)/0V(SL)/0V(PL)/3V(WL)等的組合,上述 之施加於位元線BL、源極線SL、字元線WL、板線PL的電壓條件係用以進行抹除動作的一例,亦可為能夠進行抹除動作的其他動作條件。
另外,在資料讀取中,將施加於與板線PL相連之第二閘極導體層7的電壓,設定為比邏輯記憶資料“1”時之臨限值電壓更高,而且比邏輯記憶資料“0”時的臨限值電壓更低,藉此可獲得如圖4(b)所示在邏輯記憶資料“0”讀取時,即使提高字元線WL的電壓電流亦不會流動的特性。藉此,使動態快閃記憶體的動作餘裕擴大。
茲使用圖5來說明在寫入和抹除中,構成動態快閃記憶體之MOS電晶體區域之臨限值之變化具有如何的每單位面積的閘極電容依存性。
圖5(a)中係顯示了構成動態快閃記憶體之WL-FET和PL-FET的二種。WL係對於WL-FET而言的閘極電壓,PL係對於PL-FET而言的閘極電壓。在此,將WL-FET的閘極長度(以下標示為Lpoly)設為50nm,此外,將閘極氧化膜厚(以下標示為tox)設為5nm、區域1a的受體濃度(以下標示為Na)設為6×1017cm-3。另外,閘極長度係定義為圖1和圖2之X-X’線方向之閘極導體層的長度。此外,假定將PL-FET的Lpoly設定為50nm,tox固定為5nm,變化成區域1b的Na=6×1017cm-3、1×1018cm-3、3×1018cm-3之三種。
圖5(b)係顯示各個MOS電晶體的條件外,同時顯示VD=0.05V時之資料寫入時和抹除時的Vth,且顯示了在該二種狀態下臨限值的變化(以下標示為△Vth)。另外,Vth的計算亦考慮了短通道(short channel)效應。當tox=5nm、Na=6×1017cm-3時,WL-FET和PL-FET的 △Vth均為0.2V,相對於此,當Na=1×1018cm-3時,PL-FET的△Vth係0.26V,當Na=3×1018cm-3時,△Vth係0.43V,可得知△Vth的值係隨著受體濃度的上升而擴大。△Vth的擴大係與動態快閃記憶體之動作餘裕的擴大相關。
圖5(c)係顯示了在圖4(b)的PL-FET下於Na=1×1018cm-3的條件時使tox更從5nm變化為10nm時的Vth和△Vth。從此圖可明瞭,藉由將tox增厚,亦即將閘極電容降低,從而可使△Vth更為增大。換言之,可得知若使PL-FET的受體濃度比WL-FET的受體濃度更濃,或者使閘極絕緣層的厚度比WL-FET的厚度更厚以減小每單位面積的閘極電極電容,則MOS電晶體之臨限值之半導體基板的多數載子濃度依存性變高,臨限值的變動會因為寫入或抹除所導致之剩餘電洞的量而變得更為敏感。在PL-FET或WL-FET為p型通道型態時,於p層1中係成為n型半導體,而施體成為多數載子。
茲使用圖6來說明圖5中所說明之△Vth的擴大有助於擴增動態快閃記憶體之動作之餘裕的情形。圖6(a)係顯示連接了圖5(a)之PL-FET和WL-FET之動態快閃記憶體的構成。在此,係設定了於WL-FET的tox=5nm、Na=6×1017cm-3、PL-FET的tox=10nm、Na=1×1018cm-3的條件。
首先,為了讀取動態快閃記憶體,對於BL施加0.5V、對於PL施加0.8V、對於WL施加2.0V、對於SL施加0V。茲於圖6(b)顯示抹除狀態的電壓關係。從此圖可明瞭,WL-FET雖為導通(on)的狀態,但由於PL-FET中PL的電壓為臨限值以下,故為關斷(off)的狀態,無論如何提高WL的電壓,電流都不會從BL流動於SL。因此,即使進行讀取動作電流 也不會流動,故可辨識出記憶體資訊為“0”。其顯示了藉由將施加於與板線PL相連之閘極導體層7的電壓,設定為比邏輯記憶資料“1”時之臨限值電壓更高,而且比邏輯記憶資料“0”時的臨限值電壓更低,可獲得圖3(c)、圖4(b)所示之較廣之動作餘裕之邏輯記憶資料“1”、“0”。
另一方面,圖6(c)顯示了寫入狀態下的電壓關係。記憶體的讀取條件係與圖6(b)完全相同。此時,無論WL-FET或PL-FET,閘極電壓均為臨限值以上,任一個MOS電晶體均成為導通狀態,電流從BL流動於SL,記憶體資訊被辨識為“1”。
另外,上述之施加於位元線BL、源極線SL、字元線WL、板線PL的電壓條件係用以進行資料讀取動作的一例,亦可為能夠進行讀取動作的其他動作電壓條件。例如,即使對於位元線BL施加1V、對於源極線SL施加0V、對於字元線WL施加3V、對於板線PL施加0.9V,亦同樣地可讀取資料。惟,施加於板線PL的電壓,必須存在於資料抹除與寫入狀態下之PL-FET之臨限值之間。
此外,在上述之例中,雖將WL-FET的閘極長度設為50nm、PL-FET的閘極長度設為50nm,但PL-FET的閘極長度若可充分取得寫入時和抹除時之△Vth的餘裕,即使縮短或增長均無妨,但PL-FET的臨限值必須始終比WL-FET的臨限值高。
再者,為了擴增記憶體的動作電壓餘裕,如圖4中所說明,可藉由改變p層1之受體濃度或閘極絕緣層之膜厚的組合來實現。
此外,在圖5、圖6之例中,雖將PL-FET和WL-FET的閘極長度設為相等,但例如若將板線的閘極長度增長,例如設為200nm,而 使該閘極電容比字元線的閘極電容更大,亦可考慮相對於字元線的電壓變化將記憶單元之浮體之電壓的擺動減小而提高記憶單元之穩定性的應用例。
此外,當依據讀取記憶體的條件而變更載子濃度、絕緣層的膜厚時,為了在記憶體的寫入、抹除時為最佳化,而對於供給源極線、字元線、板線、位元線的電壓條件等造成影響。
另外,亦可替換位元線和源極線而調整對於板線或字元線施加的電壓,而達成動態快閃記憶體的動作。
本實施型態係具有下列特徵。
(特徵一)
本發明之第一實施型態的動態快閃記憶單元係由屬於半導體基體的p層1、第一雜質區域2、第二雜質區域3、第一閘極絕緣層4、第二閘極絕緣層6、第一閘極導體層5、第二閘極導體層7所構成。此外,將具有屬於PL-FET之構成要素之第二閘極導體層7之MOS電晶體區域之區域1b的載子濃度除以在由第二閘極導體層7、第二閘極絕緣層6、p層1所形成之MOS閘極構造中以第二閘極導體層7作為閘極電極之每單位面積的電容得出的值,係比將具有屬於WL-FET之構成要素之第一閘極導體層5之MOS電晶體區域之區域1a的載子濃度除以在由第一閘極導體層、第一閘極絕緣層、p層1所形成之MOS閘極構造之每單位面積的電容得出的值大。藉此,即可增大PL-FET之臨限值或基板偏壓效應之基板的載子依存性,且可增大PL-FET之資料寫入時和抹除時之臨限值電壓差,且可擴增記憶體的動作餘裕。
(特徵二)
在本發明之第一實施型態之動態快閃記憶體中,PL-FET係作為是否要將位元線BL的電位傳遞至記憶單元之中的閘極而極具重要性。在記憶體讀取時,重要的是於記憶體寫入資訊為“0”時阻斷位元線BL的電位,且於“1”時迅速地對於記憶單元傳遞位元線的電壓,故需要“0”與“1”時之臨限值電壓的變化程度較大。另一方面,當在WL-FET中PL-FET成為導通狀態時,重要的是使更多的單元電流流動於位元線BL。因此,希望盡可能降低臨限值,一旦WL-FET變導通,則流動更多電流。由於在動態快閃記憶體中係可依據各個目的而獨立地設定PL-FET和WL-FET之半導體基體的多數載子濃度依存性,故可擴增記憶體動作電壓的餘裕。
(特徵三)
本發明之第一實施型態的動態快閃記憶體係藉由於寫入和抹除時臨限值變動較大之PL-FET位於WL-FET的汲極側,而使WL-FET之臨限值電壓流動的電流所導致的變化極小,而可實現穩定的動作。當位於相反的位置關係時,則WL-FET的臨限值係具有WL-FET之MOS通道區域的電阻依存性,且由於因WL-FET之源極電壓漂移所導致之實效閘極電壓的降低、因基板偏壓效應所導致之臨限值之上升等的理由,臨限值變得不穩定,無法成為穩定的記憶體動作。
(特徵四)
本發明之第一實施型態之動態快閃記憶體係將WL-FET之MOS電晶體區域之臨限值設定為比通常之記憶體之開關MOS電晶體區域之臨限值更低,故“1”寫入時可取得更大電流,有助於記憶體的高速動作。
(特徵五)
在本發明之第一實施型態的動態快閃記憶體中,若先將板線PL的電壓設定為比臨限值更低的電壓,則相同單元之位元線BL的電壓或字元線WL的電壓無論如何變化,記憶體的內容都不會受到影響,而成為可充分承受干擾(disturb)不良的構造。
此外,本發明在不脫離本發明之廣義的精神與範圍下,亦可進行各種實施型態及變更。此外,上述的各實施型態係用以說明本發明之一實施例者,非限定本發明的範圍。上述實施例及變形例係可任意地組合。再者,即使視需要除去上述實施型態之構成要件的一部分,亦屬本發明之技術思想的範圍內。
[產業上的可利用性]
若使用本發明的半導體元件,則可提供一種較習知更高密度而且更高速而且動作餘裕高的半導體記憶裝置。
1:p層(半導體基體)
1a:區域(p層中的第一區域)
1b:區域(p層中的第二區域)
2:第一雜質區域、n+層(連接於SL)
3:第二雜質區域、n+層(連接於BL)
4:閘極絕緣層(第一閘極絕緣層)
5:閘極導體層(第一閘極導體層)(連接於WL)
6:閘極絕緣層(第二閘極絕緣層)(連接於PL)
7:閘極導體層(第二閘極導體層)
20:基板
BL:位元線
PL:板線
SL:源極線
WL:字元線

Claims (11)

  1. 一種使用半導體元件的記憶裝置,該記憶裝置係具有:半導體基體,係相對於基板朝水平方向延伸或朝垂直方向豎立;第一雜質區域,係與前述半導體基體的一端相連;第二雜質區域,係與前述半導體基體之與前述第一雜質區域相反側的一端相連;第一閘極絕緣層,係覆蓋前述半導體基體的一部分;第一閘極導體層,係覆蓋前述第一閘極絕緣層;第二閘極絕緣層,係覆蓋前述半導體基體的一部分;及第二閘極導體層,係在未與前述第一閘極導體層接觸下覆蓋前述第二閘極絕緣層;前述第一閘極導體層連接字元線,前述第二閘極導體層連接板線,前述第一雜質區域與前述第二雜質區域的其中一者連接源極線而另一者連接位元線;前述半導體基體係具有位於前述第一閘極導體層之附近之半導體基體的第一區域和位於前述第二閘極導體層之附近之半導體基體的第二區域:未進行記憶體動作的狀態下,以前述半導體基體之前述第二區域的平均多數載子濃度作為分子、和以將由前述第二閘極導體層、前述第二閘極絕緣層、前述半導體基體所形成之MOS閘極構造的電容除以前述第二閘極導體層與第二閘極絕緣層的接觸面積得出的值作為分母之分數的值,係與以半導體基體之前述第一區域的平均多數載子濃度作為分子、和以將由前述第一閘極導體層、前述第一閘極絕緣層、前述半導體基體所形成之MOS閘極構造的電容除以前述第一閘極導體層與第一閘極絕緣層的接觸面積得出的值作為分母之分數的值不同。
  2. 如請求項1所述之使用半導體元件的記憶裝置,其中,前述半導體基體之前述第二區域的多數載子濃度係比前述半導體基體之前述第一區域的多數載子濃度高。
  3. 如請求項1所述之使用半導體元件的記憶裝置,其中,以前述第二區域的多數載子濃度作為分子、和以將由前述第二閘極導體層、前述第二閘極絕緣層、前述半導體基體所形成之MOS閘極構造的電容除以前述第二閘極導體層與前述第二閘極絕緣層的接觸面積得出的值作為分母之分數的值,係比以前述第一區域的多數載子濃度作為分子、和以將由前述第一閘極導體層、前述第一閘極絕緣層、前述半導體基體所形成之MOS閘極構造的電容除以前述第一閘極導體層與第一閘極絕緣層的接觸面積得出的值作為分母之分數的值大。
  4. 如請求項1所述之使用半導體元件的記憶裝置,其中,由前述第二閘極導體層、前述第二閘極絕緣層、前述半導體基體所形成之閘極構造的總電容,係比由前述第一閘極導體層、前述第一閘極絕緣層、前述半導體基體所形成之閘極構造的總電容大。
  5. 如請求項1所述之使用半導體元件的記憶裝置,其中,前述第二閘極絕緣層的膜厚係比前述第一閘極絕緣層的膜厚更厚。
  6. 如請求項1所述之使用半導體元件的記憶裝置,其中,具有前述第二閘極絕緣層之MOS電晶體區域之臨限值之前述半導體基體的多數載子濃度依存性,係比具有前述第一閘極絕緣層之MOS電晶體區域之臨限值之前述半導體基體的多數載子濃度依存性大。
  7. 如請求項1所述之使用半導體元件的記憶裝置,其中,於讀取記憶體的資訊之際,施加於與前述第二閘極導體層相連之前述板線的 電壓,係在記憶體之讀取時之具有第二閘極導體層之MOS電晶體之臨限值與抹除時之臨限值之間。
  8. 如請求項1所述之使用半導體元件的記憶裝置,其中,於記憶體的寫入狀態和抹除狀態下,具有前述第二閘極絕緣層之MOS電晶體區域之臨限值的變動,係比具有前述第一閘極絕緣層之MOS電晶體區域之臨限值的變動大。
  9. 如請求項1所述之使用半導體元件的記憶裝置,其中,接近前述位元線之具有前述第二閘極絕緣層之MOS電晶體區域之臨限值的絕對值,係比始終接近前述源極線之具有前述第一閘極絕緣層之MOS電晶體區域之臨限值的絕對值大。
  10. 如請求項1所述之使用半導體元件的記憶裝置,其中,該記憶裝置係控制施加於前述第一雜質區域、前述第二雜質區域、前述第一閘極導體層、前述第二閘極導體層的電壓,而以流動於前述第一雜質區域與前述第二雜質區域之間的電流藉由撞擊游離化現象或閘極引發汲極洩漏電流,進行使電子群和電洞群產生於前述半導體基體和前述第一雜質區域的動作、及使所產生之前述電子群和前述電洞群中之在前述半導體基體中之屬於多數載子的前述電子群或前述電洞群之任一者的一部分或全部殘存於前述半導體基體的動作,以執行記憶體寫入動作,且控制施加於前述第一雜質區域、前述第二雜質區域、前述第一閘極導體層、前述第二閘極導體層的電壓,而從前述第一雜質區域、前述第二雜質區域的至少一處,將殘存之前述半導體基體中之屬於多數載子的前述電子群或前述電洞群的任一者予以移除,以進行記憶體抹除動作。
  11. 如請求項1所述之使用半導體元件的記憶裝置,其中,對於前述源極線、前述位元線、前述板線、前述字元線分別提供電壓而進行記憶體的寫入和抹除。
TW112112701A 2022-04-04 2023-03-31 半導體記憶裝置 TWI841332B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
PCT/JP2022/017049 WO2023195047A1 (ja) 2022-04-04 2022-04-04 半導体メモリ装置
WOPCT/JP2022/017049 2022-04-04

Publications (2)

Publication Number Publication Date
TW202347740A TW202347740A (zh) 2023-12-01
TWI841332B true TWI841332B (zh) 2024-05-01

Family

ID=

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090251959A1 (en) 2008-04-02 2009-10-08 Kabushiki Kaisha Toshiba Semiconductor memory device and driving method thereof

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090251959A1 (en) 2008-04-02 2009-10-08 Kabushiki Kaisha Toshiba Semiconductor memory device and driving method thereof

Similar Documents

Publication Publication Date Title
WO2022137607A1 (ja) 半導体素子を用いたメモリ装置の製造方法
TW202247421A (zh) 具有記憶元件的半導體裝置
US20230397394A1 (en) Method for producing memory device using pillar-shaped semiconductor elements
TWI824701B (zh) 使用半導體元件的記憶裝置
US20230108227A1 (en) Memory device using semiconductor device
TWI823289B (zh) 具有記憶元件的半導體裝置
WO2023148799A1 (ja) 半導体素子を用いたメモリ装置
TWI816327B (zh) 具有記憶元件的半導體裝置
TWI841332B (zh) 半導體記憶裝置
WO2023037446A1 (ja) 半導体素子を用いたメモリ装置
TW202315096A (zh) 使用半導體元件的記憶裝置
WO2023195047A1 (ja) 半導体メモリ装置
WO2023181172A1 (ja) 半導体メモリ装置
WO2024042609A1 (ja) 半導体素子を用いたメモリ装置
US20230402089A1 (en) Semiconductor memory device
WO2024127518A1 (ja) 半導体素子を用いたメモリ装置
TWI823432B (zh) 使用半導體元件的記憶裝置的製造方法
TWI810929B (zh) 使用半導體元件的記憶裝置的製造方法
TWI840162B (zh) 使用半導體的記憶裝置
US20230298659A1 (en) Memory device including semiconductor
US20230320065A1 (en) Semiconductor memory device
TWI838745B (zh) 使用半導體元件的記憶裝置
JP7381145B2 (ja) メモリ素子を有する半導体装置
TWI806354B (zh) 半導體元件記憶裝置
US20240098968A1 (en) Memory device including semiconductor element