TWI746883B - 形成有陰刻圖案的半導體封裝用夾具、引線框架、基板及包括其的半導體封裝體 - Google Patents

形成有陰刻圖案的半導體封裝用夾具、引線框架、基板及包括其的半導體封裝體 Download PDF

Info

Publication number
TWI746883B
TWI746883B TW107128991A TW107128991A TWI746883B TW I746883 B TWI746883 B TW I746883B TW 107128991 A TW107128991 A TW 107128991A TW 107128991 A TW107128991 A TW 107128991A TW I746883 B TWI746883 B TW I746883B
Authority
TW
Taiwan
Prior art keywords
pattern
lead frame
metal
semiconductor
mentioned
Prior art date
Application number
TW107128991A
Other languages
English (en)
Other versions
TW201916289A (zh
Inventor
崔倫華
趙廷焄
崔淳性
Original Assignee
韓商Jmj韓國有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020170127134A external-priority patent/KR101862705B1/ko
Priority claimed from KR1020170151492A external-priority patent/KR20190054661A/ko
Application filed by 韓商Jmj韓國有限公司 filed Critical 韓商Jmj韓國有限公司
Publication of TW201916289A publication Critical patent/TW201916289A/zh
Application granted granted Critical
Publication of TWI746883B publication Critical patent/TWI746883B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49548Cross section geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/13Mountings, e.g. non-detachable insulating substrates characterised by the shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3142Sealing arrangements between parts, e.g. adhesion promotors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3735Laminates or multilayers, e.g. direct bond copper ceramic substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49517Additional leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49517Additional leads
    • H01L23/49524Additional leads the additional leads being a tape carrier or flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49517Additional leads
    • H01L23/49531Additional leads the additional leads being a wiring board
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L24/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/37001Core members of the connector
    • H01L2224/3701Shape
    • H01L2224/37011Shape comprising apertures or cavities
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/40221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/40245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73221Strap and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8338Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/83385Shape, e.g. interlocking features
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/183Connection portion, e.g. seal
    • H01L2924/18301Connection portion, e.g. seal being an anchoring portion, i.e. mechanical interlocking between the encapsulation resin and another package part

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Geometry (AREA)
  • Ceramic Engineering (AREA)
  • Materials Engineering (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Abstract

本發明涉及半導體封裝體,更詳細地,涉及通過在使用於半導體封裝 體的金屬材質夾具和引線框架的表面形成陰刻圖案來增大黏結力並提高耐腐蝕性能,從而可提高半導體封裝體的可靠性的半導體封裝用夾具、引線框架及包括其的半導體封裝體。

Description

形成有陰刻圖案的半導體封裝用夾具、引線框架、基板及包 括其的半導體封裝體
本發明涉及半導體封裝體的部件及包括其的半導體封裝體,更詳細地,涉及通過在使用於半導體封裝體的金屬材質夾具、引線框架及基板的表面形成陰刻圖案來增大黏結力並提高耐腐蝕性能,從而可提高半導體封裝體的可靠性的半導體封裝用部件和包括其的半導體封裝體。
通常,半導體封裝體通過在引線框架的焊盤或基板內置半導體晶片並利用夾具或鍵合線連接半導體晶片與引線框架的引線後使用如環氧樹脂注塑成型料(EMC,Epoxy molding compound)等熱固性材質的封裝材料對周圍進行注塑成型來製造而成。
在如上所述的以往的半導體封裝體中,夾具與半導體晶片、夾具與引線框架的引線和引線框架的焊盤、或者基板與半導體晶片通過如焊料等黏結材料相互黏結,利用如環氧樹脂注塑成型料等封裝材料密封夾具與半導體晶片及引線框架周圍,如上所述的多個半導體封裝用部件由金屬構成,因此與封 裝材料之間的黏結力比較弱,從而頻繁發生在金屬表面與封裝材料之間的剝離現象,由此,從外部滲透微細水分而導致內部腐蝕,由於夾具與引線框架的引線及引線框架的焊盤或者基板與半導體晶片之間的黏結性差,發生半導體封裝體的電性能及可靠性下降的問題。
現有技術文獻
專利文獻
韓國授權專利第10-1249745號
韓國授權專利第10-1208332
韓國公開專利第10-2017-0012927
韓國授權專利第10-1643332號
本發明為了解決如上所述的以往的半導體封裝體的問題而提出,其技術問題在於,提高如環氧樹脂注塑成型料等封裝材料與如夾具、引線框架以及基板等多個半導體封裝用部件之間、半導體晶片與引線框架之間、以及引線框架與夾具之間的附著力,並且,通過使從半導體封裝體的外部滲透水分的現象最小化來防止半導體的內部腐蝕,由此提高半導體封裝體的電性能及可靠性。
根據用於解決如上所述的技術問題的本發明,在夾具、引線框架、基板等多個半導體封裝用部件的金屬表面形成微細的陰刻圖案。
其中,優選地,上述陰刻圖案的剖面形狀為“V”字形或“U”字形,上述陰刻圖案選自菱形格圖案、垂直線形圖案、三角形圖案、斜線形圖案、正方形格圖案、四角形圖案、水平線形圖案、圓形圖案以及蜂窩形圖案中。
而且,優選地,上述陰刻圖案的深度為2μm至100μm,上述陰刻圖案的寬度為5μm至80μm。
並且,優選地,在上述陰刻圖案的凹陷部的外側邊緣包括以比金屬表面相對更高的方式突出的第一金屬突起,上述第一金屬突起的高度為0.5μm至50μm。
而且,優選地,在上述陰刻圖案的內壁形成有第二金屬突起。
並且,在用於解決如上所述的技術問題的半導體封裝體中,在夾具、引線框架、基板的金屬表面中的至少一種形成如上所述的陰刻圖案。
如上所述的本發明具有如下的優點,即,在半導體封裝用部件的金屬表面形成陰刻圖案,從而提高封裝材料與夾具、引線框架以及基板之間、半導體晶片與引線框架之間、引線框架與夾具之間的附著力,並且,通過使從半導體封裝體的外部滲透水分的現象最小化來防止半導體的內部腐蝕,由此提高半導體封裝體的電性能及可靠性。
1:金屬板
P:陰刻圖案
1a:第一金屬突起
1b:第二金屬突起
110:引線框架
111:引線框架的引線
112,113:引線框架的引線
120:半導體晶片
130:鍵合線(wire)
140:黏結材料
150:封裝材料
160:夾具(clip)
200:基板
200a:絕緣層
200b:金屬層
圖1的(a)部分及(b)部分分別為將在構成本發明的半導體封裝用夾具、引線框架以及基板的金屬板的表面所形成的陰刻圖案結構示意性示出的俯視剖視圖及側視剖視圖。
圖2為例示性示出構成本發明的半導體封裝用夾具、引線框架以及基板的金屬板的表面上所形成的陰刻圖案的多種形狀的圖。
圖3的(a)部分及(b)部分分別為在構成本發明的半導體封裝用夾具、引線框架以及基板的金屬板的表面所形成的菱形格形陰刻圖案的形狀及拍攝該金屬板的A-A'剖面的照片。
圖4的(a)部分及(b)部分分別為在構成本發明的半導體封裝用夾具、引線框架以及基板的金屬板的表面所形成的再一菱形格形陰刻圖案的形狀及拍攝該金屬板的B-B'剖面的電子顯微鏡照片。
圖5的(a)部分及(b)部分分別為在構成本發明的半導體封裝用夾具、引線框架以及基板的金屬板的表面所形成的另一菱形格形陰刻圖案的形狀及部分放大照片。
圖6的(a)部分及(b)部分分別為對在構成本發明的半導體封裝用夾具、引線框架以及基板的金屬板的表面所形成的陰刻圖案的剖面及內壁進行拍攝的電子顯微鏡照片。
圖7為作為本發明優選實施例的在引線框架形成陰刻圖案的半導體封裝體的剖視圖。
圖8為作為本發明再一優選實施例的在黏結於半導體晶片的下部面的引線框架的焊盤的表面和引線框架的引線形成陰刻圖案的半導體封裝體的剖視圖。
圖9為作為本發明另一優選實施例的在夾具的表面形成陰刻圖案的半導體封裝體的剖視圖。
圖10為作為本發明優選實施例的在基板的金屬表面上形成微細陰刻圖案的半導體封裝體的剖視圖。
圖11為用於對形成有本發明的陰刻圖案的金屬表面的附著力進行試驗的金屬試片照片。
圖12為用於對形成有本發明的陰刻圖案的金屬表面的附著力進行試驗的金屬試片照片。
圖13為比較例1、比較例2及實施例1至實施例3的附著力的試驗結果曲線圖。
圖14的(a)部分、(b)部分及(c)部分分別為在實施例1的試片、實施例2的試片及實施例3的試片塗敷焊料的照片。
圖15為形成有本發明的陰刻圖案金屬表面的剖面的另一電子顯微鏡照片(SEM)。
以下,參照附圖和優選實施例對本發明的半導體封裝用夾具、引線框架、基板及包括其的半導體封裝體的結構及作用進行詳細的說明。
圖1的(a)部分及(b)部分分別為將在構成使用於本發明一實施例的半導體封裝體的金屬材質夾具、引線框架以及基板的金屬板1所形成的陰刻圖案P的形狀示意性示出的俯視剖視圖及側視剖視圖。
構成連續的線形的多個凹陷部且形成於構成上述夾具、引線框架以及基板的金屬板1的表面的陰刻圖案通過鐳射照射來形成,為構成連續的線形的多個凹陷部的陰刻圖案。如圖2所示,上述陰刻圖案在金屬板1的表面的中央以相互平行的方式形成,可由以規定的深度形成的多個凹陷的線形圖案構成,如圖2所示,具有菱形格圖案a、垂直線形圖案b、三角形圖案c、斜線形圖案d、正方形格圖案e、四角形圖案f、水平線形圖案g、圓形圖案h以及蜂窩形圖案i等 多種形態的圖案的凹陷的微細槽可反覆地形成於金屬表面。另一方面,上述半導體封裝用基板可以為整體由金屬構成的金屬基板,也可以為在柔軟性陶瓷層的上下表面層疊如銅等導電性材質的電路圖案的如直接敷銅(DBC,Direct bondcd copper)基板等絕緣基板,在上述金屬基板或絕緣基板的金屬表面形成如上所述的陰刻圖案。
圖3的(a)部分及(b)部分分別為例示性地示出在金屬板1的表面所形成的菱形格形陰刻圖案P的形狀及拍攝該金屬板的A-A'剖面的電子顯微鏡照片。如圖3的(b)部分所示,在本實施例中,上述陰刻圖案具有規定的深度D,凹陷部的形狀大致為“V”字形。
其中,上述陰刻圖案在構成夾具、引線框架、基板的金屬板1的表面通過照射鐳射來形成,優選地,深度D為2μm至100μm。
在上述陰刻圖案的深度小於2μm的情況下,與注塑成型材料及黏結材料之間的附著力弱,在大於100μm的情況下,可導致夾具、引線框架、基板的表面受損,且在技術上難以製作,同時對可靠性造成壞影響,因此不優選。 可通過所照射的鐳射的功率、照射時間、照射次數等來調節上述陰刻圖案的深度。並且,優選地,上述陰刻圖案的寬度為5μm至80μm。而且,優選地,在本發明中所使用的鐳射的功率為5W至50W,雷射光束的厚度為0.05mm至1mm,鐳射的振動頻率為1Khz至1000Khz。
並且,如圖3的(b)部分所示,優選地,在上述陰刻圖案的凹陷部的外側邊緣包括以比原來的金屬板的表面相對更高的方式突出的第一金屬突起1a。上述第一金屬突起1a以比金屬板1的表面更高的方式突出,因此金屬板1的表面的粗糙度變大,且第一金屬突起1a與封裝材料之間的接觸面積變寬,從而封裝材料黏結於第一金屬突起1a並使附著力增大。並且,沿著金屬板1的表面 從外部滲透的微細水分被第一金屬突起1a阻擋,因此可更有效防止因微細水分的滲透而產生的內部腐蝕。優選地,上述第一金屬突起1a的高度為0.5μm至50μm。
圖4的(a)部分及(b)部分分別為例示性地示出在金屬板1的表面所形成的再一菱形格形陰刻圖案P的形狀及拍攝該金屬板的B-B'剖面的電子顯微鏡照片。
如圖4的(b)部分所示,在本實施例中,上述陰刻圖案P同樣具有規定的深度D,凹陷部的形狀大致為“U”字形。同樣,優選地,上述陰刻圖案通過向構成夾具、引線框架以及基板的金屬板1的表面照射鐳射來形成,優選地,深度D為2μm至100μm。並且,由圖4的(b)部分可確認,在上述陰刻圖案的凹陷部的外側邊緣也形成有以比原來的金屬板的表面相對更高的方式突出的第一金屬突起1a。
圖5的(a)部分及(b)部分分別為在金屬板1的表面所形成的另一菱形格形陰刻圖案的形狀及部分放大的顯微鏡照片。由圖5可確認,形成有沿著形成於金屬板1的表面的陰刻圖案的凹陷部的上部外側邊緣凸出的第一金屬突起1a。
圖6的(a)部分及(b)部分分別為拍攝陰刻圖案的剖面及內壁的電子顯微鏡照片。如圖5所示,圖6的(a)部分為將形成有陰刻圖案的金屬板1從表面垂直切開規定深度後拍攝其剖面的圖,可確認,在陰刻圖案P的凹陷部的外側邊緣形成有凸出的第一金屬突起1a,而內壁凹凸不平。圖6的(b)部分為放大拍攝這種陰刻圖案的內壁的表面的圖,可確認,在整個內壁形成有第二金屬突起1b,而內壁凹凸不平。如上所述,在微細陰刻圖案P的內壁形成有多個第二金屬突起1b,因此,內壁的表面凹凸不平,從而可增大封裝材料與陰刻圖案內壁之間的黏結力。
這種第一金屬突起1a和第二金屬突起1b以如下方式形成,即,當向金屬表面照射鐳射來形成微細陰刻圖案時,陰刻圖案的凹陷部的外側邊緣和內壁表面借助鐳射而被熔融後在冷卻時被固化的過程中以球形的氣泡(bubble)形狀黏結並凹凸不平地突出,通過這種凹凸不平的表面結構來增大與封裝材料之間的黏結力。
圖7為包括形成有本發明的陰刻圖案的引線框架110的半導體封裝體的剖視圖。如圖所示,在中央配置引線框架的焊盤111,多個引線框架的引線112、113以留有規定的間隙(gap)的方式配置於上述引線框架的焊盤111的周圍區域。上述引線框架的引線112、113和引線框架的焊盤111均由銅、銅合金或其他所有具有適當導電性的金屬材質構成。半導體晶片120借助如焊料等導電性黏結材料140而黏結於上述引線框架的焊盤111的上部面,上述半導體晶片120與引線框架的引線112、113可通過鍵合線130電連接。而且,利用如環氧樹脂注塑成型料等封裝材料150對上述引線框架的焊盤111和引線框架的引線112、113、半導體晶片120及鍵合線130的周圍進行被注塑成型來形成封裝體的主體。此時,上述引線框架的引線112、113為了與內置有半導體封裝體的電子裝置的電路部相連接而其端部向封裝材料150暴露。
如圖所示,可在上述引線框架的焊盤111的下部表面和引線框架的引線112、113的上部和/或下部表面形成如上所述的陰刻圖案。由此,使封裝材料150滲透於上述陰刻圖案的凹陷部分的內側來進行填充,從而呈現比光滑的面對面黏結更好的附著力,且可以防止金屬表面的剝離現象,因此提高半導體封裝體的電性能及可靠性。並且,通過使上述陰刻圖案的形狀發生變化或使深度或長度等的規格發生變化來控制如焊料等黏結材料140散開出去的程度,從而可防止因黏結材料向各種方向不均勻地散開而使電性能降低的現象。
另一方面,通常,在半導體封裝體中,由於微細水分沿著端部向封裝材料150的外部暴露的引線框架的引線112、113的表面向封裝體的內部滲透,頻繁發生半導體封裝體的多個內部結構部件被腐蝕的現象,由於這種內部腐蝕的現象,使電特性下降而導致可靠性下降。但是,如圖7中的圓圈所示,在陰刻圖案形成於引線框架的引線112、113或引線框架的焊盤111的表面的情況下,如箭頭所表示,微細水分滲透的路徑因陰刻圖案的連續性的深度而以“Z”字形態轉變方向,同時其路徑的長度相對變長,凹陷的部分起屏障作用,因此微細水分難以向半導體封裝體的內部的深處滲透,由此顯著降低產生內部腐蝕的可能性。另一方面,如上所述,在第一金屬突起形成於陰刻圖案的凹陷部的外側的情況下,更能夠增大微細水分的滲透抑制效果。
圖8為作為本發明再一優選實施例的在與半導體晶片120黏結的引線框架的焊盤111的上部面也形成陰刻圖案的半導體封裝體的結構剖視圖。在此情況下,黏結材料140向形成於引線框架的焊盤111的表面的陰刻圖案的內側凹陷部滲透來提高附著力,且可以防止黏結劑不必要地向周圍散開。
圖9為作為本發明另一優選實施例的在通過黏結材料170與半導體晶片120黏結的夾具160的表面和與封裝材料150接觸的夾具160的表面形成半導體封裝體的結構剖視圖。其中,上述夾具160主要由銅構成,並借助鐳射照射來在表面形成陰刻圖案。如圖所示,用於黏結半導體晶片120與夾具160的黏結材料170向形成於夾具160的下部面的陰刻圖案的內側凹陷部滲透,從而增大附著力,且防止黏結材料170向周圍流出。並且,封裝材料150向形成於夾具160的上部面的陰刻圖案的內側凹陷部滲透,從而可提高夾具160與封裝材料150之間的附著力。
此外,分別在上述夾具160和引線框架的引線(113)的黏結面形成陰刻圖案,從而可提高夾具160與引線框架的引線(113)之間的附著力。
圖10為包括形成有本發明的微細陰刻圖案的基板200的半導體封裝體的剖視圖。如上所述,上述基板200可以為整體由金屬構成的金屬基板,也可以為在陶瓷層的上下表面層疊導電性材質的電路圖案的絕緣基板,以下舉例說明絕緣基板。如圖10所示,在本實施例中舉出的基板200包括中央由陶瓷構成的和形成於上述絕緣層200a的上下表面的金屬層200b。其中,半導體晶片120借助如焊料等導電性黏結材料140而接合於上述基板200的金屬層200b的上部表面,而引線框架10借助焊料或超聲波熔接等方法而接合於基板200的金屬層200b的上部表面的另一側。其中,接合有上述半導體晶片120的金屬層部分與接合於引線框架10的金屬層部分處於以留有規定的間隙的方式相隔開的狀態,為了向上述半導體晶片120供給電源,半導體晶片120與通過鍵合線130與接合有上述引線框架10的基板200的金屬層200b部分電連接。其中,可使用夾具(未圖示)來代替上述鍵合線130,以下可理解為均包括夾具。利用如環氧樹脂注塑成型料等封裝材料150對上述基板200、引線框架10、半導體晶片120及鍵合線130的周圍進行被注塑成型來形成封裝體的主體。此時,上述引線框架10為了與內置有半導體封裝體的電子裝置的電路部相連接而其端部向封裝材料150暴露。並且,優選地,如圖10所示,上述基板200的一面,例如,上述基板200的下部面(下部面金屬層)為了散熱而向封裝材料150的外部暴露。
尤其,在本實施例中,在上述基板200的金屬表面形成具有如上所述的結構的微細陰刻圖案P。只要是與封裝材料150相接觸的基板200的金屬表面,上述微細陰刻圖案P可在任何地方形成。例如,如圖10所示,微細陰刻圖案P可形成於配置有半導體晶片120的金屬層200b部分的上部表面的一側,雖然未圖示,也可以形成於接合有引線框架10的金屬層200b部分的上部的一側。由此,使封裝材料150向上述微細陰刻圖案P的凹陷部分的內側滲透並進行填充,從而 呈現比光滑的面對面黏結更好的附著力,且可以防止金屬表面的剝離現象,因此提高半導體封裝體的電性能及可靠性。
另一方面,通常,在半導體封裝體中,由於微細水分通過基板200與封裝材料150之間向封裝體的內部滲透,頻繁發生如半導體晶片120等多個內部結構部件被腐蝕的現象。由於這種內部腐蝕的現象,使電特性下降而導致可靠性下降。但是,如圖10中的圓圈所示,在微細陰刻圖案P形成於基板200的金屬層200b的表面的情況下,如箭頭所表示,微細水分滲透的路徑因微細陰刻圖案的連續性的深度而以“Z”字形態轉變方向,同時其路徑的長度相對變長,凹陷的部分起屏障作用,因此微細水分難以向半導體封裝體的內部的深處滲透,由此顯著降低產生內部腐蝕的可能性。另一方面,如上所述,在第一金屬突起形成於微細陰刻圖案的凹陷部的外側的情況下,更能夠增大微細水分的滲透抑制效果。此外,具有防止因黏結材料在接合部不必要地向周圍散開而降低電特性的效果。
圖11為使用金屬基板作為基板200的半導體封裝體的剖視圖。如圖所示,整個上述基板200由金屬形成,在金屬表面形成如上所述的陰刻圖案P,從而可增大與包圍周圍的封裝材料150之間的黏結力。
為了對構成形成有具有如上所述的結構的本發明的陰刻圖案的半導體封裝用部件的金屬表面的附著力進行試驗,製作了如圖12所示的5個試片。圖12的(a)為在表面沒有進行任何處理的作為一般的銅板的比較例1的試片,圖12的(b)部分、(c)部分及(d)部分分別為根據本發明向銅板照射鐳射來形成菱形圖案的陰刻圖案的實施例1(b)的試片、實施例2(c)的試片、實施例3(d)的試片照片。而且,圖12的(e)部分為作為以往為了提高附著力而通常使用的方式的通過蝕刻來使銅板的表面變粗糙的試片照片。以長度為31mm、寬度為8mm、厚度為0.2mm的相同的規格製作各個試片。在形成實施例1 至實施例3的陰刻圖案時所使用的鐳射的振動頻率為20Khz,並以100mm/s的速度移動鐳射光源來形成陰刻圖案。
以所使用的鐳射光源的最大功率的60%刻印一次來以18μm的深度形成上述實施例1(b)的陰刻圖案。而且,以鐳射光源的最大功率的100%連續刻印兩次來以66μm的深度形成實施例2(c)的陰刻圖案。另一方面,以鐳射光源的最大功率的70%連續刻印三次來以81μm的深度形成實施例3(d)的陰刻圖案。
為了測定以如上所述的方式準備的5個試片的附著力,在將封裝材料垂直附著於各個試片的狀態下,使用推動工具(Push tool)推動封裝材料的側面來施加力量,由此對封裝材料從試片脫附時的力量進行測定。測定時所使用的設備為Shear Tester Dage 4000,作為封裝材料,使用了KTMC-5400GV(KCC)。
圖13為比較例1、比較例2及實施例1至實施例3的附著力的試驗結果曲線圖。由圖13可知,相比於在表面沒有進行任何處理的比較例1,形成有陰刻圖案的實施例1至實施例3的試片的附著力明顯高。相比於實施例1,通過蝕刻來使表面變粗糙的比較例2的附著力略高,但比實施例2及實施例3稍微低。另一方面,當形成有陰刻圖案的試片之間相互進行比較時,陰刻圖案的深度為81μm的最深的實施例2的試片的附著力最高,深度為18μm的最淺的實施例1的附著力最低。相比於鐳射的功率為100%的實施例3,鐳射的功率為70%的實施例2的附著力更高,由此可解釋為,附著力的大小與形成於金屬表面的陰刻圖案的深度有關,而與所照射的鐳射的功率無關。
圖14的(a)部分、(b)部分及(c)部分分別為在實施例1(a)的試片、實施例2(b)的試片及實施例3(c)的試片塗敷焊料的照片。由圖14可知,以點形態塗敷的焊料由於毛細管現象和表面張力而沿著由周圍的陰刻圖 案所形成的凹陷部流動。而且可確認,焊料未向沒有形成圖案的位置散開。如上所述,在金屬板的表面形成陰刻圖案的情況下,通過防止如焊料等黏結材料向周圍面積大地散開來提高半導體封裝體的可靠性。
另一方面,圖15為形成有如上所述的陰刻圖案P的金屬1的表面的剖面的另一電子顯微鏡照片(SEM)。通常,使用於半導體封裝體的封裝材料150包括填充物F。為了將從如基板、引線框架或夾具等金屬產生的熱量能夠靈活地向外部排出,填充物F由導熱能力優秀的材質構成。在本發明中,如圖15所示,封裝材料150向形成於如引線框架、夾具、基板等半導體封裝用部件的金屬表面的陰刻圖案P的內部滲透。由此,構成引線框架、夾具或基板的金屬1的內部與填充物F相互接近,從金屬產生的熱量向填充物F傳遞而能夠靈活地向外部排出,從而確保半導體封裝體的熱穩定性。
以上,基於本發明的優選實施例進行了詳細的說明,但在不脫離本發明的技術思想的情況下,本技術領域的普通技術人員可進行多種變形,本發明的保護範圍並不僅限定於這種實施例,而是應解釋為還涉及與其均等的範圍。

Claims (18)

  1. 一種半導體封裝用引線框架(lead frame),其中上述引線框架包括焊盤和引線,一半導體晶片耦接上述引線框架的焊盤的上部表面,上述引線框架的引線電性連接上述半導體晶片,上述引線框架由一金屬板形成,一陰刻圖案形成於上述引線框架的焊盤的上部表面和下部表面,上述半導體晶片耦接上述引線框架的焊盤的上部表面,上述半導體晶片並未耦接上述引線框架的焊盤的下部表面,上述陰刻圖案通過鐳射照射在上述金屬板表面形成,上述陰刻圖案構成連續的線形的多個凹陷部而其深度為2μm至100μm,在上述陰刻圖案的凹陷部的外側邊緣形成有以比引線框架的金屬表面相對更高的方式突出的第一金屬突起,在上述陰刻圖案的內壁形成有第二金屬突起;其中上述第二金屬突起係於上述陰刻圖案的凹陷部的內壁表面凹凸不平地形成球形的氣泡形狀突出。
  2. 如申請專利範圍第1項之半導體封裝用引線框架,其中,上述陰刻圖案的剖面形狀為“V”字形。
  3. 如申請專利範圍第1項之半導體封裝用引線框架,其中,上述陰刻圖案的剖面形狀為“U”字形。
  4. 如申請專利範圍第1項之半導體封裝用引線框架,其中,上述陰刻圖案為選自菱形格圖案、垂直線形圖案、三角形圖案、斜線形圖案、正方形格圖案、四角形圖案、水平線形圖案、圓形圖案以及蜂窩形圖案中的一種。
  5. 如申請專利範圍第1項之半導體封裝用引線框架,其中,上述陰刻圖案的寬度為5μm至80μm。
  6. 如申請專利範圍第1項之半導體封裝用引線框架,其中,上述第一金屬突起的高度為0.5μm至50μm。
  7. 一種半導體封裝用夾具,其中,上述夾具電性連接一半導體晶片以及一引線框架的一引線,上述夾具由一金屬板形成,上述夾具的上部表面和下部表面中至少一側或多側上形成一陰刻圖案,上述夾具的下部表面電性連接上述半導體晶片,上述夾具的上部表面電性並未連接上述半導體晶片,上述夾具的上部表面和下部表面為相對設置,上述陰刻圖案通過鐳射照射在上述金屬板表面形成,上述陰刻圖案構成連續的線形的多個凹陷部而其深度為2μm至100μm,在上述陰刻圖案的凹陷部的外側邊緣形成有以比夾具的金屬表面相對更高的方式突出的第一金屬突起,在上述陰刻圖案的內壁形成有第二金屬突起;其中上述第二金屬突起係於上述陰刻圖案的凹陷部的內壁表面凹凸不平地形成球形的氣泡形狀突出。
  8. 如申請專利範圍第7項之半導體封裝用夾具,其中,上述陰刻圖案的剖面形狀為“V”字形。
  9. 如申請專利範圍第7項之半導體封裝用夾具,其中,上述陰刻圖案的剖面形狀為“U”字形。
  10. 如申請專利範圍第7項之半導體封裝用夾具,其中,上述陰刻圖案為選自菱形格圖案、垂直線形圖案、三角形圖案、斜線形圖案、正 方形格圖案、四角形圖案、水平線形圖案、圓形圖案以及蜂窩形圖案中的一種。
  11. 如申請專利範圍第7項之半導體封裝用夾具,其中,上述陰刻圖案的寬度為5μm至80μm。
  12. 如申請專利範圍第7項之半導體封裝用夾具,其中,上述第一金屬突起的高度為0.5μm至50μm。
  13. 一種半導體封裝體,其中,包括:引線框架,其中上述引線框架包括一焊盤和一引線,上述半導體晶片耦接上述引線框架的焊盤的上表面,上述引線框架的引線電性連接上述半導體晶片;半導體晶片,接合在上述引線框架的上述焊盤上;夾具,用於使上述半導體晶片與上述引線框架的引線相互電連接;封裝材料,以包圍上述引線框架、半導體晶片以及夾具的周圍的方式進行注塑成型,上述引線框架以及夾具由一金屬板形成,一陰刻圖案形成於上述引線框架的焊盤的上部表面和下部表面,上述半導體晶片耦接上述引線框架的焊盤的上部表面,上述半導體晶片並未耦接上述引線框架的焊盤的下部表面,上述夾具的上部表面和下部表面中至少一側或多側上形成一陰刻圖案,上述夾具的下部表面電性連接上述半導體晶片,上述夾具的上部表面電性並未連接上述半導體晶片,上述夾具的上部表面和下部表面為相對設置, 上述陰刻圖案通過鐳射照射在上述金屬板表面形成,上述陰刻圖案構成連續的線形的多個凹陷部而其深度為2μm至100μm,在上述陰刻圖案的凹陷部的外側邊緣形成有以比金屬表面相對更高的方式突出的第一金屬突起,在上述陰刻圖案的內壁形成有第二金屬突起;其中上述第二金屬突起係於上述陰刻圖案的凹陷部的內壁表面凹凸不平地形成球形的氣泡形狀突出。
  14. 如申請專利範圍第13項之半導體封裝體,其中,上述陰刻圖案的剖面形狀為“V”字形。
  15. 如申請專利範圍第13項之半導體封裝體,其中,上述陰刻圖案的剖面形狀為“U”字形。
  16. 如申請專利範圍第13項之半導體封裝體,其中,上述陰刻圖案為選自菱形格圖案、垂直線形圖案、三角形圖案、斜線形圖案、正方形格圖案、四角形圖案、水平線形圖案、圓形圖案以及蜂窩形圖案中的一種。
  17. 如申請專利範圍第13項之半導體封裝體,其中,上述陰刻圖案的寬度為5μm至80μm。
  18. 如申請專利範圍第13項之半導體封裝體,其中,上述第一金屬突起的高度為0.5μm至50μm。
TW107128991A 2017-09-29 2018-08-20 形成有陰刻圖案的半導體封裝用夾具、引線框架、基板及包括其的半導體封裝體 TWI746883B (zh)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
KR10-2017-0127134 2017-09-29
??10-2017-0127134 2017-09-29
KR1020170127134A KR101862705B1 (ko) 2017-09-29 2017-09-29 음각 패턴이 형성된 반도체 패키지용 클립, 리드프레임 및 이를 포함하는 반도체 패키지
??10-2017-0151492 2017-11-14
KR10-2017-0151492 2017-11-14
KR1020170151492A KR20190054661A (ko) 2017-11-14 2017-11-14 미세 음각 패턴이 형성된 기판 및 이를 포함하는 반도체 패키지

Publications (2)

Publication Number Publication Date
TW201916289A TW201916289A (zh) 2019-04-16
TWI746883B true TWI746883B (zh) 2021-11-21

Family

ID=65903747

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107128991A TWI746883B (zh) 2017-09-29 2018-08-20 形成有陰刻圖案的半導體封裝用夾具、引線框架、基板及包括其的半導體封裝體

Country Status (4)

Country Link
US (1) US11367666B2 (zh)
CN (1) CN211265444U (zh)
TW (1) TWI746883B (zh)
WO (1) WO2019066264A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11342281B2 (en) * 2017-10-30 2022-05-24 Mitsubishi Electric Corporation Power semiconductor device and manufacturing method for power semiconductor device
CN110739274B (zh) * 2019-10-28 2022-01-07 苏州晶台光电有限公司 Plcc smd户外rgb支架防潮结构设计方法
EP3996129A1 (en) * 2020-11-04 2022-05-11 Nexperia B.V. A semiconductor device and a method of manufacturing a semiconductor device
US11842953B2 (en) * 2021-04-28 2023-12-12 Infineon Technologies Ag Semiconductor package with wire bond joints and related methods of manufacturing
EP4163960A1 (en) * 2021-10-07 2023-04-12 STMicroelectronics S.r.l. Method of manufacturing semiconductor devices, corresponding semiconductor device and ribbon for use therein
WO2024095714A1 (ja) * 2022-11-04 2024-05-10 富士電機株式会社 半導体モジュール

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4861407A (en) * 1985-06-18 1989-08-29 The Dow Chemical Company Method for adhesive bonding articles via pretreatment with energy beams
CN101419920A (zh) * 2007-10-23 2009-04-29 半导体元件工业有限责任公司 用于制造半导体元器件的方法以及因之的结构
CN102751255A (zh) * 2012-07-26 2012-10-24 上海宏力半导体制造有限公司 半导体接合焊盘结构及其制造方法、以及集成电路
US20160315054A1 (en) * 2014-04-04 2016-10-27 Mitsubishi Electric Corporation Semiconductor device

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06338583A (ja) 1993-05-31 1994-12-06 Kawasaki Steel Corp 樹脂封止型半導体装置及びその製造方法
JPH10303355A (ja) 1997-04-28 1998-11-13 Mitsui High Tec Inc 半導体装置
DE112009000447B4 (de) 2008-04-09 2016-07-14 Fuji Electric Co., Ltd. Halbleitervorrichtung und Verfahren zu ihrer Herstellung
JP5669495B2 (ja) 2010-09-17 2015-02-12 株式会社大貫工業所 樹脂封止金属部品、それに用いるリードフレーム、及び金属部品の製造方法
KR101208332B1 (ko) 2010-11-15 2012-12-05 제엠제코(주) 반도체 패키지용 클립 구조 및 이를 이용한 반도체 패키지
KR101249745B1 (ko) 2011-05-16 2013-04-03 제엠제코(주) 반도체 패키지용 클립, 이를 이용한 반도체 패키지 및 그 제조방법
CN104137252B (zh) 2012-02-22 2017-07-14 三菱电机株式会社 半导体装置及半导体装置的制造方法
JP2014007363A (ja) * 2012-06-27 2014-01-16 Renesas Electronics Corp 半導体装置の製造方法および半導体装置
KR20150129269A (ko) 2014-05-09 2015-11-19 제엠제코(주) 반도체 패키지를 위한 클립 구조체 및 이를 이용한 반도체 패키지, 제조 방법
JP6331867B2 (ja) 2014-08-18 2018-05-30 三菱マテリアル株式会社 ヒートシンク付パワーモジュール用基板及びその製造方法
KR101643332B1 (ko) 2015-03-20 2016-07-27 제엠제코(주) 초음파 웰딩을 이용한 클립 본딩 반도체 칩 패키지 및 그 제조 방법
KR20170012927A (ko) 2015-07-27 2017-02-06 제엠제코(주) 반도체 패키지용 클립 및 그 제조방법, 클립을 포함하는 반도체 패키지
JP6650723B2 (ja) 2015-10-16 2020-02-19 新光電気工業株式会社 リードフレーム及びその製造方法、半導体装置
CN107924884B (zh) * 2016-03-30 2022-02-18 松下知识产权经营株式会社 半导体装置
KR101754031B1 (ko) 2016-06-14 2017-07-07 제엠제코(주) 양면 기판 노출형 반도체 패키지

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4861407A (en) * 1985-06-18 1989-08-29 The Dow Chemical Company Method for adhesive bonding articles via pretreatment with energy beams
CN101419920A (zh) * 2007-10-23 2009-04-29 半导体元件工业有限责任公司 用于制造半导体元器件的方法以及因之的结构
CN102751255A (zh) * 2012-07-26 2012-10-24 上海宏力半导体制造有限公司 半导体接合焊盘结构及其制造方法、以及集成电路
US20160315054A1 (en) * 2014-04-04 2016-10-27 Mitsubishi Electric Corporation Semiconductor device

Also Published As

Publication number Publication date
CN211265444U (zh) 2020-08-14
TW201916289A (zh) 2019-04-16
US11367666B2 (en) 2022-06-21
US20200176342A1 (en) 2020-06-04
WO2019066264A1 (ko) 2019-04-04

Similar Documents

Publication Publication Date Title
TWI746883B (zh) 形成有陰刻圖案的半導體封裝用夾具、引線框架、基板及包括其的半導體封裝體
JP5689462B2 (ja) 半導体装置およびその製造方法
JP6578900B2 (ja) 半導体装置及びその製造方法
JP6808067B2 (ja) 電力用半導体装置および電力用半導体装置の製造方法
KR102287698B1 (ko) 반도체 장치 및 그 제조 방법
KR101862705B1 (ko) 음각 패턴이 형성된 반도체 패키지용 클립, 리드프레임 및 이를 포함하는 반도체 패키지
JP2008311366A (ja) 樹脂封止型半導体装置
US9515009B2 (en) Packaged semiconductor device having leadframe features preventing delamination
JP6858897B2 (ja) 半導体装置
JP2004186622A (ja) 樹脂封止型半導体装置
US20190355656A1 (en) Semiconductor device
WO2016092791A1 (ja) 半導体装置およびその製造方法
JP7149751B2 (ja) 半導体装置
JP2010232471A (ja) 半導体装置の製造方法および半導体装置
JP6972622B2 (ja) 半導体装置および半導体装置の製造方法
TW200828455A (en) Method for fabricating heat-dissipating package and heat-dissipating structure applicable thereto
JP2006344827A (ja) 半導体装置の製造方法
JP6733585B2 (ja) 半導体装置およびその製造方法
KR20190054661A (ko) 미세 음각 패턴이 형성된 기판 및 이를 포함하는 반도체 패키지
JP2007027183A (ja) 半導体装置及びその製造方法
TW201417231A (zh) 封裝基板及晶片封裝構件
JP4585147B2 (ja) 半導体装置
JP2007142105A (ja) 半導体装置および半導体装置の製造方法
JP3908590B2 (ja) ダイボンディング方法
US11728309B2 (en) Clip having locking recess for connecting an electronic component with a carrier in a package