TWI706402B - 顯示面板及其製作方法 - Google Patents

顯示面板及其製作方法 Download PDF

Info

Publication number
TWI706402B
TWI706402B TW108120539A TW108120539A TWI706402B TW I706402 B TWI706402 B TW I706402B TW 108120539 A TW108120539 A TW 108120539A TW 108120539 A TW108120539 A TW 108120539A TW I706402 B TWI706402 B TW I706402B
Authority
TW
Taiwan
Prior art keywords
pixels
display panel
wire
traces
substrate
Prior art date
Application number
TW108120539A
Other languages
English (en)
Other versions
TW202046280A (zh
Inventor
謝孟廷
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW108120539A priority Critical patent/TWI706402B/zh
Priority to CN201911226008.9A priority patent/CN110908202B/zh
Priority to US16/737,961 priority patent/US11374034B2/en
Application granted granted Critical
Publication of TWI706402B publication Critical patent/TWI706402B/zh
Publication of TW202046280A publication Critical patent/TW202046280A/zh

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/1306Details
    • G02F1/1309Repairing; Testing
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133351Manufacturing of individual cells out of a plurality of cells, e.g. by dicing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • H01L27/1244Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits for preventing breakage, peeling or short circuiting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Mathematical Physics (AREA)
  • Manufacturing & Machinery (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

一種顯示面板,包含畫素陣列、第一走線、第二走線、導線、驅動電路以及絕緣層。畫素陣列包含第一畫素及第二畫素。第一走線分別電性連接第一畫素。第二走線分別電性連接第二畫素。導線延伸以與第二走線部分地重疊,並電性連接第二走線,其中導線用以提供同色訊號予第二畫素。絕緣層設置於第一走線與導線之間。

Description

顯示面板及其製作方法
本揭露內容是有關於一種顯示面板及其製作方法。
於家用電器設備的各式電子產品之中,應用薄膜電晶體(thin film transistor;TFT)的顯示面板已經被廣泛地使用。薄膜電晶體式的顯示面板主要是由薄膜電晶體陣列基板、彩色濾光陣列基板和顯示介質所構成,其中薄膜電晶體陣列包含多個薄膜電晶體以及與每一個薄膜電晶體對應配置的畫素電極。此外,可自驅動電路傳輸電性訊號至薄膜電晶體陣列來驅動薄膜電晶體,藉以控制對應的畫素電極。
於顯示面板的製作過程中,會先依據顯示面板的尺寸來布局上述元件的形成位置,並對應此些形成位置產生相因應的光罩。然而,當顯示面板的尺寸有變動時,原先產生的光罩將可能無法對應使用在有變動尺寸需求的顯示面板上。而若對原先尺寸的顯示面板直接進行切割,又會有因切斷走線而致使顯示面板無法正常使用的風險。因此,如何對此議題進行改良,已成為相關領域的重要研發課題之一。
本揭露內容之一實施方式提供一種顯示面板,包含畫素陣列、第一走線、第二走線、導線以及絕緣層。畫素陣列包含第一畫素及第二畫素。第一走線分別電性連接第一畫素。第二走線分別電性連接第二畫素。導線延伸以與第二走線部分地重疊,並電性連接第二走線,其中導線用以提供同色訊號予第二畫素。絕緣層設置於第一走線與導線之間。
於部分實施方式中,顯示面板更包含基板。畫素陣列設置於基板之上,第二走線各自具有一端面,第二走線之端面係切齊基板之同一邊線,且第一畫素至基板之邊線的最小垂直距離大於第二畫素至基板之邊線的最小垂直距離。
於部分實施方式中,部份的第二畫素係排列於畫素陣列中的最後一行,且此部分的第二畫素與基板之邊線的最小垂直距離係大於0微米並小於等於150微米。
於部分實施方式中,顯示面板更包含基板。畫素陣列設置於基板之上,第二走線各自具有端面,且第二走線之端面係切齊基板之同一邊線。
於部分實施方式中,畫素陣列更包含第三畫素,第二畫素位在第一畫素與第三畫素之間,且第三畫素各自的面積小於第一畫素與第二畫素各自的面積。
於部分實施方式中,導線的線寬大於第一走線各自的線寬。
於部分實施方式中,顯示面板更包含閘極驅動陣 列電路。閘極驅動陣列電路電性連接導線。
於部分實施方式中,顯示面板更包含源極驅動元件,且源極驅動元件之中最遠離第二畫素之至少一者電性連接導線。
於部分實施方式中,導線具有突出部,突出部各自朝向第二走線突出,並連接至第二走線,其中絕緣層圍繞突出部。
本揭露內容之一實施方式提供一種的製作方法,包含以下步驟。沿著裁切面裁切初始面板結構,以得到顯示面板,其中裁切面與顯示面板之第一走線分離,並與顯示面板之基板及第二走線重疊,使得基板之邊線切齊第二走線各自之端面。將導線與第二走線熔接於一起。
於部分實施方式中,顯示面板的製作方法更包含以下步驟。於裁切初始面板結構的步驟之前,形成導線,且導線係延伸至與第一走線及第二走線重疊。於裁切初始面板結構的步驟之前,形成絕緣層,以將導線電性絕緣第一走線及第二走線。
藉由以上配置,若因裁切需求,而遭遇到第二走線被切斷的狀況,則可藉由與第二走線熔接於一起的導線傳輸同色訊號,使得同色訊號可經第二走線傳輸至與第二走線電性連接的第二畫素,從而控制第二畫素呈現出相同的顏色。
100A、100B:初始面板結構
102:顯示區
104:周邊區
110、202:第一基板
112、210:畫素陣列
114、212:掃描線
115、214:資料線
116、216:薄膜電晶體
117、218:畫素電極
120、205:閘極線路
122:走線
124、224:導線
128A、128B、130A、130B、132A、132B、206、208:源極驅動元件
126A、126B、204:閘極驅動陣列電路
127、209:同色訊號驅動電路
150:第一偏光片
140:陣列基板
152:顯示介質層
154:間隙物
156:彩色濾光層基板
164:第二偏光片
158:第二基板
160:遮光層
162:彩色濾光層
163:共用電極
200A、200B:顯示面板
220:第一走線
222:第二走線
225:突出部
230:絕緣層
232:接合點
A、4B、5B:區域
CS:裁切面
D:最小垂直距離
D1:第一方向
D2:第二方向
E:邊緣
I-I’、II-II’:線段
L:邊線
P:畫素區域
P1:第一畫素
P2:第二畫素
P3:第三畫素
S1、S2:端面
第1A圖為依據本揭露內容之第一實施方式繪示初始面板結構的上視示意圖。
第1B圖為繪示初始面板結構的側視示意圖。
第2A圖及第2B圖繪示對第1A圖的對初始面板結構進行加工的上視示意圖。
第3圖為依據本揭露內容的第一實施方式繪示顯示面板的上視示意圖。
第4A圖為第3圖的區域A的放大示意圖。
第4B圖為第4A圖的區域4B的放大示意圖。
第4C圖為第4B圖的線段I-I’的剖面示意圖。
第5A圖為第3圖的顯示面板200A經進行熔接製程後的區域A的放大示意圖。
第5B圖為第5A圖的區域5B的放大示意圖。
第5C圖為第5B圖的線段II-II’的剖面示意圖。
第6A圖為依據本揭露內容的第二實施方式繪示初始面板結構的上視示意圖。
第6B圖為依據本揭露內容的第二實施方式繪示顯示面板的上視示意圖。
以下將以圖式揭露本揭露內容之複數個實施方式,為明確說明起見,許多實務上的細節將在以下敘述中一併說明。然而,應瞭解到,這些實務上的細節不應用以限制本揭露內容。也就是說,在本揭露內容的部分實施方式中,這些實 務上的細節為非必要的。此外,為簡化圖式起見,一些習知慣用的結構與元件在圖式中將以簡單示意的方式繪示之或是被省略。
在本文中,使用第一、第二與第三等等之詞彙,是用於描述各種元件或區域是可以被理解的。這些詞彙可用來辨別單一元件或區域。因此,在下文中的一第一元件或區域也可被稱為第二元件或區域,而不脫離本揭露內容的本意。本文使用的「約」或「實質上」包括所述值和在可接受的偏差範圍內的平均值。例如,「約」或「實質上」可以表示在所述值的一個或多個標準偏差內,或±30%、±20%、±10%、±5%內。
本揭露內容的顯示面板可以是經裁切初始面板結構後得到。對此,當面臨到面板的尺寸需求是小於現有面板結構時,可先製作好初始面板結構,並於後續製程中,對初始面板結構進行裁切,以得到可符合尺寸需求的顯示面板。如此一來,可因不需對面臨到的尺寸需求額外製作光罩,而達到節省成本的效果。此外,由於是藉由裁切初始面板結構來得到顯示面板,故能製作出的顯示面板尺寸也會更具有彈性。
請先參照第1A圖,第1A圖為依據本揭露內容之第一實施方式繪示初始面板結構100A的上視示意圖。為了方便說明,第1A圖繪示有第一方向D1及第二方向D2,其中第一方向D1與第二方向D2相異。舉例來說,第一方向D1及第二方向D2可彼此正交,且其分別為可以是第1A圖的橫向方向及縱向方向。
初始面板結構100A具有顯示區102以及周邊區 104,其中周邊區104位於顯示區102的外側。初始面板結構100A可透過顯示區102提供影像,而周邊區104可視為是初始面板結構100A的邊框,其例如可為放置驅動元件或走線的區域。
初始面板結構100A包含第一基板110、畫素陣列112、閘極線路120、走線122、導線124、源極驅動元件128A、128B、130A、130B、132A、132B以及閘極驅動陣列電路126A、126B。畫素陣列112、閘極線路120、走線122、導線124、源極驅動元件128A-132B以及閘極驅動陣列電路126A、126B可設置在第一基板110上,其中第一基板110可以是透光基板,例如像是玻璃基板。
畫素陣列112位在顯示區102內,並可包含掃描線114、資料線115、薄膜電晶體116以及畫素電極117。掃描線114可以沿第一方向D1延伸,並沿著第二方向D2配置。資料線115可以沿第二方向D2延伸,並沿著第一方向D1配置。掃描線114與資料線115可彼此交錯,從而在顯示區102內形成多個畫素區域P。薄膜電晶體116分別設置在畫素區域P內,且薄膜電晶體116各自的閘極與源極分別連接至對應的掃描線114與資料線115。畫素電極117分別設置在畫素區域P內,並連接至對應的薄膜電晶體116的汲極。畫素電極117的材料包含透明導電材料,像是氧化銦錫、氧化銦鋅、氧化鋅、奈米碳管、氧化銦鎵鋅或其它合適的材料。藉由此配置,每一個畫素區域P內的薄膜電晶體116及畫素電極117可形成一個畫素,因此畫素陣列112可視為是由多個畫素排列而成的陣列。本實施方式 中,由多個畫素排列而成的畫素陣列112雖是繪示為7列乘21行,然而本揭露內容不以此為限。
閘極驅動陣列電路126A、126B及源極驅動元件128A-132B可設置於畫素陣列112之外。具體來說,閘極驅動陣列電路126A、126B及源極驅動元件128A-132B係可位在顯示區102外並位在周邊區104內。閘極驅動陣列電路126A、126B及源極驅動元件128A-132B可用來透過輸入電性訊號來控制畫素陣列112的畫素的薄膜電晶體116,從而驅動對應的畫素電極117。
閘極線路120為位在顯示區102外且位在周邊區104內,並將閘極驅動陣列電路126A、126B電性連接至掃描線114,使得自閘極驅動陣列電路126A、126B輸出的電性訊號可經掃描線114傳輸至對應的薄膜電晶體116的閘極。走線122位在顯示區102外且位在周邊區104內。於部分實施方式中,走線122可配置成扇出型走線。走線122可將源極驅動元件128A-132B電性連接至資料線115,使得自源極驅動元件128A-132B輸出的電性訊號可經資料線115傳輸至對應的薄膜電晶體116的源極。
根據上述連接方式,畫素陣列112的畫素可分為三個群組,其中第1行至第7行且第1列至第7列的畫素為第一群組;第8行至第14行且第1列至第7列的畫素為第二群組;第15行至第21行且第1列至第7列的畫素為第三群組。不同群組的畫素可經資料線115及走線122而電性連接至不同的源極驅動元件128A-132B。具體來說,第一群組的畫素可經資料線 115及走線122而電性連接至源極驅動元件128A、128B;第二群組的畫素可經資料線115及走線122而電性連接至源極驅動元件130A、130B;第三群組的畫素可經資料線115及走線122而電性連接至源極驅動元件132A、132B。
導線124可設置於畫素陣列112之外,亦即其係可位在顯示區102外並位在周邊區104內。導線124可延伸以與走線122部分地重疊。在此,「導線可與走線部分地重疊」指的可以是:導線124與走線122至少存在上下交疊的關係,使得當俯視看向初始面板結構100A時,導線124與走線122會存在重疊的區域。
初始面板結構100A可更包含絕緣層(未繪示),且絕緣層位在導線124與走線122之間,以使其電性絕緣。本實施方式中,導線124可位在走線122下方,即導線124會比走線122更靠近第一基板110,且導線124可與其他層體的製程相容。例如,當畫素陣列112的薄膜電晶體116為底閘極型薄膜電晶體時,導線124可與底閘極型薄膜電晶體的閘極使用同一金屬層經圖案化後形成,且上述用來電性隔離導線124與走線122的絕緣層可以包含閘極絕緣層。於部分實施方式中,此「同一金屬層」可包含金屬材料、合金、金屬氧化物或透過其組合形成的堆疊結構,而絕緣層可以包含有機或無機材料,像是氧化矽、氮化矽、氮氧化矽、上述之組合或其他合適的介電材料。本揭露內容不以此為限,於其他實施方式中,導線124可位在走線122上方,即走線122會比導線124更靠近第一基板110,且同樣地,導線124可與其他層體使用具相容性的製程形成。
導線124的一端可延伸至源極驅動元件128A,亦即導線124的一端可延伸至連接源極驅動元件128A-132B之中最靠近初始面板結構100A的邊緣之一者,並電性連接此源極驅動元件128A。於部分實施方式中,源極驅動元件128A可包含同色訊號驅動電路127,其中同色訊號驅動電路127電性連接導線124,並用以輸出電性訊號至導線124。導線124的另一端可延伸至使導線124足以與位在畫素陣列112一側(例如畫素陣列112上側)的走線122皆存在重疊區域,使得導線124可橫跨畫素陣列112一側的全部走線122。此外,導線124的另一端可以是配置為未電性連接電性元件。
導線124可用來配合後續製程使用,舉例來說,當後續對初始面板結構100A進行裁切製程時,若因裁切到走線122,而致使畫素陣列112的一部份畫素與對應的源極驅動元件128A-132B之間的電性連接關係被切斷,則將導致此一部份的畫素無法由走線122輸入電性訊號而因此也無法控制其顯示內容,此時,可對導線124進行加工,使得導線124可透過剩餘的走線122電性連接至這一部分的畫素,並將同色訊號驅動電路127輸出的電性訊號可傳輸至這一部分的畫素,藉以避免因無法控制畫素而降低顯示品質的狀況,關於此的機制將於後述說明。
上述初始面板結構100A可應用成為液晶型的面板結構,如第1B圖所示,第1B圖為繪示初始面板結構100A的側視示意圖。具體來說,初始面板結構100A可包含第一偏光片150、陣列基板140、顯示介質層152、間隙物154、彩色濾 光層基板156以及第二偏光片164。
陣列基板140可包含前述第一基板110與其上的畫素陣列112,而第一偏光片150設置在第一基板110的下表面。顯示介質層152設置在陣列基板140之上,其中顯示介質層152可包含顯示介質(未繪示),例如液晶分子。
彩色濾光層基板156設置在顯示介質層152之上,並包含第二基板158、遮光層160、彩色濾光層162及共用電極163,其中第二基板158可以是透光基板,例如像是玻璃基板。遮光層160及彩色濾光層162可形成在第二基板158的下表面。遮光層160可以是黑色矩陣。彩色濾光層162可包含色阻層,像是紅色色阻層、綠色色阻層、藍色色阻層或其組合。共用電極163可設置在顯示介質層152與彩色濾光層162之間,其為用來與陣列基板140的畫素電極耦合出電場。
第二偏光片164設置在第二基板158的上表面。間隙物154設置在陣列基板140與彩色濾光層基板156之間,並用以提供支撐作用。
上述初始面板結構100A可稱為是「已製作完成的初始面板結構100A」,即其已可執行顯示影像的功能,例如,可輸入電性訊號至陣列基板140的畫素陣列112,藉以控制顯示介質層152的顯示介質,從而使初始面板結構100A顯示出影像。
同前所述,當面臨到新的面板尺寸需求,且此新的面板尺寸需求為小於初始面板結構100A的尺寸時,可直接對已製作完成的初始面板結構100A進行加工,以縮減初始面 板結構100A的尺寸,從而得到符合需求的顯示面板。舉例而言,請同時參照第2A圖及第2B圖,第2A圖及第2B圖繪示對第1A圖的對初始面板結構100A進行加工的上視示意圖。
如第2A圖所示,可先依據新的面板尺寸需求,在初始面板結構100A上定義出裁切面CS,其中裁切面CS以左及以上的面板結構係為對應新的面板尺寸需求。之後,如第2B圖所示,可沿著裁切面CS裁切初始面板結構100A,以得到能符合面板尺寸需求的面板結構。為了方便說明,係將此能符合面板尺寸需求之面板結構稱顯示面板200A。於裁切後,即可將顯示面板200A自初始面板結構100A分離。
於部分實施方式中,裁切的方法包含使用刀輪、鑽石刀、雷射或其組合。雖第2A圖的裁切面CS係繪示為L形,然而本揭露內容不以此為限,與其他實施方式中,裁切面CS也可以是十字形。此外,於部分實施方式中,在進行裁切的期間,可在生成的斷面上形成側封膠,從而避免顯示介質層流出,對此,進行裁切與形成側封膠可以是同步進行,以提升裁切可靠度及良率。
請再參照第3圖,第3圖為依據本揭露內容的第一實施方式繪示顯示面板200A的上視示意圖。為了避免混淆,雖第3圖的顯示面板200A有包含與第1A圖的初始面板結構100A相同的元件,然而顯示面板200A所包含的此些元件係使用與前述相異的元件符號。
如第3圖所示,顯示面板200A包含第一基板202以及設置於第一基板202上的畫素陣列210、閘極驅動陣列電 路204、源極驅動元件206及208、第一走線220、第二走線222以及導線224。
閘極驅動陣列電路204可用來輸出電性訊號,且電性訊號可經閘極線路205傳輸至掃描線212,以導通對應的薄膜電晶體216。源極驅動元件206及208可用來輸出電性訊號,且電性訊號可經第一走線220傳輸至資料線214,以透過對應的薄膜電晶體216驅動所連接的畫素電極218。
請同時參照第2A圖及第3圖。在裁切過程中,初始面板結構100A之中未被切斷的走線122即為顯示面板200A的第一走線220,而初始面板結構100A之中被切斷的走線122即為顯示面板200A的第二走線222。更進一步來說,電性連接源極驅動元件128A及130A的走線122會與裁切面CS分離,而這些走線122於裁切後會成為顯示面板200A的第一走線220;電性連接源極驅動元件132A的走線122會與裁切面CS重疊,而這些走線122於裁切後會成為顯示面板200A的第二走線222。
對此,由於第一基板110與電性連接源極驅動元件132A的走線122會共同被裁切,故於裁切後,顯示面板200A的第一基板202與第二走線222各自的邊界會互相切齊。舉例來說,如第4A圖所示,第4A圖為第3圖的區域A的放大示意圖,第二走線222各自可具有端面S1,且不同的第二走線222之端面S1係共同切齊第一基板202之同一邊線L。
請再回到第3圖。對應裁切的結果,畫素陣列210的畫素可分為第一畫素P1、第二畫素P2及第三畫素P3,其中 第二畫素P2位在第一畫素P1與第三畫素P3之間。
第一走線220可電性連接源極驅動元件206及208,並也分別可經資料線214電性連接第一畫素P1。也就是說,於裁切後,畫素陣列210的第一畫素P1仍可接收到由源極驅動元件206及208發出的電性訊號,並因此可透過第一走線220驅動其中的畫素電極218,從而顯示影像。第二走線222分別可電性連接第二畫素P2,而由於此時的第二走線222會因裁切,而未電性連接任何的源極驅動元件,故畫素陣列210的第二畫素P2此時並無法透過電性訊號驅動其中的畫素電極218,且也因此無法正常顯示影像。
對此,此些可正常顯示影像的第一畫素P1至第一基板202之邊緣E(由第一基板202之四個側邊所形成的邊緣E,亦即第一基板202的邊緣E包含了第一基板202的左側邊、右側邊、上側邊以及下側邊)的右側邊(例如邊線L)的最小垂直距離會大於此些無法正常顯示影像的第二畫素P2至第一基板202之邊緣E的右側邊(例如邊線L)的最小垂直距離,例如第一畫素P1至第一基板202之左側邊的最小垂直距離會大於第二畫素P2至第一基板202之右側邊的最小垂直距離。因此,若此時將顯示面板200A應用於顯示影像,則畫素陣列210之中靠近邊緣的部份區域將無法顯示出影像。於部分實施方式中,由第一畫素P1所共同形成的面積會大於由第二畫素P2所共同形成的面積,使得畫素陣列210仍可提供足夠面積的顯示畫面。
除此之外,第三畫素P3為於裁切時因其結構與裁切面(即第2A圖的裁切面CS)重疊而被破壞的畫素。由於第三 畫素P3的結構於裁切時遭破壞,故第三畫素P3各自的面積會小於第一畫素P1與第二畫素P2各自的面積。
更進一步來說,第三畫素P3各自的面積會依據裁切面的位置而變動,當裁切面的位置會致使第三畫素P3的大部分結構遭受破壞時,第三畫素P3將會具有較小的面積;而當裁切面的位置會致使第三畫素P3的小部分結構遭受破壞時,第三畫素P3將會具有較大的面積。
也因此,對於第二畫素P2而言,其與第一基板202之邊緣E(例如第一基板202的右側邊)的最小垂直距離會與第三畫素P3的面積有相關性。對應第三畫素P3所可能形成的面積大小,畫素陣列210之中的最後一行的第二畫素P2與第一基板202之邊緣E(例如第一基板202的右側邊)的最小垂直距離D係實質上可大於0微米並小於等於150微米。
導線224仍延伸以與第一走線220及第二走線222部分地重疊,並電性連接源極驅動元件206內的同色訊號驅動電路209。對此,由於導線224是以相對遠離第二畫素P2之一端來電性連接同色訊號驅動電路209,且配置有同色訊號驅動電路209的源極驅動元件206也為源極驅動元件206及208之中最遠離第二畫素P2之一者,故可避免導線224與同色訊號驅動電路209之間的電性連接關係因裁切製程被切斷。此外,於裁切過程中,導線224的一部份也會被切斷,使得第一基板202的邊線L也會導線224的端面S2互相切齊,此可如第4圖所示。
由於在裁切製程之前有先形成導線224,故此時 可藉由熔接製程來使導線224電性連接第二走線222,從而控制第二畫素P2所顯示的影像,以下將對此提供進一步的說明。
請同時參照第4A圖、第4B圖以及第4C圖,第4B圖為第4A圖的區域4B的放大示意圖,而第4C圖為第4B圖的線段I-I’的剖面示意圖。於進行熔接製程之前,位在第一基板202之上的導線224與第二走線222係可透過絕緣層230而完全分隔,以將其電性絕緣,其中絕緣層230可以是畫素陣列(即第3圖的畫素陣列210)中的閘極絕緣層。此外,位在第一基板202之上的導線224與第一走線220也可透過絕緣層230而完全分隔,以將其電性絕緣。
請再同時參照第5A圖、第5B圖及第5C圖,第5A圖為第3圖的顯示面板200A經進行熔接製程後的區域A的放大示意圖,第5B圖為第5A圖的區域5B的放大示意圖,而第5C圖為第5B圖的線段II-II’的剖面示意圖。
藉由熔接製程,可將導線224與第二走線222熔接於一起。所進行的熔接製程可以是雷射銲接,例如可自第一基板202的下側朝導線224發射雷射,以使導線224可穿過一部份的絕緣層230,並熔接至第二走線222。具體來說,於熔接製程後,導線224會具有突出部225,突出部225各自可朝向第二走線222突出,並接觸且連接至第二走線222,而位在導線224與第二走線222之間的絕緣層則可圍繞突出部225。因此,透過所形成的突出部225,導線224可接觸第二走線222,並形成接合點232。對此,在導線224與第二走線222之間的單一重疊區域中,可存在多個接合點232,從而提升導線224對第二走 線222的電性連接關係的可靠度。於其他實施方式中,熔接製程也可以是氣焊、電阻焊、電弧焊、感應焊接。
此外,導線224的線寬可大於第一走線220以及第二走線222各自的線寬,如此的尺寸設計可使導線224具有較高的辨識性,從而提升熔接製程的可靠度及良率。另一方面,於熔接製程後,位在第一基板202之上的導線224與第一走線220仍可透過絕緣層230而完全分隔,以達到電性絕緣。
請同時參照第3圖及第5A圖。藉由將導線224與第二走線222熔接於一起,可使導線224電性連接第二走線222,從而使其配置為等電位。也就是說,當同色訊號驅動電路209輸出電性訊號時,這些電性訊號可經導線224、第二走線222及資料線214傳輸至第二畫素P2的薄膜電晶體216的源極,從而驅動對應的畫素電極218。
具體來說,同色訊號驅動電路209可輸出同色訊號,且導線224可用以提供同色訊號予第二畫素P2,使得第二畫素P2皆會呈現同色的畫面。對此,同色訊號驅動電路209可依據顯示面板200A的顯示模式為常態黑模式(normally black)或常態白模式(normally white),而輸出具有相對應電壓準位的同色訊號至第二畫素P2。
當顯示面板200A的顯示模式為常態黑模式,則由同色訊號驅動電路209輸出的同色訊號的電壓準位可以是與共用電極的電壓準位相同,其中此共用電極例如為第1B圖之位在彩色濾光層基板側的共用電極163。於部分實施方式中,同色訊號的電壓準位與彩色濾光層基板側的共用電極的電 壓準位實質上可皆為7伏特。如此一來,由於同色訊號的電壓準位與共用電極的電壓準位彼此接近,故將不會耦合出足以改變顯示介質層(例如第1B圖的顯示介質層152)的配向方向的電場。因此,穿過顯示介質層的光束將無法接續穿過第二偏光片(例如第1B圖的第二偏光片164),使得第二畫素P2可呈現出黑畫面。
當顯示面板200A的顯示模式為常態白模式,則由同色訊號驅動電路209輸出的同色訊號的電壓準位可以與共用電極的電壓準位相異。於部分實施方式中,同色訊號的電壓準位實質上可為8伏特,而彩色濾光層基板側的共用電極的電壓準位實質上可為4伏特。如此一來,可使畫素電極218與共用電極能耦合出足以調整顯示介質層的配向方向的電場。因此,穿過顯示介質層的光束將可接續穿過第二偏光片,使得第二畫素P2可呈現出白畫面。
藉由上述配置,可將第二畫素P2控制為皆呈現黑畫面或白畫面,從而避免因無法控制第二畫素P2而破壞顯示面板200A的顯示品質。更進一步來說,由於第二畫素P2為位在畫素陣列210之中靠近邊緣的部份區域,故即使將此部分區域控制為呈現黑畫面或白畫面,也不至於會影響到顯示面板200A藉由第一畫素P1所輸出的畫面。此外,也由於第二畫素P2為位在畫素陣列210之中靠近邊緣的部份區域,故在將顯示面板200A的外框架(未繪示)組裝上去之後,第二畫素P2與外框架將可呈現出一體的視覺效果,藉以降低第二畫素P2的存在感,從而避免第二畫素P2破壞顯示面板200A的顯示品質。
請再參照第6A圖,第6A圖為依據本揭露內容的第二實施方式繪示初始面板結構100B的上視示意圖。本實施方式與第一實施方式的至少一個差異點在於,本實施方式的初始面板結構100B的導線124的一端為延伸至閘極驅動陣列電路126A,並電性連接閘極驅動陣列電路126A。由於閘極驅動陣列電路126A係設置在畫素陣列112之一側,故當初始面板結構100B進行裁切,且裁切面(例如第2A圖的裁切面CS)與畫素陣列112重疊時,導線124與閘極驅動陣列電路126A之間的電性連接關係不會因此被切斷。也因此,於裁切初始面板結構100B並得到顯示面板後,仍可透過導線124來使無法被控制的畫素呈現相同顏色的畫面。
進一步來說,請參照第6B圖,第6B圖為依據本揭露內容的第二實施方式繪示顯示面板200B的上視示意圖。本實施方式中,當將導線224熔接至第二走線222後,即可透過閘極驅動陣列電路204輸出同色訊號,使得導線224可用以將此同色訊號提供給第二走線222,並接著透過第二走線222及資料線214傳輸至第二畫素P2,從而控制第二畫素P2為呈現同顏色的畫面。
雖上述實施方式是以裁切製作完成的初始面板結構來說明,然而本揭露內容所述的裁切製程不以此階段為限。換言之,裁切製程也可以是在其他階段進行。舉例來說,於部分實施方式中,也可以是在尚未將顯示介質層填充於陣列基板與彩色濾光層基板之間的階段,進行對初始面板結構的裁切,並於裁切後再將顯示介質層填入。於部分實施方式中,也 可以是在初始面板結構尚在母板上的階段,就進行裁切,以得到可符合面板尺寸需求的面板結構。也就是說,在有形成導線的配置下,即使是在不同的階段來進行裁切,仍可在後續使用熔接製程來將導線電性連接至第二走線。
綜上所述,初始面板結構可包含走線與導線,走線可透過資料線電性連接至畫素的薄膜電晶體,而導線則會與走線重疊。當面臨到面板的尺寸需求為小於現有面板結構的尺寸時,可將已製作好的初始面板結構進行裁切,以得到可符合尺寸需求的顯示面板。而若遭遇走線因裁切而被切斷的狀況,則可藉由進行熔接製程來將導線熔接至被切斷的走線,使得導線可用以提供同色訊號至這些走線,從而控制與這些走線相連接的畫素呈現出相同的顏色。如此一來,可避免這些畫素破壞顯示面板的顯示品質。
雖然本揭露內容已以多種實施方式揭露如上,然其並非用以限定本揭露內容,任何熟習此技藝者,在不脫離本揭露內容之精神和範圍內,當可作各種之更動與潤飾,因此本揭露內容之保護範圍當視後附之申請專利範圍所界定者為準。
200A‧‧‧顯示面板
202‧‧‧第一基板
204‧‧‧閘極驅動陣列電路
205‧‧‧閘極線路
206、208‧‧‧源極驅動元件
209‧‧‧同色訊號驅動電路
210‧‧‧畫素陣列
212‧‧‧掃描線
214‧‧‧資料線
216‧‧‧薄膜電晶體
218‧‧‧畫素電極
220‧‧‧第一走線
222‧‧‧第二走線
224‧‧‧導線
A‧‧‧區域
D‧‧‧最小垂直距離
E‧‧‧邊緣
P1‧‧‧第一畫素
P2‧‧‧第二畫素
P3‧‧‧第三畫素

Claims (9)

  1. 一種顯示面板,包含:一畫素陣列,包含複數個第一畫素及複數個第二畫素;複數個第一走線,分別電性連接該些第一畫素;複數個第二走線,分別電性連接該些第二畫素;一導線,延伸以與該些第二走線部分地重疊,並電性連接該些第二走線,其中該導線用以提供一同色訊號予該些第二畫素;以及一絕緣層,設置於該些第一走線與該導線之間。
  2. 如請求項1所述之顯示面板,更包含:一基板,其中該畫素陣列設置於該基板之上,該些第二走線各自具有一端面,該些第二走線之該些端面係切齊該基板之同一邊線,且該些第一畫素至該基板之該邊線的最小垂直距離大於該些第二畫素至該基板之該邊線的最小垂直距離。
  3. 如請求項2所述之顯示面板,其中至少一部份的該些第二畫素係排列於該畫素陣列中的最後一行,且該部分的該些第二畫素與該基板之該邊線的最小垂直距離係大於0微米並小於等於150微米。
  4. 如請求項1所述之顯示面板,其中該畫素陣列更包含複數個第三畫素,該些第二畫素位在該些第一畫素 與該些第三畫素之間,且該些第三畫素各自的面積小於該些第一畫素與該些第二畫素各自的面積。
  5. 如請求項1所述之顯示面板,其中該導線的線寬大於該些第一走線各自的線寬。
  6. 如請求項1所述之顯示面板,更包含一閘極驅動陣列電路,電性連接該導線。
  7. 如請求項1所述之顯示面板,更包含複數個源極驅動元件,且該些源極驅動元件之中最遠離該些第二畫素之至少一者電性連接該導線。
  8. 如請求項1所述之顯示面板,其中該導線具有複數個突出部,該些突出部各自朝向該些第二走線突出,並連接至該些第二走線,其中該絕緣層圍繞該些突出部。
  9. 一種顯示面板的製作方法,包含:沿著一裁切面裁切一初始面板結構,以得到一顯示面板,其中該裁切面與該顯示面板之複數個第一走線分離,並與該顯示面板之一基板及複數個第二走線重疊,使得該基板之一邊線切齊該些第二走線各自之一端面;將一導線與該些第二走線熔接於一起;於裁切該初始面板結構的步驟之前,形成該導線,且該 導線係延伸至與該些第一走線及該些第二走線重疊;以及於裁切該初始面板結構的步驟之前,形成一絕緣層,以將該導線電性絕緣該些第一走線及該些第二走線。
TW108120539A 2019-06-13 2019-06-13 顯示面板及其製作方法 TWI706402B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW108120539A TWI706402B (zh) 2019-06-13 2019-06-13 顯示面板及其製作方法
CN201911226008.9A CN110908202B (zh) 2019-06-13 2019-12-04 显示面板及其制作方法
US16/737,961 US11374034B2 (en) 2019-06-13 2020-01-09 Display panel and method for manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108120539A TWI706402B (zh) 2019-06-13 2019-06-13 顯示面板及其製作方法

Publications (2)

Publication Number Publication Date
TWI706402B true TWI706402B (zh) 2020-10-01
TW202046280A TW202046280A (zh) 2020-12-16

Family

ID=69821958

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108120539A TWI706402B (zh) 2019-06-13 2019-06-13 顯示面板及其製作方法

Country Status (3)

Country Link
US (1) US11374034B2 (zh)
CN (1) CN110908202B (zh)
TW (1) TWI706402B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI751737B (zh) * 2020-10-15 2022-01-01 元太科技工業股份有限公司 顯示裝置

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114373415A (zh) * 2020-10-15 2022-04-19 元太科技工业股份有限公司 显示设备
TWI782679B (zh) * 2021-08-27 2022-11-01 晶達光電股份有限公司 特殊尺寸液晶面板的製法及特殊尺寸液晶面板

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200809358A (en) * 2006-06-23 2008-02-16 Mitsubishi Electric Corp Panel substrate, display apparatus and manufacturing method thereof
TWI540361B (zh) * 2011-07-05 2016-07-01 友達光電股份有限公司 顯示面板之母板的切割方法
US9653012B2 (en) * 2014-06-26 2017-05-16 Boe Technology Group Co., Ltd. Array substrate, display device and mother board
TWI662331B (zh) * 2017-09-29 2019-06-11 大陸商昆山國顯光電有限公司 陣列基板及其製造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1797528A (zh) 2004-12-25 2006-07-05 鸿富锦精密工业(深圳)有限公司 显示装置驱动电路及其驱动方法
KR20080020713A (ko) * 2006-08-24 2008-03-06 삼성전자주식회사 박막트랜지스터 기판 및 이를 갖는 표시패널
TWI354172B (en) * 2007-03-21 2011-12-11 Au Optronics Corp Pixel array substrate
US20110198202A1 (en) * 2010-02-18 2011-08-18 Harris Corporation Mems-based ultra-low power devices
CN102073159B (zh) * 2010-12-10 2012-07-11 深圳市华星光电技术有限公司 显示面板的修补线路及其修补方法
TWI584703B (zh) * 2014-08-22 2017-05-21 友達光電股份有限公司 顯示模組基板及其製造方法
KR102421711B1 (ko) * 2015-10-08 2022-07-15 삼성디스플레이 주식회사 액정 표시 장치 및 그 제조 방법
TWI627474B (zh) 2017-05-22 2018-06-21 友達光電股份有限公司 主動元件陣列基板及顯示面板的操作方法
CN108172599A (zh) 2017-12-21 2018-06-15 武汉华星光电半导体显示技术有限公司 Amoled显示面板及其修复方法
KR20190089104A (ko) * 2018-01-19 2019-07-30 삼성디스플레이 주식회사 표시 장치의 제조 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200809358A (en) * 2006-06-23 2008-02-16 Mitsubishi Electric Corp Panel substrate, display apparatus and manufacturing method thereof
TWI540361B (zh) * 2011-07-05 2016-07-01 友達光電股份有限公司 顯示面板之母板的切割方法
US9653012B2 (en) * 2014-06-26 2017-05-16 Boe Technology Group Co., Ltd. Array substrate, display device and mother board
TWI662331B (zh) * 2017-09-29 2019-06-11 大陸商昆山國顯光電有限公司 陣列基板及其製造方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI751737B (zh) * 2020-10-15 2022-01-01 元太科技工業股份有限公司 顯示裝置
US11605329B2 (en) 2020-10-15 2023-03-14 E Ink Holdings Inc. Display apparatus

Also Published As

Publication number Publication date
CN110908202A (zh) 2020-03-24
TW202046280A (zh) 2020-12-16
CN110908202B (zh) 2022-08-26
US11374034B2 (en) 2022-06-28
US20200395384A1 (en) 2020-12-17

Similar Documents

Publication Publication Date Title
JP4589256B2 (ja) 横電界方式の液晶表示素子及びその製造方法
JP4191240B1 (ja) アクティブマトリクス基板、液晶パネル、液晶表示装置、テレビジョン受像機
TWI706402B (zh) 顯示面板及其製作方法
JP2007292879A (ja) 液晶表示装置
JP2003195330A (ja) 液晶表示装置
WO2017177589A1 (zh) 阵列基板、其制造方法、显示面板及显示装置
JP5638403B2 (ja) 表示装置
JP2010145667A (ja) 液晶表示装置及びその点欠陥修正方法
WO2017024708A1 (zh) 显示基板及其制作方法、显示器件
US10845661B2 (en) Liquid crystal display device
JP2004226549A (ja) 液晶表示装置
KR100282681B1 (ko) 액정표시장치 및 그 제조방법
EP1435539A1 (en) Liquid crystal display unit
US7009676B1 (en) Structure of a pad in a liquid crystal display device and a method for manufacturing thereof
JP4082433B2 (ja) 面内スイッチング型液晶表示装置
JP2006201814A5 (zh)
KR100488942B1 (ko) 차광 및 리페어 겸용 더미 패턴이 구비된 박막 트랜지스터액정표시장치
KR102081604B1 (ko) 액정표시장치
JP2008170987A (ja) 面内スイッチング型液晶表示装置
JP5507175B2 (ja) 液晶表示装置およびその製造方法
JP2009053417A (ja) 電気光学装置及びその製造方法、並びに電子機器
JP4441507B2 (ja) 液晶表示装置
JP2010072110A (ja) 液晶表示パネル
JP2004302382A (ja) 電気光学装置用基板及びその製造方法並びに電気光学装置
JP3743448B2 (ja) 電気光学装置及び電子機器