TWI437546B - 顯示裝置 - Google Patents

顯示裝置 Download PDF

Info

Publication number
TWI437546B
TWI437546B TW100120076A TW100120076A TWI437546B TW I437546 B TWI437546 B TW I437546B TW 100120076 A TW100120076 A TW 100120076A TW 100120076 A TW100120076 A TW 100120076A TW I437546 B TWI437546 B TW I437546B
Authority
TW
Taiwan
Prior art keywords
pixel electrode
signal
supplied
line
thin film
Prior art date
Application number
TW100120076A
Other languages
English (en)
Other versions
TW201207831A (en
Inventor
Tomomi Kamio
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Publication of TW201207831A publication Critical patent/TW201207831A/zh
Application granted granted Critical
Publication of TWI437546B publication Critical patent/TWI437546B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0804Sub-multiplexed active matrix panel, i.e. wherein one active driving circuit is used at pixel level for multiple image producing elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M1/00Substation equipment, e.g. for use by subscribers
    • H04M1/02Constructional features of telephone sets
    • H04M1/0202Portable telephone sets, e.g. cordless phones, mobile phones or bar type handsets
    • H04M1/026Details of the structure or mounting of specific components
    • H04M1/0266Details of the structure or mounting of specific components for a display module assembly

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

顯示裝置 【對應案交叉參照】
本案根據申請日期為2010年6月10日之日本專利申請案第2010-133270號,並主張其優先權之利益,於本說明書中援用其整體內容。
本發明係有關於主動矩陣式的顯示裝置。
在如液晶顯示裝置之主動矩陣式的顯示裝置中,將顯示像素配置在與複數條掃描線及複數條信號線之交點對應的位置,並藉由對顯示像素施加既定電壓而進行顯示,其中,該複數條掃描線係配設於顯示部之列方向,該複數條信號線係配設於顯示部之行方向。以往之顯示裝置需要與各顯示像素各自對應的信號線與掃描線。因此,驅動信號線之信號側驅動電路(源極驅動器)同時需要信號線的線數量的輸出端,而且驅動掃描線之掃描側驅動電路(閘極驅動器)亦同時需要掃描線的線數量的輸出端。
作為減少信號線之線數的提案之一,已揭示有例如特開2010-19914號公報。在特開2010-19914號公報中係採取對透過薄膜電晶體(TFT)而與信號線連接的顯示像素,預先透過別的TFT進一步連接顯示像素,並利用別的掃描線驅動這2個TFT。在特開2010-19914號公報中,藉由採用這種構成,可將信號線的線數減少至2/3。
在特開2010-19914號公報中,存在透過2個TFT與1個顯示像素而連接於信號線的顯示像素。在此,TFT中存在寄生電容,又,顯示像素等價上是電容負載。因此,透過2個TFT與1個顯示像素而連接於信號線的顯示像素與僅透過1個TFT而連接於信號線的顯示像素相比,與信號線之間存在很多電容負載。因此,透過2個TFT與1個顯示像素而連接於信號線的顯示像素比起僅透過1個TFT而連接於信號線之顯示像素,時間常數較易變大。因此,透過2個TFT與1個顯示像素而連接於信號線的顯示像素比起僅透過1個TFT而連接於信號線的顯示像素,寫入所期望之電壓位準的顯示信號容易費時。
因此,本發明之目的在於提供一種顯示裝置,可減少信號線的線數,同時可耗費較短時間將所期望之電壓位準的顯示信號寫入各顯示像素。
本發明之顯示裝置的形態之一係具備:第1掃描線及第2掃描線,係配置成朝向預定方向延伸;第1信號線及第2信號線,係配置成對該第1掃描線及該第2掃描線交叉;第1薄膜電晶體,係閘極連接於該第2掃描線,且源極及汲極中之其中一者連接於該第1信號線;第1像素電極,係連接於該第1薄膜電晶體之該源極及該汲極中之另一者;第2薄膜電晶體,係閘極連接於該第1掃描線,且源極及汲極中之其中一者連接於該第1像素電極;第2像素電極,係連接於該第2薄膜電晶體之該源極及該汲極中之另一者;第3薄膜電晶體,係閘極連接於該第1掃描線,且源極及汲極中之其中一者連接於該第2像素電極;第3像素電極,係連接於該第3薄膜電晶體之該源極及該汲極中之另一者;及第4薄膜電晶體,係閘極連接於該第2掃描線,且源極及汲極中之其中一者連接於該第3像素電極,該源極及該汲極中之另一者連接於該第2信號線。
本發明之顯示裝置之其他的形態之一係具備:配置成彼此相鄰的2條信號線;配置於該2條信號線之間的3個像素電極;2條掃描線,係配置成與該2條信號線交叉,同時相鄰配置成該3個像素電極中之至少一個位於彼此之間;及4個薄膜電晶體,係閘極連接於該2條掃描線中之任一者,且源極與汲極中之任一者連接於該3個像素電極的任一者;該2條信號線係在預定時序時透過該3個像素電極與該4個薄膜電晶體而彼此電性導通。
根據本發明,可減少信號線的線數,同時可耗費較短時間將所期望之電壓位準的顯示信號寫入各顯示像素。
本發明之優點將敘述於以下說明中,且部分優點將由以下說明顯然得知、或將透過實施本發明而習得。本發明之優點可由以下特定之手段及組合實現並獲得。
併入且構成本說明書之一部分的附圖藉圖說明本發明之實施形態,且與以上一般說明與以下實施形態之詳細說明一起用以說明本發明之構成要件。
以下,參照圖式詳細說明本發明之實施形態。
[第1實施形態]
首先,說明本發明之第1實施形態。第1圖顯示為電子機器的一例之一手機的外觀圖,該電子機器具備本發明之實施形態的顯示裝置。第1圖所示的手機10具有麥克風11、天線12、喇叭13、液晶顯示裝置14及操作部15。
麥克風11將手機10的使用者所輸入之聲音變換成電性信號。天線12係手機10用以與未圖示的基地台通信的天線。喇叭13將透過基地台藉天線12從別的手機所接收之聲音信號變換成聲音而輸出。液晶顯示裝置14顯示各種影像。操作部15係手機10的使用者用以操作手機10的操作部。
第2圖係液晶顯示裝置14的整體構成圖,為顯示裝置的一例。第1圖所示的液晶顯示裝置14具有顯示面板100、信號側驅動電路200、掃描側驅動電路300、RGB產生電路400、共用電壓產生電路500、時序控制電路600及電源產生電路700。
顯示面板100將根據供給自液晶顯示裝置14外部的影像信號(類比或數位)之影像,顯示於複數個顯示像素16所排列之顯示區域105。而且,以第1基板101與第2基板102之間存在液晶LC的方式構成顯示面板100。
在此,以可從外部視認顯示面板100之顯示區域105的方式,且以第1基板101與第2基板102中之第2基板102位於外側的方式將液晶顯示裝置14安裝於手機10的筐體中。又,背光104設置於顯示面板100的背面側(與第1基板101相鄰之側)。
在顯示面板100的第1基板101配設,複數條掃描線17、複數條信號線18及複數個像素電極19。複數個像素電極19係由例如ITO(銦錫氧化物)等之透明導電膜構成。
又,顯示面板100的第2基板102配置成,與第1基板101相對向。對向電極形成於第2基板102。共用電壓產生電路500將共用電壓VCOM施加於對向電極。利用框狀的密封材料103黏接第1基板101與第2基板102,且以液晶LC不會從第1基板101與第2基板102之間漏出的方式,將液晶LC封入由密封材料103所包圍之區域。
在這種構成中,由形成於第1基板101的複數個像素電極19、第1基板101與第2基板102之間所夾持的液晶LC、及形成於第2基板102的對向電極,構成1個顯示像素16。而且,由於像素電極19排列成矩陣狀,因而顯示像素16排列成矩陣狀。又,以與這種顯示像素 16並列的方式,設置輔助電容。在此,利用信號側驅動電路200,將灰階信號Vsig寫入顯示像素16的像素電極19中。因而,在由像素電極19與對向電極所夾持之液晶LC中,施加和根據灰階信號Vsig之像素電極電壓Vpig與共用電壓VCOM的差對應的電壓VLCD。液晶由於光透過率特性依施加電壓的大小而變,所以藉由一面對顯示面板100的各顯示像素16照射來自在顯示面板100的背面所設置之背光104的光,一面控制液晶的透過率,使得可在顯示像素16顯示所要的灰階位準(亮度)。又,在灰階信號Vsig再次被寫入像素電極19為止之前的期間,利用輔助電容保持,寫入液晶LC之電壓VLCD。
第3圖係一連接構造圖,其顯示排列於第1實施形態之顯示面板100的顯示區域105中之像素電極19(顯示像素16)的連接構造。在此,主要是顯示,顯示區域105內9個像素量之顯示像素16的連接構造,但是顯示像素16的個數未限定為9個像素。而且,在顯示區域105中之第3圖所示的區域外所配置的顯示像素16,亦採取與第3圖所示者一樣的連接構造。另外,第3圖係顯示,顯示面板100可顯示彩色的例子。即,在各像素電極19的前面,配置紅(Red)、綠(Green)、藍(Blue)任一色的彩色濾光器。在第3圖中,可識別地顯示與綠顯示相關的像素電極19為GreenN(在第3圖N=1、2、3),與紅顯示相關的像素電極19為RedN(在第3圖N=1、2、3),與藍顯示相關的像素電極19為BlueN(N=1、2、3)。如第3圖所示,在本實施形態,以排列於列方向(掃描線17的延伸方向)之顯示像素16按照例如綠(Green)、藍(Blue)、紅(Red)之順序重複的方式,且以排列於行方向(信號線的延伸方向)之顯示像素16成為同一顏色成分的方式,條狀地配置彩色濾光器。
又,在第3圖中,圖示4條掃描線17,且可識別地顯示各條掃描線17為GateN(N=1、2、3、4)。一樣地,在第3圖中,圖示3條信號線18,且可識別地顯示各條信號線18為SGN(在第3圖N=1、2)、SRN(在第3圖N=1)。此外,在本實施形態,信號線SGN作用為第1信號線,信號線SRN作用為第2信號線。
在本實施形態,如第3圖所示,以彼此交叉的方式配設掃描線Gate1、Gate2、Gate3、Gate4與信號線SG1、SR1、SG2。
此外,以和掃描線Gate1、Gate2、Gate3與信號線SG1之各交點對應的方式,配置像素電極Green1、Green2、Green3。此等像素電極Green1、Green2、Green3分別透過第1薄膜電晶體TFT1a、TFT1b、TFT1c連接於,以隔著各像素電極之方式所配設的2條掃描線中之,下列側的掃描線(第2掃描線)。另外,像素電極Green1、Green2、Green3亦分別透過第1薄膜電晶體TFT1a、TFT1b、TFT1c而連接於信號線SG1。
更詳而言之,像素電極Green1、Green2、Green3分別連接於TFT1a、TFT1b、TFT1c的汲極(或源極)。又,TFT1a、TFT1b、TFT1c的源極(或汲極)各自連接於信號線SG1。另外,TFT1a、TFT1b、TFT1c的閘極係分別連接於掃描線Gate2、Gate3、Gate4。
又,像素電極Green1、Green2、Green3亦分別連接於第2薄膜電晶體TFT2a、TFT2b、TFT2c。更詳而言之,像素電極Green1、Green2、Green3分別連接於TFT2a、TFT2b、TFT2c的源極(或汲極)。又,TFT2a、TFT2b、TFT2c的汲極(或源極)分別連接於像素電極Blue1、Blue2、Blue3。此外,TFT2a、TFT2b、TFT2c的閘極連接於,以將連接著各自的TFT之像素電極GreenN、BlueN夾在中間的方式配設的2條掃描線中之,上列側的掃描線(第1掃描線)。即,TFT2a、TFT2b、TFT2c的閘極分別連接於掃描線Gate1、Gate2、Gate3。
又,像素電極Blue1、Blue2、Blue3亦分別連接於第3薄膜電晶體TFT3a、TFT3b、TFT3c。更詳而之,像素電極Blue1、Blue2、Blue3分別連接於TFT3a、TFT3b、TFT3c的源極(或汲極)。又,TFT3a、TFT3b、TFT3c的汲極(或源極)分別連接於顯示像素Red1、Red2、Red3。另外,TFT3a、TFT3b、TFT3c的閘極分別連接於,以將連接著各自的TFT之像素電極BlueN、RedN夾在中間的方式配設的2條掃描線中之,上列側的掃描線(第1掃描線)。即,TFT3a、TFT3b、TFT3c的閘極分別連接於掃描線Gate1、Gate2、Gate3。
又,像素電極Red1、Red2、Red3亦分別連接於第4薄膜電晶體TFT4a、TFT4b、TFT4c。更詳而之,像素電極Red1、Red2、Red3分別連接於TFT4a、TFT4b、TFT4c的源極(或汲極)。又,TFT4a、TFT4b、TFT4c的汲極(或源極)連接於信號線SR1。此外,TFT4a、TFT4b、TFT4c的閘極連接於,以將連接著各自的TFT之像素電極RedN夾在中間之方式配設的2條掃描線中之,下列側的掃描線(第2掃描線)。即,TFT4a、TFT4b、TFT4c的閘極分別連接於掃描線Gate2、Gate3、Gate4。
如第3圖所示,在本實施形態,以夾在平行配置的第1掃描線與第2掃描線之間的方式相鄰配置的像素電極GreenN、像素電極BlueN及像素電極RedN各自作用為,第1像素電極、第2像素電極及第3像素電極。而且,以夾在平行配置的第1掃描線與第2掃描線之間的方式相鄰配置的像素電極GreenN、像素電極BlueN及像素電極RedN中,與顯示紅色相關的像素電極RedN及與顯示綠色相關的像素電極GreenN透過TFT直接連接於信號線。另一方面,與顯示藍色相關的像素電極BlueN透過像素電極RedN或像素電極Green間接連接於信號線,並不是透過TFT直接連接於信號線。藉由採用如第3圖所示之顯示像素的連接構成,可將信號線的線數設為1列量顯示像素之個數的2/3。
第2圖中的信號側驅動電路200連接著第3圖所示的信號線18,並根據來自時序控制電路600的控制信號(垂直同步信號、水平同步信號等),以1列為單位取入,與供給自RGB產生電路400之R、G、B各色對應的影像資料,再向對應的信號線18供給與所取入之影像資料對應的灰階信號。
掃描側驅動電路300連接著第3圖所示的掃描線17,並根據來自時序控制電路600的控制信號(垂直同步信號、水平同步信號等),將供給至連接於掃描線17之TFT的掃描信號設為,閘極導通位準VGH或閘極不導通位準VGL。
RGB產生電路400根據供給自例如液晶顯示裝置之外部的影像信號(類比或數位)產生與R、G、B之各色對應的影像資料,再輸出至信號側驅動電路200。在此,在RGB產生電路400中,每隔既定期間(例如1個垂直期間或1個水平期間)從時序控制電路600輸入極性反轉控制信號(FRP)。RGB產生電路400係每輸入極性反轉控制信號即令輸出至信號側驅動電路200之影像資料的位元值反轉。藉由採取按既定期間令影像資料的位元值反轉方式,施加於像素電極之灰階信號的電極按既定期間反轉。藉此,可交流驅動顯示像素。
共用電壓產生電路500採取可產生,電壓位準比灰階信號更高之正極側的共用電壓VCOM+,以及電壓位準比灰階信號更低之負極側的共用電壓VCOM-之2種共用電壓VCOM,並因應於來自時序控制電路600的極性反轉控制信號,選擇正極側的共用電壓VCOM+與負極側的共用電壓VCOM-之任1者而供給至形成於第2基板102的對向電極。
時序控制電路600產生垂直控制信號、水平控制信號及極性反轉控制信號等之各種控制信號而供給至第2圖的各方塊。
電源產生電路700產生用以產生灰階信號的電源電壓VSH而供給至信號側驅動電路200,同時產生用以產生掃描信號的電源電壓VGH、VGL而供給至掃描側驅動電路300。又,電源產生電路700產生邏輯電源VCC而供給至信號側驅動電路200及掃描側驅動電路300。
其次,說明本實施形態之顯示裝置的動作。第4圖係一時序圖,其顯示本實施形態之顯示裝置的顯示動作。在第4圖中,從上依序顯示供給至信號線SG1之灰階信號、供給至信號線SR1之灰階信號、供給至掃描線Gate1之掃描信號、供給至掃描線Gate2之掃描信號、供給至掃描線Gate3之掃描信號、在像素電極Red1之電壓施加狀態、在像素電極Green1之電壓施加狀態、在像素電極Blue1之電壓施加狀態、在像素電極Red2之電壓施加狀態、在像素電極Green2之電壓施加狀態、在像素電極Blue2之電壓施加狀態、及供給至對向電極之共用電壓VCOM。
在本實施形態,奇數行之信號線18的信號線SGN係將影像資料按照藍、綠、藍、綠、…之順序每隔1/2個水平期間(H),輸入至信號側驅動電路200。
另一方面,偶數行之信號線18的信號線SRN係將影像資料按照藍、紅、藍、紅、…之順序每隔1/2個水平期間(H),輸入至信號側驅動電路200。其中,比與顯示藍色相關的影像資料相對地延遲僅1個水平期間而輸入,與顯示綠色相關的影像資料、與顯示紅色相關的影像資料。又,每隔1個水平期間使影像資料的位元值反 轉。在此,在第4圖中,未進行影像資料之位元反轉的灰階信號附加「+」的符號,而已進行影像資料之位元反轉的灰階信號則附加「-」的符號。此外,隨著灰階信號之極性的反轉,如第4圖所示,共用電壓VCOM的極性亦每隔1個水平期間反轉。
根據上述,如第4圖所示,對信號線SG1供給灰階信號B0-、Dum、B1+、G0+、B2-、G1-、B3+、…,對信號線SR1供給灰階信號B0-、Dum、B1+、R0+、B2-、R1-、B3+、…。在此,Dum表示虛擬的灰階信號。可輸入任意的資料作為該虛擬灰階信號Dum。又,B0-、G0+、R0+表示數個灰階信號,此等灰階信號為應供給至連接於掃描線Gate1之前的列的掃描線之像素電極的信號。因此,在掃描線Gate1是構成顯示面板100的最初(例如最上面)之列的情況,可將灰階信號從B1+供給至信號線SG1,並可將灰階信號從B1+供給至信號線SR1。
在以下的說明中,說明有關於,在和連接於掃描線Gate1之像素電極Green1、Blue1、Red1及連接於掃描線Gate2之像素電極Green2、Blue2、Red2對應之顯示像素的顯示。其它列的像素電極則亦進行與以下所說明之控制相同的控制。此外,與第4圖所示之灰階信號R0、G0、B0對應的期間,因為相關於掃描線Gate1之前的列以前的顯示,所以省略說明。
在本實施形態,供給至各掃描線之掃描信號設為,1個垂直期間(1個圖框)2次閘極導通位準VGH。首先,將供給至掃描線Gate1之掃描信號與供給至掃描線Gate2之掃描信號,分別僅在既定期間設為閘極導通位準VGH。在此,將供給至掃描線Gate1之掃描信號設為閘極導通位準VGH的期間,係設為從開始供給對應於顯示像素Red1之灰階信號B1+的時間點至灰階信號G0+的供給即將結束之時間點的期間。又,將供給至掃描線Gate2之掃描信號設為閘極導通位準VGH的期間,係設為從開始供給對應於顯示像素Blue1之灰階信號B1+的時間點至灰階信號B1+的供給即將結束之時間點的期間。此外,亦可把將供給至掃描線Gate1、Gate2之掃描信號設為閘極導通位準VGH的期間,設為從比上述的時間點提早僅1/2個水平期間的期間開始。在第4圖中以D_C表示該期間。
因為供給至掃描線Gate1之掃描信號,在時序T11成為閘極導通位準VGH,所以TFT2a與TFT3a分別成為導通狀態。又,因為供給至掃描線Gate2之掃描信號在時序T11成為閘極導通位準VGH,所以TFT1a、TFT4a、TFT2b及TFT3b分別成為導通狀態。因此,將供給至信號線SG1的灰階信號B1+與供給至信號線SR1之灰階信號B1+的雙方寫入像素電極Green1、Blue1、Red1,在與像素電極Green1、Blue1、Red1對應的顯示像素16進行對應於灰階信號B1+的顯示。
即,在從時序T11至後述的時序T12之間,信號線SGN與信號線SRN彼此電性導通。
此外,雖然各所寫入的灰階信號係對應於像素電極Blue1的灰階信號B1+,但是實際的顯示係透過彩色濾光器者。因此,即使寫入灰階信號B1+,對應於像素電極Green1的顯示像素16仍顯示綠色,對應於像素電極Red1的顯示像素16仍顯示紅色。又,因為在像素電極Green1及像素電極Red1的電壓施加狀態,在從灰階信號B1+的寫入結束開始經過1個水平期間後,成為適當的狀態,所以在對應於此等像素電極之顯示像素亦幾乎無顯示上的問題,細節將後述。
又,此時,因為供給至掃描線Gate3的掃描信號仍然是閘極不導通位準VGL,所以即使TFT2b、TFT3b是導通狀態,TFT1b、TFT4b亦成為不導通狀態。因此,不將供給至信號線SG1的灰階信號B1+與供給至信號線SR1之灰階信號B1+,寫入像素電極Green2、Blue2、Red2。其中,因為像素電極Green2與像素電極Blue2之間透過TFT2b成為導通狀態,像素電極Blue2與像素電極Red2之間透過TFT3b成為導通狀態,所以在像素電極Green2、Blue2、Red2的電壓位準分別被平均化於,在前一圖框分別施加於像素電極Green2、Blue2、Red2的電壓(保持於輔助電容的電壓。在第4圖以oldR2、oldG2、oldB2表示)之間。在第4圖中係將該平均化的電壓顯示為如oldRGB2。又,在第4圖亦顯示oldR1、oldG1、oldB1。其等表示在前圖框包持於像素電極Green1、Blue1、Red1的電壓。
若供給至掃描線Gate1的掃描信號仍然為閘極導通位準VGH,而供給至掃描線Gate2的掃描信號在時序T12成為閘極不導通位準VGL,則TFT2a與TFT3a成為導通狀態,而像素電極Green1、Blue1、Red1的電壓被合成(平均化)。其中,在前1個1/2個水平期間,因為將對應於像素電極Blue1的灰階信號B1+皆供給至顯示像素Green1、Blue1、Red1,所以電壓被平均化後,像素電極Green1、Blue1、Red1的電壓仍然是對應於灰階信號B1+的電壓。又,由輔助電容保持像素電極Green2、Blue2、Red2的電壓,直到連接於像素電極Green2、Blue2、Red2的TFT分別再成為導通狀態為止。
供給至掃描線Gate1的掃描信號,在時序T13成為閘極不導通位準VGL時,由輔助電容保持像素電極Green1、Blue1、Red1的電壓,直到連接於像素電極Green1、Blue1、Red1的TFT再成為導通狀態為止。
在下一個水平期間,將供給至掃描線Gate2的掃描信號與供給至掃描線Gate3的掃描信號,分別僅在既定期間設為閘極導通位準VGH。在此,將供給至掃描線Gate2的掃描信號設為閘極導通位準VGH的期間,係設為從開始供給對應於像素電極Blue2之灰階信號B2-的時間點,至對應於像素電極Green1的灰階信號G1-及對應於像素電極Red1的灰階信號R1-的供給即將結束之時間點的期間。又,將供給至掃描線Gate3之掃描信號設為閘極導通位準VGH的期間,係設為從開始供給對應於像素電極Blue2之灰階信號B2-的時間點至灰階信號B2-的供給即將結束之時間點的期間。
因為供給至掃描線Gate2之掃描信號在時序T14成為閘極導通位準VGH,所以如上述所示,TFT2b與TFT3b成為導通狀態。又,因為供給至掃描線Gate3之掃描信號在時序T14成為閘極導通位準VGH,所以TFT1b、TFT4b成為導通狀態。因此,將供給至信號線SG1的灰階信號B2-寫入像素電極Green1、Green2、Blue2、Red2,又,將供給至信號線SR1的灰階信號B2-寫入像素電極Red1、Green2、Blue2、Red2。因此,在與像素電極Green1、Red1、Green2、Red2、Blue2對應的顯示像素16,進行對應於灰階信號B2-的顯示。此外,因為TFT2a、TFT3a都是不導通狀態,所以此時不會對像素電極Blue1寫入灰階信號。又,因為供給至掃描線Gate4的掃描信號仍然是閘極不導通位準VGL,所以即使TFT2c、TFT3c是導通狀態,TFT1c、TFT4c亦成為不導通狀態。因此,不會將供給至信號線SG1的灰階信號B2-與供給至信號線SR1之灰階信號B2-寫入像素電極Green3、Blue3、Red3。替代地,在像素電極Green3、Blue3、Red3,電壓依上述的方式被合成(平均化)。
若供給至掃描線Gate2的掃描信號仍然為閘極導通位準VGH,而供給至掃描線Gate3的掃描信號在時序T15成為閘極不導通位準VGL,則TFT1a成為導通狀態,而將供給至信號線SG1之對應於像素電極Green1的灰階信號G1-寫入像素電極Green1。因此,解除在像素電極Green1之對應於像素電極Blue2之灰階信號B2-的電壓施加狀態,而在對應於像素電極Green1的顯示像素16進行適當的顯示。一樣地,TFT4a成為導通狀態,而將供給至信號線SR1之對應於像素電極Red1的灰階信號R1-寫入像素電極Red1。因此,解除在像素電極Red1之對應於像素電極Blue2之灰階信號B2-的電壓施加狀態,而在對應於像素電極Red1的顯示像素16進行適當的顯示。此外,即使TFT1a、4a是導通狀態,亦因為TFT2a、3a是不導通狀態,所以此時不會將灰階信號寫入像素電極Blue1。
依以上的方式,在與像素電極Green1、Blue1、Red1對應的顯示像素16進行因應於影像信號之適當的灰階顯示。即,在本實施形態,與像素電極Green1、Blue1、Red1對應的顯示像素16,比對應於像素電極Blue1的顯示像素16僅延遲1個水平期間而進行適當的顯示。
又,若供給至掃描線Gate2的掃描信號仍然為閘極導通位準VGH,而供給至掃描線Gate3的掃描信號在時序T15成為閘極不導通位準VGL,則TFT2b與TFT3b成為導通狀態,而電壓被合成(平均化)。其中,在前1個1/2個水平期間,因為將灰階信號B2-皆供給至顯示像素Green2、Blue2、Red2,所以電位被合成後,像素電極Green2、Blue2、Red2的電壓仍然是對應於灰階信號B2-的電壓。又,由輔助電容保持像素電極Green3、Blue3、Red3的電壓,直到連接於像素電極Green3、Blue3、Red3的TFT再成為導通狀態為止。
供給至掃描線Gate2的掃描信號在時序T16成為閘極不導通位準VGL時,由輔助電容保持像素電極Green2、Blue2、Red2的電壓,直到連接於像素電極Green2、Blue2、Red2的TFT再成為導通狀態為止。
又,在下一個水平期間,與上述一樣,在供給至掃描線Gate3的掃描信號為閘極導通位準VGH,而供給至掃描線Gate4的掃描信號成為閘極不導通位準VGL時,將施加於信號線SG1的灰階信號G2+寫入像素電極Green2,同時將施加於信號線SR1的灰階信號R2+寫入像素電極Red2,在第4圖省略圖示。依此方式,在與像素電極Red2、Green2、Blue2對應的顯示像素16進行應根據影像信號的顯示之適當的灰階顯示。
至於之後的水平期間,則亦進行與上述一樣的控制,而在各顯示像素進行應根據影像信號的顯示之適當的灰階顯示。
如以上已說明,在本實施形態,採取與顯示紅色相關的像素電極RedN及與顯示綠色相關的像素電極GreenN透過TFT直接連接於信號線,另一方面,與顯示藍色相關的像素電極BlueN透過像素電極RedN或像素電極GreenN間接連接於信號線。藉由採用此種顯示像素的連接構成,可將信號線的線數設為1列量之顯示像素的個數的2/3。
又,如第3圖所示,像素電極BlueN雖然在與信號線之間存在2個TFT與1個像素電極,但是因為像素電極BlueN從以將該像素電極BlueN夾在中間的方式配置的2條信號線兩者寫入灰階信號,所以可使在像素電極BlueN的時間常數變小,而可使對像素電極BlueN寫入所要位準之灰階信號結束前的期間縮短。
[第2實施形態]
其次,說明本發明之第2實施形態。在此,在第2實施形態,液晶顯示裝置的整體構成與上述的第1實施形態一樣,而排列於顯示面板100之顯示區域105之像素電極19(顯示像素16)的連接構造及其所伴隨之液晶顯示裝置的動作相異。
在以下的說明中,主要說明與第1實施形態的相異點。
第5圖係一連接構造圖,其顯示排列於本實施形態之顯示面板100的顯示區域205之像素電極19(顯示像素16)的連接構造。在此,在第5圖,亦主要是顯示,顯示區域205內9個像素量之顯示像素16的連接構造。又,在第5圖,圖示3條掃描線17,顯示各條掃描線17為GateN(N=1、2、3)。一樣地,在第5圖,圖示3條信號線18,顯示各條信號線為SGN(在第5圖,N=1、2)、SRN(在第5圖,N=1)。此外,在本實施形態,信號線SGN作用為第1信號線,信號線SRN作用為第2信號線。
在第5圖,亦以彼此交叉的方式配設掃描線Gate1、Gate2、Gate3與信號線SG1、SR1、SG2。
另外,以和掃描線Gate1、Gate2、Gate3與信號線SG1之各交點對應的方式,配置像素電極Green1、Green2、Green3。此等像素電極Green1、Green2、Green3分別透過第1薄膜電晶體TFT1a、TFT1b、TFT1c連接於,以將各像素電極GreenN之1列上的像素電極(在第5圖未圖示Green1之1列上的像素電極)夾在中間的方式配設的2條掃描線中之,下列側的掃描線(第2掃描線)。此外,像素電極Green1、Green2、Green3亦分別透過第1薄膜電晶體TFT1a、TFT1b、TFT1c而連接於信號線SG1。更詳而言之,像素電極Green1、Green2、Green3分別連接於TFT1a、TFT1b、TFT1c的汲極(或源極)。又,TFT1a、TFT1b、TFT1c的源極(或汲極)各自連接於信號線SG1。另外,TFT1a、TFT1b、TFT1c的閘極分別連接於掃描線Gate1、Gate2、Gate3。
又,像素電極Green2、Green3亦分別連接於第2薄膜電晶體TFT2a、TFT2b。更詳而言之,TFT2a、TFT2b的源極(或汲極)係以延伸成跨掃描線Gate1、Gate2的方式連接於像素電極Green2、Green3。此外,在Green1的上列亦有像素電極存在的情況,第2薄膜電晶體的源極亦連接於Green1。又,TFT2a、TFT2b、TFT2c的汲極(或源極)連接於像素電極Blue1、Blue2、Blue3。另外,TFT2a、TFT2b、TFT2c的閘極連接於,以將連接著各自的TFT之像素電極BlueN夾在中間之方式配設的2條掃描線中之上列側的掃描線(第1掃描線)。即,TFT2a、TFT2b、TFT2c的閘極分別連接於掃描線Gate1、Gate2、Gate3。
又,像素電極Blue1、Blue2、Blue3係亦分別連接於第3薄膜電晶體TFT3a、TFT3b、TFT3c。更詳而言之,像素電極Blue1、Blue2、Blue3係分別連接於TFT3a、TFT3b、TFT3c的源極(或汲極)。又,TFT3a、TFT3b、TFT3c的汲極(或源極)係以延伸成跨掃描線Gate2、Gate3的方式連接於像素電極Red2、Red3。此外,在Red1的上列存在像素電極的情況,第3薄膜電晶體的汲極亦連接於Red1。此外,TFT3a、TFT3b、TFT3c的閘極係連接於,以將連接著各自的TFT之像素電極BlueN夾在中間的方式配設的2條掃描線中之上列側的掃描線(第1掃描線)。即,TFT3a、TFT3b、TFT3c的閘極係分別連接於掃描線Gate1、Gate2、Gate3。
又,像素電極Red1、Red2、Red3亦分別連接於第4薄膜電晶體TFT4a、TFT4b、TFT4c。更詳而言之,像素電極Red1、Red2、Red3分別連接於TFT4a、TFT4b、TFT4c的源極(或汲極)。又,TFT4a、TFT4b、TFT4c的汲極(或源極)連接於信號線SR1。另外,TFT4a、TFT4b、TFT4c的閘極連接於,存在於以將各像素電極RedN之1列上的像素電極(在第5圖未圖示Red1之1列上的像素電極)夾在中間之方式配設的2條掃描線中之下列側的掃描線(第2掃描線)。
如第5圖所示,在本實施形態,以夾在平行配置的第1掃描線與第2掃描線之間的方式配置的像素電極BlueN作用為第2像素電極。又,以將第2掃描線夾在作為第2像素電極的像素電極BlueN之間的方式配置的像素電極GreenN、像素電極RedN,分別作用為第1像素電極、第3像素電極。而且,在像素電極GreenN、像素電極BlueN及像素電極RedN中,與顯示紅色相關的像素電極RedN和與顯示綠色相關的像素電極GreenN,透過TFT直接連接於信號線。另一方面,與顯示藍色相關的像素電極BlueN,透過存在於該像素電極BlueN之1列下的像素電極GreenN或RedN而間接連接於信號線。藉由採用如第5圖所示之顯示像素的連接構成,亦可將信號線的線數設為1列量之顯示像素之個數的2/3。
其次,說明本實施形態之顯示裝置的動作。第6圖係一時序圖,其顯示本實施形態之顯示裝置之顯示動作。在第6圖,從上依序顯示供給至信號線SG1之灰階信號、供給至信號線SR1之灰階信號、供給至掃描線Gate1之掃描信號、供給至掃描線Gate2之掃描信號、供給至掃描線Gate3之掃描信號、在像素電極Red1之電壓施加狀態、在像素電極Green1之電壓施加狀態、在像素電極Blue1之電壓施加狀態、在像素電極Red2之電壓施加狀態、在像素電極Green2之電壓施加狀態、在像素電極Blue2之電壓施加狀態、及供給至對向電極之共用電壓VCOM。
在本實施形態,奇數行之信號線18的信號線SGN,按照藍、綠、藍、綠、…之順序每隔1/2個水平期間(H),將影像資料輸入信號側驅動電路200輸入。另一方面,偶數行之信號線18的信號線SRN,按照藍、紅、藍、紅、…之順序每隔1/2個水平期間(H),將影像資料輸入信號側驅動電路200。又,每隔1個水平期間使影像資料的位元值反轉。在此,在第6圖,亦對未進行影像資料之位元反轉的灰階信號附加「+」的符號,且對已進行影像資料之位元反轉的灰階信號附加「-」的符號。此外,隨著灰階信號之極性的反轉,如第6圖所示,共用電壓VCOM的極性亦每隔1個水平期間反轉。
根據上述,如第6圖所示,對信號線SG1供給灰階信號B0-、G0-、B1+、G1+、B2-、G2-、B3+、…,對信號線SR1供給灰階信號B0-、R0-、B1+、R1+、B2-、R2-、B3+、…。在此,B0-、G0-、R0-表示數個灰階信號,此等灰階資料為應供給至連接於掃描線Gate1之前的列的掃描線之像素電極的信號。此外,在本實施形態不必輸入虛擬的灰階信號。又,在掃描線Gate1是構成顯示面板100的最初(例如最上面)之列的情況,可將灰階信號從B1+供給至信號線SG1,並可將灰階信號從B1+供給至信號線SR1。
在以下的說明中,說明有關於,在和連接於掃描線Gate1之像素電極Geen1、Blue1、Red1及連接於掃描線Gate2之像素電極Green2、Blue2、Red2對應之顯示像素的顯示。其它列的像素電極則亦進行與以下所說明之控制相同的控制。此外,與第6圖所示之灰階信號R0、G0、B0對應的期間,因為亦相關於掃描線Gate1之前的列以前的顯示,所以省略說明。
在本實施形態,供給至各掃描線之掃描信號設為,1個垂直期間(1個圖框)2次閘極導通位準VGH。首先,將供給至掃描線Gate1之掃描信號與供給至掃描線Gate2之掃描信號,分別僅在既定期間設為閘極導通位準VGH。在此,將供給至掃描線Gate1之掃描信號設為閘極導通位準VGH的期間,係設為從開始供給對應於顯示像素Blue1之灰階信號B1+的時間點至灰階信號G1+的供給即將結束之時間點的期間。又,將供給至掃描線Gate2之掃描信號設為閘極導通位準VGH的期間,係設為從開始供給對應於顯示像素Blue1之灰階信號B1+的時間點至灰階信號B1+的供給即將結束之時間點的期間。此外,亦可把將供給至掃描線Gate1、Gate2之掃描信號設為閘極導通位準VGH的期間,設為從比上述的時間點提早僅1/2個水平期間的期間開始。在第6圖中以D_C表示該期間。
因為供給至掃描線Gate1之掃描信號,在時序T21成為閘極導通位準VGH,所以TFT1a、TFT2a、TFT3a及TFT4a分別成為導通狀態。又,因為供給至掃描線Gate2之掃描信號在時序T22成為閘極導通位準VGH,所以TFT1b、TFT2b、TFT3b及TFT4b分別成為導通狀態。因此,將供給至信號線SG1的灰階信號B1+寫入像素電極Green1,同時將供給至信號線SR1之灰階信號B1+寫入像素電極Red1,在與像素電極Green1、Red1對應的顯示像素16進行對應於灰階信號B1+的顯示。又,像素電極Blue1係將提供至信號線SG1的灰階信號B1+透過TFT1b寫入像素電極Green2,同時將提供至信號線SR1的灰階信號B1+透過TFT4b寫入像素電極Red2。
在此,TFT2a、TFT3a成為導通狀態,像素電極Green2與像素電極Blue1之間、像素電極Red2與像素電極Blue1之間分別成為導通狀態。此外,將相同的灰階信號B1+寫入像素電極Green2與像素電極Red2。因此,像素電極Blue1的電位亦成為,和電位與像素電極Green2及像素電極Red2相同之灰階信號B1+對應的電位。此外,雖然各所寫入的灰階信號是對應於像素電極Blue1的灰階信號B1+,但是實際的顯示係透過彩色濾光器者。因此,即使寫入灰階信號B1+,對應於像素電極Green1的顯示像素16仍顯示綠色,而對應於像素電極Red1的顯示像素16仍顯示紅色。又,因為在像素電極Green1及像素電極Red1的電壓施加狀態,在從灰階信號B1+的寫入結束經過1/2個水平期間後,成為適當之狀態,所以在對應於此等像素電極的顯示像素亦幾乎無顯示上的問題,細節將後述。
在此,因為供給至掃描線Gate2的掃描信號成為閘極導通位準VGH,所以像素電極Green3與像素電極Blue2之間係透過TFT2b,成為導通狀態,像素電極Red3與像素電極Blue2之間係透過TFT3b,成為導通狀態。因此,像素電極Blue2的電壓位準被平均化於,在前一圖框分別施加於像素電極Green3、Blue2、Red3的電壓(保持於輔助電容的電壓)之間。在第6圖中係將該平均化的電壓顯示為如oldRG3B2。又,在第6圖中,以其它old所表示的部分係與前一圖框之顯示相關的部分。
若供給至掃描線Gate1的掃描信號仍然為閘極導通位準VGH,而掃描線Gate2的掃描信號在時序T22成為閘極不導通位準VGL,則將供給至信號線SG1的灰階信號G1+,透過TFT1a寫入像素電極Green1,同時將供給至信號線SR1的灰階信號R1+,透過TFT4a寫入像素電極Red1。即使供給至掃描線Gate1的掃描信號仍然是閘極導通位準VGH,供給至掃描線Gate2的掃描信號亦成為閘極不導通位準VGL,因為TFT1b、TFT4b成為不導通狀態,所以像素電極Blue1仍然成為與像素電極Green2及像素電極Red2相同的電位,即對應於灰階信號B1+的電位。利用這種動作,解除在像素電極Green1之對應於像素電極Blue1之灰階信號B1+的寫入狀態,而在對應於像素電極Green1的顯示像素16進行適當的顯示。一樣地,解除在像素電極Red1之對應於像素電極Blue1之灰階信號B2+的寫入狀態,而在對應於像素電極Red1的顯示像素16進行適當的顯示。
供給至掃描線Gate1的掃描信號在時序T23成為閘極不導通位準VGL時,由輔助電容保持像素電極Green1、Blue1、Red1的電壓,直到連接於像素電極Green1、Blue1、Red1之TFT再成為導通狀態為止。
在下一個水平期間,將供給至掃描線Gate2的掃描信號與供給至掃描線Gate3的掃描信號,分別僅在既定期間設為閘極導通位準VGH。在此,將供給至掃描線Gate2的掃描信號設為閘極導通位準VGH的期間,係設為從開始供給對應於像素電極Blue2之灰階信號B2-的時間點,至對應於像素電極Green2的灰階信號G2-及對應於像素電極Red2的灰階信號R2-的供給即將結束之時間點的期間。又,將供給至掃描線Gate3之掃描信號設為閘極導通位準VGH的期間,係設為從開始供給對應於像素電極Blue2之灰階信號B2-的時間點,至灰階信號B2-的供給即將結束之時間點的期間。
因為供給至掃描線Gate2之掃描信號在時序T24成為閘極導通位準VGH,所以如上述所示,TFT1b、TFT2b、TFT3b及TFT4b成為導通狀態。又,因為供給至掃描線Gate3之掃描信號在時序T24成為閘極導通位準VGH,所以TFT1c、TFT2c、TFT3c及TFT4c成為導通狀態。因此,將供給至信號線SG1的灰階信號B2-寫入像素電極Green2、Green3,又,將供給至信號線SR1的灰階信號B2-寫入像素電極Red2、Red3。又,因為像素電極Green3與像素電極Blue2之間及像素電極Red3與像素電極Blue2之間各自成為導通狀態,所以像素電極Blue2的電位成為與像素電極Green3及像素電極Red3相同的電位,即對應於灰階信號B2-的電位。因此,在與像素電極Green2、Blue2、Red2對應的顯示像素16,進行與對應於像素電極Blue2之灰階信號B2-對應的顯示。
若供給至掃描線Gate2的掃描信號仍然為閘極導通位準VGH,而供給至掃描線Gate3的掃描信號在時序T25成為閘極不導通位準VGL,則將供給至信號線SG1之對應於像素電極Green2的灰階信號G2-寫入像素電極Green2。因此,解除在像素電極Green2之對應於像素電極Blue2之灰階信號B2-的寫入狀態,而在對應於像素電極Green2的顯示像素16進行適當的顯示。一樣地,將供給至信號線SR1之對應於像素電極Red2的灰階信號R2-寫入像素電極Red2。因此,解除在像素電極Red2之對應於像素電極Blue2之灰階信號B2-的寫入狀態,而在對應於像素電極Red2的顯示像素16進行適當的顯示。此外,像素電極Blue2係保持與像素電極Green3及像素電極Red3相同的電位,即對應於灰階信號B2-的電位。
若供給至掃描線Gate2的掃描信號在時序T26成為閘極不導通位準VGL,則由輔助電容保持像素電極Green2、Blue2、Red2的電壓,直到連接於像素電極Green2、Blue2、Red2之TFT再成為導通狀態為止。
至於之後的水平期間,則亦進行與上述一樣的控制,而在各顯示像素進行應根據影像信號之顯示之適當的灰階顯示。
如以上已說明,在本實施形態,亦採取與顯示紅色相關的像素電極RedN及與顯示綠色相關的像素電極GreenN透過TFT直接連接於信號線,另一方面,與顯示藍色相關的像素電極BlueN透過像素電極RedN或像素電極GreenN間接連接於信號線。藉由採用顯示像素的連接構成,可將信號線的線數設為1列量之顯示像素的個數的2/3。
又,在本實施形態,亦如第5圖所示,像素電極BlueN雖然在信號線之間存在2個TFT與1個像素電極,但是因為像素電極BlueN從以將該像素電極BlueN夾在中間的方式配置之2條信號線兩者寫入灰階信號,所以可使在像素電極BlueN的時間常數變小,而可使對像素電極BlueN寫入所要位準之灰階信號結束前的期間縮短。
此外,在第1實施形態,對應於像素電極GreenN的顯示像素16與對應於像素電極RedN的顯示像素16,係採取對應於像素電極BlueN的顯示像素16相對僅延遲1個水平期間之適當的顯示。相對地,在第2實施形態,對應於像素電極GreenN的顯示像素16與對應於像素電極RedN的顯示像素係採取對應於像素電極BlueN的顯示像素16相對僅延遲1/2個水平期間之適當的顯示。依此方式,第2實施形態可比第1實施形態更高速地將適當的灰階信號寫入像素電極而進行顯示。
以上根據實施形態說明本發明,但是本發明當然未限定為上述實施形態,可在本發明之主旨的範圍內進行各種修改或應用。
在上述的實施形態係利用施加於像素電極之電壓VLCD的極性(灰階信號與共用電壓的大小關係),每隔1個水平期間反轉的線反轉驅動以驅動顯示面板100。相對地,若採取使顯示資料的位元值與共用電壓VCOM的極性每隔1個圖框反轉,則亦可利用圖框反轉驅動以驅動顯示面板100。
又,在第3圖及第5圖,以和掃描線Gate1、Gate2與信號線SG1、SG2之交點對應的方式,按照像素電極Green1、Blue1、Red1之順序配置,並將像素電極Green1透過TFT1a連接於信號線SG1。像素電極Red1係透過TFT4a連接於信號線SR1。雖然像素電極Red係透過TFT2a連接於像素電極Green1,且透過TFT3a連接於像素電極Red2,但是彩色濾光器之顏色的順序未限定為此順序。
其中,因為人眼對藍色的能見度比對綠色及紅色的小,所以宜預先從比綠色及紅色早的時期,以正確的灰階信號顯示藍色。
另外,在上述的實施形態包含各種階段的發明,藉由所揭示之複數個構成要件之適當的組合,可抽出各種的發明。例如,在即使從實施形態所示之全部構成要件刪除幾個構成要件,亦可解決如上述所示的課題,並可得到如上述所示之效果的情況,亦可抽出將該等構成要件刪除的構成作為發明。
10...手機
11...麥克風
12‧‧‧天線
13‧‧‧喇叭
14‧‧‧液晶顯示裝置
15‧‧‧操作部
16‧‧‧顯示像素
17‧‧‧掃描線
18‧‧‧信號線
19‧‧‧像素電極
100‧‧‧顯示面板
101‧‧‧第1基板
102‧‧‧第2基板
103‧‧‧密封材料
104‧‧‧背光
105‧‧‧顯示區域
200‧‧‧信號側驅動電路
300‧‧‧掃描側驅動電路
400‧‧‧RGB產生電路
500‧‧‧共用電壓產生電路
600‧‧‧時序控制電路
700‧‧‧電源產生電路
LC‧‧‧液晶
第1圖係顯示作為具備本發明之實施形態的顯示裝置之電子機器的一例之手機的外觀圖。
第2圖係顯示顯示裝置的一例之液晶顯示裝置的整體構成圖。
第3圖係顯示排列於本發明之第1實施形態之顯示面板的顯示區域之像素電極的連接構造圖。
第4圖係顯示本發明之第1實施形態之顯示裝置的顯示動作的時序圖。
第5圖係顯示排列於本發明之第2實施形態之顯示面板的顯示區域之像素電極的連接構造圖。
第6圖係顯示本發明之第2實施形態之顯示裝置的顯示動作的時序圖。
105...顯示區域
16...顯示像素
17...掃描線
18...信號線
19...像素電極
TFT1a、TFT1b、TFT1c...第1薄膜電晶體
TFT2a、TFT2b、TFT2c...第2薄膜電晶體
TFT3a、TFT3b、TFT3c...第3薄膜電晶體
TFT4a、TFT4b、TFT4c...第4薄膜電晶體
Green1、Blue1、Red1、Green2、Blue2、Red2、Green3、Blue3、Red3、GreenN...像素電極
Gate1、Gate2、Gate3、Gate4...掃描線
SG1、SG2、SR1...信號線

Claims (19)

  1. 一種顯示裝置,其具備:第1掃描線及第2掃描線,係配置成朝向預定方向延伸;第1信號線及第2信號線,係配置成對該第1掃描線及該第2掃描線交叉;第1薄膜電晶體,係閘極連接於該第2掃描線,且源極及汲極中之其中一者連接於該第1信號線;第1像素電極,係連接於該第1薄膜電晶體之該源極及該汲極中之另一者;第2薄膜電晶體,係閘極連接於該第1掃描線,且源極及汲極中之其中一者連接於該第1像素電極;第2像素電極,係連接於該第2薄膜電晶體之該源極及該汲極中之另一者;第3薄膜電晶體,係閘極連接於該第1掃描線,且源極及汲極中之其中一者連接於該第2像素電極;第3像素電極,係連接於該第3薄膜電晶體之該源極及該汲極中之另一者;及第4薄膜電晶體,係閘極連接於該第2掃描線,且源極及汲極中之其中一者連接於該第3像素電極,該源極及該汲極中之另一者連接於該第2信號線。
  2. 如申請專利範圍第1項之顯示裝置,其中,將供給至該第1信號線之灰階信號,透過該第1薄膜電晶體,供給至該第1像素電極; 將供給至該第1信號線之灰階信號,依序透過該第1薄膜電晶體、該第1像素電極及該第2薄膜電晶體,供給至該第2像素電極,且將供給至該第2信號線之灰階信號,依序透過該第4薄膜電晶體、該第3像素電極及該第3薄膜電晶體,供給至該第2像素電極;將供給至該第2信號線之灰階信號,透過該第4薄膜電晶體,供給至該第3像素電極。
  3. 如申請專利範圍第1項之顯示裝置,其中,以夾在該第1掃描線與該第2掃描線之間,且沿著該預定方向的方式排列該第1薄膜電晶體、該第2薄膜電晶體及該第3薄膜電晶體。
  4. 如申請專利範圍第3項之顯示裝置,其更具備:信號側驅動電路,係在將保持於該第2像素電極之灰階信號供給至該第1信號線及該第2信號線後,將保持於該第1像素電極之灰階信號供給至該第1信號線,同時將保持於該第3像素電極之灰階信號供給至該第2信號線;及掃描側驅動電路,係在利用該信號側驅動電路將保持於該第2像素電極之灰階信號供給至該第1信號線時,把將該第1薄膜電晶體與該第4薄膜電晶體設為導通狀態的掃描信號供給至該第2掃描線供給,同時把將該第2薄膜電晶體與該第3薄膜電晶體設為導通狀態的掃描信號供給至該第1掃描線,而在利用該信號側驅動電路將保持於該第1像素電極之灰階信號 供給至該第1信號線,並將保持於該第3像素電極之灰階信號供給至該第2信號線時,把將該第1薄膜電晶體與該第4薄膜電晶體設為不導通狀態的掃描信號供給至該第2掃描線,同時把將該第2薄膜電晶體與該第3薄膜電晶體設為導通狀態的掃描信號供給至該第1掃描線。
  5. 如申請專利範圍第4項之顯示裝置,其中,該信號側驅動電路係將保持於該第1像素電極之灰階信號與保持於該第3像素電極之灰階信號比保持於該第2像素電極之灰階信號僅延遲1個水平期間而供給。
  6. 如申請專利範圍第1項之顯示裝置,其中,該第2像素電極係配置於該第1掃描線與該第2掃描線之間;該第1像素電極與該第3像素電極係以與該第2像素電極之間存在該第2掃描線的方式配置。
  7. 如申請專利範圍第6項之顯示裝置,其更具備:信號側驅動電路,係在將保持於該第2像素電極之灰階信號供給至該第1信號線及該第2信號線給後,將保持於該第1像素電極之灰階信號供給至該第1信號線,同時將保持於該第3像素電極之灰階信號供給至該第2信號線;及掃描側驅動電路,係在利用該信號側驅動電路將保持於該第2像素電極之灰階信號供給至該第1信號線時,把將該第1薄膜電晶體與該第4薄膜電晶體設為導通狀態的掃描信號供給至該第2掃描線,同時把 將該第2薄膜電晶體與該第3薄膜電晶體設為導通狀態的掃描信號提供至該第1掃描線,而在利用該信號側驅動電路將保持於該第1像素電極之灰階信號供給至該第1信號線,並將保持於該第3像素電極之灰階信號供給至該第2信號線時,把將該第1薄膜電晶體與該第4薄膜電晶體設為不導通狀態的掃描信號供給至該第2掃描線,同時把將該第2薄膜電晶體與該第3薄膜電晶體設為導通狀態的掃描信號供給至該第1掃描線。
  8. 如申請專利範圍第7項之顯示裝置,其中,該信號側驅動電路係使保持於該第1像素電極之灰階信號與保持於該第3像素電極之灰階信號比保持於該第2像素電極之灰階信號僅延遲1個水平期間而供給。
  9. 如申請專利範圍第1項之顯示裝置,其中,該第1像素電極、該第2像素電極及該第3像素電極係對應於彼此相異的顏色成分。
  10. 如申請專利範圍第9項之顯示裝置,其中,該第2像素電極係對應於藍色成分。
  11. 如申請專利範圍第1項之顯示裝置,其中,將該第1像素電極、該第2像素電極及該第3像素電極排列成被夾在該第1信號線與該第2信號線之間。
  12. 如申請專利範圍第1項之顯示裝置,其中,將該第1像素電極、該第2像素電極及該第3像素電極配置為彼此是相異之像素行的像素電極。
  13. 如申請專利範圍第12項之顯示裝置,其中,將該第1像素電極、該第2像素電極及該第3像素電極配置為彼此是相同之像素列的像素電極。
  14. 如申請專利範圍第1項之顯示裝置,其中,將該第1像素電極及該第3像素電極配置為是與該第2像素電極相異之像素列的像素電極。
  15. 如申請專利範圍第14項之顯示裝置,其中,將該第1像素電極及該第3像素電極配置為彼此是相同之像素列的像素電極。
  16. 如申請專利範圍第1項之顯示裝置,其中,該第2像素電極係配置於該第1像素電極與該第3像素電極之間。
  17. 如申請專利範圍第1項之顯示裝置,其中,與該第2像素電極相異的該第4像素電極,配置於該第1像素電極與該第3像素電極之間。
  18. 如申請專利範圍第1項之顯示裝置,其中,該第1信號線係以分時方式供給對應於綠色成分的灰階信號與對應於藍色成分的灰階信號;該第2信號線係以分時方式供給對應於紅色成分的灰階信號與對應於藍色成分的灰階信號。
  19. 如申請專利範圍第18項之顯示裝置,其中,在彼此相等的時序將該對應於綠色成分的灰階信號與該對應於紅色成分的灰階信號供給至信號線。
TW100120076A 2010-06-10 2011-06-09 顯示裝置 TWI437546B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010133270A JP5699456B2 (ja) 2010-06-10 2010-06-10 表示装置

Publications (2)

Publication Number Publication Date
TW201207831A TW201207831A (en) 2012-02-16
TWI437546B true TWI437546B (zh) 2014-05-11

Family

ID=45095912

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100120076A TWI437546B (zh) 2010-06-10 2011-06-09 顯示裝置

Country Status (5)

Country Link
US (1) US8928702B2 (zh)
JP (1) JP5699456B2 (zh)
KR (1) KR101257626B1 (zh)
CN (1) CN102280082B (zh)
TW (1) TWI437546B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103389604B (zh) * 2013-07-19 2015-11-25 深圳市华星光电技术有限公司 一种阵列基板及液晶显示面板
JP6597097B2 (ja) * 2015-09-15 2019-10-30 凸版印刷株式会社 薄膜トランジスタアレイ
CN105388674B (zh) * 2015-12-02 2018-09-18 深圳市华星光电技术有限公司 阵列基板以及液晶显示装置
RU2697049C1 (ru) * 2018-07-06 2019-08-09 Федеральное государственное бюджетное образовательное учреждение высшего образования "Томский государственный университет систем управления и радиоэлектроники" (ТУСУР) Способ управления преобразователем переменного напряжения в постоянное напряжение и устройства для его осуществления
CN113189807B (zh) * 2021-05-14 2022-06-03 长沙惠科光电有限公司 阵列基板、显示设备以及阵列基板的驱动方法

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2205191A (en) * 1987-05-29 1988-11-30 Philips Electronic Associated Active matrix display system
US5151689A (en) * 1988-04-25 1992-09-29 Hitachi, Ltd. Display device with matrix-arranged pixels having reduced number of vertical signal lines
JPH02300720A (ja) * 1989-05-15 1990-12-12 Casio Comput Co Ltd Tftパネル及びその駆動方法
TW523724B (en) * 2001-08-09 2003-03-11 Chi Mei Electronics Corp Display panel with time domain multiplex driving circuit
TWI254810B (en) * 2002-09-13 2006-05-11 Himax Tech Inc Layout structure for a liquid crystal display
WO2004027748A1 (en) * 2002-09-23 2004-04-01 Koninklijke Philips Electronics N.V. Active matrix display devices
KR100913303B1 (ko) * 2003-05-06 2009-08-26 삼성전자주식회사 액정표시장치
JP2006301043A (ja) * 2005-04-18 2006-11-02 Agilent Technol Inc ディスプレイ装置
TWI322400B (en) * 2006-01-06 2010-03-21 Au Optronics Corp A display array of a display panel and method for charging each pixel electrode in the display array
JP2008089823A (ja) * 2006-09-29 2008-04-17 Casio Comput Co Ltd マトリックス表示装置の駆動回路、表示装置及びマトリックス表示装置の駆動方法
JP4284558B2 (ja) * 2007-01-31 2009-06-24 カシオ計算機株式会社 表示駆動装置及び表示装置並びにその駆動制御方法
JP4876005B2 (ja) * 2007-03-26 2012-02-15 株式会社 日立ディスプレイズ 表示装置
WO2009072452A1 (en) * 2007-12-03 2009-06-11 Semiconductor Energy Laboratory Co., Ltd. Tft arrangement for display device
JP4775407B2 (ja) * 2008-05-30 2011-09-21 カシオ計算機株式会社 表示装置
TWI406031B (zh) * 2008-07-08 2013-08-21 Casio Computer Co Ltd 顯示裝置
JP2010019914A (ja) * 2008-07-08 2010-01-28 Casio Comput Co Ltd 表示装置及び表示駆動方法
JP5365098B2 (ja) * 2008-08-26 2013-12-11 カシオ計算機株式会社 表示装置及びその表示駆動方法
KR101607702B1 (ko) * 2009-05-29 2016-03-31 삼성디스플레이 주식회사 액정 표시 장치
TWI396026B (zh) * 2009-07-22 2013-05-11 Au Optronics Corp 畫素陣列

Also Published As

Publication number Publication date
CN102280082B (zh) 2014-05-14
CN102280082A (zh) 2011-12-14
JP5699456B2 (ja) 2015-04-08
US8928702B2 (en) 2015-01-06
KR101257626B1 (ko) 2013-04-29
KR20110135339A (ko) 2011-12-16
TW201207831A (en) 2012-02-16
JP2011257647A (ja) 2011-12-22
US20110304655A1 (en) 2011-12-15

Similar Documents

Publication Publication Date Title
TWI383361B (zh) 驅動電路、液晶裝置、電子機器及液晶裝置之驅動方法
WO2018214277A1 (zh) 显示装置的驱动电路及显示装置
US9711098B2 (en) Display apparatus with dummy pixel row and method of driving the display apparatus
US10089950B2 (en) Electro-optical device, method of controlling electro-optical device, and electronic instrument
TWI437546B (zh) 顯示裝置
JP5055744B2 (ja) 液晶表示装置、プロジェクタ装置、携帯端末装置、液晶表示装置の駆動方法
JP2016085401A (ja) 電気光学装置、電気光学装置の制御方法および電子機器
TWI406031B (zh) 顯示裝置
TWI423231B (zh) 顯示裝置
CN109616059B (zh) 显示驱动装置及显示装置
JP2010019914A (ja) 表示装置及び表示駆動方法
JP2009175346A (ja) 液晶表示装置および液晶表示装置の駆動方法
JP2009109705A (ja) 電気光学装置、電気光学装置の駆動方法、及び電子機器
US8054273B2 (en) Electro-optical device
JP5370264B2 (ja) 表示装置
JP2016061913A (ja) 電気光学装置、電気光学装置の制御方法、及び電子機器
JP2014098863A (ja) 表示装置及び表示方法
JP2007121934A (ja) 液晶表示装置及びその駆動方法
JP2005309282A (ja) 表示装置
JP2010224564A (ja) 表示装置
KR101623187B1 (ko) 액정표시장치 구동방법
JP2009204868A (ja) 液晶パネル、半導体デバイス、電子機器及び液晶パネルの駆動方法
JP2005031434A (ja) 電気光学装置の駆動方法、電気光学装置及び電子機器
JP2008014994A (ja) 電気光学装置、その処理回路および電子機器
JP2010250332A (ja) 表示装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees