KR101257626B1 - 표시장치 - Google Patents

표시장치 Download PDF

Info

Publication number
KR101257626B1
KR101257626B1 KR1020110053612A KR20110053612A KR101257626B1 KR 101257626 B1 KR101257626 B1 KR 101257626B1 KR 1020110053612 A KR1020110053612 A KR 1020110053612A KR 20110053612 A KR20110053612 A KR 20110053612A KR 101257626 B1 KR101257626 B1 KR 101257626B1
Authority
KR
South Korea
Prior art keywords
pixel electrode
signal
line
thin film
pixel
Prior art date
Application number
KR1020110053612A
Other languages
English (en)
Other versions
KR20110135339A (ko
Inventor
도모미 가미오
Original Assignee
가시오게산키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가시오게산키 가부시키가이샤 filed Critical 가시오게산키 가부시키가이샤
Publication of KR20110135339A publication Critical patent/KR20110135339A/ko
Application granted granted Critical
Publication of KR101257626B1 publication Critical patent/KR101257626B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0804Sub-multiplexed active matrix panel, i.e. wherein one active driving circuit is used at pixel level for multiple image producing elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M1/00Substation equipment, e.g. for use by subscribers
    • H04M1/02Constructional features of telephone sets
    • H04M1/0202Portable telephone sets, e.g. cordless phones, mobile phones or bar type handsets
    • H04M1/026Details of the structure or mounting of specific components
    • H04M1/0266Details of the structure or mounting of specific components for a display module assembly

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

미리 정한 방향으로 연장하도록 배치된 제 1 주사선 및 제 2 주사선과, 제 1 주사선 및 상기 제 2 주사선에 대해 교차하도록 배치된 제 1 신호선 및 제 2 신호선과, 게이트 전극이 제 2 주사선에 접속되는 동시에, 소스 전극 및 드레인 전극 중의 한쪽이 제 1 신호선에 접속된 제 1 박막 트랜지스터와, 제 1 박막 트랜지스터에 있어서의 소스 전극 및 드레인 전극 중의 다른쪽에 접속된 제 1 화소 전극과, 게이트 전극이 제 1 주사선에 접속되는 동시에, 소스 전극 및 드레인 전극 중의 한쪽이 제 1 화소 전극에 접속된 제 2 박막 트랜지스터와, 제 2 박막 트랜지스터에 있어서의 소스 전극 및 드레인 전극 중의 다른쪽에 접속된 제 2 화소 전극과, 게이트 전극이 제 1 주사선에 접속되는 동시에, 소스 전극 및 드레인 전극 중의 한쪽이 제 2 화소 전극에 접속된 제 3 박막 트랜지스터와, 제 3 박막 트랜지스터에 있어서의 소스 전극 및 드레인 전극 중의 다른쪽에 접속된 제 3 화소 전극과, 게이트 전극이 제 2 주사선에 접속되는 동시에, 소스 전극 및 드레인 전극 중의 한쪽이 제 3 화소 전극에 접속되고, 소스 전극 및 드레인 전극 중의 다른쪽이 제 2 신호선에 접속된 제 4 박막 트랜지스터를 구비한다.

Description

표시장치{DISPLAY DEVICE}
본원은 2010년 6월 10일에 신청된 일본국 특허출원번호 2010-133270호에 의거하여 그 우선권을 주장하고, 그 모든 내용은 여기에 참조에 의해 도입되어 있다.
본 발명은 액티브 매트릭스 방식의 표시장치에 관한 것이다.
액정표시장치와 같은 액티브 매트릭스 방식의 표시장치에서는 표시부의 행방향에 대해 배치되는 복수의 주사선과 표시부의 열방향에 대해 배치되는 복수의 신호선의 교점에 대응하는 위치에 표시 화소를 배치하고, 해당 표시 화소에 소정의 전압을 인가함으로써 표시를 실행하고 있다. 종래의 표시장치에서는 각 표시 화소의 각각에 대응하는 신호선과 주사선을 필요로 하고 있다. 따라서, 신호선을 구동하는 신호측 구동장치(소스 드라이버)의 출력수도 신호선의 개수분 필요한 동시에, 주사선을 구동하는 주사측 구동장치(게이트 드라이버)의 출력수도 주사선의 개수분 필요하였다.
신호선의 개수를 줄이는 제안의 하나로서 예를 들면 일본국 특허공개공보 제2010-19914호가 개시되어 있다. 일본국 특허공개공보 제2010-19914호에서는 박막 트랜지스터(TFT)를 통해 신호선에 접속된 표시 화소에, 별도의 TFT를 통해 또한 표시 화소를 접속해 두고, 이들 2개의 TFT를 별도의 주사선에 의해서 구동하도록 하고 있다. 일본국 특허공개공보 제2010-19914호에서는 이러한 구성으로 하는 것에 의해, 신호선의 개수를 2/3로 하는 것이 가능하다.
일본국 특허공개공보 제2010-19914호에서는 2개의 TFT와 1개의 표시 화소를 통해 신호선에 접속되는 표시 화소가 존재한다. 여기서, TFT에는 기생 용량이 존재하고, 또, 표시 화소는 등가적으로는 용량 부하이다. 따라서, 2개의 TFT와 1개의 표시 화소를 통해 신호선에 접속되는 표시 화소는 1개의 TFT만을 통해 신호선에 접속되는 표시 화소에 비해, 신호선과의 사이에 많은 용량 부하가 개재되어 있게 된다. 이 때문에, 2개의 TFT와 1개의 표시 화소를 통해 신호선에 접속되는 표시 화소는 그 시정수가 1개의 TFT만을 통해 신호선에 접속되는 표시 화소에 비해 커지기 쉽다. 따라서, 2개의 TFT와 1개의 표시 화소를 통해 신호선에 접속되는 표시 화소는 1개의 TFT만을 통해 신호선에 접속되는 표시 화소에 비해 원하는 전압 레벨의 표시 신호를 기입하는 데에 시간이 걸리기 쉽다.
그래서 본 발명은 신호선의 개수를 적게 하면서도, 각 표시 화소에 원하는 전압 레벨의 표시 신호를 비교적 단시간에 기입하는 것이 가능한 표시장치를 제공하는 것을 목적으로 한다.
본 발명의 표시장치의 양태의 하나는 미리 정한 방향으로 연장하도록 배치된 제 1 주사선 및 제 2 주사선과, 상기 제 1 주사선 및 상기 제 2 주사선에 대해 교차하도록 배치된 제 1 신호선 및 제 2 신호선과, 게이트 전극이 상기 제 2 주사선에 접속되는 동시에, 소스 전극 및 드레인 전극 중의 한쪽이 상기 제 1 신호선에 접속된 제 1 박막 트랜지스터와, 상기 제 1 박막 트랜지스터에 있어서의 상기 소스 전극 및 상기 드레인 전극 중의 다른쪽에 접속된 제 1 화소 전극과, 게이트 전극이 상기 제 1 주사선에 접속되는 동시에, 소스 전극 및 드레인 전극 중의 한쪽이 상기 제 1 화소 전극에 접속된 제 2 박막 트랜지스터와, 상기 제 2 박막 트랜지스터에 있어서의 상기 소스 전극 및 상기 드레인 전극 중의 다른쪽에 접속된 제 2 화소 전극과, 게이트 전극이 상기 제 1 주사선에 접속되는 동시에, 소스 전극 및 드레인 전극 중의 한쪽이 상기 제 2 화소 전극에 접속된 제 3 박막 트랜지스터와, 상기 제 3 박막 트랜지스터에 있어서의 상기 소스 전극 및 상기 드레인 전극 중의 다른쪽에 접속된 제 3 화소 전극과, 게이트 전극이 상기 제 2 주사선에 접속되는 동시에, 소스 전극 및 드레인 전극 중의 한쪽이 상기 제 3 화소 전극에 접속되고, 상기 소스 전극 및 상기 드레인 전극 중의 다른쪽이 상기 제 2 신호선에 접속된 제 4 박막 트랜지스터를 구비한다.
삭제
삭제
본 발명에 따르면, 신호선의 개수를 적게 하면서도, 각 표시 화소에 원하는 전압 레벨의 표시 신호를 비교적 단시간에 기입하는 것이 가능하게 된다.
본 발명의 그 밖의 이점은 하기에 기술되지만, 그 일부는 설명으로부터 명백하게 되고, 또 그 일부는 발명의 실시에 의해서 명백하게 될 것이다. 본 발명의 이점은 하기에 명시된 기구 및 조합에 의해서, 실현되고 또한 획득될 수 있다.
본 명세서에 포함되고, 그 일부를 형성하고 있는 첨부의 도면은 본 발명의 몇 개의 형태를 나타내고, 도면과 함께 상기의 일반적인 설명 및 실시형태의 상세한 설명으로, 본 발명의 원리를 나타낸다.
도 1은 본 발명의 실시형태에 관한 표시장치를 구비한 전자기기의 일예로서의 휴대 전화기의 외관을 나타내는 도면.
도 2는 표시장치의 일예로서의 액정표시장치의 전체 구성을 나타내는 도면.
도 3은 본 발명의 제 1 실시형태에 있어서의 표시 패널의 표시 영역에 배열되는 화소 전극의 접속 구조를 나타내는 도면.
도 4는 본 발명의 제 1 실시형태에 있어서의 표시장치의 표시 동작에 대해 나타내는 타이밍도.
도 5는 본 발명의 제 2 실시형태에 있어서의 표시 패널의 표시 영역에 배열되는 화소 전극의 접속 구조를 나타내는 도면.
도 6은 본 발명의 제 2 실시형태에 있어서의 표시장치의 표시 동작에 대해 나타내는 타이밍도.
이하, 도면을 참조하여 본 발명의 실시형태를 설명한다.
[제 1 실시형태]
우선, 본 발명의 제 1 실시형태에 대해 설명한다. 도 1은 본 발명의 각 실시형태에 관한 표시장치를 구비한 전자기기의 일예로서의 휴대 전화기의 외관을 나타내는 도면이다. 도 1에 나타내는 휴대 전화기(10)는 마이크로폰(11)과, 안테나(12)와, 스피커(13)와, 액정표시장치(14)와, 조작부(15)를 갖고 있다.
마이크로폰(11)은 휴대 전화기(10)의 사용자에 의해서 입력되는 음성을 전기신호로 변환하는 것이다. 안테나(12)는 휴대 전화기(10)가 도시하지 않은 기지국과 통신하기 위한 안테나이다. 스피커(13)는 별도의 휴대 전화기 등으로부터 기지국을 경유하여 안테나(12)에서 수신된 음성 신호를 음성으로 변환하여 출력하는 것이다. 액정표시장치(14)는 각종 화상을 표시하는 것이다. 조작부(15)는 휴대 전화기(10)의 사용자가 휴대 전화기(10)의 조작을 실행하기 위한 조작부이다.
도 2는 본 발명의 각 실시형태에 관한 표시장치의 일예로서의 액정표시장치(14)의 전체 구성을 나타내는 도면이다. 도 1에 나타내는 액정표시장치(14)는 표시 패널(100)과, 신호측 구동 회로(200)와, 주사측 구동 회로(300)와, RGB 발생 회로(400)와, 공통 전압 발생 회로(500)와, 타이밍 제어 회로(600)와, 전원 발생 회로(700)를 갖고 있다.
표시 패널(100)은 액정표시장치(14)의 외부로부터 공급되는 화상 신호(아날로그 또는 디지털)에 의거하는 화상을 복수의 표시 화소(16)가 배열된 표시 영역(105)에 표시하는 것이다. 그리고, 표시 패널(100)은 제 1 기판(101)과 제 2 기판(102)의 사이에 액정 LC가 개재되어 구성되어 있다.
여기서, 액정표시장치(14)는 표시 패널(100)에 있어서의 표시 영역(105)이 외부로부터 육안 관찰 가능하도록, 또한 제 1 기판(101)과 제 2 기판(102) 중 제 2 기판(102)이 외측에 위치하도록, 휴대 전화기(10)의 하우징에 조립되어 있다. 또, 표시 패널(100)의 배면측(제 1 기판(101)에 인접하는 측)에는 백 라이트(104)가 설치되어 있다.
표시 패널(100)의 제 1 기판(101)에는 복수의 주사선(17)과, 복수의 신호선(18)과, 복수의 화소 전극(19)이 배치되어 있다. 화소 전극(19)은 예를 들면 ITO(인듐주석 산화물) 등의 투명 도전막으로 구성되어 있다.
또, 표시 패널(100)의 제 2 기판(102)은 제 1 기판(101)과 대향하도록 배치되어 있다. 이 제 1 기판(102)에는 대향 전극이 형성되어 있다. 대향 전극은 공통 전압 발생 회로(500)에 의해서 공통 전압 VCOM이 인가되어 있다.
제 1 기판(101)과 제 2 기판(102)은 틀형상의 시일재(103)에 의해서 접착되고, 또, 이 시일재(103)에 의해서 둘러싸인 영역에는 제 1 기판(101)과 제 2 기판(102)의 사이로부터 액정 LC가 누출되지 않도록 액정 LC가 봉입되어 있다.
이러한 구성에 있어서, 제 1 기판(101)에 형성된 화소 전극(19)과, 제 1 기판(101)과 제 2 기판(102)의 사이에 협지된 액정 LC와, 제 2 기판(102)에 형성된 대향 전극에 의해서 1개의 표시 화소(16)가 구성되어 있다. 그리고, 화소 전극(19)이 매트릭스형상으로 배열되는 것에 의해, 표시 화소(16)가 매트릭스형상으로 배열되어 있다. 또, 이러한 표시 화소(16)에 병렬하도록 보조 용량이 설치되어 있다. 여기서, 표시 화소(16)의 화소 전극(19)에는 신호측 구동 회로(200)에 의해서 계조 신호 Vsig가 기입된다. 이 때문에, 화소 전극(19)과 대향 전극에 의해서 협지된 액정 LC에는 계조 신호 Vsig에 의거하는 화소 전극 전압 Vpix와 공통 전압 VCOM의 차에 대응한 전압 VLCD가 인가된다. 액정은 인가 전압의 크기에 따라 광의 투과율 특성이 변화하기 때문에, 표시 패널(100)의 이면에 설치된 백 라이트(104)로부터의 광을 표시 패널(100)의 각 표시 화소(16)에 조사하면서, 액정의 투과율을 제어함으로써, 표시 화소(16)에 있어서 원하는 계조 레벨(휘도)의 표시를 실행하는 것이 가능하다. 또, 계조 신호 Vsig가 화소 전극(19)에 재차 기입될 때까지의 동안, 액정 LC에 기입된 전압 VLCD는 보조 용량에 의해 유지된다.
도 3은 제 1 실시형태에 있어서의 표시 패널(100)의 표시 영역(105)에 배열된 화소 전극(19)(표시 화소(16))의 접속 구조를 나타내는 도면이다. 여기서, 도 3은 표시 영역(105)내의 9화소분의 표시 화소(16)의 접속 구조를 주로 나타내고 있지만, 표시 화소(16)의 수는 9화소에 한정되는 것은 아니다. 그리고, 표시 영역(105) 중의 도 3에 나타낸 영역 이외에 배치된 표시 화소(16)도 도 3에 나타낸 것과 마찬가지의 접속 구조를 하고 있다. 또한, 도 3은 표시 패널(100)이 컬러 표시 가능한 예를 나타내고 있다. 즉, 각 화소 전극(19)의 앞면에는 적(Red), 녹(Green), 청(blue)의 어느 하나의 색의 컬러 필터가 배치되어 있다. 도 3에 있어서는 녹 표시에 관한 화소 전극(19)을 GreenN(도 3에서는 N=1, 2, 3), 적 표시에 관한 화소 전극(19)을 RedN(도 3에서는 N=1, 2, 3), 청 표시에 관한 화소 전극(19)을 BlueN(N=1, 2, 3)으로서 식별 가능하게 나타내고 있다. 도 3에 나타내는 바와 같이, 본 실시형태에 있어서는 행방향(주사선(17)의 연장 방향)으로 배열하는 표시 화소(16)가 예를 들면 녹(Green), 청(Blue), 적(Red)의 순으로 반복하도록, 또한 열방향(신호선의 연장 방향)으로 배열하는 표시 화소(16)가 동일한 색 성분이 되도록, 컬러 필터가 스트라이프 배치되어 있다.
또, 도 3에 있어서는 4개의 주사선(17)을 도시하고 있고, 각각의 주사선(17)을 GateN(N=1, 2, 3, 4)으로서 식별 가능하게 나타내고 있다. 마찬가지로, 도 3에 있어서는 3개의 신호선(18)을 도시하고 있고, 각각의 신호선(18)을 SGN(도 3에서는 N=1, 2), SRN(도 3에서는 N=1)으로서 식별 가능하게 나타내고 있다. 또한, 본 실시형태에 있어서는 신호선 SGN이 제 1 신호선으로서 기능하고, 신호선 SRN이 제 2 신호선으로서 기능한다.
본 실시형태에 있어서는 도 3에 나타내는 바와 같이, 주사선 Gate1, Gate2, Gate3, Gate4와, 신호선 SG1, SR1, SG2가 서로 교차하도록 배치되어 있다.
또한, 주사선 Gate1, Gate2, Gate3과 신호선 SG1의 각 교점에 대응하도록, 화소 전극 Green1, Green2, Green3이 배치되어 있다. 이들 화소 전극 Green1, Green2, Green3은 각각, 제 1 박막 트랜지스터 TFT1a, TFT1b, TFT1c를 통해, 각 화소 전극을 사이에 두도록 배치되는 2개의 주사선 중의 하행측의 주사선(제 2 주사선)에 접속되어 있다. 또한, 화소 전극 Green1, Green2, Green3은 각각, 제 1 박막 트랜지스터 TFT1a, TFT1b, TFT1c를 통해, 신호선 SG1에도 접속되어 있다.
더욱 상세하게는 화소 전극 Green1, Green2, Green3은 각각, TFT1a, TFT1b, TFT1c의 드레인 전극(혹은 소스 전극)에 접속되어 있다. 또, TFT1a, TFT1b, TFT1c의 소스 전극(혹은 드레인 전극)은 각각, 신호선 SG1에 접속되어 있다. 또한, TFT1a, TFT1b, TFT1c의 게이트 전극은 각각, 주사선 Gate2, Gate3, Gate4에 접속되어 있다.
또, 화소 전극 Green1, Green2, Green3은 각각, 제 2 박막 트랜지스터 TFT2a, TFT2b, TFT2c에도 접속되어 있다. 더욱 상세하게는 화소 전극 Green1, Green2, Green3은 각각, TFT2a, TFT2b, TFT2c의 소스 전극(혹은 드레인 전극)에 접속되어 있다. 또, TFT2a, TFT2b, TFT2c의 드레인 전극(혹은 소스 전극)은 화소 전극 Blue1, Blue2, Blue3에 접속되어 있다. 또한, TFT2a, TFT2b, TFT2c의 게이트 전극은 각각의 TFT가 접속되어 있는 화소 전극 GreenN, BlueN을 사이에 두도록 배치되는 2개의 주사선 중의 상행측의 주사선(제 1 주사선)에 접속되어 있다. 즉, TFT2a, TFT2b, TFT2c의 게이트 전극은 각각, 주사선 Gate1, Gate2, Gate3에 접속되어 있다.
또, 화소 전극 Blue1, Blue2, Blue3은 각각, 제 3 박막 트랜지스터 TFT3a, TFT3b, TFT3c에도 접속되어 있다. 더욱 상세하게는 화소 전극 Blue1, Blue2, Blue3은 각각, TFT3a, TFT3b, TFT3c의 소스 전극(혹은 드레인 전극)에 접속되어 있다. 또, TFT3a, TFT3b, TFT3c의 드레인 전극(혹은 소스 전극)은 표시 화소 Red1, Red2, Red3에 접속되어 있다. 또한, TFT3a, TFT3b, TFT3c의 게이트 전극은 각각의 TFT가 접속되어 있는 화소 전극 BlueN, RedN을 사이에 두도록 배치되는 2개의 주사선 중의 상행측의 주사선(제 1 주사선)에 접속되어 있다. 즉, TFT3a, TFT3b, TFT3c의 게이트 전극은 각각, 주사선 Gate1, Gate2, Gate3에 접속되어 있다.
또, 화소 전극 Red1, Red2, Red3은 각각, 제 4 박막 트랜지스터 TFT4a, TFT4b, TFT4c에도 접속되어 있다. 더욱 상세하게는 화소 전극 Red1, Red2, Red3은 각각, TFT4a, TFT4b, TFT4c의 소스 전극(혹은 드레인 전극)에 접속되어 있다. 또, TFT4a, TFT4b, TFT4c의 드레인 전극(혹은 소스 전극)은 신호선 SR1에 접속되어 있다. 또한, TFT4a, TFT4b, TFT4c의 게이트 전극은 각각의 TFT가 접속되어 있는 화소 전극 RedN을 사이에 두도록 배치되는 2개의 주사선 중의 하행측의 주사선(제 2 주사선)에 접속되어 있다. 즉, TFT4a, TFT4b, TFT4c의 게이트 전극은 각각, 주사선 Gate2, Gate3, Gate4에 접속되어 있다.
도 3에서 나타낸 바와 같이, 본 실시형태에 있어서는 평행 배치된 제 1 주사선과 제 2 주사선의 사이에 배치되도록 하여 인접 배치된 화소 전극 GreenN과, 화소 전극 BlueN과, 화소 전극 RedN이 각각, 제 1 화소 전극, 제 2 화소 전극, 제 3 화소 전극으로서 기능한다. 그리고, 이들 2개의 주사선 사이에 배치되도록 하여 인접 배치된 화소 전극 GreenN, 화소 전극 BlueN, 화소 전극 RedN 중, 적 표시에 관한 화소 전극 RedN과 녹 표시에 관한 화소 전극 GreenN이 TFT를 통해 직접적으로 신호선에 접속된다. 한편, 청표시에 관한 화소 전극 BlueN에 대해서는 TFT를 통해 직접적으로 신호선에는 접속되지 않고, 화소 전극 RedN 또는 화소 전극 GreenN을 통해 간접적으로 신호선에 접속된다. 도 3과 같은 표시 화소의 접속 구성으로 함으로써, 신호선의 개수를 1행분의 표시 화소수의 2/3개로 하는 것이 가능하다.
도 2에 있어서의 신호측 구동 회로(200)는 도 3에 나타낸 신호선(18)이 접속되고, 타이밍 제어 회로(600)로부터의 제어 신호(수직 동기 신호, 수평 동기 신호 등)에 의거하여, RGB 발생 회로(400)로부터 공급되는 R, G, B의 각 색에 대응한 화상 데이터를 1행 단위로 받아들이고, 받아들인 화상 데이터에 대응하는 계조 신호를 대응하는 신호선(18)에 공급한다.
주사측 구동 회로(300)는 도 3에 나타낸 주사선(17)이 접속되고, 타이밍 제어 회로(600)로부터의 제어 신호(수직 동기 신호, 수평 동기 신호 등)에 의거하여, 주사선(17)에 접속된 TFT에 공급되어 있는 주사 신호를 게이트 온 레벨 VGH 또는 게이트 오프 레벨 VGL로 한다.
RGB 발생 회로(400)는 예를 들면 액정표시장치의 외부로부터 공급되는 화상 신호(아날로그 또는 디지털)로부터 R, G, B의 각 색에 대응한 화상 데이터를 생성하여 신호측 구동 회로(200)로 출력한다. 여기서, RGB 발생 회로(400)에는 소정 기간(예를 들면, 1수직 기간이나 1수평 기간)마다 타이밍 제어 회로(600)로부터 극성 반전 제어 신호(FRP)가 입력된다. RGB 발생 회로(400)는 극성 반전 제어 신호가 입력될 때마다 신호측 구동 회로(200)로 출력하는 화상 데이터의 비트값을 반전시킨다. 이와 같이 하여 소정 기간마다 화상 데이터의 비트값을 반전시키는 것에 의해, 화소 전극에 인가되는 계조 신호의 극성이 소정 기간마다 반전한다. 이것에 의해, 표시 화소를 교류 구동하는 것이 가능하다.
공통 전압 발생 회로(500)는 전압 레벨이 계조 신호보다 높은 정극측의 공통 전압 VCOM+와 전압 레벨이 계조 신호보다 낮은 부극측의 공통 전압 VCOM-의 2종류의 공통 전압 VCOM을 생성 가능하게 이루어져 있고, 타이밍 제어 회로(600)로부터의 극성 반전 제어 신호에 따라 정극측의 공통 전압 VCOM+와 부극측의 공통 전압 VCOM-의 어느 한쪽을 선택하여 대향측 기판(102)에 형성된 대향 전극에 공급한다.
타이밍 제어 회로(600)는 수직 제어 신호, 수평 제어 신호, 극성 반전 제어 신호 등의 각종 제어 신호를 생성하여 도 2의 각 블록에 공급한다.
전원 발생 회로(700)는 계조 신호를 생성하기 위해 필요한 전원 전압 VSH를 생성하여 신호측 구동 회로(200)에 공급하는 동시에, 주사 신호를 생성하기 위해 필요한 전원 전압 VGH, VGL을 생성하여 주사측 구동 회로(300)에 공급한다. 또, 전원 발생 회로(700)는 논리 전원 VCC를 생성하여 신호측 구동 회로(200) 및 주사측 구동 회로(300)에 공급한다.
다음에, 본 실시형태에 관한 표시장치의 동작에 대해 설명한다. 도 4는 본 실시형태에 있어서의 표시장치의 표시 동작에 대해 나타내는 타이밍도이다. 도 4에 있어서는 위로부터, 신호선 SG1에 공급되는 계조 신호, 신호선 SR1에 공급되는 계조 신호, 주사선 Gate1에 공급되는 주사 신호, 주사선 Gate2에 공급되는 주사 신호, 주사선 Gate3에 공급되는 주사 신호, 화소 전극 Red1에서의 전압 인가 상태, 화소 전극 Green1에서의 전압 인가 상태, 화소 전극 Blue1에서의 전압 인가 상태, 화소 전극 Red2에서의 전압 인가 상태, 화소 전극 Green2에서의 전압 인가 상태, 화소 전극 Blue2에서의 전압 인가 상태, 대향 전극에 공급되는 공통 전압 VCOM을 나타내고 있다.
본 실시형태에 있어서는 홀수열의 신호선(18)인 신호선 SGN에 대해서는 화상 데이터를 청, 녹, 청, 녹,…의 순으로 1/2 수평 기간(H)마다 신호측 구동 회로(200)에 입력한다.
한편, 짝수열의 신호선(18)인 신호선 SRN에 대해서는 화상 데이터를 청, 적, 청, 적, …의 순으로 1/2 수평 기간(H)마다 신호측 구동 회로(200)에 입력한다. 단, 녹 표시에 관한 화상 데이터와, 적 표시에 관한 화상 데이터에 대해서는 청표시에 관한 화상 데이터보다 상대적으로 1수평 기간만큼 지연시켜 입력한다. 또, 화상 데이터의 비트값에 대해서는 1수평 기간마다 반전시킨다. 여기서, 도 4에 있어서는 화상 데이터의 비트 반전을 실행하고 있지 않은 경우의 계조 신호에 「+」의 부호를 붙이고, 화상 데이터의 비트 반전을 실행한 경우의 계조 신호에 「-」의 부호를 붙이고 있다. 또한, 계조 신호의 극성의 반전에 수반하여, 도 4에 나타내는 바와 같이, 공통 전압 VCOM의 극성도 1수평 기간마다 반전시킨다.
이상에 의해, 도 4에 나타내는 바와 같이, 신호선 SG1에는 계조 신호 B0-, Dum, B1+, G0+, B2-, G1-, B3+, …가 공급되고, 신호선 SR1에는 계조 신호 B0-, Dum, B1+, R0+, B2-, R1-, B3+, …가 공급된다. 여기서, Dum은 더미의 계조 신호인 것을 나타내고 있다. 이 더미 계조 신호 Dum으로서는 임의의 데이터를 입력할 수 있다. 또, B0-, G0+, R0+는 주사선 Gate1의 이전의 행의 주사선에 접속되는 화소 전극에 공급해야 할 계조 신호를 나타내고 있다. 따라서, 주사선 Gate1이 표시 패널(100)을 구성하는 최초의(예를 들면 제일 위의) 행인 경우, 신호선 SG1에는 계조 신호를 B1+부터 공급하면 좋고, 신호선 SR1에는 계조 신호를 B1+부터 공급하면 좋다.
이하의 설명에 있어서는 주사선 Gate1에 접속된 화소 전극 Green1, Blue1, Red1 및 주사선 Gate2에 접속된 화소 전극 Green2, Blue2, Red2에 대응한 표시 화소에서의 표시에 관해 설명한다. 그 밖의 행의 화소 전극에 대해서도 이하에 설명하는 제어와 마찬가지의 제어가 이루어지는 것이다. 또한, 도 4에 나타내는 계조 신호 R0, G0, B0에 대응한 기간에 대해서는 주사선 Gate1의 전의 행 이전의 표시에 관한 것이기 때문에 설명을 생략한다.
본 실시형태에 있어서는 각 주사선에 공급하는 주사 신호를 1수직 기간(1프레임)에 2회씩 게이트 온 레벨 VGH로 한다. 우선, 주사선 Gate1에 공급하는 주사 신호와 주사선 Gate2에 공급하는 주사 신호를 각각 소정 기간만큼 게이트 온 레벨 VGH로 한다. 여기서, 주사선 Gate1에 공급하는 주사 신호를 게이트 온 레벨 VGH로 하는 기간은 표시 화소 Blue1에 대응한 계조 신호 B1+의 공급이 시작된 시점부터 계조 신호 G0+의 공급이 종료하기 직전까지의 기간으로 한다. 또, 주사선 Gate2에 공급하는 주사 신호를 게이트 온 레벨 VGH로 하는 기간은 표시 화소 Blue1에 대응한 계조 신호 B1+의 공급이 시작한 시점부터 계조 신호 B1+의 공급이 종료하기 직전까지의 기간으로 한다.
또한, 주사선 Gate1, Gate2에 공급하는 주사 신호를 게이트 온 레벨 VGH로 하는 기간을 상술한 시점보다 또한 1/2 수평 기간만큼 전의 기간으로부터 해도 좋다. 도 4에서는 이 기간을 D_C로서 나타내고 있다.
주사선 Gate1에 공급하는 주사 신호가 타이밍 T11에서 게이트 온 레벨 VGH로 되는 것에 의해, TFT2a와 TFT3a가 각각 온 상태가 된다. 또, 주사선 Gate2에 공급하는 주사 신호가 타이밍 T11에서 게이트 온 레벨 VGH로 되는 것에 의해, TFT1a, TFT4a, TFT2b, TFT3b가 각각 온 상태로 된다. 이것에 의해, 신호선 SG1에 공급되어 있던 계조 신호 B1+와 신호선 SR1에 공급되어 있던 계조 신호 B1+의 양쪽이 화소 전극 Green1, Blue1, Red1에 기입되고, 화소 전극 Green1, Blue1, Red1에 대응한 표시 화소(16)에 있어서 계조 신호 B1+에 대응한 표시가 실행된다.
즉, 타이밍 T11에서 후술하는 타이밍 12까지의 동안, 신호선 SGN과 신호선 SRN이 서로 전기적으로 도통한다.
또한, 각 기입되는 계조 신호는 화소 전극 Blue1에 대응한 계조 신호 B1+이지만, 실제의 표시는 컬러 필터를 통한 것으로 된다. 따라서, 계조 신호 1+가 기입되었다고 해도, 화소 전극 Green1에 대응한 표시 화소(16)에 대해서는 녹색의 표시가 이루어지고, 화소 전극 Red1에 대응한 표시 화소(16)에 대해서는 적색의 표시가 이루어진다. 또, 상세한 것은 후술하겠지만, 화소 전극 Green1 및 화소 전극 Red1에서의 전압 인가 상태는 계조 신호 B1+의 기입 종료부터 1수평 기간 후에 적정한 상태로 되기 때문에, 이들에 대응한 표시 화소에서의 표시상의 문제도 거의 없다.
또, 이 때, 주사선 Gate3에 공급하는 주사 신호가 게이트 오프 레벨 VGL인 채이므로, TFT2b, TFT3b가 온 상태이어도, TFT1b, TFT4b는 오프 상태로 되어 있다. 따라서, 신호선 SG1에 공급되어 있던 계조 신호 B1+와 신호선 SR1에 공급된 계조 신호 B1+는 화소 전극 Green2, Blue2, Red2에는 기입되지 않는다. 단, 화소 전극 Green2와 화소 전극 Blue2의 사이는 TFT2b를 통해 도통 상태로 되고, 화소 전극 Blue2와 전극 화소 Red2의 사이는 TFT3b를 통해 도통 상태로 되기 때문에, 화소 전극 Green2, Blue2, Red2에서의 전압 레벨은 각각, 이전의 프레임에 있어서 화소 전극 Green2, Blue2, Red2에 각각 인가되어 있던 전압(보조 용량에 유지된 전압. 도 4에서는 old R2, old G2, old B2로서 나타내고 있음)과의 사이에서 평균화된다. 도 4에서는 이 평균화된 전압을 old RGB2와 같이 나타내고 있다. 또, 도 4에서는 old R1, old G1, old B1도 나타내고 있다. 이들은 전 프레임에 있어서 화소 전극 Red1, Green1, Blue1에 유지되어 있던 전압을 나타내고 있다.
주사선 Gate1에 공급하는 주사 신호가 게이트 온 레벨 VGH인 채로 주사선 Gate2에 공급하는 주사 신호가 타이밍 T12에서 게이트 오프 레벨 VGL로 되면, TFT2a와 TFT3a가 온 상태로 되어 화소 전극 Green1, Blue1, Red1의 전압이 합성(평균화)된다. 단, 직전의 1/2 수평 기간에 있어서, 표시 화소 Green1, Blue1, Red1에는 모두 화소 전극 Blue1에 대응한 계조 신호 B1+가 공급되어 있으므로, 전압이 평균화된 후에도 화소 전극 Green1, Blue1, Red1의 전압은 계조 신호 B1+에 대응한 전압인 채로 된다. 또, 화소 전극 Green2, Blue2, Red2의 전압에 대해서는 화소 전극 Green2, Blue2, Red2에 접속된 TFT가 각각 재차 온 상태로 될 때까지 보조 용량에 의해서 유지된다.
주사선 Gate1에 공급하는 주사 신호가 타이밍 T13에서 게이트 오프 레벨 VGL로 되면, 화소 전극 Green1, Blue1, Red1에 접속된 TFT가 재차 온 상태로 될 때까지, 화소 전극 Green1, Blue1, Red1의 전압이 보조 용량에 의해서 유지된다.
다음의 수평 기간에 있어서, 주사선 Gate2에 공급하는 주사 신호와 주사선 Gate3에 공급하는 주사 신호를 각각 소정 기간만큼 게이트 온 레벨 VGH로 한다. 여기서, 주사선 Gate2에 공급하는 주사 신호를 게이트 온 레벨 VGH로 하는 기간은 화소 전극 Blue2에 대응한 계조 신호 B2-의 공급이 시작된 시점부터 화소 전극 Green1에 대응한 계조 신호 G1- 및 화소 전극 Red1에 대응한 계조 신호 R1-의 공급이 종료하기 직전까지의 기간으로 한다. 또, 주사선 Gate3에 공급하는 주사 신호를 게이트 온 레벨 VGH로 하는 기간은 화소 전극 Blue2에 대응한 계조 신호 B2-의 공급이 시작된 시점부터 계조 신호 B2-의 공급이 종료하기 직전까지의 기간으로 한다.
주사선 Gate2에 공급하는 주사 신호가 타이밍 T14에서 게이트 온 레벨 VGH로 되는 것에 의해, 상술한 바와 같이, TFT2b, TFT3b가 온 상태로 된다. 또, 주사선 Gate3에 공급하는 주사 신호가 타이밍 T14에서 게이트 온 레벨 VGH로 되는 것에 의해, TFT1b, TFT4b가 온 상태로 된다. 이것에 의해, 신호선 SG1에 공급되어 있던 계조 신호 B2-가 화소 전극 Green1, Green2, Blue2, Red2에 기입되고, 또 신호선 SR1에 공급되어 있던 계조 신호 B2-가 화소 전극 Red1, Green2, Blue2, Red2에 기입된다. 이것에 의해, 화소 전극 Green1, Red1, Green2, Red2, Blue2에 대응한 표시 화소(16)에 있어서 계조 신호 B2-에 대응한 표시가 실행된다. 또한, TFT2a, TFT3a가 모두 오프 상태이므로, 이 때에는 화소 전극 Blue1에 대해서는 계조 신호의 기입이 실행되지 않는다. 또, 주사선 Gate4에 공급하는 주사 신호가 게이트 오프 레벨 VGL인 채이므로, TFT2c, TFT3c가 온 상태이어도, TFT1c, TFT4c는 오프 상태로 되어 있다. 따라서, 신호선 SG1에 공급되어 있던 계조 신호 B2-와 신호선 SR1에 공급된 계조 신호 B2-는 화소 전극 Green3, Blue3, Red3에는 기입되지 않는다. 대신에, 화소 전극 Green3, Blue3, Red3에 있어서는 상술한 바와 같이 해서 전압이 합성(평균화)된다.
주사선 Gate2에 공급하는 주사 신호가 게이트 온 레벨 VGH인 채로 주사선 Gate3에 공급하는 주사 신호가 타이밍 T15에서 게이트 오프 레벨 VGL로 되면, TFT1a가 온 상태로 되고, 신호선 SG1에 공급되어 있던 화소 전극 Green1에 대응한 계조 신호 G1-가 화소 전극 Green1에 기입된다. 이것에 의해, 화소 전극 Green1에 있어서의 화소 전극 Blue2에 대응한 계조 신호 B2-의 전압 인가 상태가 해소되고, 화소 전극 Green1에 대응한 표시 화소(16)에 있어서 적정한 표시가 이루어진다. 마찬가지로, TFT4a가 온 상태로 되고, 신호선 SR1에 공급되어 있던 화소 전극 Red1에 대응한 계조 신호 R1-가 화소 전극 Red1에 기입된다. 이것에 의해, 화소 전극 Red1에 있어서의 화소 전극 Blue2에 대응한 계조 신호 B2-의 전압 인가 상태가 해소되고, 화소 전극 Red1에 대응한 표시 화소(16)에 있어서 적정한 표시가 이루어진다. 또한, TFT1a, 4a가 온 상태이어도, TFT2a, 3a는 오프 상태이기 때문에, 이 때에는 화소 전극 Blue1에 계조 신호가 기입되는 일은 없다.
이상과 같이 해서, 화소 전극 Red1, Green1, Blue1에 대응한 표시 화소(16)에 있어서 화상 신호에 따른 적정한 계조 표시가 이루어지게 된다. 즉, 본 실시형태에 있어서는 화소 전극 Red1, Green1에 대응한 표시 화소(16)에 대해서는 화소 전극 Blue1에 대응한 표시 화소(16)보다도 1수평 기간만큼 지연되어 적정한 표시가 이루어진다.
또, 주사선 Gate2에 공급하는 주사 신호가 게이트 온 레벨 VGH인 채로 주사선 Gate3에 공급하는 주사 신호가 타이밍 T15에서 게이트 오프 레벨 VGL로 되면, TFT2b와 TFT3b가 온 상태로 되어 전압이 합성(평균화)된다. 단, 직전의 1/2 수평 기간에 있어서, 표시 화소 Green2, Blue2, Red2에는 모두 계조 신호 B2-가 공급되어 있으므로, 전위의 합성이 이루어진 후에도, 화소 전극 Green2, Blue2, Red2의 전압은 계조 신호 B2-에 대응한 전압인 채로 된다. 또, 화소 전극 Green3, Blue3, Red3의 전압은 화소 전극 Green3, Blue3, Red3에 접속된 TFT가 재차 온 상태로 될 때까지 보조 용량에 의해서 유지된다.
주사선 Gate2에 공급하는 주사 신호가 타이밍 T16에서 게이트 오프 레벨 VGL로 되면, 화소 전극 Green2, Blue2, Red2의 전압은 화소 전극 Green2, Blue2, Red2에 접속된 TFT가 재차 온 상태로 될 때까지 보조 용량에 의해서 유지된다.
또, 다음의 수평 기간에 있어서는 도 4에 있어서는 도시를 생략하고 있지만, 상술한 바와 마찬가지로, 주사선 Gate3에 공급하는 주사 신호가 게이트 온 레벨 VGH에서 주사선 Gate4에 공급하는 주사 신호가 게이트 오프 레벨 VGL로 되었을 때에, 신호선 SG1에 인가되어 있던 계조 신호 G2+가 화소 전극 Green2에 기입되는 동시에, 신호선 SR1에 인가되어 있던 계조 신호 R2+가 화소 전극 Red2에 기입된다. 이와 같이 해서, 화소 전극 Red2, Green2, Blue2에 대응한 표시 화소(16)에 있어서 영상 신호에 의거한 표시해야 할 적정한 계조 표시가 이루어진다.
이후의 수평 기간에 대해서도 상술한 바와 마찬가지의 제어가 이루어지고, 각 표시 화소에 있어서 화상 신호에 의거한 표시해야 할 적정한 계조 표시가 이루어진다.
이상 설명한 바와 같이, 본 실시형태에 있어서는 적 표시에 관한 화소 전극 RedN과 녹 표시에 관한 화소 전극 GreenN에 대해서는 TFT를 통해 직접적으로 신호선에 접속하는 한편, 청 표시에 관한 화소 전극 BlueN에 대해서는 화소 전극 RedN 또는 화소 전극 GreenN을 통해 간접적으로 신호선에 접속하도록 하고 있다. 이러한 표시 화소의 접속 구성으로 함으로써, 신호선의 개수를 1행분의 표시 화소수의 2/3개로 하는 것이 가능하다.
또, 도 3에 나타내는 바와 같이, 화소 전극 BlueN에 대해서는 신호선과의 사이에 2개의 TFT와 1개의 화소 전극이 개재하게 되지만, 화소 전극 BlueN에 대해서는 해당 화소 전극 BlueN을 사이에 두도록 해서 배치되는 2개의 신호선의 양쪽으로부터 계조 신호를 기입하고 있기 때문에, 화소 전극 BlueN에 있어서의 시정수를 작게 하여, 화소 전극 BlueN에의 원하는 레벨의 계조 신호의 기입이 완료될 때까지의 기간을 짧게 하는 것이 가능하다.
[제 2 실시형태]
다음에, 본 발명의 제 2 실시형태에 대해 설명한다. 여기서, 제 2 실시형태에 있어서, 액정표시장치의 전체 구성에 대해서는 상술한 제 1 실시형태와 마찬가지이고, 표시 패널(100)의 표시 영역(105)에 배열된 화소 전극(19)(표시 화소(16))의 접속 구조, 및 그것에 수반하는 액정표시장치의 동작이 다르다.
이하의 설명에서는 제 1 실시형태와 다른 점을 중심으로 설명한다.
도 5는 본 실시형태에 있어서의 표시 패널(100)의 표시 영역(205)에 배열된 화소 전극(19)(표시 화소(16))의 접속 구조를 나타내는 도면이다. 여기서, 도 5에 있어서도, 표시 영역(205)내의 9화소분의 표시 화소(16)의 접속 구조를 주로 나타내고 있다. 또, 도 5에 있어서는 3개의 주사선(17)을 도시하고 있으며, 각각의 주사선(17)을 GateN(N=1, 2, 3)으로서 나타내고 있다. 마찬가지로, 도 5에 있어서는 3개의 신호선(18)을 도시하고 있으며, 각각의 신호선을 SGN(도 5에서는 N=1, 2), SRN(도 5에서는 N=1)으로서 나타내고 있다. 또한, 본 실시형태에 있어서는 신호선 SGN이 제 1 신호선으로서 기능하고, 신호선 SRN이 제 2 신호선으로서 기능한다.
도 5에 있어서도, 주사선 Gate1, Gate2, Gate3과, 신호선 SG1, SR1, SG2는 서로 교차하도록 배치되어 있다.
또한, 주사선 Gate1, Gate2, Gate3과 신호선 SG1의 각 교점에 대응하도록, 화소 전극 Green1, Green2, Green3이 배치되어 있다. 이들 화소 전극 Green1, Green2, Green3은 각각, 제 1 박막 트랜지스터 TFT1a, TFT1b, TFT1c를 통해, 각 화소 전극 GreenN의 1행상의 화소 전극(도 5에서는 Green1의 1행상의 화소 전극에 대해서는 도시하고 있지 않음)을 사이에 두도록 배치되는 2개의 주사선 중의 하행측에 존재하는 주사선(제 2 주사선)에 접속되어 있다. 또한, 화소 전극 Green1, Green2, Green3은 각각, 제 1 박막 트랜지스터 TFT1a, TFT1b, TFT1c를 통해, 신호선 SG1에도 접속되어 있다. 더욱 상세하게는 화소 전극 Green1, Green2, Green3은 각각, TFT1a, TFT1b, TFT1c의 드레인 전극(혹은 소스 전극)에 접속되어 있다. 또, TFT1a, TFT1b, TFT1c의 소스 전극(혹은 드레인 전극)은 각각, 신호선 SG1에 접속되어 있다. 또한, TFT1a, TFT1b, TFT1c의 게이트 전극은 각각, 주사선 Gate1, Gate2, Gate3에 접속되어 있다.
또, 화소 전극 Green2, Green3은 제 2 박막 트랜지스터 TFT2a, TFT2b에도 접속되어 있다. 더욱 상세하게는 TFT2a, TFT2b의 소스 전극(혹은 드레인 전극)은 주사선 Gate2, Gate3을 타고 넘도록 연장되어 화소 전극 Green2, Green3에 접속되어 있다. 또한, Green1의 상행에도 화소 전극이 존재하는 경우에는 Green1도 제 2 박막 트랜지스터의 소스 전극에 접속된다. 또, TFT2a, TFT2b, TFT2c의 드레인 전극(혹은 소스 전극)은 화소 전극 Blue1, Blue2, Blue3에 접속되어 있다. 또한, TFT2a, TFT2b, TFT2c의 게이트 전극은 각각의 TFT가 접속되어 있는 화소 전극 BlueN을 사이에 두도록 배치되는 2개의 주사선 중의 상행측의 주사선(제 1 주사선)에 접속되어 있다. 즉, TFT2a, TFT2b, TFT2c의 게이트 전극은 각각, 주사선 Gate1, Gate2, Gate3에 접속되어 있다.
또, 화소 전극 Blue1, Blue2, Blue3은 각각, 제 3 박막 트랜지스터 TFT3a, TFT3b, TFT3c에도 접속되어 있다. 더욱 상세하게는 화소 전극 Blue1, Blue2, Blue3은 각각, TFT3a, TFT3b, TFT3c의 소스 전극(혹은 드레인 전극)에 접속되어 있다. 또, TFT3a, TFT3b의 드레인 전극(혹은 소스 전극)은 주사선 Gate2, Gate3을 타고 넘도록 연장되어 화소 전극 Red2, Red3에 접속되어 있다. 또한, Red1의 상행에 화소 전극이 존재하는 경우에는 Red1에도 제 3 박막 트랜지스터의 드레인 전극이 접속된다. 또한, TFT3a, TFT3b, TFT3c의 게이트 전극은 각각의 TFT가 접속되어 있는 화소 전극 BlueN을 사이에 두도록 배치되는 2개의 주사선 중의 상행측의 주사선(제 1 주사선)에 접속되어 있다. 즉, TFT3a, TFT3b, TFT3c의 게이트 전극은 각각, 주사선 Gate1, Gate2, Gate3에 접속되어 있다.
또, 화소 전극 Red1, Red2, Red3은 각각, 제 4 박막 트랜지스터 TFT4a, TFT4b, TFT4c에도 접속되어 있다. 더욱 상세하게는 화소 전극 Red1, Red2, Red3은 각각, TFT4a, TFT4b, TFT4c의 소스 전극(혹은 드레인 전극)에 접속되어 있다. 또, TFT4a, TFT4b, TFT4c의 드레인 전극(혹은 소스 전극)은 신호선 SR1에 접속되어 있다. 또한, TFT4a, TFT4b, TFT4c의 게이트 전극은 각 화소 전극 RedN의 1행상의 화소 전극(도 5에서는 Red1의 1행상의 화소 전극에 대해서는 도시하고 있지 않음)을 사이에 두도록 배치되는 2개의 주사선 중의 하행측에 존재하는 주사선(제 2 주사선)에 접속되어 있다.
도 5에서 나타낸 바와 같이, 본 실시형태에 있어서는 평행 배치된 제 1 주사선과 제 2 주사선의 사이에 놓이도록 하여 배치된 화소 전극 BlueN이 제 2 화소 전극으로서 기능한다. 또, 제 2 화소 전극으로서의 화소 전극 BlueN과의 사이에 제 2 주사선을 사이에 두도록 하여 배치되는 화소 전극 GreenN, 화소 전극 RedN이 각각 제 1 화소 전극, 제 3 화소 전극으로서 기능한다. 그리고, 이들 화소 전극 GreenN, 화소 전극 BlueN, 화소 전극 RedN 중, 적 표시에 관한 화소 전극 RedN과 녹 표시에 관한 화소 전극 GreenN이 TFT를 통해 직접적으로 신호선에 접속된다. 한편, 청 표시에 관한 화소 전극 BlueN에 대해서는 해당 화소 전극 BlueN의 1행하에 존재하는 화소 전극 GreenN 또는 RedN을 통해 간접적으로 신호선에 접속된다. 도 5와 같은 표시 화소의 접속 구성으로 하는 것에 의해서도 신호선의 개수를 1행분의 표시 화소수의 2/3개로 하는 것이 가능하다.
다음에, 본 실시형태에 관한 표시장치의 동작에 대해 설명한다. 도 6은 본 실시형태에 있어서의 표시장치의 표시 동작에 대해 나타내는 타이밍도이다. 도 6에 있어서도, 위로부터, 신호선 SG1에 공급되는 계조 신호, 신호선 SR1에 공급되는 계조 신호, 주사선 Gate1에 공급되는 주사 신호, 주사선 Gate2에 공급되는 주사 신호, 주사선 Gate3에 공급되는 주사 신호, 화소 전극 Red1에서의 전압 인가 상태, 화소 전극 Green1에서의 전압 인가 상태, 화소 전극 Blue1에서의 전압 인가 상태, 화소 전극 Red2에서의 전압 인가 상태, 화소 전극 Green2에서의 전압 인가 상태, 화소 전극 Blue2에서의 전압 인가 상태, 대향 전극에 공급되는 공통 전압 VCOM을 나타내고 있다.
본 실시형태에 있어서는 홀수열의 신호선(18)인 신호선 SGN에 대해서는 화상 데이터를 청, 녹, 청, 녹,…의 순으로 1/2 수평 기간(H)마다 신호측 구동 회로(200)에 입력한다. 한편, 짝수열의 신호선(18)인 신호선 SRN에 대해서는 화상 데이터를 청, 적, 청, 적,…의 순으로 1/2 수평 기간(H)마다 신호측 구동 회로(200)에 입력한다. 또, 화상 데이터의 비트값에 대해서는 1수평 기간마다 반전시킨다. 여기서, 도 6에 있어서도, 화상 데이터의 비트 반전을 실행하고 있지 않은 경우의 계조 신호에 「+」의 부호를 붙이고, 화상 데이터의 비트 반전을 실행한 경우의 계조 신호에 「-」의 부호를 붙이고 있다. 또한, 계조 신호의 극성의 반전에 수반하여, 도 6에 나타내는 바와 같이, 공통 전압 VCOM의 극성도 1수평 기간마다 반전시킨다.
이상에 의해, 도 6에 나타내는 바와 같이, 신호선 SG1에는 계조 신호 B0-, G0-, B1+, G1+, B2-, G2-, B3+,…가 공급되고, 신호선 SR1에는 계조 신호 B0-, R0-, B1+, R1+, B2-, R2-, B3+, …가 공급된다. 여기서, B0-, G0-, R0-는 주사선 Gate1의 이전의 행의 주사선에 접속되는 화소 전극에 공급해야 할 계조 신호를 나타내고 있다. 또한, 본 실시형태에 있어서는 더미의 계조 신호를 입력할 필요는 없다. 또, 주사선 Gate1이 표시 패널(100)을 구성하는 최초의(예를 들면 제일 위의) 행인 경우, 신호선 SG1에는 계조 신호를 B1+부터 공급하면 좋고, 신호선 SR1에는 계조 신호를 B1+부터 공급하면 좋다.
이하의 설명에 있어서는 주사선 Gate1에 접속된 화소 전극 Green1, Blue1, Red1 및 주사선 Gate2에 접속된 화소 전극 Green2, Blue2, Red2에 대응한 표시 화소에서의 표시에 관해 설명한다. 그 밖의 행의 화소 전극에 대해서도 이하에 설명하는 제어와 마찬가지의 제어가 이루어지는 것이다. 또한, 도 6에 나타내는 계조 신호 R0, G0, B0에 대응한 기간에 대해서도 주사선 Gate1의 전의 행 이전의 표시에 관한 것이기 때문에 설명을 생략한다.
본 실시형태에 있어서는 각 주사선에 공급하는 주사 신호를 1수직 기간(1프레임)에 2회씩 게이트 온 레벨 VGH로 한다. 우선, 주사선 Gate1에 공급하는 주사 신호와 주사선 Gate2에 공급하는 주사 신호를 각각 소정 기간만큼 게이트 온 레벨 VGH로 한다. 여기서, 주사선 Gate1에 공급하는 주사 신호를 게이트 온 레벨 VGH로 하는 기간은 표시 화소 Blue1에 대응한 계조 신호 B1+의 공급이 시작된 시점부터 계조 신호 G1+의 공급이 종료하기 직전까지의 기간으로 한다. 또, 주사선 Gate2에 공급하는 주사 신호를 게이트 온 레벨 VGH로 하는 기간은 표시 화소 Blue1에 대응한 계조 신호 B1+의 공급이 시작된 시점부터 계조 신호 B1+의 공급이 종료하기 직전까지의 기간으로 한다. 또한, 주사선 Gate1, Gate2에 공급하는 주사 신호를 게이트 온 레벨 VGH로 하는 기간을 상술한 시점보다 또한 1/2 수평 기간만큼 전의 기간으로부터 해도 좋다. 도 6에서는 이 기간을 D_C로서 나타내고 있다.
주사선 Gate1에 공급하는 주사 신호가 타이밍 T21에서 게이트 온 레벨 VGH로 되는 것에 의해, TFT1a, TFT2a, TFT3a, TFT4a가 각각 온 상태로 된다. 또, 주사선 Gate2에 공급하는 주사 신호가 타이밍 T22에서 게이트 온 레벨 VGH로 되는 것에 의해, TFT1b, TFT2b, TFT3b, TFT4b가 각각 온 상태로 된다. 이것에 의해, 신호선 SG1에 공급되어 있던 계조 신호 B1+가 화소 전극 Green1에 기입되는 동시에, 신호선 SR1에 공급되어 있던 계조 신호 B1+가 화소 전극 Red1에 기입되고, 화소 전극 Green1, Red1에 대응한 표시 화소(16)에 있어서 계조 신호 B1+에 대응한 표시가 실행된다. 또, 화소 전극 Blue1에 대해서는 신호선 SG1에 공급되어 있던 계조 신호 B1+가 TFT1b를 통해 화소 전극 Green2에 기입되는 동시에, 신호선 SR1에 공급되어 있던 계조 신호 B1+가 TFT4b를 통해 화소 전극 Red2에 기입된다.
여기서, TFT2a, TFT3a가 온 상태로 되어 화소 전극 Green2와 화소 전극 Blue1의 사이, 화소 전극 Red2와 화소 전극 Blue1의 사이가 각각 도통 상태로 되어 있다. 또한, 화소 전극 Green2와 화소 전극 Red2는 동일한 계조 신호 B1+가 기입된다. 따라서, 화소 전극 Blue1의 전위도 화소 전극 Green2 및 화소 전극 Red2와 동일한 전위인 계조 신호 B1+에 대응한 전위로 된다. 또한, 각 기입되는 계조 신호는 화소 전극 Blue1에 대응한 계조 신호 B1+이지만, 실제의 표시는 컬러 필터를 통한 것으로 된다. 따라서, 계조 신호 B1+가 기입되었다고 해도 화소 전극 Green1에 대응한 표시 화소(16)에 대해서는 녹색의 표시가 이루어지고, 화소 전극 Red1에 대응한 표시 화소(16)에 대해서는 적색의 표시가 이루어진다. 또, 상세한 것에 대해서는 후술하겠지만, 화소 전극 Green1 및 화소 전극 Red1에서의 전압 인가 상태는 계조 신호 B1+의 기입 종료부터 1/2 수평 기간 후에 적정한 상태로 되기 때문에, 이들에 대응한 표시 화소에서의 표시상의 문제도 거의 없다.
여기서, 주사선 Gate2에 공급하는 주사 신호가 게이트 온 레벨 VGH로 되어 있으므로, 화소 전극 Green3과 화소 전극 Blue2의 사이는 TFT2b를 통해 도통 상태로 되고, 화소 전극 Red3과 화소 전극 Blue2의 사이는 TFT3b를 통해 도통 상태로 된다. 이 때문에, 화소 전극 Blue2의 전압 레벨은 이전의 프레임에 있어서 화소 전극 Green3, Blue2, Red3에 각각 인가되어 있던 전압(보조 용량에 유지된 전압)과의 사이에서 평균화된다. 도 6에서는 이 평균화된 전압을 old RG3B2와 같이 나타내고 있다. 또, 도 6에 있어서의 다른 old로 나타낸 부분은 이전 프레임의 표시에 관한 부분이다.
주사선 Gate1에 공급하는 주사 신호가 게이트 온 레벨 VGH인 채로 주사선 Gate2의 주사 신호가 타이밍 T22에서 게이트 오프 레벨 VGL로 되면, 신호선 SG1에 공급되어 있던 계조 신호 G1+가 TFT1a를 통해 화소 전극 Green1에 기입되는 동시에, 신호선 SR1에 공급되어 있던 계조 신호 R1+가 TFT4a를 통해 화소 전극 Red1에 기입된다. 주사선 Gate1에 공급하는 주사 신호가 게이트 온 레벨 VGH인 채라도, 주사선 Gate2에 공급하는 주사 신호가 게이트 오프 레벨 VGL로 되어 TFT1b, TFT4b가 오프 상태로 되므로, 화소 전극 Blue1에 대해서는 화소 전극 Green2 및 화소 전극 Red2와 동일 전위, 즉 계조 신호 B1+에 대응한 전위인 채로 된다. 이러한 동작에 의해, 화소 전극 Green1에 있어서의 화소 전극 Blue1에 대응한 계조 신호 B1+의 기입 상태가 해소되고, 화소 전극 Green1에 대응한 표시 화소(16)에 있어서 적정한 표시가 이루어진다. 마찬가지로, 화소 전극 Red1에 있어서의 화소 전극 Blue1에 대응한 계조 신호 B2+의 기입 상태가 해소되고, 화소 전극 Red1에 대응한 표시 화소(16)에 있어서 적정한 표시가 이루어진다.
주사선 Gate1에 공급하는 주사 신호가 타이밍 T23에서 게이트 오프 레벨 VGL로 되면, 화소 전극 Green1, Blue1, Red1에 접속된 TFT가 재차 온 상태로 될 때까지, 화소 전극 Green1, Blue1, Red1의 전압이 보조 용량에 의해서 유지된다.
다음의 수평 기간에 있어서, 주사선 Gate2에 공급하는 주사 신호와 주사선 Gate3에 공급하는 주사 신호를 각각 소정 기간만큼 게이트 온 레벨 VGH로 한다. 여기서, 주사선 Gate2에 공급하는 주사 신호를 게이트 온 레벨 VGH로 하는 기간은 화소 전극 Blue2에 대응한 계조 신호 B2-의 공급이 시작된 시점부터 화소 전극 Green2에 대응한 계조 신호 G2- 및 화소 전극 Red2에 대응한 계조 신호 R2-의 공급이 종료하기 직전까지의 기간으로 한다. 또, 주사선 Gate3에 공급하는 주사 신호를 게이트 온 레벨 VGH로 하는 기간은 화소 전극 Blue2에 대응한 계조 신호 B2-의 공급이 시작된 시점부터 계조 신호 B2-의 공급이 종료하기 직전까지의 기간으로 한다.
주사선 Gate2에 공급하는 주사 신호가 타이밍 T24에서 게이트 온 레벨 VGH로 되는 것에 의해, 상술한 바와 같이, TFT1b, TFT2b, TFT3b, TFT4b가 온 상태로 된다. 또, 주사선 Gate3에 공급하는 주사 신호가 타이밍 T24에서 게이트 온 레벨 VGH로 되는 것에 의해, TFT1c, TFT2c, TFT3c, TFT4c가 온 상태로 된다. 이것에 의해, 신호선 SG1에 공급되어 있던 계조 신호 B2-가 화소 전극 Green2, Green3에 기입되고, 또, 신호선 SR1에 공급되어 있던 계조 신호 B2-가 화소 전극 Red2, Red3에 기입된다. 또, 화소 전극 Green3과 화소 전극 Blue2의 사이 및 화소 전극 Red3과 화소 전극 Blue2의 사이가 각각 도통 상태로 되는 것에 의해, 화소 전극 Blue2의 전위가 화소 전극 Green3 및 화소 전극 Red3과 동일 전위, 즉 계조 신호 B2-에 대응한 전위로 된다. 이것에 의해, 화소 전극 Green2, Blue2, Red2에 대응한 표시 화소(16)에 있어서 화소 전극 Blue2에 대응한 계조 신호 B2-에 대응한 표시가 실행된다.
주사선 Gate2에 공급하는 주사 신호가 게이트 온 레벨 VGH인 채로 주사선 Gate3에 공급하는 주사 신호가 타이밍 T25에서 게이트 오프 레벨 VGL로 되면, 신호선 SG1에 공급되어 있던 화소 전극 Green2에 대응한 계조 신호 G2-가 화소 전극 Green2에 기입된다. 이것에 의해, 화소 전극 Green2에 있어서의 화소 전극 Blue2에 대응한 계조 신호 B2-의 기입 상태가 해소되고, 화소 전극 Green2에 대응한 표시 화소(16)에 있어서 적정한 표시가 이루어진다. 마찬가지로, 신호선 SR1에 공급되어 있던 화소 전극 Red2에 대응한 계조 신호 R2-가 화소 전극 Red2에 기입된다. 이것에 의해, 화소 전극 Red2에 있어서의 화소 전극 Blue2에 대응한 계조 신호 B2-의 기입 상태가 해소되고, 화소 전극 Red2에 대응한 표시 화소(16)에 있어서 적정한 표시가 이루어진다. 또한, 화소 전극 Blue2에 대해서는 화소 전극 Green3 및 화소 전극 Red3과 동일 전위, 즉 계조 신호 B2-에 대응한 전위를 유지한다.
주사선 Gate2에 공급하는 주사 신호가 타이밍 T26에서 게이트 오프 레벨 VGL로 되면, 화소 전극 Green2, Blue2, Red2의 전압은 화소 전극 Green2, Blue2, Red2에 접속된 TFT가 재차 온 상태로 될 때까지 보조 용량에 의해서 유지된다.
이후의 수평 기간에 대해서도 상술한 바와 마찬가지의 제어가 이루어지고, 각 표시 화소에 있어서 화상 신호에 의거한 표시해야 할 적정한 계조 표시가 이루어진다.
이상 설명한 바와 같이, 본 실시형태에 있어서도, 적 표시에 관한 화소 전극 RedN과 녹 표시에 관한 화소 전극 GreenN에 대해서는 TFT를 통해 직접적으로 신호선에 접속하는 한편, 청 표시에 관한 화소 전극 BlueN에 대해서는 화소 전극 RedN 또는 화소 전극 GreenN을 통해 간접적으로 신호선에 접속하도록 하고 있다. 이러한 표시 화소의 접속 구성으로 함으로써, 신호선의 개수를 1행분의 표시 화소수의 2/3개로 하는 것이 가능하다.
또, 본 실시형태에 있어서도, 도 5에 나타내는 바와 같이, 화소 전극 BlueN에 대해서는 신호선과의 사이에 2개의 TFT와 1개의 화소 전극이 개재하게 되지만, 화소 전극 BlueN에 대해서는 해당 화소 전극 BlueN을 사이에 두도록 하여 배치되는 2개의 신호선의 양쪽으로부터 계조 신호를 기입하고 있기 때문에, 화소 전극 BlueN에 있어서의 시정수를 작게 하여, 화소 전극 BlueN으로의 원하는 레벨의 계조 신호의 기입이 완료될 때까지의 기간을 짧게 하는 것이 가능하다.
또한, 제 1 실시형태에서는 화소 전극 BlueN에 대응한 표시 화소(16)에 대해, 화소 전극 GreenN에 대응한 표시 화소(16)와 화소 전극 RedN에 대응한 표시 화소(16)는 1수평 기간만큼 지연되어 적정한 표시로 된다. 이에 대해, 제 2 실시형태에서는 화소 전극 BlueN에 대응한 표시 화소(16)에 대해, 화소 전극 GreenN에 대응한 표시 화소(16)와 화소 전극 RedN에 대응한 표시 화소(16)는 1/2 수평 기간만큼 지연되어 적정한 표시로 된다. 이와 같이, 제 2 실시형태에서는 제 1 실시형태에 비해 더욱 고속으로 적정한 계조 신호를 화소 전극에 기입하여 표시를 실행하는 것이 가능하다.
이상 실시형태에 의거하여 본 발명을 설명했지만, 본 발명은 상술한 실시형태에 한정되는 것은 아니고, 본 발명의 요지의 범위내에서 각종 변형이나 응용이 가능한 것은 물론이다.
상술한 실시형태에서는 화소 전극에 인가되는 전압 VLCD의 극성(계조 신호와 공통 전압의 대소 관계)이 1수평 기간마다 반전하는 라인 반전 구동에 의해서 표시 패널(100)을 구동하고 있다. 이에 대해, 표시 데이터의 비트값과 공통 전압 VCOM의 극성을 1프레임마다 반전시키도록 하면, 표시 패널(100)을 프레임 반전 구동으로 구동하는 것도 가능하다.
또, 도 3 및 도 5에서는 주사선 Gate1, Gate2와 신호선 SG1, SG2의 교점에 대응하도록, 화소 전극 Green1, Blue1, Red1을 이 순으로 배치하여, 화소 전극 Green1은 TFT1a를 통해 신호선 SG1에 접속한다. 화소 전극 Red1은 TFT4a를 통해 신호선 SR1에 접속한다. 화소 전극 Blue1은 TFT2a를 통해 화소 전극 Green1에 접속하는 동시에, TFT3a를 통해 화소 전극 Red2에 접속하고 있지만, 컬러 필터의 색의 순번은 이 순번에 한정되는 것은 아니다.
단, 청색은 녹색 및 적색에 비해 인간의 눈에 대한 시감도가 작기 때문에, 녹색 및 적색에 비해 빠른 시기부터 정확한 계조 신호로 표시시켜 두는 것이 바람직하다.
또한, 상기한 실시형태에는 각종 단계의 발명이 포함되어 있고, 개시되는 복수의 구성 요건의 적당한 조합에 의해 각종 발명이 추출될 수 있다. 예를 들면, 실시형태에 나타나는 전체 구성 요건으로부터 몇 개의 구성 요건이 삭제되어도, 상술한 바와 같은 과제를 해결할 수 있고, 상술한 바와 같은 효과가 얻어지는 경우에는 이 구성 요건이 삭제된 구성도 발명으로서 추출될 수 있다.
10; 휴대 전화기 11; 마이크로폰
12; 안테나 13; 스피커
14; 액정표시장치 15; 조작부
100; 표시패널 200; 신호측 구동 회로
300; 주사측 구동회로 400; RGB 발생 회로
500; 공통 전압 발생 회로 600; 타이밍 제어 회로
700; 전원 발생 회로

Claims (21)

  1. 미리 정한 방향으로 연장하도록 배치된 제 1 주사선 및 제 2 주사선과,
    상기 제 1 주사선 및 상기 제 2 주사선에 대해 교차하도록 배치된 제 1 신호선 및 제 2 신호선과,
    게이트 전극이 상기 제 2 주사선에 접속되는 동시에, 소스 전극 및 드레인 전극 중의 한쪽이 상기 제 1 신호선에 접속된 제 1 박막 트랜지스터와,
    상기 제 1 박막 트랜지스터에 있어서의 상기 소스 전극 및 상기 드레인 전극 중의 다른쪽에 접속된 제 1 화소 전극과,
    게이트 전극이 상기 제 1 주사선에 접속되는 동시에, 소스 전극 및 드레인 전극 중의 한쪽이 상기 제 1 화소 전극에 접속된 제 2 박막 트랜지스터와,
    상기 제 2 박막 트랜지스터에 있어서의 상기 소스 전극 및 상기 드레인 전극 중의 다른쪽에 접속된 제 2 화소 전극과,
    게이트 전극이 상기 제 1 주사선에 접속되는 동시에, 소스 전극 및 드레인 전극 중의 한쪽이 상기 제 2 화소 전극에 접속된 제 3 박막 트랜지스터와,
    상기 제 3 박막 트랜지스터에 있어서의 상기 소스 전극 및 상기 드레인 전극 중의 다른쪽에 접속된 제 3 화소 전극과,
    게이트 전극이 상기 제 2 주사선에 접속되는 동시에, 소스 전극 및 드레인 전극 중의 한쪽이 상기 제 3 화소 전극에 접속되고, 상기 소스 전극 및 상기 드레인 전극 중의 다른쪽이 상기 제 2 신호선에 접속된 제 4 박막 트랜지스터를 구비하는 것을 특징으로 하는 표시장치.
  2. 제 1 항에 있어서,
    상기 제 1 화소 전극에는 상기 제 1 신호선에 공급되는 계조 신호가 상기 제 1 박막 트랜지스터를 통해 공급되고,
    상기 제 2 화소 전극에는 상기 제 1 신호선에 공급되는 계조 신호가 상기 제 1 박막 트랜지스터와 상기 제 1 화소 전극과 상기 제 2 박막 트랜지스터를 차례로 통해 공급되는 동시에, 상기 제 2 신호선에 공급되는 계조 신호가 상기 제 4 박막 트랜지스터와 상기 제 3 화소 전극과 상기 제 3 박막 트랜지스터를 차례로 통해 공급되고,
    상기 제 3 화소 전극에는 상기 제 2 신호선에 공급되는 계조 신호가 상기 제 4 박막 트랜지스터를 통해 공급되는 것을 특징으로 하는 표시장치.
  3. 제 1 항에 있어서,
    상기 제 1 화소 전극, 상기 제 2 화소 전극 및 상기 제 3 화소 전극은 상기 제 1 주사선과 상기 제 2 주사선의 사이에 배치되도록, 또한 상기 미리 정한 방향을 따르도록 배열되어 있는 것을 특징으로 하는 표시장치.
  4. 제 3 항에 있어서,
    상기 제 2 화소 전극에 유지시키는 계조 신호를 상기 제 1 신호선과 상기 제 2 신호선에 공급한 후에, 상기 제 1 화소 전극에 유지시키는 계조 신호를 상기 제 1 신호선에 공급하는 동시에 상기 제 3 화소 전극에 유지시키는 계조 신호를 상기 제 2 신호선에 공급하는 신호측 구동 회로와,
    상기 신호측 구동 회로에 의해 상기 제 1 신호선에 상기 제 2 화소 전극에 유지시키는 계조 신호가 공급되어 있을 때, 상기 제 2 주사선에 상기 제 1 박막 트랜지스터와 상기 제 4 박막 트랜지스터를 온 상태로 하는 주사 신호를 공급하는 동시에 상기 제 1 주사선에 상기 제 2 박막 트랜지스터와 상기 제 3 박막 트랜지스터를 온 상태로 하는 주사 신호를 공급하고, 상기 신호측 구동 회로에 의해 상기 제 1 신호선에 상기 제 1 화소 전극에 유지시키는 계조 신호가 공급되고 상기 제 2 신호선에 상기 제 3 화소 전극에 유지시키는 계조 신호가 공급되어 있을 때, 상기 제 2 주사선에 상기 제 1 박막 트랜지스터와 상기 제 4 박막 트랜지스터를 오프 상태로 하는 주사 신호를 공급하는 동시에 상기 제 1 주사선에 상기 제 2 박막 트랜지스터와 상기 제 3 박막 트랜지스터를 온 상태로 하는 주사 신호를 공급하는 주사측 구동 회로를 더 구비한 것을 특징으로 하는 표시장치.
  5. 제 4 항에 있어서,
    상기 신호측 구동 회로는 상기 제 1 화소 전극에 유지시키는 계조 신호와 상기 제 3 화소 전극에 유지시키는 계조 신호를, 상기 제 2 화소 전극에 유지시키는 계조 신호에 비해 1수평 기간만큼 지연시켜 공급하는 것을 특징으로 하는 표시장치.
  6. 제 1 항에 있어서,
    상기 제 2 화소 전극은 상기 제 1 주사선과 상기 제 2 주사선의 사이에 배치되고,
    상기 제 1 화소 전극과 상기 제 3 화소 전극은 상기 제 2 화소 전극과의 사이에 상기 제 2 주사선이 개재하도록 배치되어 있는 것을 특징으로 하는 표시장치.
  7. 제 6 항에 있어서,
    상기 제 2 화소 전극에 유지시키는 계조 신호를 상기 제 1 신호선과 상기 제 2 신호선에 공급한 후에, 상기 제 1 화소 전극에 유지시키는 계조 신호를 상기 제 1 신호선에 공급하는 동시에 상기 제 3 화소 전극에 유지시키는 계조 신호를 상기 제 2 신호선에 공급하는 신호측 구동 회로와,
    상기 신호측 구동 회로에 의해 상기 제 1 신호선에 상기 제 2 화소 전극에 유지시키는 계조 신호가 공급되어 있을 때, 상기 제 2 주사선에 상기 제 1 박막 트랜지스터와 상기 제 4 박막 트랜지스터를 온 상태로 하는 주사 신호를 공급하는 동시에 상기 제 1 주사선에 상기 제 2 박막 트랜지스터와 상기 제 3 박막 트랜지스터를 온 상태로 하는 주사 신호를 공급하고, 상기 신호측 구동 회로에 의해 상기 제 1 신호선에 상기 제 1 화소 전극에 유지시키는 계조 신호가 공급되고 상기 제 2 신호선에 상기 제 3 화소 전극에 유지시키는 계조 신호가 공급되어 있을 때, 상기 제 2 주사선에 상기 제 1 박막 트랜지스터와 상기 제 4 박막 트랜지스터를 오프 상태로 하는 주사 신호를 공급하는 동시에 상기 제 1 주사선에 상기 제 2 박막 트랜지스터와 상기 제 3 박막 트랜지스터를 온 상태로 하는 주사 신호를 공급하는 주사측 구동 회로를 더 구비한 것을 특징으로 하는 표시장치.
  8. 제 7 항에 있어서,
    상기 신호측 구동 회로는 상기 제 1 화소 전극에 유지시키는 계조 신호와 상기 제 3 화소 전극에 유지시키는 계조 신호를, 상기 제 2 화소 전극에 유지시키는 계조 신호에 비해 1/2 수평 기간만큼 지연시켜 공급하는 것을 특징으로 하는 표시장치.
  9. 제 1 항에 있어서,
    상기 제 1 화소 전극, 상기 제 2 화소 전극 및 상기 제 3 화소 전극은 서로 다른 색성분에 대응하고 있는 것을 특징으로 하는 표시장치.
  10. 제 9 항에 있어서,
    상기 제 2 화소 전극은 청색 성분에 대응하고 있는 것을 특징으로 하는 표시장치.
  11. 제 1 항에 있어서,
    상기 제 1 화소 전극, 상기 제 2 화소 전극 및 상기 제 3 화소 전극은 상기 제 1 신호선과 상기 제 2 신호선의 사이에 배치되도록 배열되어 있는 것을 특징으로 하는 표시장치.
  12. 제 1 항에 있어서,
    상기 제 1 화소 전극, 상기 제 2 화소 전극 및 상기 제 3 화소 전극은 서로 다른 화소열의 화소 전극으로서 배치되어 있는 것을 특징으로 하는 표시장치.
  13. 제 12 항에 있어서,
    상기 제 1 화소 전극, 상기 제 2 화소 전극 및 상기 제 3 화소 전극은 서로 동일한 화소행의 화소 전극으로서 배치되어 있는 것을 특징으로 하는 표시장치.
  14. 제 1 항에 있어서,
    상기 제 1 화소 전극 및 상기 제 3 화소 전극은 상기 제 2 화소 전극과는 다른 화소행의 화소 전극으로서 배치되어 있는 것을 특징으로 하는 표시장치.
  15. 제 14 항에 있어서,
    상기 제 1 화소 전극 및 상기 제 3 화소 전극은 서로 동일한 화소행의 화소 전극으로서 배치되어 있는 것을 특징으로 하는 표시장치.
  16. 제 1 항에 있어서,
    상기 제 2 화소 전극은 상기 제 1 화소 전극과 상기 제 3 화소 전극의 사이에 배치되어 있는 것을 특징으로 하는 표시장치.
  17. 제 1 항에 있어서,
    상기 제 1 화소 전극과 상기 제 3 화소 전극의 사이에 상기 제 2 화소 전극과는 다른 제 4 화소 전극이 배치되어 있는 것을 특징으로 하는 표시장치.
  18. 제 1 항에 있어서,
    상기 제 1 신호선에는 녹색 성분에 대응한 계조 신호와 청색 성분에 대응한 계조 신호가 시분할적으로 공급되고,
    상기 제 2 신호선에는 적색 성분에 대응한 계조 신호와 청색 성분에 대응한 계조 신호가 시분할적으로 공급되는 것을 특징으로 하는 표시장치.
  19. 제 18 항에 있어서,
    상기 녹색 성분에 대응한 계조 신호와 상기 적색 성분에 대응한 계조 신호는 서로 동일한 타이밍에서 상기 신호선에 공급되는 것을 특징으로 하는 표시장치.
  20. 삭제
  21. 삭제
KR1020110053612A 2010-06-10 2011-06-03 표시장치 KR101257626B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010133270A JP5699456B2 (ja) 2010-06-10 2010-06-10 表示装置
JPJP-P-2010-133270 2010-06-10

Publications (2)

Publication Number Publication Date
KR20110135339A KR20110135339A (ko) 2011-12-16
KR101257626B1 true KR101257626B1 (ko) 2013-04-29

Family

ID=45095912

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110053612A KR101257626B1 (ko) 2010-06-10 2011-06-03 표시장치

Country Status (5)

Country Link
US (1) US8928702B2 (ko)
JP (1) JP5699456B2 (ko)
KR (1) KR101257626B1 (ko)
CN (1) CN102280082B (ko)
TW (1) TWI437546B (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103389604B (zh) * 2013-07-19 2015-11-25 深圳市华星光电技术有限公司 一种阵列基板及液晶显示面板
JP6597097B2 (ja) * 2015-09-15 2019-10-30 凸版印刷株式会社 薄膜トランジスタアレイ
CN105388674B (zh) * 2015-12-02 2018-09-18 深圳市华星光电技术有限公司 阵列基板以及液晶显示装置
RU2697049C1 (ru) * 2018-07-06 2019-08-09 Федеральное государственное бюджетное образовательное учреждение высшего образования "Томский государственный университет систем управления и радиоэлектроники" (ТУСУР) Способ управления преобразователем переменного напряжения в постоянное напряжение и устройства для его осуществления
CN113189807B (zh) * 2021-05-14 2022-06-03 长沙惠科光电有限公司 阵列基板、显示设备以及阵列基板的驱动方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090124936A (ko) * 2008-05-30 2009-12-03 가시오게산키 가부시키가이샤 표시장치
KR20100006133A (ko) * 2008-07-08 2010-01-18 가시오게산키 가부시키가이샤 표시장치 및 표시장치의 구동방법

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2205191A (en) * 1987-05-29 1988-11-30 Philips Electronic Associated Active matrix display system
US5151689A (en) * 1988-04-25 1992-09-29 Hitachi, Ltd. Display device with matrix-arranged pixels having reduced number of vertical signal lines
JPH02300720A (ja) * 1989-05-15 1990-12-12 Casio Comput Co Ltd Tftパネル及びその駆動方法
TW523724B (en) * 2001-08-09 2003-03-11 Chi Mei Electronics Corp Display panel with time domain multiplex driving circuit
TWI254810B (en) * 2002-09-13 2006-05-11 Himax Tech Inc Layout structure for a liquid crystal display
JP2006500617A (ja) * 2002-09-23 2006-01-05 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ アクティブマトリクス表示装置
KR100913303B1 (ko) * 2003-05-06 2009-08-26 삼성전자주식회사 액정표시장치
JP2006301043A (ja) * 2005-04-18 2006-11-02 Agilent Technol Inc ディスプレイ装置
TWI322400B (en) * 2006-01-06 2010-03-21 Au Optronics Corp A display array of a display panel and method for charging each pixel electrode in the display array
JP2008089823A (ja) * 2006-09-29 2008-04-17 Casio Comput Co Ltd マトリックス表示装置の駆動回路、表示装置及びマトリックス表示装置の駆動方法
JP4284558B2 (ja) * 2007-01-31 2009-06-24 カシオ計算機株式会社 表示駆動装置及び表示装置並びにその駆動制御方法
JP4876005B2 (ja) * 2007-03-26 2012-02-15 株式会社 日立ディスプレイズ 表示装置
KR101627724B1 (ko) * 2007-12-03 2016-06-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
JP2010019914A (ja) * 2008-07-08 2010-01-28 Casio Comput Co Ltd 表示装置及び表示駆動方法
JP5365098B2 (ja) * 2008-08-26 2013-12-11 カシオ計算機株式会社 表示装置及びその表示駆動方法
KR101607702B1 (ko) * 2009-05-29 2016-03-31 삼성디스플레이 주식회사 액정 표시 장치
TWI396026B (zh) * 2009-07-22 2013-05-11 Au Optronics Corp 畫素陣列

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090124936A (ko) * 2008-05-30 2009-12-03 가시오게산키 가부시키가이샤 표시장치
KR20100006133A (ko) * 2008-07-08 2010-01-18 가시오게산키 가부시키가이샤 표시장치 및 표시장치의 구동방법

Also Published As

Publication number Publication date
CN102280082A (zh) 2011-12-14
TWI437546B (zh) 2014-05-11
US20110304655A1 (en) 2011-12-15
US8928702B2 (en) 2015-01-06
TW201207831A (en) 2012-02-16
KR20110135339A (ko) 2011-12-16
JP5699456B2 (ja) 2015-04-08
JP2011257647A (ja) 2011-12-22
CN102280082B (zh) 2014-05-14

Similar Documents

Publication Publication Date Title
KR101310379B1 (ko) 액정표시장치와 그 구동방법
US8063876B2 (en) Liquid crystal display device
JP4790798B2 (ja) アクティブマトリクス型液晶表示装置及びその駆動方法
US7602361B2 (en) Electro-optical device, driving circuit, method, and apparatus to clear residual images between frames and precharge voltage for subsequent operation
US8487851B2 (en) Liquid crystal display
US10089950B2 (en) Electro-optical device, method of controlling electro-optical device, and electronic instrument
US20070268231A1 (en) Liquid crystal display and method for driving the same
US9711098B2 (en) Display apparatus with dummy pixel row and method of driving the display apparatus
KR101257626B1 (ko) 표시장치
JP2016085401A (ja) 電気光学装置、電気光学装置の制御方法および電子機器
JP2010079151A (ja) 電気光学装置、その駆動方法、および電子機器
KR101040790B1 (ko) 표시장치
KR101977225B1 (ko) 액정 디스플레이 장치와 이의 구동방법
JP2009109705A (ja) 電気光学装置、電気光学装置の駆動方法、及び電子機器
JP5370264B2 (ja) 表示装置
KR20110070549A (ko) 액정표시장치
KR20100009212A (ko) 액정표시장치의 구동방법
JP2008046186A (ja) 画像信号処理回路及び方法、電気光学装置、並びに電子機器
JP2007121934A (ja) 液晶表示装置及びその駆動方法
JP2005156633A (ja) 液晶表示装置
JP2005309282A (ja) 表示装置
JP2010224564A (ja) 表示装置
JP2009204868A (ja) 液晶パネル、半導体デバイス、電子機器及び液晶パネルの駆動方法
JP2008014994A (ja) 電気光学装置、その処理回路および電子機器
KR20120031383A (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee