TW202232567A - 蝕刻方法及電漿處理裝置 - Google Patents

蝕刻方法及電漿處理裝置 Download PDF

Info

Publication number
TW202232567A
TW202232567A TW110138668A TW110138668A TW202232567A TW 202232567 A TW202232567 A TW 202232567A TW 110138668 A TW110138668 A TW 110138668A TW 110138668 A TW110138668 A TW 110138668A TW 202232567 A TW202232567 A TW 202232567A
Authority
TW
Taiwan
Prior art keywords
gas
silicon
etching method
mentioned
voltage
Prior art date
Application number
TW110138668A
Other languages
English (en)
Inventor
千野光貴
佐佐木彦一郎
Original Assignee
日商東京威力科創股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2021163664A external-priority patent/JP7309799B2/ja
Application filed by 日商東京威力科創股份有限公司 filed Critical 日商東京威力科創股份有限公司
Publication of TW202232567A publication Critical patent/TW202232567A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32082Radio frequency generated discharge
    • H01J37/32174Circuits specially adapted for controlling the RF discharge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/3244Gas supply means
    • H01J37/32449Gas control, e.g. control of the gas flow
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/0217Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • H01L21/32135Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only
    • H01L21/32136Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only using plasmas
    • H01L21/32137Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only using plasmas of silicon-containing layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67069Apparatus for fluid treatment for etching for drying etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/32Processing objects by plasma generation
    • H01J2237/33Processing objects by plasma generation characterised by the type of processing
    • H01J2237/334Etching

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Analytical Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Drying Of Semiconductors (AREA)

Abstract

本發明提供一種抑制形成於含矽膜之凹部之形狀異常、且使凹部之底之蝕刻進行之技術。 本發明所揭示之蝕刻方法包含步驟(a),其係準備具有包含氧化矽膜之含矽膜之基板。基板載置於設置在腔室內之基板支持器上。蝕刻方法進而包含步驟(b),其係將處理氣體供給至腔室內。處理氣體包含六氟化鎢氣體、含有碳及氟之氣體、以及含氧氣體。蝕刻方法進而包含步驟(c),其係自處理氣體產生電漿,而對含矽膜進行蝕刻。步驟(c)包含對基板支持器週期性地施加負直流電壓之步序。

Description

蝕刻方法及電漿處理裝置
本發明之例示性實施方式係關於一種蝕刻方法及電漿處理裝置。
為了於基板之含矽膜上形成凹部而進行電漿蝕刻。於電漿蝕刻中,為了抑制凹部之形狀異常,提出有一方面於基板之表面上形成導電層,一方面對含矽膜進行蝕刻之技術。專利文獻1中揭示有此種技術。 [先前技術文獻] [專利文獻]
[專利文獻1]日本專利特開平9-50984號公報
[發明所欲解決之問題]
本發明提供一種抑制形成於含矽膜之凹部之形狀異常、且使凹部之底之蝕刻進行之技術。 [解決問題之技術手段]
於一例示性實施方式中,提供一種蝕刻方法。蝕刻方法包含步驟(a),其係準備具有包含氧化矽膜之含矽膜之基板。基板載置於設置在腔室內之基板支持器上。蝕刻方法進而包含步驟(b),其係將處理氣體供給至腔室內。處理氣體包含六氟化鎢氣體、含有碳及氟之氣體、以及含氧氣體。蝕刻方法進而包含步驟(c),其係自處理氣體產生電漿,而對含矽膜進行蝕刻。步驟(c)包含對基板支持器週期性地施加負直流電壓之步序。 [發明之效果]
根據一例示性實施方式,能夠抑制形成於含矽膜之凹部之形狀異常,且使凹部之底之蝕刻進行。
以下,對各種例示性實施方式進行說明。
於一例示性實施方式中,提供一種蝕刻方法。蝕刻方法包含步驟(a),其係準備具有包含氧化矽膜之含矽膜之基板。基板載置於設置在腔室內之基板支持器上。蝕刻方法進而包含步驟(b),其係將處理氣體供給至腔室內。處理氣體包含六氟化鎢氣體、含有碳及氟之氣體、以及含氧氣體。蝕刻方法進而包含步驟(c),其係自處理氣體產生電漿,而對含矽膜進行蝕刻。步驟(c)包含對基板支持器週期性地施加負直流電壓之步序。
於一例示性實施方式中,步驟(c)可包含以下步序:於藉由蝕刻而形成於含矽膜之凹部之底面將含矽膜中之一部分矽原子置換成鎢原子。步驟(c)亦可進而包含以下步序:對一部分矽原子被鎢原子置換後之含矽膜進行蝕刻。
於一例示性實施方式中,步驟(c)亦可包含以下步序:於不對基板支持器施加負直流電壓時,對設置於基板支持器上方之上部電極施加負直流電壓。該實施方式中,於不對基板支持器施加負直流電壓時,能夠將自上部電極釋出之相對較大量之二次電子供給至基板。因此,能夠中和凹部之底之帶電。
於一例示性實施方式中,於步驟(c)中對基板支持器施加負直流電壓時,可不對上部電極施加負直流電壓。或於對基板支持器施加負直流電壓時,可將具有相較不對基板支持器施加負直流電壓時施加至上部電極之負直流電壓之絕對值小之絕對值的負直流電壓施加至上部電極。
於一例示性實施方式中,步驟(c)中之腔室內之壓力可設定為未達1.333 Pa。
於一例示性實施方式中,處理氣體中之六氟化鎢氣體之流量相對於處理氣體之流量的比率可為5體積%以下。
於一例示性實施方式中,處理氣體可進而包含三氟化氮氣體。
於一例示性實施方式中,處理氣體中之三氟化氮氣體之流量相對於處理氣體之流量的比率可多於處理氣體中之六氟化鎢氣體之流量相對於處理氣體之流量的比率。
於一例示性實施方式中,含矽膜可包含氧化矽膜。處理氣體可包含氟碳氣體作為含有碳及氟之氣體。含矽膜可進而包含氮化矽膜。步驟(c)中,可於藉由蝕刻而形成於氮化矽膜之側壁形成含鎢膜。含矽膜可進而包含多晶矽膜。
於一例示性實施方式中,含矽膜可包含氮化矽膜。處理氣體可包含氫氟碳氣體作為含有碳及氟之氣體。
於一例示性實施方式中,含矽膜可包含具有氧化矽膜與氮化矽膜之積層膜。步驟(c)可包含以下步序:將使負直流電壓施加至基板支持器之時間間隔之倒數即偏壓頻率設定為第1頻率之狀態下,對氮化矽膜進行蝕刻。步驟(c)亦可包含以下步序:於將偏壓頻率設定為大於第1頻率之第2頻率之狀態下,對氧化矽膜進行蝕刻。
於一例示性實施方式中,基板可進而具有基底區域或蝕刻停止層。蝕刻方法可進而包含以下步驟:於包含基底區域或蝕刻停止層露出時在內之期間內,停止處理氣體中之六氟化鎢氣體之供給。蝕刻方法亦可進而包含以下步驟:藉由自處理氣體中包含之除六氟化鎢氣體以外之其他氣體產生之電漿,而對含矽膜進行蝕刻。
另一例示性實施方式之蝕刻方法包含步驟(a),其係準備具有包含氧化矽膜之含矽膜之基板。基板載置於設置在腔室內之基板支持器上。蝕刻方法進而包含步驟(b),其係將包含六氟化鎢氣體、含有碳及氟之氣體、以及含氧氣體之處理氣體供給至腔室內。蝕刻方法進而包含步驟(c),其係自處理氣體產生電漿,而對含矽膜進行蝕刻。步驟(c)包含以下步序:於藉由蝕刻而形成於含矽膜之凹部之底面將含矽膜中之一部分矽原子置換成鎢原子。步驟(c)包含以下步序:以將一部分矽原子被鎢原子置換後之含矽膜去除之方式使基板電性偏壓。
於又一例示性實施方式中,提供一種電漿處理裝置。電漿處理裝置具備腔室、基板支持器、氣體供給部、電漿產生部、及直流電源。基板支持器包含下部電極,且設置於腔室內。氣體供給部構成為將包含六氟化鎢氣體、含有碳及氟之氣體、以及含氧氣體之處理氣體供給至腔室內。電漿產生部構成為於腔室內自處理氣體產生電漿。直流電源構成為將負直流電壓週期性地施加至基板支持器。
以下,參照圖式對各種例示性實施方式詳細地進行說明。再者,各圖式中對相同或相當之部分標註相同之符號。
圖1係一例示性實施方式之蝕刻方法之流程圖。圖1所示之蝕刻方法(以下,稱為「方法MT」)係為了對基板之含矽膜進行蝕刻以於含矽膜上形成凹部而進行。
圖2係一例之基板之局部放大剖視圖。圖3係另一例之基板之局部放大剖視圖。方法MT可應用於圖2或圖3所示之基板W。如圖2及圖3所示,基板W具有含矽膜SF。基板W亦可進而具有遮罩MK及基底區域UR。含矽膜SF設置於基底區域UR上。遮罩MK設置於含矽膜SF上。遮罩MK係由多晶矽或非晶形碳之類之有機材料形成。遮罩MK具有藉由蝕刻而轉印至含矽膜SF之圖案。即,遮罩MK提供一個以上之開口。
含矽膜SF係由包含矽之至少一種材料形成。含矽膜SF亦可包含氧化矽膜OX。含矽膜SF可由氧化矽膜之單層膜形成。含矽膜SF亦可由包含一個以上之氧化矽膜OX與一個以上之氮化矽膜SN之多層膜形成。如圖3所示,含矽膜SF亦可包含具有氧化矽膜OX與氮化矽膜SN之積層膜。氮化矽膜SN可設置於氧化矽膜OX上。含矽膜SF亦可由包含一個以上之氧化矽膜與一個以上之多晶矽膜之多層膜形成。
如圖1所示,方法MT以步驟STa開始。步驟STa中,準備基板W。於步驟STa中,基板W被載置於設置在電漿處理裝置之腔室內之基板支持器上。
繼而於步驟STb中,向電漿處理裝置之腔室內供給處理氣體。處理氣體包含六氟化鎢氣體(WF 6氣體)、含有碳及氟之氣體、以及含氧氣體。處理氣體亦可進而包含三氟化氮氣體(NF 3氣體)。處理氣體中之三氟化氮氣體之流量相對於供給至腔室內之該處理氣體之流量的比率可多於處理氣體中之六氟化鎢氣體之流量相對於供給至腔室內之該處理氣體之流量的比率。WF 6氣體之流量相對於供給至腔室內之處理氣體之流量的比率可為5體積%以下。
於含矽膜SF包含氧化矽膜OX之情形時,處理氣體中之含有碳及氟之氣體包含氟碳氣體。氟碳氣體可包含C 4F 6氣體、C 4F 8氣體、C 3F 8氣體、及CF 4氣體中之一者以上。於含矽膜SF包含氮化矽膜SN之情形時,處理氣體中之含有碳及氟之氣體亦可包含氫氟碳氣體。氫氟碳氣體可包含CH 3F氣體、CH 2F 2氣體、及CHF 3氣體中之一者以上。處理氣體中之含氧氣體可包含O 2氣體、CO氣體、及CO 2氣體中之一者以上。
步驟STc係於步驟STb中之向腔室內供給處理氣體之過程中進行。步驟STc包含步驟STc1及步驟STc2。步驟STc1中,於腔室內自處理氣體產生電漿。步驟STc中,含矽膜SF被來自電漿之化學物種蝕刻。圖4係圖1所示之蝕刻方法之步驟STc之處理中之一例之基板之局部放大剖視圖。如圖4所示,藉由步驟STc之蝕刻而於含矽膜SF形成凹部RC。於步驟STc中,在凹部RC之底面,含矽膜SF中之一部分矽原子被置換成自電漿供給之鎢原子。
於含矽膜SF包含氮化矽膜SN之情形時,步驟STc中,於劃分形成凹部RC之氮化矽膜SN之側壁形成含鎢膜WF。步驟STc中,含鎢膜WF可形成於遮罩MK之表面上。
步驟STc2係於步驟STc1中產生之電漿存在於腔室內時進行。步驟STc2中,將一部分矽原子被鎢原子置換後之含矽膜SF蝕刻或去除。步驟STc2中,使基板W電性偏壓。因此,步驟STc2中,對基板支持器賦予電性偏壓EB。亦可將電性偏壓EB賦予基板支持器內之下部電極。
於一實施方式中,電性偏壓EB係藉由對由直流電源產生之直流電壓使用波形產生器進行波形整形而產生之電壓。作為電性偏壓EB之電壓可具有矩形脈衝波形、三角波脈衝波形、任意之波形。將作為電性偏壓EB之電壓週期性地施加至基板支持器。關於作為電性偏壓EB之電壓之極性,只要以對電漿與基板W之間賦予電位差而將離子饋入至基板W之方式設定基板W之電位,則既可為負,亦可為正。
圖5係與圖1所示之蝕刻方法中之步驟STc2相關之時序圖。一實施方式中,如圖5所示,於步驟STc2中,將作為電性偏壓EB之負直流電壓以週期CY(時間間隔)週期性地施加至基板支持器。週期CY包含期間PA及期間PB。負直流電壓係於期間PA施加至基板支持器。於期間PB,停止對基板支持器施加負直流電壓。於期間PA施加至基板支持器之負直流電壓之絕對值可為1 kV以上、20 kV以下。週期CY中期間PA所占之比率、即步驟STc中週期性地施加至基板支持器之負直流電壓具有之工作比可為5%以上、40%以下。該工作比亦可為10%以上、30%以下。又,規定週期CY之頻率、即將負直流電壓施加至基板支持器之時間間隔之倒數即偏壓頻率可為100 kHz以上、1 MHz以下。偏壓頻率亦可為300 kHz以上、800 kHz以下。偏壓頻率亦可為500 kHz以下。再者,週期CY之時長為規定週期CY之偏壓頻率之倒數。根據步驟STc中施加至基板支持器之負直流電壓之位準、工作比、及頻率之相關範圍,能夠將具有充足能量之離子供給至凹部RC之底,從而抑制於凹部RC之底形成含鎢膜。
圖6係圖1所示之蝕刻方法執行後之狀態之一例之基板之局部放大剖視圖。如圖6所示,於步驟STc中,亦可對含矽膜SF進行蝕刻直至凹部RC到達基底區域UR之表面為止。當步驟STc完成時,方法MT結束。
方法MT中,於劃分形成凹部RC之底面含矽膜SF之一部分矽原子置換成鎢。由於鎢之原子量大於矽之原子量,故於含矽膜SF中一部分矽原子被置換成鎢之部分,化學性變得不穩定。又,來自電漿之氟離子容易被電性吸引至該部分。又,於含矽膜SF包含氧化矽膜OX之情形時,由於鎢與氧之結合能低於矽與氧之結合能,故該部分容易被蝕刻。因此,根據方法MT,可獲得含矽膜SF之較高之蝕刻速率。又,由於含矽膜SF之蝕刻速率較高,故含矽膜SF之側壁曝露於來自電漿之化學物種之時間變短。其結果,可抑制含矽膜SF、例如氧化矽膜OX之彎曲。
於一實施方式中,方法MT中使用之電漿處理裝置亦可為電容耦合型電漿處理裝置。即,電漿處理裝置亦可進而具備上部電極。上部電極設置於基板支持器之上方。步驟STc中,亦可對上部電極賦予另一電性偏壓DCS。具體而言,如圖5所示,於步驟STc中,將作為電性偏壓DCS之負直流電壓於週期CY內之期間PB施加至上部電極。即,於步驟STc中不對基板支持器施加負直流電壓時,對上部電極施加負直流電壓。該實施方式中,能夠將自上部電極釋出之相對較大量之二次電子供給至基板W。因此,能夠中和凹部RC之底之帶電。再者,於期間PA,亦可停止對上部電極施加負直流電壓。或在期間PA施加至上部電極之負直流電壓之絕對值亦可小於在期間PB施加至上部電極之負直流電壓之絕對值。
一實施方式中,於執行步驟STc期間,腔室內之壓力亦可設定為未達10 mTorr(1.333 Pa)之較低壓力。於該情形時,可抑制氟碳氣體之類之包含碳及氟之氣體過度解離。其結果,可抑制含碳物質過度堆積至基板W上。又,可抑制與堆積在劃分形成凹部RC之側壁上之含碳物質發生碰撞而反沖之離子使氧化矽膜OX產生彎曲。
於執行步驟STc期間,基板支持器之溫度亦可設定為0℃以上、120℃以下之溫度。於步驟STc中之基板支持器之溫度低於0℃之情形時,堆積物附著於遮罩MK之附著係數較高,故因遮罩MK上之堆積物而導致發生堵塞(clogging),從而可能發生蝕刻不良。又,於步驟STc中之基板支持器之溫度高於120℃之情形時,堆積物附著於遮罩MK之附著係數較低,故凹部RC內之堆積物之量過剩,從而可能發生蝕刻不良。
又,如上所述,於處理氣體進而包含三氟化氮氣體之情形時,可調整堆積於遮罩MK上部之含碳物質之量。其結果,可抑制遮罩MK之開口之縮小或堵塞。
又,如上所述,一實施方式中,處理氣體中之三氟化氮氣體之流量相對於供給至腔室內之該處理氣體之流量的比率亦可多於處理氣體中之六氟化鎢氣體之流量相對於供給至腔室內之該處理氣體之流量的比率。於該情形時,可抑制含鎢物質過度堆積至基板W上。
又,如上所述,一實施方式中,六氟化鎢氣體之流量相對於供給至腔室內之處理氣體之流量的比率亦可為5體積%以下。於該情形時,可抑制含鎢物質過度堆積至劃分形成凹部RC之底面上。
一實施方式中,步驟STc亦可包含以下步序:於將偏壓頻率設定為第1頻率之狀態下對氮化矽膜SN進行蝕刻;及於將偏壓頻率設定為第2頻率之狀態下對氧化矽膜OX進行蝕刻。第1頻率可為200 kHz以上、300 kHz以下。第2頻率大於第1頻率。於將偏壓頻率設定為第1頻率之狀態下,有助於蝕刻之主要化學物種為自由基。另一方面,於將偏壓頻率設定為第2頻率之狀態下,有助於蝕刻之主要化學物種為離子。因此,於該情形時,可藉由來自電漿之自由基對氮化矽膜SN進行蝕刻。又,可藉由來自電漿之離子對氧化矽膜OX進行蝕刻。
以下,參照圖7。圖7係另一例之基板之局部放大剖視圖。方法MT亦可應用於圖7所示之基板W。與圖2或圖3所示之基板W同樣地,圖7所示之基板W具有基底區域UR、含矽膜SF、及遮罩MK。遮罩MK提供複數個開口。圖7所示之基板W進而具有複數個蝕刻停止層ES。複數個蝕刻停止層ES分別於遮罩MK之複數個開口中之對應之開口與基底區域UR之間設置於含矽膜SF內。含矽膜SF內之膜厚方向上之複數個蝕刻停止層ES之位置互不相同。複數個蝕刻停止層ES例如由鎢形成。將方法MT應用於圖7所示之基板W之情形時,步驟STc之含矽膜SF之蝕刻可於複數個蝕刻停止層ES停止。
以下,參照圖8。圖8係另一例示性實施方式之蝕刻方法之流程圖。圖8所示之方法MTB與方法MT相同,包含步驟STa、步驟STb、及步驟STc。方法MTB進而包含步驟STd及步驟STe。步驟STd及步驟STe係於步驟STc之後執行。
步驟STd係於藉由步驟STc之蝕刻而形成之凹部RC到達基底區域UR或蝕刻停止層ES之前開始。又,步驟STd係於包含基底區域UR或蝕刻停止層ES露出時在內之期間內執行。步驟STd中,停止自步驟STb起供給至腔室內之處理氣體中包含之所有氣體中之六氟化鎢氣體之供給。自步驟STb起供給至腔室內之處理氣體中包含之其他氣體於步驟STd之後,可繼續供給至腔室內。
步驟STe係於步驟STd之後執行。步驟STe中,停止六氟化鎢氣體之供給,將處理氣體中包含之其他氣體供給至腔室內之狀態持續。步驟STe中,於腔室內自處理氣體中包含之除六氟化鎢氣體以外之其他氣體產生電漿。步驟STe中,含矽膜SF被來自電漿之化學物種蝕刻。再者,步驟STe中,與步驟STc同樣地產生電漿。又,步驟STe中,與步驟STc同樣地將電性偏壓EB週期性地施加至基板支持器。根據該方法MTB,可抑制含鎢物質堆積至基底區域UR或蝕刻停止層ES上。
以下,對方法MT之執行中可使用之電漿處理裝置進行說明。圖9係概略地表示一例示性實施方式之電漿處理裝置之圖。圖9所示之電漿處理裝置1可於方法MT及方法MTB中使用。電漿處理裝置1係電容耦合型電漿處理裝置。
電漿處理裝置1具備腔室10。腔室10於其中提供有內部空間10s。腔室10之中心軸線係沿鉛直方向延伸之軸線AX。於一實施方式中,腔室10包含腔室本體12。腔室本體12具有大致圓筒形狀。內部空間10s係於腔室本體12之中提供。腔室本體12例如由鋁構成。腔室本體12電性接地。於腔室本體12之內壁面上,設置有具有耐腐蝕性之膜。具有耐腐蝕性之膜可為由氧化鋁、氧化釔之類之陶瓷形成之膜。
腔室本體12於其側壁提供有通路12p。基板W於內部空間10s與腔室10之外部之間被搬送時通過通路12p。通路12p能夠藉由閘閥12g而開閉。閘閥12g沿著腔室本體12之側壁設置。
電漿處理裝置1進而具備基板支持器16。基板支持器16以於腔室10內支持基板W之方式構成。基板W可具有大致圓盤形狀。基板支持器16亦可由支持體15支持。支持體15自腔室本體12之底部朝上方延伸。支持體15具有大致圓筒形狀。支持體15係由石英之類之絕緣材料形成。
基板支持器16包含基台18。基板支持器16亦可進而包含靜電吸盤20。又,基板支持器16亦可進而包含電極板19。電極板19係由鋁之類之導電性材料形成。電極板19具有大致圓盤形狀,其中心軸線為軸線AX。基台18設置於電極板19上。基台18係由鋁之類之導電性材料形成。基台18具有大致圓盤形狀,其中心軸線為軸線AX。基台18電性連接於電極板19。
基台18於其內部提供有流路18f。流路18f係熱交換介質(例如冷媒)用之流路。流路18f經由配管23a承接來自供給裝置(例如,冷卻器單元)之熱交換介質。該供給裝置設置於腔室10之外部。供給至流路18f之熱交換介質流經流路18f,並經由配管23b返回至供給裝置。熱交換介質之供給裝置構成電漿處理裝置1之溫度調整機構。
靜電吸盤20設置於基台18上。基板W載置於靜電吸盤20之上表面上。靜電吸盤20具有本體及吸盤電極。靜電吸盤20之本體係由介電體形成。靜電吸盤20及其本體分別具有大致圓盤形狀,其中心軸線為軸線AX。吸盤電極係由導體形成之膜,設置於靜電吸盤20之本體內。吸盤電極經由開關而連接於直流電源。當來自直流電源之電壓施加至吸盤電極時,在靜電吸盤20與基板W之間產生靜電引力。基板W藉由所產生之靜電引力而被吸引至靜電吸盤20,由靜電吸盤20保持。
基板支持器16亦可進而支持配置於其上之邊緣環ER。邊緣環ER可由矽、碳化矽、或石英形成。基板W配置於靜電吸盤20上且由邊緣環ER所包圍之區域內。
電漿處理裝置1亦可進而具備氣體供給管線25。氣體供給管線25將來自氣體供給機構之傳熱氣體(例如He氣體)供給至靜電吸盤20之上表面與基板W之背面(下表面)之間之間隙。
電漿處理裝置1亦可進而具備筒狀部28及絕緣部29。筒狀部28自腔室本體12之底部朝上方延伸。筒狀部28沿支持體15之外周延伸。筒狀部28係由導電性材料形成,且具有大致圓筒形狀。筒狀部28電性接地。絕緣部29設置於筒狀部28上。絕緣部29係由具有絕緣性之材料形成。絕緣部29例如由石英之類之陶瓷形成。絕緣部29具有大致圓筒形狀。絕緣部29沿電極板19之外周、基台18之外周、及靜電吸盤20之外周延伸。
電漿處理裝置1進而具備上部電極30。上部電極30設置於基板支持器16之上方。上部電極30經由構件32而支持於腔室本體12之上部。構件32係由具有絕緣性之材料形成。上部電極30與構件32將腔室本體12之上部開口關閉。
上部電極30亦可包含頂板34及支持體36。頂板34之下表面係內部空間10s側之下表面,其劃分形成內部空間10s。頂板34可由焦耳熱較少之低電阻之導電體或半導體形成。一實施方式中,頂板34係由矽形成。頂板34提供有複數個氣體孔34a。複數個氣體孔34a將頂板34於其板厚方向上貫通。
支持體36將頂板34裝卸自如地支持。支持體36係由鋁之類之導電性材料形成。支持體36於其內部提供有氣體擴散室36a。支持體36進而提供有複數個氣體孔36b。複數個氣體孔36b自氣體擴散室36a朝下方延伸。複數個氣體孔36b分別與複數個氣體孔34a連通。支持體36進而提供有氣體導入口36c。氣體導入口36c連接於氣體擴散室36a。於氣體導入口36c,連接有氣體供給管38。
於氣體供給管38,經由閥群41、流量控制器群42、及閥群43而連接有氣體源群40。氣體源群40、閥群41、流量控制器群42、及閥群43構成氣體供給部GS。氣體源群40包含複數個氣體源。氣體源群40之複數個氣體源包含方法MT或方法MTB中所利用之複數種氣體之源。閥群41及閥群43分別包含複數個開關閥。流量控制器群42包含複數個流量控制器。流量控制器群42之複數個流量控制器分別為質量流量控制器或壓力控制式流量控制器。氣體源群40之複數個氣體源分別經由閥群41之對應之開關閥、流量控制器群42之對應之流量控制器、及閥群43之對應之開關閥而連接於氣體供給管38。
電漿處理裝置1亦可進而具備護罩46。護罩46係沿腔室本體12之內壁面裝卸自如地設置。護罩46防止電漿處理之副產物附著於腔室本體12。護罩46例如藉由在由鋁形成之構件之表面形成具有耐腐蝕性之膜而構成。具有耐腐蝕性之膜可為由氧化釔之類之陶瓷形成之膜。
電漿處理裝置1亦可進而具備擋板構件48。擋板構件48設置於包圍基板支持器16之構件(例如,筒狀部28)與護罩46之間。擋板構件48例如藉由在由鋁形成之構件之表面形成具有耐腐蝕性之膜而構成。具有耐腐蝕性之膜可為由氧化釔之類之陶瓷形成之膜。擋板構件48提供有複數個貫通孔。於擋板構件48之下方、且腔室本體12之底部,設置有排氣口。於排氣口,經由排氣管52而連接有排氣裝置50。排氣裝置50具有壓力調整閥及渦輪分子泵之類之真空泵。
電漿處理裝置1進而具備高頻電源61及偏壓電源62。高頻電源61係以產生高頻電力(以下,稱為「高頻電力HF」)之方式構成。高頻電力HF具有適於產生電漿之頻率。高頻電力HF之頻率例如為27 MHz以上、100 MHz以下。高頻電源61經由匹配器61m連接於基板支持器16內之電極。匹配器61m具有用以使高頻電源61之負載側之阻抗與高頻電源61之輸出阻抗匹配之電路。高頻電源61於一實施方式中構成電漿產生部。連接有高頻電源61之基板支持器16內之電極可為基台18。於該情形時,基台18構成下部電極。連接有高頻電源61之基板支持器16內之電極亦可為設置於靜電吸盤20內之電極。再者,高頻電源61亦可經由匹配器61m而連接於上部電極30。
偏壓電源62以將電性偏壓EB週期性地施加至基板支持器16之方式構成。如上所述,電性偏壓EB係藉由對由直流電源產生之直流電壓使用波形產生器進行波形整形而產生之電壓。作為電性偏壓EB之電壓可具有矩形脈衝波形、三角波脈衝波形、任意之波形。關於作為電性偏壓EB之電壓之極性,只要以對電漿與基板W之間賦予電位差而將離子饋入至基板W之方式設定基板W之電位,則既可為負,亦可為正。再者,自偏壓電源62被施加電性偏壓EB之基板支持器16內之電極可為基台18。於該情形時,基台18構成下部電極。自偏壓電源62被施加電性偏壓EB之基板支持器16內之電極亦可為設置於靜電吸盤20內之電極。
於一實施方式中,如上所述,偏壓電源62於方法MT之步驟STc2中,以將作為電性偏壓EB之負直流電壓週期性地施加至基板支持器16之方式構成。如上所述,來自偏壓電源62之負直流電壓係於週期CY內之期間PA施加至基板支持器16。於週期CY內之期間PB,停止來自偏壓電源62之負直流電壓向基板支持器16之施加。
於一實施方式中,電漿處理裝置1亦可進而具備直流電源70。直流電源70係以將上述電性偏壓DCS賦予上部電極30之方式構成。即,直流電源70以將作為電性偏壓DCS之負直流電壓週期性地施加至上部電極30之方式構成。如上所述,來自直流電源70之負直流電壓係於週期CY內之期間PB施加至上部電極30。於週期CY內之期間PA,亦可停止來自直流電源70之負直流電壓向上部電極30之施加。或在期間PA施加至上部電極之負直流電壓之絕對值亦可小於在期間PB施加至上部電極之負直流電壓之絕對值。
電漿處理裝置1亦可進而具備控制部80。控制部80係具備處理器、記憶裝置、輸入裝置、及顯示裝置等之電腦,其控制電漿處理裝置1之各部。具體而言,控制部80執行記憶裝置中所記憶之控制程式,並基於該記憶裝置中所記憶之製程配方資料來控制電漿處理裝置1之各部。藉由控制部80之控制,而於電漿處理裝置1中執行由製程配方資料所指定之製程。方法MT及方法MTB可藉由控制部80對電漿處理裝置1之各部進行控制而於電漿處理裝置1中被執行。
使用電漿處理裝置1將方法MT或方法MTB應用於基板W之情形時,於步驟STa中,將基板W載置於基板支持器16上。繼而於步驟STb中,控制部80以將上述處理氣體供給至腔室10內之方式控制氣體供給部GS。繼而於步驟STc中,控制部80以將腔室10內之壓力設定為指定壓力之方式控制排氣裝置50。又,於步驟STc中,控制部80以於腔室10內自處理氣體產生電漿之方式控制電漿產生部。具體而言,控制部80以供給高頻電力HF之方式控制高頻電源61。又,於步驟STc中,控制部80以將電性偏壓EB週期性地施加至基板支持器16之方式控制偏壓電源62。於一實施方式中,控制部80於步驟STc中以將作為上述電性偏壓DCS之負直流電壓週期性地施加至上部電極30之方式控制直流電源70。
使用電漿處理裝置1將方法MTB應用於基板W之情形時,於步驟STd中,控制部80以停止自步驟STb起供給至腔室之處理氣體中包含之六氟化鎢氣體之供給之方式,控制氣體供給部GS。於步驟STe中,為了對含矽膜SF進一步進行蝕刻,控制部80以自處理氣體中包含之除六氟化鎢氣體以外之其他氣體產生電漿之方式控制電漿產生部。具體而言,控制部80以供給高頻電力HF之方式控制高頻電源61。又,於步驟STe中,控制部80以將電性偏壓EB週期性地施加至基板支持器16之方式控制偏壓電源62。
以上,對各種例示性實施方式進行了說明,但並不限定於上述例示性實施方式,亦可進行各種追加、省略、置換、及變更。又,能夠將不同實施方式中之要素加以組合而形成其他實施方式。
例如,方法MT中使用之電漿處理裝置亦可為除電容耦合型以外之其他類型之電漿處理裝置。此種電漿處理裝置例如係感應耦合型電漿處理裝置、電子回旋共振(ECR,Electron Cyclotron Resonance)電漿處理裝置、或使用微波之類之表面波產生電漿之電漿處理裝置。
以下,對為了評估方法MT而進行之實驗進行說明。實驗中,準備具有與圖3所示之基板W相同構造之樣本基板。於實驗中,使用電漿處理裝置1將方法MT應用於樣本基板。於實驗中,對含矽膜SF進行蝕刻直至氧化矽膜OX之上表面與下表面之間之深度為止。實驗中使用之處理氣體為C 4F 8氣體、C 4F 6氣體、O 2氣體、及WF 6氣體之混合氣體。圖10係概略表示實驗中被蝕刻之樣本基板之一部分之剖視圖。實驗中,藉由TEM(Transmission Electron Microscopy,穿透式電子顯微鏡)/EDX(Energy Dispersive X-ray Spectrometer,能量色散X射線光譜儀)測定圖10所示之區域RB及區域RS中之矽(Si)與鎢(W)各自之濃度、即原子分率(Atomic fraction)。區域RB包含劃分形成凹部RC之氧化矽膜OX之底面。區域RS包含劃分形成凹部RC之氧化矽膜OX之側面。
圖11(a)係表示藉由實驗而獲得之區域RS中之矽(Si)與鎢(W)各自之原子分率之曲線圖。圖11(b)係表示藉由實驗而獲得之區域RB中之矽(Si)與鎢(W)各自之原子分率之曲線圖。圖11(a)中,橫軸表示區域RS之水平方向之位置,圖11(b)中,橫軸表示區域RB之水平方向之位置。如圖11(a)所示,於區域RS中,未檢測出鎢濃度較大之峰值。另一方面,如圖11(b)所示,於區域RB中,於包含劃分形成凹部RC之底面之部位檢測出鎢濃度較大之峰值。因此,根據方法MT,可確認於包含劃分形成凹部RC之底面之部位,一部分矽原子被鎢原子置換。
根據以上說明,本發明之各種實施方式係出於說明之目的而於本說明書中作了說明,須理解,可於不脫離本發明之範圍及主旨之情況下進行各種變更。因此,本說明書中揭示之各種實施方式並非意圖進行限定,真正之範圍與主旨係藉由隨附之申請專利範圍而揭示。
1:電漿處理裝置 10:腔室 10s:內部空間 12:腔室本體 12g:閘閥 12p:通路 15:支持體 16:基板支持器 18:基台 18f:流路 19:電極板 20:靜電吸盤 23a:配管 23b:配管 25:氣體供給管線 28:筒狀部 29:絕緣部 30:上部電極 32:構件 34:頂板 34a:氣體孔 36:支持體 36a:氣體擴散室 36b:氣體孔 36c:氣體導入口 38:氣體供給管 40:氣體源群 41:閥群 42:流量控制器群 43:閥群 46:護罩 48:擋板構件 50:排氣裝置 52:排氣管 61:高頻電源 61m:匹配器 62:偏壓電源 70:直流電源 80:控制部 AX:軸線 CY:週期 DCS:電性偏壓 EB:電性偏壓 ER:邊緣環 ES:蝕刻停止層 GS:氣體供給部 HF:高頻電力 MK:遮罩 MT:方法 MTB:方法 OX:氧化矽膜 PA:期間 PB:期間 RB:區域 RC:凹部 RS:區域 SF:含矽膜 SN:氮化矽膜 STa:步驟 STb:步驟 STc:步驟 STc1:步驟 STc2:步驟 STd:步驟 STe:步驟 UR:基底區域 W:基板 WF:含鎢膜
圖1係一例示性實施方式之蝕刻方法之流程圖。 圖2係一例之基板之局部放大剖視圖。 圖3係另一例之基板之局部放大剖視圖。 圖4係圖1所示之蝕刻方法之步驟STc之處理中之一例之基板之局部放大剖視圖。 圖5係與圖1所示之蝕刻方法中之步驟STc2相關之時序圖。 圖6係圖1所示之蝕刻方法執行後之狀態之一例之基板之局部放大剖視圖。 圖7係另一例之基板之局部放大剖視圖。 圖8係另一例示性實施方式之蝕刻方法之流程圖。 圖9係概略表示一例示性實施方式之電漿處理裝置之圖。 圖10係概略表示實驗中經蝕刻之樣本基板之一部分之剖視圖。 圖11(a)係表示藉由實驗而獲得之區域RS中之矽與鎢各自之原子分率之曲線圖,圖11(b)係表示藉由實驗而獲得之區域RB中之矽與鎢各自之原子分率之曲線圖。
MT:方法
STa:步驟
STb:步驟
STc:步驟
STc1:步驟
STc2:步驟

Claims (20)

  1. 一種蝕刻方法,其包含以下步驟: (a)準備具有包含氧化矽膜之含矽膜之基板,該基板載置於設置在腔室內之基板支持器上; (b)將包含六氟化鎢氣體、含有碳及氟之氣體、以及含氧氣體之處理氣體供給至上述腔室內;及 (c)自上述處理氣體產生電漿,對上述含矽膜進行蝕刻;且 上述(c)包含對上述基板支持器週期性地施加負直流電壓之步序。
  2. 如請求項1之蝕刻方法,其中上述(c)包含以下步序: 於藉由上述蝕刻而形成於上述含矽膜之凹部之底面將上述含矽膜中之一部分矽原子置換成鎢原子;及 對上述一部分矽原子被上述鎢原子置換後之上述含矽膜進行蝕刻。
  3. 如請求項1或2之蝕刻方法,其中上述(c)包含如下步序:於不對上述基板支持器施加上述負直流電壓時,對設置於上述基板支持器上方之上部電極施加負直流電壓。
  4. 如請求項3之蝕刻方法,其中於上述(c)中對上述基板支持器施加上述負直流電壓時,不對上述上部電極施加上述負直流電壓,或將具有相較不對上述基板支持器施加上述負直流電壓時施加至上述上部電極之上述負直流電壓之絕對值小之絕對值的負直流電壓施加至上述上部電極。
  5. 如請求項1至4中任一項之蝕刻方法,其中上述(c)中之上述腔室內之壓力設定為未達1.333 Pa。
  6. 如請求項1至5中任一項之蝕刻方法,其中上述處理氣體中之上述六氟化鎢氣體之流量相對於上述處理氣體之流量之比率為5體積%以下。
  7. 如請求項1至6中任一項之蝕刻方法,其中上述處理氣體進而包含三氟化氮氣體。
  8. 如請求項7之蝕刻方法,其中上述處理氣體中之上述三氟化氮氣體之流量相對於上述處理氣體之流量之比率多於上述處理氣體中之上述六氟化鎢氣體之流量相對於上述處理氣體之流量之比率。
  9. 如請求項1至8中任一項之蝕刻方法,其中上述處理氣體包含氟碳氣體作為含有碳及氟之上述氣體。
  10. 如請求項9之蝕刻方法,其中上述含矽膜進而包含氮化矽膜。
  11. 如請求項9之蝕刻方法,其中上述含矽膜進而包含多晶矽膜。
  12. 如請求項1至8中任一項之蝕刻方法,其中 上述含矽膜進而包含氮化矽膜, 上述處理氣體包含氫氟碳氣體作為含有碳及氟之上述氣體。
  13. 如請求項10之蝕刻方法,其中於上述(c)中,於藉由上述蝕刻而形成於上述氮化矽膜之側壁形成含鎢膜。
  14. 如請求項1至8中任一項之蝕刻方法,其中上述含矽膜包含具有上述氧化矽膜與氮化矽膜之積層膜, 上述(c)包含以下步序: 將使上述負直流電壓施加至上述基板支持器之時間間隔之倒數即偏壓頻率設定為第1頻率之狀態下,對上述氮化矽膜進行蝕刻;及 於將上述偏壓頻率設定為大於上述第1頻率之第2頻率之狀態下,對上述氧化矽膜進行蝕刻。
  15. 如請求項1至14中任一項之蝕刻方法,其中於上述(c)中,將上述基板支持器之溫度設定為0℃以上、120℃以下之溫度。
  16. 如請求項1至15中任一項之蝕刻方法,其中於上述(c)中施加至上述基板支持器之上述負直流電壓之絕對值為1 kV以上、20 kV以下。
  17. 如請求項1至16中任一項之蝕刻方法,其中於上述(c)中週期性地施加至上述基板支持器之上述負直流電壓具有5%以上、40%以下之工作比, 於上述(c)中將上述負直流電壓施加至上述基板支持器之時間間隔之倒數即偏壓頻率為100 kHz以上、1 MHz以下。
  18. 如請求項1至17中任一項之蝕刻方法,其中上述基板進而具有基底區域或蝕刻停止層,該蝕刻方法進而包含以下步驟: (d)於包含上述基底區域或上述蝕刻停止層露出時在內之期間內,停止上述處理氣體中之六氟化鎢氣體之供給;及 (e)藉由自上述處理氣體中包含之除上述六氟化鎢氣體以外之其他氣體產生之電漿,對上述含矽膜進行蝕刻。
  19. 一種蝕刻方法,其包含以下步驟: (a)準備具有包含氧化矽膜之含矽膜之基板,該基板載置於設置在腔室內之基板支持器上; (b)將包含六氟化鎢氣體、含有碳及氟之氣體、以及含氧氣體之處理氣體供給至上述腔室內;及 (c)自上述處理氣體產生電漿,對上述含矽膜進行蝕刻;且 上述(c)包含以下步序: 於藉由上述蝕刻而形成於上述含矽膜之凹部之底面將上述含矽膜中之一部分矽原子置換成鎢原子;及 以將上述一部分矽原子被鎢原子置換後之上述含矽膜去除之方式使上述基板電性偏壓。
  20. 一種電漿處理裝置,其具備: 腔室; 基板支持器,其設置於上述腔室內; 氣體供給部,其構成為將包含六氟化鎢氣體、含有碳及氟之氣體、以及含氧氣體之處理氣體供給至上述腔室內; 電漿產生部,其構成為於上述腔室內自上述處理氣體產生電漿;及 偏壓電源,其構成為將負直流電壓週期性地施加至上述基板支持器。
TW110138668A 2020-10-30 2021-10-19 蝕刻方法及電漿處理裝置 TW202232567A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2020182345 2020-10-30
JP2020-182345 2020-10-30
JP2021163664A JP7309799B2 (ja) 2020-10-30 2021-10-04 エッチング方法及びプラズマ処理装置
JP2021-163664 2021-10-04

Publications (1)

Publication Number Publication Date
TW202232567A true TW202232567A (zh) 2022-08-16

Family

ID=81362488

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110138668A TW202232567A (zh) 2020-10-30 2021-10-19 蝕刻方法及電漿處理裝置

Country Status (5)

Country Link
US (1) US20220139719A1 (zh)
JP (1) JP2023118883A (zh)
KR (1) KR20220058433A (zh)
CN (1) CN114446778A (zh)
TW (1) TW202232567A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20210210355A1 (en) * 2020-01-08 2021-07-08 Tokyo Electron Limited Methods of Plasma Processing Using a Pulsed Electron Beam

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0950984A (ja) 1995-08-07 1997-02-18 Hitachi Ltd 表面処理方法
JP6230930B2 (ja) * 2014-02-17 2017-11-15 東京エレクトロン株式会社 半導体装置の製造方法
JP6883495B2 (ja) * 2017-09-04 2021-06-09 東京エレクトロン株式会社 エッチング方法
JP6965205B2 (ja) * 2018-04-27 2021-11-10 東京エレクトロン株式会社 エッチング装置、及びエッチング方法
US10741407B2 (en) * 2018-10-19 2020-08-11 Lam Research Corporation Reduction of sidewall notching for high aspect ratio 3D NAND etch

Also Published As

Publication number Publication date
JP2023118883A (ja) 2023-08-25
CN114446778A (zh) 2022-05-06
US20220139719A1 (en) 2022-05-05
KR20220058433A (ko) 2022-05-09

Similar Documents

Publication Publication Date Title
TWI760555B (zh) 蝕刻方法
CN106057666B (zh) 蚀刻方法
CN105489483A (zh) 处理具有掩模的被处理体的方法
CN105489485A (zh) 处理被处理体的方法
US20230343586A1 (en) Method of using dual frequency rf power in a process chamber
JP2023118883A (ja) プラズマ処理装置
US11251048B2 (en) Plasma processing method and plasma processing apparatus
CN110021524B (zh) 蚀刻方法
US11107692B2 (en) Etching method
US11081351B2 (en) Method of processing substrate, device manufacturing method, and plasma processing apparatus
JP7309799B2 (ja) エッチング方法及びプラズマ処理装置
JP7308110B2 (ja) シリコン酸化膜をエッチングする方法及びプラズマ処理装置
JP2022074000A5 (zh)
CN111819667A (zh) 等离子体处理方法和等离子体处理装置
CN114762091B (zh) 蚀刻方法、等离子体处理装置、基板处理***以及存储介质
KR102428349B1 (ko) 지지 유닛, 이를 포함하는 기판 처리 장치 및 지지 유닛 제조 방법
US20220262601A1 (en) Etching method and plasma processing apparatus
WO2023214521A1 (ja) プラズマ処理方法及びプラズマ処理装置
CN112838002A (zh) 基板处理方法及等离子体处理装置
JP2022032235A (ja) エッチング方法及びプラズマ処理装置
TW202129753A (zh) 基板處理方法、半導體元件之製造方法及電漿處理裝置
CN112786442A (zh) 等离子体处理方法及等离子体处理装置
JP2022039910A (ja) 基板処理方法及びプラズマ処理装置
CN111326395A (zh) 等离子体处理方法和等离子体处理装置