TW202015340A - 低功率邏輯電路 - Google Patents

低功率邏輯電路 Download PDF

Info

Publication number
TW202015340A
TW202015340A TW108121135A TW108121135A TW202015340A TW 202015340 A TW202015340 A TW 202015340A TW 108121135 A TW108121135 A TW 108121135A TW 108121135 A TW108121135 A TW 108121135A TW 202015340 A TW202015340 A TW 202015340A
Authority
TW
Taiwan
Prior art keywords
tft
logic circuit
logic
gate
transistor
Prior art date
Application number
TW108121135A
Other languages
English (en)
Inventor
克里斯 曼尼
Original Assignee
比利時商愛美科公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 比利時商愛美科公司 filed Critical 比利時商愛美科公司
Publication of TW202015340A publication Critical patent/TW202015340A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/094Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
    • H03K19/0944Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET
    • H03K19/09441Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET of the same canal type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/094Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
    • H03K19/0944Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/01Modifications for accelerating switching
    • H03K19/017Modifications for accelerating switching in field-effect transistor circuits
    • H03K19/01707Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits
    • H03K19/01721Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits by means of a pull-up or down element

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Power Engineering (AREA)
  • Logic Circuits (AREA)

Abstract

本發明係關於一種邏輯電路。該邏輯電路包括一第一薄膜電晶體TFT,其具有連接至該邏輯電路之一輸入的一閘極及連接至該邏輯電路之一輸出的一汲極。該邏輯電路進一步包括一第二TFT,其具有連接至該邏輯電路之該輸出的一源極。該邏輯電路進一步包括一第三TFT,其具有連接至該邏輯電路之該輸入的一閘極、連接至該第二TFT之該源極的一源極及連接至該第二TFT之一閘極的一汲極。該邏輯電路進一步包括一第四TFT,其具有連接至該邏輯電路之該輸出的一閘極及連接至該第二TFT之該閘極及該第三TFT之該汲極的一源極。

Description

低功率邏輯電路
本發明大體上係關於邏輯電路,且更明確言之,係關於用於薄膜單極電路之一電路拓撲,其組合二極體負載邏輯之高速效能及操作期間零VGS邏輯之低功耗。
在過去幾年中,用薄膜電晶體(TFT)實施之電路越來越受歡迎。此主要歸因於由用TFT實施之電路所呈現之效能之增加及亦不斷增長之應用領域,諸如低成本RFID/NFC標籤、用於顯示器及生物醫學貼片之整合式掃描驅動器。許多薄膜電路(諸如標籤及掃描驅動器)嚴重依賴於數位電路方塊。
然而,由於某些薄膜電晶體技術(諸如金屬氧化物或有機物)之單極性質,現今設計中存在之數位方塊遭受大功率消耗。提供具有低功耗之電路將增強行動裝置及顯示器之電池壽命且能夠增加RFID標籤之複雜性等。
當前高功耗之一個原因係不存在互補薄膜裝置。產生互補裝置所需之額外層遮罩增加電路之製造成本。另外,一些技術缺乏匹配半導體之互補替代方案,其限制互補邏輯之實現。該領域中之主要重點係尋找基於單極技術之替代電路組態,主要關注與二極體負載或零VGS負載邏輯相比增強之穩健性及速度。
T. C. Huang等人之「Pseudo-CMOS:A Design Style for Low-Cost and Robust Flexible Electronics」2011年1月之IEEE Transactions on Electron Devices,第58卷,第1號,第141-150頁揭示偽CMOS之使用。與一常規2-TFT反相器相比,此拓撲提供經改良穩健性及速度且使用四個TFT實施以實現一反相器。缺點仍係一高功耗及必須具有兩個供應電壓及一接地連接(VDD及VBIAS或VSS)。
K. Myny等人之「Robust digital design in organic electronics by dual-gate technology」,2010年IEEE國際固態電路會議-(ISSCC),加利福尼亞州舊金山,2010年,第140-141頁揭示藉由添加一背閘極來增加其穩健性之二極體負載邏輯。與偽CMOS邏輯相比,雙閘極二極體負載邏輯減少晶片面積,但當輸出一邏輯0時,歸因於負載電晶體之導通狀態,功耗仍係大的。
J. S. Kim等人之「Dynamic Logic Circuits using a-IGZO TFTs」2017年10月之IEEE Transactions on Electron Devices,第64卷,第10號,第4123-4130頁揭示使用動態邏輯,其增加速度且減小尺寸,但代價係對臨限值電壓及時序之高靈敏度,且需要複雜時脈分佈系統。
M. Venturelli等人之「Unipolar Differential Logic for Large-Scale Integration of Flexible alGZO Circuits」,IEEE Transactions on Circuits and Systems II:Express Briefs,第64卷,第5號,第565-569頁,2017年5月揭示使用差分邏輯用於高靜態雜訊邊際,但代價係每個反相器不少於8個電晶體;及因而晶片面積。
N. P. Papadopoulos等人之「Low-Power Bootstrapped Rail-to-Rail Logic Gates for Thin-Film Applications」2016年12月之Journal of Display Technology,第12卷,第12號,第1539-1546頁揭示一種具有低功耗之自舉反相器,但此拓撲亦使用每個反相器之五個電晶體。
鑑於上文,本發明之一目的係提供一替代電路拓撲,其提供功耗之一降低同時仍提供一高操作速度。本發明之一進一步目的係提供一邏輯電路,其避免VDD與接地之間的多個電流分支。藉由提供具有獨立技術方案中界定之特徵之一邏輯電路來達成此等及其他目的。較佳實施例在附屬技術方案中界定。
根據本發明之一第一態樣,提供一種邏輯電路。該邏輯電路包括一第一薄膜電晶體TFT,其具有連接至該邏輯電路之一輸入的一閘極及連接至該邏輯電路之一輸出的一汲極。該邏輯電路進一步包括一第二TFT,其具有連接至該邏輯電路之該輸出的一源極。該邏輯電路進一步包括一第三TFT,其具有連接至該邏輯電路之該輸入的一閘極、連接至該第二TFT之該源極的一源極及連接至該第二TFT之一閘極的一汲極。該邏輯電路進一步包括一第四TFT,其具有連接至該邏輯電路之該輸出的一閘極及連接至該第二TFT之該閘極及該第三TFT之該汲極的一源極。
本發明係基於如下想法:為數位方塊提供一替代拓撲(在下文中指稱交叉邏輯),其與先前技術解決方案相比提供功耗之一顯著降低同時仍保持一相當高操作速度。由於速度在大多數系統中係重要的,因此交叉邏輯可與二極體負載邏輯或偽CMOS邏輯組合使用且尤其可用於速度不重要之區段,藉此降低一系統之總功耗而不犧牲運行速度。
因此,本發明之一優點係邏輯電路之拓撲在操作期間當輸入信號變化時藉由自二極體負載邏輯之高速操作交叉至零VGS邏輯之低功率操作來即時組合二極體負載邏輯及零VGS邏輯之優點。一進一步優點係,與先前技術相比,藉由較低複雜性之一邏輯電路達成低功耗及高速度之組合。
本發明係關於一種邏輯電路。術語邏輯電路此處意謂實質上用於對一或多個輸入信號執行一邏輯運算之任何電子電路。邏輯電路可為一「AND」、「NOT」(反相器)、「NAND」、「OR」、「NOR」或互斥「OR」,其等亦可組合成更複雜電路。因此,邏輯電路可具有一或多個輸入及一或多個輸出,其取決於電路待執行之操作。
該邏輯電路包括薄膜電晶體,其等可使用任何薄膜技術實施,該薄膜技術具有可用之正臨限值電壓及負臨限值電壓兩者之裝置,例如,使用非晶矽、有機半導體、氧化物半導體或低溫多晶矽、LTPS實施之裝置。可藉由固有裝置性質(例如摻雜、半導體之選擇、通道之長度等)或藉由一第二閘極(背閘極)來控制臨限值電壓以控制通道性質。
在下文中,術語源極、汲極及閘極在技術領域中具有其等正常含義,即TFT之源極係載子通過其進入通道之端子,汲極係載子通過其離開通道之端子,且閘極係調變通道導電性之端子。
根據本發明之一實施例,該第一TFT具有連接至一第一電源供應軌道之一源極。
此實施例之一優點在於第一TFT之源極可充當供應軌道與邏輯電路之剩餘者之間的一連接點用於使得電流能夠流動通過邏輯電路。因此,可藉由控制第一TFT之狀態來控制在操作期間流動通過邏輯電路之電流,藉此降低邏輯電路之總功耗。
術語「供應軌道」此處意謂任何電導體(諸如一電線、一電路板或晶片上之跡線或其類似者),其能夠為邏輯電路提供一經界定正或負電位(諸如-12 V、-5 V、-3 V、0 V(接地)、3 V、5 V、12 V)以便為邏輯電路之操作提供電力。本技術領域中之供應軌道通常命名為VDD (正)、VSS (負)、GND、VCC (正)及VEE (負)。
根據本發明之一實施例,該第二TFT及該第四TFT各具有連接至一第二電源供應軌道之一汲極。
此實施例之一優點在於,當輸出係高時,第二TFT及第四TFT可提供一強上拉,此係歸因於第二TFT之閘極基本上經由第四TFT之通道連接至供應軌道,藉此致使邏輯電路作為高速二極體負載邏輯操作。
根據本發明之一實施例,該第一電源軌道係接地且該第二電源軌道係一正供應電壓。
此實施例之一優點在於減輕與偽CMOS相關之問題,該偽CMOS除一接地連接外亦需要兩個供應電壓(VDD及VSS、VBIAS、VDD2等)。
根據本發明之一實施例,該第一TFT具有一臨限值電壓VT1 ,其高於該第二TFT之一臨限值電壓VT2
此實施例之一優點在於,當輸入處之信號係低時,第一TFT之洩漏電流係低,且第二TFT可傳導足夠電流,使得當輸入處之信號自高轉變至低時促進在輸出處自低至高的一轉變。
術語「臨限值電壓」此處意謂在TFT之源極端子與汲極端子之間產生一導電路徑所需之閘極至源極電壓。
在下文中,術語「高」及「低」信號在技術領域內具有其正常含義,即表示一二進制1及一二進制0之兩個邏輯狀態。高信號及低信號通常由兩個不同電壓(亦可為電流)表示。為了在一高信號與一低信號之間區分,指定高臨限值及低臨限值。當信號低於低臨限值時,信號為「低」,且當高於高臨限值時,信號為「高」。舉例而言,CMOS之二進制邏輯輸入位準通常針對「低」係0 V至1/3 VDD且針對「高」係2/3 VDD至VDD,其中VDD係供應電壓。TTL之對應典型位準對於「低」係0 V至0.8 V,且對於「高」係2 V,,其中VCC係5 V。單極性邏輯(諸如僅n型IGZO邏輯)通常產生不對稱傳遞曲線,導致典型位準之一不對稱劃分。
根據本發明之一實施例,該第二TFT係一空乏模式電晶體。
術語「空乏模式電晶體」此處意謂當其閘極至源極電壓係0伏特時能夠傳導一電流之一電晶體。
此實施例之一優點在於確保第二TFT能夠在其閘極至源極電壓為0時傳導一電流,使得當邏輯電路之輸入處之信號自高至低轉變時促進邏輯電路之輸出處之自低至高的一轉變。
根據本發明之一實施例,該第一TFT係一增強模式電晶體。
術語「增強模式電晶體」此處意謂當其閘極至源極電壓為0時關閉(即,不傳導任何電流或一非常低洩漏電流)之一電晶體。
此實施例之一優點在於確保當輸入處之信號為低時(僅可能存在一洩漏電流)在第一TFT之源極端子與汲極端子之間無實質傳導路徑。藉此大大降低邏輯電路之靜態功耗。
根據本發明之一實施例,該第一TFT、該第二TFT、該第三TFT及該第四TFT之一或多者包括一背閘極。
此實施例之一優點在於可增加邏輯電路之穩健性,即提供足夠高之一雜訊邊際以確保穩定特性,因為TFT之任何者之臨限值電壓VT 可藉由施加一電壓至背閘極而調整。背閘極電壓可為一外部電壓或其可為一「內部」電壓,即背閘極可連接至邏輯電路之一內部節點,諸如(例如)邏輯電路之一輸出節點。
術語「背閘極」此處意謂TFT之任何者提供有可影響TFT中之電場之一第四觸點。此可(例如)藉由沈積一額外絕緣層及一金屬層於TFT之頂部上來完成。根據裝置橫截面,一背閘極之函數有時指稱一頂閘極或底閘極。一TFT之臨限值電壓VT 由於相對於源極施加一電壓至背閘極而移位,即臨限值電壓VT 係源極-背閘極電壓之一線性函數。
根據本發明之一實施例,該邏輯電路包括用於接收至該第一TFT之該背閘極的一調整信號之一第一調整輸入。
此實施例之一優點在於,在製造邏輯電路之後可容易地調整第一TFT之臨限值電壓,藉此促進確保第一TFT在增強模式中之操作,其繼而當輸入處之信號係低時提供通過TFT之低洩漏電流。
術語「調整輸入」此處意謂連接至TFT背閘極之任何電導體(諸如一電線、一電路板或晶片上之跡線或其類似者)。
根據本發明之一實施例,該邏輯電路包括用於接收至該第二TFT之該背閘極的一調整信號之一第二調整輸入。
此實施例之一優點在於,在製造邏輯電路之後可容易地調整第二TFT之臨限值電壓,藉此控制第二TFT在空乏模式中之操作,使得第二TFT在其閘極至源極電壓為0時導通一電流。因此,藉由在其閘極至源極電壓為0時控制流動通過第二TFT之電流,當邏輯電路之輸入處之信號自高至低轉變時促進邏輯電路之輸出處的自低至高之一轉變。
根據本發明之一實施例,該第一TFT經調適以回應於在其輸入處接收一邏輯高信號而導通且回應於在其輸入處接收一邏輯低信號而切斷。
此實施例之一優點在於,第一TFT當輸入信號為高時將提供輸出之一強下拉且當輸入信號為低時將提供一非常低之靜態功耗。
術語「導通」此處意謂TFT之閘極-源極電壓高於臨限值電壓,藉此在TFT之源極與汲極之間產生一導電通道(即TFT係作用中)且在源極與汲極之間傳導一電流。相反,術語「切斷」此處意謂TFT之閘極-源極電壓低於臨限值電壓,藉此阻礙在TFT之源極與汲極之間產生一導電通道(即TFT係非作用中)且除一可行小洩漏電流外,在源極與汲極之間不傳導一電流。
根據本發明之一實施例,該第四TFT經調適以提供自該邏輯電路之該輸出至該第二TFT之該閘極的反饋。
此實施例之一優點在於,當輸出信號為高時,第二TFT及第四TFT提供一非常強上拉,藉此提供二極體負載邏輯之高速度。換言之,自邏輯電路之輸出至第四TFT及第二TFT之組合提供一正反饋,藉此確保當輸出為高時第二TFT完全傳導。
根據本發明之一實施例,該第三TFT經調適以回應於在其輸入處接收一邏輯高輸入信號而切斷該第二TFT。
此實施例之一優點在於,當輸入信號為高時,第三TFT致使邏輯電路作為一整體操作零VGS邏輯模式。第二TFT之切斷減小流動通過第二TFT之電流(僅存在一小零VGS電流),其中邏輯電路之功耗大大降低。
根據本發明之一實施例,該第一TFT經連接使得在使用時自該第二供應軌道至該第一供應軌道之流動通過該邏輯電路之所有電流流動通過該第一TFT。
此實施例之一優點在於,總功耗降低,因為僅當第一TFT作用中時電流才自第二供應軌道流動至第一供應軌道。先前技術裝置包括在供應軌道之間的多個獨立電流路徑(例如,用於偏置目的),藉此增加靜態功耗。
根據本發明之一第二態樣,提供一種邏輯電路,其包括一下拉電路,該下拉電路具有連接至該邏輯電路之一輸入的一輸入及連接至該邏輯電路之一輸出的一輸出。該下拉電路經調適以回應於在其輸入處接收一正高輸入信號而導通(即經啟動)且回應於在其輸入處接收一邏輯低信號而切斷(即經撤銷啟動)。該邏輯電路包括一上拉電路,其具有連接至該邏輯電路之該輸出的一輸出。該邏輯電路包括一反饋電路,其提供自該邏輯電路之該輸出至該上拉電路之一輸入的正反饋。該邏輯電路包括一輸入電路,其具有連接至該邏輯電路之該輸入的一輸入且經調適以回應於在其輸入處接收一邏輯高輸入信號而切斷(即經撤銷啟動)該上拉電路。
將自以下[實施方式]、自隨附技術方案以及附圖明白本發明之其他目的、特徵及優點。
一般而言,技術方案中所使用之所有術語將根據其等在技術領域中之一般含義來解釋,除非本文另有明確定義。對「一/一個/該[元件、裝置、組件、構件、步驟等]」之所有引用將公開解釋為指代該元件、裝置、組件、構件、步驟等之至少一個例項,除非另有明確說明。本文中所揭示之任何方法之步驟不必以所揭示之確切順序執行,除非明確說明。
圖1繪示根據本發明之一實施例之一邏輯電路100。邏輯電路100包括一第一薄膜電晶體TFT,110,其具有連接至邏輯電路之一輸入101的一閘極110a及連接至邏輯電路100之一輸出102的一汲極110b。第一TFT可指稱一驅動電晶體。邏輯電路100包括一第二TFT 120,其具有連接至邏輯電路100之輸出102的一源極120c。第二TFT可指稱一負載電晶體。該邏輯電路包括一第三TFT 130,其具有連接至邏輯電路100之輸入101的一閘極130a、連接至第二TFT 120之源極120c的一源極130c及連接至第二TFT 120之一閘極120a的一汲極130b。該邏輯電路包括一第四TFT 140,其具有連接至邏輯電路100之輸出102的一閘極140a及連接至第二TFT 120之閘極120a及第三TFT 130之汲極130b的一源極140c。
第一TFT 110具有連接至一第一電源供應軌道之一源極110c,該第一供應軌道根據一較佳實施例係接地,即一零伏特電位(替代地,若邏輯電路100由p型TFT而非n型TFT實施,則第一TFT 110之源極連接至VDD,如圖1中所繪示)。第一TFT 110可進一步具有一背閘極110d,其連接至一背閘極電壓信號VBG 。第二TFT 120及第四TFT 140各具有一汲極120b、140b,其等連接至一第二電源供應軌道,根據一較佳實施例,該第二電源供應軌道係一正供應電壓VDD,諸如3 V、5 V或12 V以便為邏輯電路之操作提供電力。
本發明實施根據一發明性電路拓撲之邏輯電路,其可指稱交叉邏輯,因為其即時組合二極體負載邏輯及零VGS邏輯之優點。二極體負載邏輯使用一二極體連接電晶體作為驅動電晶體之負載。在二極體負載邏輯拓撲中,負載電晶體之閘極及汲極短接。若適當選擇負載及驅動電晶體之尺寸,則可達成具有小延遲及高速度之一邏輯電路。然而,歸因於流動通過負載電晶體之相對較高靜態電流,二極體負載邏輯之靜態功耗係高的。在零VGS負載邏輯中,負載電晶體之閘極及源極短接。因此,負載電晶體在零伏特之一恆定VGS電壓下充當一電流源。與二極體負載邏輯相比,流動通過負載電晶體之靜態電流小得多(典型地大於2個數量級),其以一較慢操作速度為代價提供具有較低功耗之一邏輯電路。
根據本發明之邏輯電路之操作機構回應於在其輸入處所接收之信號自二極體負載邏輯之高速操作跨越至零VGS負載邏輯之低功率操作。參考圖2a及圖2b,將分別針對一邏輯低輸入信號及一邏輯高輸入信號描述作為一反相器之邏輯電路之操作。
當輸入係一邏輯低信號(如Vin=0所指示)時,如圖2a中所見,邏輯電路200如二極體負載邏輯般操作。歸因於其等閘極210a、230a處之邏輯低輸入信號,第一電晶體210及第三電晶體230非作用中(如由圖2a中之交叉所指示),節省一可行小洩漏電流,且輸出由第二電晶體220 (負載電晶體)拉高(如由Vout =1所指示)。靜態功耗由第一電晶體210之洩漏電流判定。因此,第一電晶體210較佳地設計有一高(正)臨限值電壓VT,其導致邏輯電路200之一非常小靜態功耗。由於輸出信號經由第四電晶體240反饋至第二電晶體220,所以上拉強且速度高,因為第二電晶體220之閘極220a經由作用中第四電晶體240之低阻抗通道連接至正電源供應。
當輸入係一邏輯高信號(如由Vin=1所指示)時,如圖2b中所見,邏輯電路200如零VGS邏輯般操作。第一電晶體210 (驅動電晶體)在其閘極210a處接收高輸入信號且因此作用中,其提供一強下拉,導致高速,藉此在邏輯電路200之輸出處產生一邏輯低信號(如由VOUT =0所指示)。邏輯高輸入信號亦經提供至第三電晶體230之閘極230a,其使得第三電晶體230作用中,藉此在其汲極230b與源極230c之間提供一低阻抗路徑。因此,第二電晶體220之閘極220a (充當負載)經由第三電晶體230連接至源極220c,其使得第二電晶體220在僅一小零VGS電流(其取決於臨限值電壓VT)流動通過電晶體之意義上非作用中(如由圖2b中之交叉所指示)。第二電晶體220充當第一電晶體210之供應軌道與汲極210b之間的一高阻抗方塊。第四電晶體240在其閘極240a處接收邏輯低輸出信號且因此非作用中(如由圖2b中之交叉所指示)。第四電晶體240充當第三電晶體230之供應軌道與汲極230b之間的一高阻抗方塊,藉此防止一電流自正軌道經由第四電晶體、第三電晶體及第一電晶體流動至接地。由於第一電晶體210之下拉非常強,因此功耗由第二電晶體220之小零VGS洩漏電流判定。因此,邏輯電路200之靜態功耗非常小。
如可自上文論述理解,交叉邏輯之一益處係流動通過邏輯電路之所有電流流動通過第一電晶體210。因此不存在允許電流自正供應軌道流動至接地之單獨分支(用於偏置目的)。此將有效地降低靜態功耗,因為當輸入接收使第一電晶體非作用中之一邏輯低信號時,通過電路之電流基本上經切斷(除一可行小洩漏電流流動通過第一電晶體210外)。同樣地,歸因於自輸出至第四電晶體240之反饋及第三電晶體230之連接,當輸入接收一邏輯高信號時,流動通過邏輯電路之電流基本上經切斷(除一小零VGS電流流動通過第二電晶體220外)。
二極體負載與零VGS負載之間的切換由第三電晶體230及第四電晶體240製成之一電阻分壓器完成。當輸入係一邏輯低信號時,如圖2a中所見,輸出係一邏輯高信號,且第四電晶體240經由自第四電晶體240之輸出至閘極240a的反饋而變為作用中。第三電晶體230在其閘極230a處接收邏輯低輸入信號且非作用中。視為一電阻分壓器,非作用中第三電晶體230在其汲極230b與源極230c之間呈現一阻抗,該阻抗遠高於在作用中第四電晶體240之汲極240b與源極240c之間所見之阻抗。因此,第二電晶體220之閘極220a虛擬地透過第四電晶體240連接至電源,而第三電晶體230非作用中且不下拉第二電晶體220處之閘極電位。
當輸入係一邏輯高信號時,如圖2b中所見,輸出係一邏輯低信號,且第四電晶體240經由自第四電晶體240之輸出至閘極240a的反饋而變為非作用中。第三電晶體230在其閘極230a處接收邏輯高輸入信號且作用中。視為一電阻分壓器,作用中第三電晶體230在其汲極230b與源極230c之間呈現一阻抗,該阻抗遠低於非作用中第四電晶體240之汲極240b與源極240c之間所見之阻抗。因此,第二電晶體220之閘極220a透過第三電晶體230虛擬地連接至第二電晶體之源極220c (及輸出),實現零VGS操作,而第四電晶體240非作用中且不上拉第二電晶體220處之閘極電位。
當輸入信號自一邏輯高信號變至一邏輯低信號(即1至0)時,輸出最初處於一邏輯低信號位準處,該信號位準經反饋至第四電晶體240之閘極240a,使其非作用中。此意謂第二電晶體220處於一高阻抗模式(零VGS模式)中,因為第四電晶體240不能增加第二電晶體220之閘極-源極電壓,VGS。為了邏輯電路200切換狀態,通過第二電晶體220之一洩漏電流必須對輸出再充電,直至反饋翻轉第二電晶體220之操作模式(即,自零VGS負載至二極體負載)為止。因此,在由第二電晶體220之洩漏電流設定之速度與功耗之間存在一折衷,其由其臨限值電壓VT 設定。一較高切斷電流可更快速地對輸出節點再充電,但當輸入為高時亦洩漏更多,藉此增加靜態功耗。
第四電晶體240及第三電晶體230可經最小化以獲得面積,因為其等僅需對第二電晶體220之閘極電容充電。
總之,已揭示用於具有低功耗、交叉邏輯之薄膜技術之一新拓撲。該拓撲使用來自二極體負載邏輯及零VGS邏輯之元件以將二極體負載邏輯之速度與零VGS邏輯之低靜態功率性質組合。舉例而言,對於具有背閘極之二極體負載邏輯,已量測靜態雜訊邊際自一5 V電源之0.475 V增加至1.572 V。另外,已量測功耗降低一因數5,而速度之降低限制於一因數2.1。新邏輯類型亦可與二極體負載邏輯完全相容。
以上主要參考幾個實施例描述本發明。然而,如熟習此項技術者容易瞭解,除上文所揭示之實施例外之其他實施例同樣可在由隨附專利申請專利範圍界定之本發明之範疇內。
100:邏輯電路 101:輸入 102:輸出 110:第一薄膜電晶體TFT 110a:閘極 110b:汲極 110c:源極 110d:背閘極 120:第二TFT 120a:閘極 120b:汲極 120c:源極 130:第三TFT 130a:閘極 130b:汲極 130c:源極 140:第四TFT 140a:閘極 140b:汲極 140c:源極 200:邏輯電路 210:第一電晶體 210a:閘極 220:第二電晶體 220a:閘極 220c:源極 230:第三電晶體 230a:閘極 230b:汲極 230c:源極 240:第四電晶體 240a:閘極 240b:汲極 240c:源極 VBG:背閘極電壓信號
將參考附圖(其中相同元件符號將用於類似元件)透過本發明之較佳實施例之以下闡釋性及非限制性詳細描述更佳地理解本發明之上述以及額外目的、特徵及優點,其中:
圖1示意性地繪示根據本發明之一較佳實施例之一邏輯電路。
圖2a示意性地繪示在二極體邏輯負載模式中操作之邏輯電路。
圖2b示意性地繪示在零VGS模式中操作之邏輯電路。
100:邏輯電路
101:輸入
102:輸出
110:第一薄膜電晶體TFT
110a:閘極
110b:汲極
110c:源極
110d:背閘極
120:第二TFT
120a:閘極
120b:汲極
120c:源極
130:第三TFT
130a:閘極
130b:汲極
130c:源極
140:第四TFT
140a:閘極
140b:汲極
140c:源極
VBG:背閘極電壓信號

Claims (14)

  1. 一種邏輯電路(100、200),其包括: 一第一薄膜電晶體(110、210)(TFT),其具有連接至該邏輯電路(100、200)之一輸入(101)的一閘極(110a、210a),及連接至該邏輯電路之一輸出的一汲極(110b、210b), 一第二TFT (120、220),其具有連接至該邏輯電路(100、200)之該輸出(102)的一源極(120c、220c), 一第三TFT (130、230),其具有連接至該邏輯電路(100、200)之該輸入(101)的一閘極(130a、230a)、連接至該第二TFT (120、220)之該源極(120c、220c)的一源極(130c,230c)及連接至該第二TFT (120、220)之一閘極(120a、220a)的一汲極(130b、230b),及 一第四TFT (140、240),其具有連接至該邏輯電路(100、200)之該輸出(102)的一閘極(140a、240a),及連接至該第二TFT (120、220)之該閘極(120a、220a)及該第三TFT (130、230)之該汲極(130b、230b)的一源極(140c、240c)。
  2. 如請求項1之邏輯電路(100、200),其中該第一TFT (110、210)具有連接至一第一電源供應軌道之一源極(110c、210c)。
  3. 如請求項1之邏輯電路(100、200),其中該第二TFT (120、220)具有連接至一第二電源供應軌道之一汲極(120b、220b),且其中該第四TFT (140、240)具有連接至該第二電源供應軌道之一汲極(140b、240b)。
  4. 如請求項2之邏輯電路(100、200),其中該第一電源軌道接地,且該第二電源軌道係一正供應電壓。
  5. 如請求項1之邏輯電路(100、200),其中該第一TFT (110、210)具有一臨限值電壓VT1 ,其高於該第二TFT (120、220)之一臨限值電壓VT2
  6. 如請求項1之邏輯電路(100、200),其中該第二TFT (120、220)係一空乏模式電晶體。
  7. 如請求項1之邏輯電路(100、200),其中該第一TFT (110、210)係一增強模式電晶體。
  8. 如請求項1之邏輯電路(100、200),其中該第一TFT、該第二TFT、該第三TFT及該第四TFT之一或多者包括一背閘極。
  9. 如請求項8之邏輯電路(100、200),其包括用於接收對該第一TFT (110、210)之該背閘極的一調整信號之一第一調整輸入。
  10. 如請求項8之邏輯電路(100、200),其包括用於接收對該第二TFT (120、220)之該背閘極的一調整信號之一第二調整輸入。
  11. 如請求項1之邏輯電路(100、200),其中該第一TFT (110、210)經調適以回應於在其輸入處接收一邏輯高信號而導通且回應於在其輸入處接收一邏輯低信號而切斷。
  12. 如請求項1之邏輯電路(100、200),其中該第四TFT (140、240)經調適以提供自該邏輯電路(100、200)之該輸出(102)的反饋至該第二TFT (120、220)之該閘極(120a、220a)。
  13. 如請求項1之邏輯電路(100、200),其中該第三TFT (130、230)經調適以回應於在其輸入處接收一邏輯高輸入信號而切斷該第二TFT (120、220)。
  14. 如請求項2之邏輯電路(100、200),其中該第一TFT (110、210)經連接使得流動通過該邏輯電路(100、200)自該第二供應軌道至該第一供應軌道之所有電流當使用時流動通過該第一TFT (110、210)。
TW108121135A 2018-06-28 2019-06-18 低功率邏輯電路 TW202015340A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP18180567.2 2018-06-28
EP18180567.2A EP3588780B1 (en) 2018-06-28 2018-06-28 Low power logic circuit

Publications (1)

Publication Number Publication Date
TW202015340A true TW202015340A (zh) 2020-04-16

Family

ID=62837610

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108121135A TW202015340A (zh) 2018-06-28 2019-06-18 低功率邏輯電路

Country Status (3)

Country Link
US (1) US10637477B2 (zh)
EP (1) EP3588780B1 (zh)
TW (1) TW202015340A (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4999523A (en) * 1989-12-05 1991-03-12 Hewlett-Packard Company BICMOS logic gate with higher pull-up voltage
US8013633B2 (en) * 2007-06-20 2011-09-06 Hewlett-Packard Development Company, L.P. Thin film transistor logic
WO2009098626A1 (en) 2008-02-06 2009-08-13 Nxp B.V. Low-swing cmos input circuit
KR101631454B1 (ko) * 2008-10-31 2016-06-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 논리회로
CN103268749B (zh) * 2012-11-21 2015-04-15 上海天马微电子有限公司 一种反相器、amoled补偿电路和显示面板
US10396796B2 (en) * 2015-05-20 2019-08-27 Nikolaos Papadopoulos Circuit, system and method for thin-film transistor logic gates

Also Published As

Publication number Publication date
EP3588780A1 (en) 2020-01-01
EP3588780B1 (en) 2021-03-03
US20200007130A1 (en) 2020-01-02
US10637477B2 (en) 2020-04-28

Similar Documents

Publication Publication Date Title
US7804332B2 (en) Circuit configurations having four terminal JFET devices
JP2939086B2 (ja) 半導体装置
US7714606B2 (en) Semiconductor integrated circuit
US9515662B2 (en) Level shifter
JP5539403B2 (ja) オンダイ終端のための終端回路
US6946892B2 (en) Level transforming circuit
JPH02162824A (ja) 半導体集積回路装置
US9325318B1 (en) Post driver
JPH0786917A (ja) インバータ回路
US6744288B1 (en) Driver with bulk switching MOS power transistor
TW202015340A (zh) 低功率邏輯電路
JP3910568B2 (ja) レベルダウンコンバータ
US7782124B2 (en) Voltage supply circuit of semiconductor device
US7746146B2 (en) Junction field effect transistor input buffer level shifting circuit
US7474144B2 (en) Ratioed feedback body voltage bias generator
JPH11317652A (ja) 出力回路
JP2827963B2 (ja) 半導体集積回路装置
JPH1028045A (ja) Mosトランジスタ回路
JPH0795046A (ja) Cmos型インバータ回路
US7479813B2 (en) Low voltage circuit with variable substrate bias
JPH1168548A (ja) 半導体集積回路
US20090237164A1 (en) Low leakage current amplifier
US20070267702A1 (en) Dynamic threshold P-channel MOSFET for ultra-low voltage ultra-low power applications
JP2004032251A (ja) アナログスイッチ
JP2001016078A (ja) 多結晶シリコン回路