TW201117260A - Charged-particle beam writing method and charged-particle beam writing apparatus - Google Patents

Charged-particle beam writing method and charged-particle beam writing apparatus Download PDF

Info

Publication number
TW201117260A
TW201117260A TW099123201A TW99123201A TW201117260A TW 201117260 A TW201117260 A TW 201117260A TW 099123201 A TW099123201 A TW 099123201A TW 99123201 A TW99123201 A TW 99123201A TW 201117260 A TW201117260 A TW 201117260A
Authority
TW
Taiwan
Prior art keywords
group
wafer
particle beam
stripe
region
Prior art date
Application number
TW099123201A
Other languages
English (en)
Other versions
TWI417943B (zh
Inventor
Akihito Anpo
Original Assignee
Nuflare Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nuflare Technology Inc filed Critical Nuflare Technology Inc
Publication of TW201117260A publication Critical patent/TW201117260A/zh
Application granted granted Critical
Publication of TWI417943B publication Critical patent/TWI417943B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/0271Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
    • H01L21/0273Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
    • H01L21/0274Photolithographic processes
    • H01L21/0275Photolithographic processes using lasers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/30Electron-beam or ion-beam tubes for localised treatment of objects
    • H01J37/317Electron-beam or ion-beam tubes for localised treatment of objects for changing properties of the objects or for applying thin layers thereon, e.g. for ion implantation
    • H01J37/3174Particle-beam lithography, e.g. electron beam lithography
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y40/00Manufacture or treatment of nanostructures
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/66Containers specially adapted for masks, mask blanks or pellicles; Preparation thereof
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/20Exposure; Apparatus therefor
    • G03F7/2051Exposure without an original mask, e.g. using a programmed deflection of a point source, by scanning, by drawing with a light beam, using an addressed light or corpuscular source
    • G03F7/2059Exposure without an original mask, e.g. using a programmed deflection of a point source, by scanning, by drawing with a light beam, using an addressed light or corpuscular source using a scanning corpuscular radiation beam, e.g. an electron beam

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Nanotechnology (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Analytical Chemistry (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Electron Beam Exposure (AREA)

Description

201117260 六、發明說明: 【發明所屬之技術領域】 本發明係關於一種荷電粒子束描繪方法及荷電粒子束描 繪裝置,例如,係關於一種將描繪條件不同之複數個晶片 之圖案為繪於试樣上時的描纟會方法及裝置。 本申請案係以日本專利申請案2009 212779號(2〇〇9年9 月15日申請)為基礎並主張其優先權,該申請案之全部内 谷以引用之方式併入本文中。 【先前技術】 擔負半導體元件之微細化之進展之微影技術為半導體製 造製程中唯一生成圖案之極其重要的製程。近年來,伴隨 LSI(Large Scale Integration,大型積體電路)之高集成化, 半導體元件所要求之電路線寬逐年微細化。為了於該等半 導體元件形成所期望之電路圖案,高精度之原晝圖案(亦 柄作主光罩或遮罩)為必需。此處,電子束(electr〇n kam) 描繪技術具有實質優異之解像性,而用於高精度之原晝圖 案之生產中。 圖1 〇係用於說明可變成形型電子束描繪裝置之動作之概 念圖。 可憂成形型電子束(EB : Electron beam)描繪裝置按照以 下之方式動作。於第i光圈410中形成有用於成形出電子束 330之矩形例如長方形之開口 41 i。又,於第2光圈中形 成有可逢成形開口 421 ’該可變成形開口 421用於將已通過 第1光圈410之開口 411之電子束33〇成形為所期望之矩形形 I49424.doc 201117260 . 狀°自荷電粒子源430照射且已通過第1光圈410之開口 411 之電子束330藉由偏轉器而發生偏轉,通過第2光圈42〇之 可變成形開口 421之一部分後,被照射至搭載於朝特定之 一方向(例如為X方向)連續移動之平台上之試樣34〇。即, 可通過第1光圈410之開口 411與第2光圈420之可變成形開 口 421之兩者之矩形形狀,被描晝於搭載於朝χ方向連續移 動之平σ上的5式樣之描續區域。將通過第1光圈41〇之 開口 411與第2光圈42〇之可變成形開口 421之兩者而作成任 思形狀之方式稱作可變成形方式(VSB(variabie虬邛以 beam,變形束)方式)。 股而言,於作為試樣 .—曰tM "Γ久受人Ί回 之圖案,X ’根據晶片而描繪條件不同之情形亦較多。例 如對於某晶片而言,以1次描緣(多重度=^進行描緣。 又’對於另-某晶片而言,以錯開條紋區域之邊界位置之 多重描繪(例如多重度=2)進行描繪(例如,參照日本專利 特開平U-274036號公報)。先前,當於電子束描输裝置中 將複數個晶片之圖案描繪於遮罩上時,囊聚某—範圍内佈 局之描繪條件相同之晶片彼此而構成描繪組,並針對每個 描繪組進行錢。藉此’於—個料組⑽行料之期間 係於相同描繪條件下進行描綠。 _圖11制於說明料組與輯順序之概念®。圖U中表 不將3個晶片A、B、c以圖:以 万式配置之情形。此 ^表不晶片A與晶片B以多重心進行料,晶片C以多 重度2進彳了歸H於該情料,由描繪條件相同之 J»· 3. 149424.doc 201117260 晶片A與晶片B構成描繪組G1,由晶片c構成描繪組G2。 而且’於描繪組G1中,對晶片A與晶片B進行組合處理, 將所組合之區域分割為特定高度之條紋區域。圖U中表示 分割為由條紋G1S1與條紋G2S2所示之2個條紋之情形。另 一方面,於描繪組G2中,將晶片C之區域分割為特定高度 之條紋區域。因晶C以多重度2進行描繪,故構成有進行 第1次描繪之條紋層、及於將條紋高度僅錯開一半之位置 被分割之進行第2次描繪之條紋層,且分別分割為條紋 G2S1、G2S2及條紋G’2S1〜G,2S3。藉此,圖^中,於描繪 組G2中分割為5個條紋。而且,於進行描繪時,首先,依 序描繪出描繪組G122個條紋。而且,於描繪組⑴之所有 條紋之描繪結束後,依序描繪出描繪組〇2之5個條紋。 ,首先,依序描
延遲之問題。尤其於描繪條件 當如上述般針對每個描繪組進行描綠時 繪出描繪組G1之2個條紋,藉由描繪組⑴ 繪結束而一個描繪處理結束。而且,繼而 149424.doc 201117260 加’因而相 進而存在導 不同之晶片數增多時,相應地描繪組數亦會増 應於描繪組數之增加而上述各時間成為必要, 致描繪時間延遲等問題。 【發明内容】 本發明之一態樣之荷電粒子束描繪方法,其特徵在於: 輸入形成圖案之複數個晶片之佈局資訊,使用上述佈局 資訊’設定包含至少-個晶以描繪條件與其他不同之複 數個描繪組; 針對每個描繪組,設定包圍該描緣組内之所有晶片區域 整體之框; 針對每個描繪組,朝特定之方向將上述框虛擬分割為複 數個區域; 。使用所有描繪組之複數個區域,與描繪組無關地以將各 區域之基準位置朝上述特定之方向依序定位之方式設定各 區域之順序; 使用荷電粒子束’按照所設定之順序將各區域内之圖案 描繪於試樣上。 又本發明之一態樣之荷電粒子束描繪裝置,其特徵在 於包括: 。己隐裴置,其係輸入並記憶形成有圖案之複數個晶片之 佈局資訊; 描、·曰組6又疋部,其係使用上述佈局資訊設定包含至少 個曰曰片且描繪條件與其他不同之複數個描繪組; 框·»又疋部,其係針對每個描繪組,設定包圍該描繪組内 149424.doc 201117260 之所有晶片區域整體之框; 區域分割部’其係,針對每個描繪組,朝特定之方向將上 述框虛擬分割為複數個區域; 順序設定部,其係使賴有料組之複數個區域,與描 繪組無關地以將各區域之基準位置朝上述特定之方向依= 定位之方式設定各區域之順序;以及 描繪部,其係使用荷電粒子束,按照所設定之順序將各 區域内之圖案描繪於試樣上。 【實施方式】 以下,於實施形態中,對以使用電子束作為荷電粒子束 之一例之構成進行說明。然而,荷電粒子束並不限於電子 束,亦可為離子束等使用荷電粒子之射束。又,作為荷電 粒子束裝置之一例,對可變成形型描繪裝置進行說明。 實施形態1. 圖1係表示實施形態1中之描繪裝置之構成之概念圖。於 圖1中’描繪裝置1 〇〇包括描繪部1 50及控制部1 60〇描綠带 置1 00為荷電粒子束描繪裝置之一例。尤其為可變成形型 描繪裝置之一例。描繪部150包括電子鏡筒1〇2及描緣室 103。於電子鏡筒102内配置有電子搶201、照明透鏡2〇2、 第1光圈203、投影透鏡204、偏轉器205、第2光圈206、物 鏡207、主偏轉器208及副偏轉器209。於描繪室1〇3内配置 有XY平台105。於XY平台105上配置有於描繪時成為描繪 對象之遮罩等試樣101。試樣101中包含製造半導體裝置時 之曝光用遮罩。又’ §式樣101中亦包含尚未進行任何描给_ I49424.doc 201117260 之空白遮罩β 控制部160包括描繪組設定部1 〇8,控制計算機單元 110,控制電路120,及磁碟裝置等記憶裴置14〇、142、 144、146、148。描繪組設定部108,控制計算機單元 110,控制電路120及磁碟裝置等記憶裝置14〇、142、 144、146、148經由未圖示之匯流排彼此連接。 於控制計算機單元110内配置有記憶體丨丨丨、框設定部 112、條紋分割部丨14、順序設定部丨16、及資料轉換處理 部Π8。框設定部112、條紋分割部114、順序設定部116、 及資料轉換處理部i 18可由電氣電路等硬體構成,亦可由 執行》亥等功忐之程式等軟體構成。或者,還可由硬體與軟 體之組合構成。輸入至框設定部112、條紋分割部丨14、順 序設定部116、及資料轉換處理部118或自該等輸出之資訊 及運异中之資訊係逐一儲存於記憶體丨丨丨中。尤其資料轉 換處理部118其資料處理量有可能變得龐大因而較佳為 由未圖示之複數個CPU(Central Pr〇cessing Unit,中央處理 單元)與複數個s己憶體等構成。又,對於描繪組設定部 ,可由電氣電路等硬體構成,亦可由執行該等功能之 程式等軟體構成。或者,還可由硬體與軟體之組合構成。 於記憶裝置140中,自裝置外部輸入並儲存有成為佈局 資料之複數個晶片資料。例如,儲存有晶片A之晶片資 料、晶片B之晶片資料、晶片c之晶月資料、…。各晶片形 成有圖案。 於記憶裝置142中,自裝置外部輸入並儲存有例如表示 149424.doc 201117260 各晶片之描繪條件之料參數H條件可舉例如用於多 重描繪之多重度、XY平台105之平台移動路徑、χγ平台 105之平台速度、條紋高度(分割高度)、子區域(sf,_ 尺寸、照射量(劑量)等。平台移動路徑中包含前進/ 前進㈣,f_ard/forward)、前進 / 退後(fb, backward)、退後/前進(BF ’ backward/f〇r霞^、或退後/ 退後⑽’ backward/ backward)等定義依序描^各條紋 時之描繪方向的路徑。X ’平台速度中包含例如批次最佳 化速度、用於等速描繪之速度、用於可變速描繪之速度、 步進重複(S & R,step and repeat)描繪時之速度。 於記憶裝置144中’自裝置外部輸人並儲存例如表示各 晶片之佈局構成之佈局構成資料(佈局資訊)。 此處,圖1中記載有說明實施形態丨所需之構成。對於描 繪裝置100而言,通常亦可包含所需之其他構成。例如, 就位置偏轉用^,雖使用主偏轉器2〇8與副偏轉器2〇9之 主釗2段偏轉器,但亦可為藉由丨段偏轉器進行位置偏轉之 情形。 圖2係表示實施形態丨中之描繪方法之主要步驟之流程 圖。於圖2中,實施形態丨中之描繪方法係實施如下一連串 步驟:描繪組設定步驟(S102)、框設定步驟(sl〇4)、條紋 分割步驟(S106)、順序設定步驟(S108)、資料轉換處理步 驟(sno)、及描繪步驟(S112)。 圖3係說明實施形態丨中之描繪組與合成之條紋層之概念 圖。圖3中表示將3個晶片a、b、C以圖3所示之方式配置 149424.doc 201117260 之情形°於圖3之例中,中央配置有長方形晶片c。而且, Y方向上較長(縱長)之長方形之2個晶月A以自左右夾著晶 片C與2個晶片B之方式分開酉己置。晶片入之丫方向之尺寸係 與將晶片C與2個晶片B之各γ方向尺寸合計之尺寸相同。 又,X方向上較長(橫長)之長方形之2個晶片Β以自上下央 著晶月C之方式分開配置。晶片Β之X方向尺寸與晶片。之 X方向尺寸相/¾。此處,表示晶片Α與晶片Β以多重度1進 行描綠’晶片C以多重度2進行描繪之情形。又’晶^與 晶片Β其他描繪條件均相同。 關於描繪組設定步驟(sl〇2),係由描繪組設定部⑽自 己隐裝置142$出各晶片之描繪參數,並自記憶裝置144讀 :佈局構成資料。而且,描繪組設定部1〇8使用佈局構成 貝料’虛擬地佈局各晶片,並將描緣參數相同之晶片彼此 彙聚而設定包含至少—個晶片之描繪組。例如,較佳為於 ,於敎範圍内之晶片之中,將描繪參數相同之晶片彼此 彙聚。如此,描繪組設定部108設定描繪條件與其他不同 之複數個料組。於圖3之例中,由描綠條件相同之晶片A 與晶片B構成描繪組P,由晶片c構成描繪組Q。藉此,圖3 亡例中設定2個描繪組p、Q。而且’所設定之描繪組之組 資訊及各描繪組之描繪條件係被輸出並儲存至記憶裝置 146 。 ^ 、 記 域 其次,關於框設定步驟(S104),係由框設定部ιΐ2自 憶裝置146讀出描繪組之組資訊及各描繪乡且之描缘條件 並針對每個描繪組,設定包圍該描繪組内之所有晶片區 149424.doc 11 201117260 整體之框。實施形態i中之框係設定為與位於外周側之晶 片區域外接並包圍該描繪組内之所有晶片區域整體。於圖 3之例中,針對描繪組P,設定以與2個晶片八及2個晶片B 之外周側相接之方式形成為長方形之外接框1〇。針對描搶 組Q,設定以與晶片C之外周側相接之方式形成為長方形 之外接框!2。藉由分別形成外接框而可設定包圍描繪組内 之所有晶片區域整體之最小尺寸之長方形之框。 其次’關於條紋分割步驟(_),係、由條紋分割部ιΐ4 針對每個描繪組,朝特定之方向將框虛擬分割為複數個條 紋區域。於圖3之例中,針對描繪組p,將外接框_ 丫方 向=描繪參數(描料件)中所設定之條紋高度而虛擬分割 為帶狀之2個條紋區域2〇。由2個條紋區域2〇構成第^条紋 層(STL_P1)。因針對描繪組?以多重度n=i進行描洽,故 僅設定有第i條紋層(STL—Ρ1)β因針對描繪叫以多曰重度n =2進行描繪,故針對外接框12,首先,朝Y方向以描繪夫 數(描繪條件)巾所設定之條紋高度而虛擬分料帶狀之3個 條紋區域30以用於第1次描繪之層(第丨條紋層:卩〇。 由3個條紋區域30所構成之第丨條紋層,係自於外接框w 沿Y方向與·Υ方向分別追加條紋高度之1/2之尺寸所得之尺 寸的框分割而成。此處’因多重度Ν=2,故而追加條紋高 度之1/2之尺寸,而例如於多會比 夕重度N—4之情形時則追加條 紋高度之1/4之尺寸。進而,針對描奢組Q,朝γ方向將外 接框mx描时數(騎條件)巾所設定之條紋高度而虛擬 分割為帶狀之2個條紋區域32以用於第2次描繪之層( 149424.doc •12- 201117260 紋層:STL_Q2)。由2個條紋區域32構成第2條紋層。 如以上般,圖3之例係由3個條紋層所構成。先前係將描 繪組P之第1條紋層(STL一P1)、與描繪組q之第!與第2條紋 層(STL—Q1及STL_Q2)作為各自之描繪處理而進行描緣, 而於貫施形態1中,係將該等合成而作為1次描繪處理進行 描繪。 關於順序設定步戰(S 108),係由順序設定部116使用所 有描繪組之複數個區域’與描繪組無關地以將各條紋區域 之基準位置朝特定之方向(此處Y方向)依序定位的方式設 定各條紋區域之順序。 圖4係用於說明實施形態1中之複數個條紋區域之描繪順 序之概念圖。針對圖3中所示之2個條紋區域20、3個條紋 £域3 0及2個條紋區域3 2,例如,以左下之角部之位置作 為基準·位置,於基準-位置之γ座標以升序排序。其結果, 如圖4所示’以描繪組q之第i條紋層之條紋區域Q1S1為最 先’按照描繪組P之第1條紋層之條紋區域P1S1、描繪組q 之第2條紋層之條紋區域Q2S 1、描繪組Q之第1條紋層之條 紋區域Q1 S2、描繪組p之第1條紋層之條紋區域p丨S2、描 繪組Q之第2條紋層之條紋區域Q2S2、最後為描繪組q之第 1條紋層之條紋區域q 1 S3之順序進行排序。順序設定部丄j 6 按照上述順序設定各條紋區域之順序。 而且’關於資料轉換處理步驟(s丨丨〇),係由資料轉換處 理部118自記憶裝置14〇讀出與每個條紋區域相符之佈局資 料,進行複數段之轉換處理,並針對每個條紋區域作成照 149424.doc •13- 201117260 射貝料,且儲存於記憶裝置148中。資料轉換處理部118較 佳為按照上述順序以將各條㈣域之照射資料暫時儲存的 方式進行請㈣處理。其巾,佈局請因資料量較多, 故較佳為將各條紋區域進—步分割為複數個小區域,對複 數個小區域用之資料進行並列處理。此時,亦可同時對複 數個條紋區域用之資料進行資料轉換處理。 而且’關於描繪步驟(S112),係由控制電路m按照所 設定之順序自記憶裝置148讀以條紋區域内之照射資 料,並控制描繪部15G,使用電子束2⑽按照所設定之順序 將各條紋區域内之圖案描較試樣1()1上。於描繪各條紋 區域時,在描繪參數中所設定之描㈣件下分別進行描 繪。描繪部15〇具體而言以如下方式進行動作。 自電子槍201(放出部)放出之電子束2〇〇,藉由照明透鏡 202而對具有矩形例如長方形之孔之第i光圈2〇3整體進行 照明。此處,將電子束200首先成形為矩形例^長方形。 而且,已通過第1光圈203之第1光圈像之電子束2〇〇,藉由 投影透鏡204而投影至第2光圈2〇6上。藉由偏轉器—,該 第2光圈206上之第1光圈像受到偏轉控制,從而可使電子 束形狀與尺寸發生變化。而且,已通過第2光圈2〇6之第2 光圈像之電子束200藉由物鏡207而對焦,並藉由主偏轉器 2〇8及副偏轉器209發生偏轉,從而被照射至配置於連續移 動之XY平台1〇5之試樣的所期望位置。於圖1中表示位 置偏轉中使用主副2段之多段偏轉之情形。於該情形時, 利用主偏轉器208—邊使成為虛擬分割條紋區域所成之小 149424.doc -14- 201117260 區域的子區域(SF)之基準位置追隨平台移動一邊使電子束 200發生偏轉,且利用副偏轉器209將照射至SF内之各照射 位置之電子束偏轉。 圖5係表示實施形態1中之複數個晶片、描繪組及各描繪 組之描繪條件之一例的圖。此處,配置有晶片A、B、C, 由晶片a、B構成描繪組卜而且,由晶片C構成摇!會組n。 描繪組I中,作為描繪條件,係將條紋高度以2〇〇 pm進行 刀d父丫平α ι〇5之平台移動路徑按照前進(fwd)/退後 (BWD)之順序推進’且以多重度N=1進行描繪,平台 1〇5等速移動。描繪組„中,作為描繪條件,係將條紋高度 以200 μηχ進行分割,χγ平台1〇5之平台移動路徑按照前進 (FWD)/前進(FWD)之順序推進,以乡重度Ν=2進行描繪, ΧΥ平台105可變速移動。 圖6係表示圖5之複數個晶片、複數個描繪組及各描繪組 之條紋區域之概念圖。如圖6所示,於由晶片Α、Β所構成 之描繚組I中’分割為4個條紋區域51、52、53、54。於由 晶片c所構成之描繪組„中,分割為第丨條紋層之2個條紋 區域61、62及第2條紋層之2個條紋區域71、72。 圖7係表示圖6之複數個晶片之描繪順序之概念圖。於實 施形態1中’所有條紋區域51、52、53、54、61、62、 71、72例如以左下之角部作為基準位置,於γ座標以升序 排序’因此按照如圖7所示之順序推進描繪。於圖7中,首 先,描繪組I之條紋區域5 1朝X方向(FWD)描繪。其次,描 繪組I之條紋區域52朝-X方向(BWD)描繪。其次,描緣組„ 149424.doc •15- 201117260 之條紋區域61朝X方向(FWD)描繪。繼而,描繪組II之條紋 區域71朝X方向(FWD)描繪。其次,描繪組I之條紋區域53 朝X方向(FWD)描繪。其次,描繪組II之條紋區域62朝X方 向(FWD)。然後,描繪組II之條紋區域72朝X方向(FWD)描 繪。而且,最後,描繪組II之條紋區域54朝-X方向(BWD) 描繪。如以上般,於描繪組I中,根據圖5所示之描繪條件 以FWD —BWD —FWD->BWD之順序描繪,於描繪組II中, 根據圖5所示之描繪條件以FWD —FWD —FWD —FWD之順 序描繪。於不同描繪組之區域之至少一部分疊合之情形 時,於對基準位置先定位於Y座標之一描繪組之區域進行 描繪後,對另一描繪組之區域進行描繪。 如以上般,根據實施形態1,無關於描繪條件,將複數 個描繪組之所有條紋層之條紋例如於Y方向上進行升序排 序,並按照該順序描繪。藉此,可於1次描繪處理中進行 描繪。藉此,可省去如先前般之描繪組間内之描繪處理之 資訊作成所需之固定時間或各描繪處理期間内所需之初始 化等處理時間,從而縮短1次描繪處理之時間。進而,可 縮短自某描繪組之最終位置朝下一描繪組之開始位置移行 時之載置試樣101的XY平台105之移動時間。藉此,可謀 求對描繪條件不同之複數個描繪組進行描繪之情形時的描 繪時間之減少。 實施形態2. 於實施形態1中,係針對每個描繪組,以與相對應之描 繪組内之晶片外接之方式設定外接框,但並不限定於此。 149424.doc -16- 201117260 於實施形態2中,對利用其他方法設定框之情形進行說 明。實施形態2中,裝置構成與圖丨相同。又,描繪方法之 各步驟與圖2相同。又,各步驟之内容除以下所說明之方 • 面之外’與實施形態1相同。 ' 圖8係用於說明實施形態2中之描繪組與合成之條紋層之 概念圖。圖8中表示將3個晶片a、B、c以圖8所示之方式 配置之情形。於圖8之例中,與圖3同樣地,於中央配置有 長方形之晶片C。而且,γ方向上較長(縱長)之長方形之2 個晶片A以自左右夾著晶片c與2個晶片b之方式分開配 置。晶片A之Y方向之尺寸係與將晶片c與2個晶片B之各γ 方向尺寸合計之尺寸相同。又,X方向上較長(橫長)之長 方形之2個晶片b以自上下夾著晶片c之方式分開配置。晶 片B之X方向之尺寸與晶片C之X方向尺寸相同。此處顯示 晶片A與晶片B以多重度1進行描繪,晶片c &多重度2進行 描繪之情形。又,晶片A與晶片B之其他描繪條件亦相 同。又,描缚組設定步驟(S102)之内容與實施形態1相 同。 其次’作為框設定步驟(sl〇4),係由框設定部112自記 ' 憶裝置146讀出描繪組之組資訊及各描繪組之描繪條件, . 並針對每個描繪組,設定包圍該描繪組内之所有晶片區域 整體之框。實施形態2中之框係設定為與位於外周側之晶 片區域外接並包圍所有描繪組内之所有晶片區域整體。於 圖8中,針對描繪組p,由於是於2個晶片a、B之内側配置 曰曰片C,因而結果與實施形態1同樣地’設定以與2個晶片 149424.doc 17 201117260 A及2個aB片外周側相接之方式形成為長方形之外接框 1〇 °然而’針對描纷組Q,不僅包圍晶片C,亦包圍2個晶 片Α、Β»因而沾to 叫-果設定為與外接框10為相同尺寸之外接 框14,該外接框10以與2個晶片A及2個晶片B之外周側相 方式形成為長方形。藉由形成外接框而可設定包圍所 有描繪組内之如女s u p , <所有晶片區域整體之最小尺寸的長方 框。 再次 马條紋分割步驟(S106),係由條紋分割部j 1 針對每個騎組,朝特定之方向將框虛擬分割為複數㈣ 紋區域。於圖8之例中,針對描繪组p,與實施形態i同相 地,將外接框1〇朝¥方向以描繪參數(描矣會條件)所設定戈 條紋高度而虛擬分割為帶狀之2個條紋區域2〇。由2個條约 區域20構成第1條紋層(STL_P1)。 另方面,因針對描繪組Q以多重度N= 2進行描繪,故 而^外接框14’ f先’朝γ方向以描繪參數(描繪條件: 所-又定之條紋回度而虛擬分割為帶狀之3個條紋區域Μ, 以用於第1次描繪之層(第〗條紋層:STL—Qi)。由3個條纹 區域34所構成之第】條紋層,係自於外接框14上沿γ方向 與-Υ方向分別追加條紋高度之1/2之尺寸所得之尺寸的框 分割而成。此處,gj多重度Ν=2’故而追加條紋高度之 尺寸’而例如於多重度Ν=4之情形時則追加條紋高 度之1/4之尺寸。進而,針對描繪组Q,朝γ方向將外接框 14以騎參數(描繪條件)所設定之條紋高度而虛擬分割為 帶狀之2個條紋區域36,以用於第2次之描繪之層(第2條紋 149424.doc •18- 201117260 層:STL_Q2)。由2個條紋區域36構成第2條紋層,因於圖 8之例中表示料組P、q均為相同條紋高度之情形,因而 結果2個條紋區域20與2個條紋區域刊成為相同區域。 如以上般,圖8之例係由3個條紋層所構成。先前係將描 繪組P之第1條紋層(STL_P1)與描繪組〇之第丨與第2條紋層 (STL_Q1及STL—Q2)作為各自之描繪處理進行描繪,而於 實施形態2中,係將該等合成而作為丨次描繪處理進行描 系會0 關於順序設定步驟(S108),係由順序設定部116使用所 有描繪組之複數個區域,與描繪組無關地以將各條紋區域 之基準位置朝特定之方向(此處γ方向)依序定位的方式設 定各條紋區域之順序。 圖9係用於說明實施形態2中之複數個條紋區域之描繪順 序之概念圖。針對圖8中所示之2個條紋區域2〇、3個條紋 區域34及2個條紋區域36,例如,以左下之角部之位置作 為基準位置,於基準位置之γ座標以升序排序。其結果, 如圖9所示,以描繪組Q之第i條紋層之條紋區域qisi為最 先,按照描繪組Q之第2條紋層之條紋區域Q2S丨、描繪組p 之第1條紋層之條紋區域P1S1 '描緣組Q之第丨條紋層之條 紋區域Q1S2、描繪組Q之第2條紋層之條紋區域Q2S2、描 繪組P之第1條紋層之條紋區域P1S2、最後為描繪組Q之第 1條紋層之條紋區域Q1S3之順序進行排序。順序設定部ιΐ6 按照上述順序設定各條紋區域之順序。於圖9之例中,因2 個條紋區域20與2個條紋區域36為相同位置關係,故而可 149424.doc 201117260 對任一方先進行描繪。 而且,以下,可與實施形態丨同樣地’實施資料轉換處 理步驟(S110)及描繪步驟(S112)。 、炎 如以上般,於實施形態2中,除實施形態丨之效果之外 亦可使外接框為共用。藉此,可削減與外接框有關之資 量。 、 如以上般’根據上述各實施形態,與描繪組無關地朝特 定之方向依序描繪各區域。藉此,平台移動距離較短亦 可。藉此’平台移動時間得以縮短。χ,根據上述構成, 不僅可進行針對每個描繪組之描繪處理,且可彙集所有描 繪組作為一連串描繪處理而進行描繪。藉此,可省去各^ 繪處理期間内之資訊作成所需之固定時間或各描繪處理^ 間所需之初始化等處理時間。 由此Τ謀求對描繪條件不同之複數個描繪組進行描繪 之情形時的描繪時間之減少。 . 邊參照具體例一邊對實施形態進行說明 以上, 而,本發明並不限定於該等具體例 雖省略了關於|置構成或控制方法等本發明之說明 、直接义要之部分等的記載,但亦可適當地選擇並使用 必要之裝置構成或柝制古冰优用 泠梦¥1ΛΛ 工制方法。例如,雖省略了關於控制描 用必要之控制部構成 載’但當然可適當選擇並使 括本發明之要素在内,業者可適當變更設計之 電粒子束描綠裝置及方法包含在本發明之範圍内。 149424.doc -20- 201117260 熟習此項技術者將易想到另外優勢及改質體。因此,本 發明在其更廣闊之態樣中並不限於本文所示及描述之特定 細節及代表性實施例。為此,可進行各種修改而不偏離藉 由隨附申請專利範圍及其等效體所界定之普遍發明概念^ 精神或範缚。 【圖式簡單說明】 圖1係表示實施形態1中之描繪裝置之構成之概念圖。 圖2係表示實施形態丨中之描繪方法之主要步驟之流程 圖。 圖3係用於說明實施形態丨中之描繪組與合成之條紋層之 概念圖。 圖4係用於說明實施形態丨中之複數個條紋區域之描繪順 序之概念圖。 圖5係表示實施形態丨中之複數個晶片、描繪組及各描繪 組之描繪條件之一例的圖。 圖6係表示圖5之複數個晶片、複數個描繪組及各描繪組 之條紋區域之概念圖。 圖7係表示圖6之複數個晶片之描繪順序之概念圖。 圖8係用於說明實施形態2中之描綠組與合成之條紋層之 概念圖。 圖9係用於說明實施形態2中之複數個條紋區域之描繪順 序之概念圖。 圖1 〇係用於說明可變成形型電子走妗 丁I知繪裝置之動作之概 念圖。 s 149424.doc •21 - 201117260 圖1 1係用於說明描繪組與描繪順序之概念圖。 【主要元件符號說明】 10、12 外接框 20 、 30 、 32 、 34 、 36 、 51 、 52 、 53 ' 54 、 61 、 62 、 71 、 72 、 Q1S1 、 Q1S2 、 Q1S3 、 Q2S1 、 Q2S2 、 P1S1 、 P1S2 條紋區域 100 描繪裝置 101 、 340 試樣 102 電子鏡筒 103 描繪室 105 XY平台 108 描繪組設定部 110 控制計算機單元 111 記憶體 112 框設定部 114 條紋分割部 116 順序設定部 118 資料轉換處理部 120 控制電路 140 、 142 、 144 、 146 、 148 記憶裝置 150 描繪部 160 控制部 200 、 330 電子束 149424.doc -22· 201117260 201 電子槍 202 照明透鏡 203 第1光圈 204 投影透鏡 205 偏轉器 206 第2光圈 207 物鏡 208 主偏轉器 209 副偏轉器 410 第1光圈 411 開口 420 第2光圈 421 可變成形開口 430 荷電粒子源 A、B、C 晶片 Gl、G2、I、II、P、Q 描繪組 G1S1 、 G1S2 、 G2S1 、 G2S2 、 條紋 G'2S1~G'2S3 sl~s7 描繪組之區域 STL P1 描繪組P之第1條紋層 STL_Q1 描繪組Q之第1條紋層 STL_Q2 描繪組Q之第2條紋層 X、Y 方向
S 149424.doc -23-

Claims (1)

  1. 201117260 七、申請專利範圍: 1 · 一種荷電粒子束描繪方法,其特徵在於: 輸入形成圖案之複數個晶片之佈局資訊,使用上述佈 局資訊,設定包含至少一個晶片且描繪條件與其他不同 之複數個描繪組; 針對每個描繪組,設定包圍該描繪組内之所有晶片區 域整體之框; 針對每個描繪組,朝特定之方向將上述框虛擬分割為 複數個區域; 使用所有描繪組之複數個區域,與描繪組無關地以將 各區域之基準位置朝上述特定之方向依序定位之方式設 定各區域之順序; 使用荷電粒子束,按照所設定之順序將各區域内之圖 案描纟會於試樣上。 2·如請求項1之荷電粒子束描繪方法,其中 上述描繪條件中,包含多重度、載置上述試樣之平台 ^平。移動路徑、上述平台之速度、上述複數個區域之 刀。彳问度、及上述荷電粒子束之照射量中的至少一個。 3如叫求項1之荷電粒子束描緣方法,其中 上述框係設定為與位於外周側之晶片區域外接並包圍 該描繪組内之所有晶片區域整體。 4·如請求項1之荷電粒子束描繪方法,其中 上述框係設定為與位於外周側之晶片區域外接並包圍 所有描綠組内之所有晶片區域整體。 I49424.doc 201117260 5 ·如請求項1之荷電粒子束描繪方法,其中 於不同之描繪組之區域(s)之至少一部分疊合之情形 時,在對一描繪組之區域進行描繪之後,對另一描繪組 之區域進行描繪。 6. —種荷電粒子束描繪裝置’其特徵在於包括: 記憶裝置,其係輸入並記憶形成圖案之複數個晶片之 佈局資訊; 描繪組設定部,其係使用上述佈局資訊,設定包含至 少一個晶片且描繪條件與其他不同之複數個描繪組; 框設定部,其係針對每個描繪組,設定包圍該描繪組 内之所有晶片區域整體之框; 區域分割部,其係針對每個描繪組,朝特定之方向將 上述框虛擬分割為複數個區域; 順序叹定# 係、使用所有描繪組之複數個【域,與 描繪組無關地以將各區域之基準位置朝上述特定之方^ 依序定位之方式設定各區域之順序;以及 up,其係使用荷電粒子束,按照所設定之順序將 各區域内之圖案描繪於試樣上。 7·如請求項6之荷電粒子束描繪裝置,其中 上述描繪條件中,包含$ # 夕重度、載置上述試樣之平台 之平台移動路徑、上流承a 上迤干台之速度'上述複數個區域之 分割局度、及上述荷雷物2 土 ^了晃粒子束之照射量中的至少一個。 8.如請求項6之荷電粒子束描繪裝置,其中 上述框係設定為與位於外周側之晶片區域外接並包圍 149424.doc 201117260 該描繪组内之所有晶片區域整體。 9.如請求項6之荷電粒子束描綠褒置,其中 上述框係設定為與位於外周側之晶片 所有描繪組内之所有晶片區域整體。 10 ·如请求項6之荷電粒子束描綠裝置,其中 於不同之描繪組之區域(s)之至少一^ 時,在對一描繪組之區域進行描繪之後 之區域進行描繪。 149424.doc 區域外接並包圍 分叠合之情形 對另1绔組
TW099123201A 2009-09-15 2010-07-14 Charge particle beam rendering method and charged particle beam rendering device TWI417943B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009212779A JP5498105B2 (ja) 2009-09-15 2009-09-15 荷電粒子ビーム描画方法及び荷電粒子ビーム描画装置

Publications (2)

Publication Number Publication Date
TW201117260A true TW201117260A (en) 2011-05-16
TWI417943B TWI417943B (zh) 2013-12-01

Family

ID=43731330

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099123201A TWI417943B (zh) 2009-09-15 2010-07-14 Charge particle beam rendering method and charged particle beam rendering device

Country Status (4)

Country Link
US (1) US8755924B2 (zh)
JP (1) JP5498105B2 (zh)
KR (1) KR101180542B1 (zh)
TW (1) TWI417943B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI485744B (zh) * 2011-09-29 2015-05-21 Nuflare Technology Inc Charge particle beam rendering device and charged particle beam rendering method

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5498106B2 (ja) * 2009-09-15 2014-05-21 株式会社ニューフレアテクノロジー 荷電粒子ビーム描画方法及び荷電粒子ビーム描画装置
JP5693981B2 (ja) * 2011-01-20 2015-04-01 株式会社ニューフレアテクノロジー 荷電粒子ビーム描画装置及び荷電粒子ビーム描画方法
JP5985852B2 (ja) 2012-03-27 2016-09-06 株式会社ニューフレアテクノロジー 荷電粒子ビーム描画装置及び荷電粒子ビーム描画方法
JP6316052B2 (ja) 2014-03-26 2018-04-25 株式会社ニューフレアテクノロジー 荷電粒子ビーム描画装置及び荷電粒子ビーム描画方法
JP6353278B2 (ja) * 2014-06-03 2018-07-04 株式会社ニューフレアテクノロジー マルチ荷電粒子ビーム描画方法及びマルチ荷電粒子ビーム描画装置

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2744833B2 (ja) * 1990-01-24 1998-04-28 日本電子株式会社 荷電粒子ビーム描画方法
JPH0574693A (ja) * 1991-09-18 1993-03-26 Toshiba Corp 荷電ビーム描画方法
JP3454983B2 (ja) * 1995-08-25 2003-10-06 株式会社東芝 荷電ビーム描画方法
JP3457474B2 (ja) * 1996-07-17 2003-10-20 株式会社東芝 荷電ビーム描画装置
JP3999301B2 (ja) * 1997-03-07 2007-10-31 富士通株式会社 露光データ作成方法
JP3478058B2 (ja) * 1997-05-30 2003-12-10 株式会社日立製作所 荷電粒子線描画装置
JPH11195589A (ja) * 1998-01-05 1999-07-21 Canon Inc マルチ電子ビーム露光方法及び装置、ならびにデバイス製造方法
JP4208283B2 (ja) * 1998-03-23 2009-01-14 株式会社東芝 荷電ビーム描画装置
US6433347B1 (en) * 1998-06-19 2002-08-13 Nikon Corporation Charged-particle-beam projection-exposure methods and apparatus that selectively expose desired exposure units of a reticle pattern
US6313476B1 (en) * 1998-12-14 2001-11-06 Kabushiki Kaisha Toshiba Charged beam lithography system
JP3360662B2 (ja) * 1999-10-05 2002-12-24 日本電気株式会社 電子線ビーム描画方法および電子線ビーム描画用マスク
US20010017355A1 (en) * 2000-02-25 2001-08-30 Kazui Mizuno Electron beam lithography apparatus and lithography method
JP2005079111A (ja) * 2003-08-29 2005-03-24 Semiconductor Leading Edge Technologies Inc 電子線描画データ作成方法、作成装置及び作成プログラム並びに電子線描画装置
JP2006032755A (ja) * 2004-07-20 2006-02-02 Renesas Technology Corp 荷電粒子線マスクの設計方法及び設計データ構造、荷電粒子線マスク、並びに荷電粒子線転写方法。
JP2006318977A (ja) * 2005-05-10 2006-11-24 Toshiba Corp 電子ビーム描画装置、描画方法、及び描画プログラム
JP4989158B2 (ja) * 2005-09-07 2012-08-01 株式会社ニューフレアテクノロジー 荷電粒子線描画データの作成方法及び荷電粒子線描画データの変換方法
JP4751273B2 (ja) * 2006-08-17 2011-08-17 株式会社ニューフレアテクノロジー 描画装置の描画エラー検証方法及び描画装置の描画エラー検証用データの作成装置
JP2009038055A (ja) * 2007-07-31 2009-02-19 Nuflare Technology Inc 荷電粒子ビーム描画装置及び荷電粒子ビーム描画方法
JP5020745B2 (ja) 2007-08-29 2012-09-05 株式会社ニューフレアテクノロジー 描画データの作成方法及び荷電粒子ビーム描画装置
JP4945380B2 (ja) * 2007-09-05 2012-06-06 株式会社ニューフレアテクノロジー 荷電粒子ビーム描画装置及び荷電粒子ビーム描画方法
JP5498106B2 (ja) * 2009-09-15 2014-05-21 株式会社ニューフレアテクノロジー 荷電粒子ビーム描画方法及び荷電粒子ビーム描画装置
JP5809419B2 (ja) * 2011-02-18 2015-11-10 株式会社ニューフレアテクノロジー 荷電粒子ビーム描画装置及び荷電粒子ビーム描画方法
JP5797454B2 (ja) * 2011-05-20 2015-10-21 株式会社ニューフレアテクノロジー 荷電粒子ビーム描画装置及び荷電粒子ビーム描画方法
JP6147528B2 (ja) * 2012-06-01 2017-06-14 株式会社ニューフレアテクノロジー マルチ荷電粒子ビーム描画方法及びマルチ荷電粒子ビーム描画装置
JP6018811B2 (ja) * 2012-06-19 2016-11-02 株式会社ニューフレアテクノロジー ドリフト補正方法および描画データの作成方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI485744B (zh) * 2011-09-29 2015-05-21 Nuflare Technology Inc Charge particle beam rendering device and charged particle beam rendering method

Also Published As

Publication number Publication date
JP5498105B2 (ja) 2014-05-21
KR20110030344A (ko) 2011-03-23
TWI417943B (zh) 2013-12-01
US20110066272A1 (en) 2011-03-17
JP2011066035A (ja) 2011-03-31
KR101180542B1 (ko) 2012-09-06
US8755924B2 (en) 2014-06-17

Similar Documents

Publication Publication Date Title
KR101289624B1 (ko) 하전 입자빔 묘화 장치 및 그 제어 방법
KR101318581B1 (ko) 하전 입자빔 묘화 장치 및 하전 입자빔 묘화 방법
TW201117260A (en) Charged-particle beam writing method and charged-particle beam writing apparatus
TWI424459B (zh) Charge particle beam rendering method and charged particle beam drawing device
JP5020745B2 (ja) 描画データの作成方法及び荷電粒子ビーム描画装置
KR20160076484A (ko) 멀티 하전 입자빔 묘화 장치 및 멀티 하전 입자빔 묘화 방법
USRE47707E1 (en) Charged particle beam writing apparatus and charged particle beam writing method
KR101781078B1 (ko) 멀티 하전 입자빔 묘화 장치 및 멀티 하전 입자빔 묘화 방법
KR101444366B1 (ko) 하전 입자빔 묘화 장치 및 하전 입자빔 묘화 방법
JP5620725B2 (ja) 荷電粒子ビーム描画装置及び荷電粒子ビーム描画方法
JP6548982B2 (ja) 描画データの作成方法
JP2008244196A (ja) 描画データ作成方法及び描画データファイルを格納した記憶媒体
JP5586343B2 (ja) 荷電粒子ビーム描画装置及び荷電粒子ビーム描画方法
KR101524839B1 (ko) 하전 입자빔 묘화 장치 및 하전 입자빔 묘화 방법
JP6546437B2 (ja) 荷電粒子ビーム描画装置及び荷電粒子ビーム描画方法
JP6171062B2 (ja) 荷電粒子ビーム描画装置及び荷電粒子ビーム描画方法
JP2012182222A (ja) 荷電粒子ビーム描画装置及び荷電粒子ビーム描画方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees