SU864538A1 - Устройство допускового контрол - Google Patents

Устройство допускового контрол Download PDF

Info

Publication number
SU864538A1
SU864538A1 SU792837645A SU2837645A SU864538A1 SU 864538 A1 SU864538 A1 SU 864538A1 SU 792837645 A SU792837645 A SU 792837645A SU 2837645 A SU2837645 A SU 2837645A SU 864538 A1 SU864538 A1 SU 864538A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
pulse
trigger
signal
Prior art date
Application number
SU792837645A
Other languages
English (en)
Inventor
Владимир Николаевич Попов
Владимир Александрович Лазарев
Владимир Николаевич Лебедев
Борис Александрович Савельев
Original Assignee
Пензенский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пензенский Политехнический Институт filed Critical Пензенский Политехнический Институт
Priority to SU792837645A priority Critical patent/SU864538A1/ru
Application granted granted Critical
Publication of SU864538A1 publication Critical patent/SU864538A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

Изобретение относитс  к автоматеке и измерительной технике и может использовано в контрольно-измерительных системах различного назначени . Известен частотный пороговый компаратор , содержащий три формировател импульсов, счетчик, генератор, две группы вентилей, группу логических элементов ИЛИ, блок формировани  зна ка, два блока задани  кодов порогов, шину входного сигнала, три шины выходных сигналов. Блок формировани  знака состоит из триггера, счетных триггеров и логического элемента И C Недостатком данного устройства  в л етс  низка  надежность работы. Цель изобретени  - повышение надёжности работы и расширение функциональных возможностей. Поставленна  цель достигаетс  тем что в устройство допускового контрол , содерлсащее реверсивный счетчик, первый вход которого соединен с выхо дом генератора опорной части, второй вход соединен с первым входом блока формировани  знака и через первый формирователь импульсов с источником входного сигнала, второй формирователь импульсов, вход которого подключен к выходу первого формировател , а выход соединён со вторым входом блока формировани  знака, три выхода которого подключены к выходным шинам, группу элементов И, выходы которых соединены со входами элемента ИЛИ, блок задани  кода, введена группа дешифраторов, входы которых подключены к соответствующим информационным выходам реверсивного счетчика, а выходы соединены СПервь ми входами группы элементов И, вторые входы которьис подключены к управл ющим шинам, причем выход логического элемента ИЛИ соединен с третьим входом блока формировани  знака, а третий и информационные входы реверсивного счетчика подключены соответственно к выходу второго формировател  и выходам блока задани  кода. На чертеже представлена структурна  схема устройства допускового контрол . Устройство содержит первый формирователь 1 импульсов, блок 2 формировани  знака, реверсивный счетчик 3, второй формирователь 4 импульсов, генератор 5 опорной части, блок б задани  кода,группу дешифраторов 7, группу логических элементов 8 И,
огический элемент 9 ИЛИ. Блок 2 форировани  знака состоит из триггера 0, трех счетных триггеров 11-13 и огического элемента 3.4 И.
Вход первого формировател  1 мпульсов соединен с источником входого сигнала, а выход подключен к ервому входу блока 2 формировайл  нака, второму входу реверсивного четчика 3 и через второй формироатель 4 импульсов - ко второму ходу блока 2 формировани  знака, . выходы которого подключены к выходным шинам, и к третьему входу ревер- . сивного счетчика 3, первый и информационные входы которого соединены соответственно с выходом генератора
5опорной частоты и выходами блока
6задани  кода, а информационные выходы соединены с соответствующими входами группы дешифраторов 7, выходы которых подключены к первым входам группы логических элементов 8 И вторые входы которых соединены с управл ющими шинами, авыходы подключены ко входам логического элемента Э ИЛИ, выход которого соединен с третьим входом блок.. 2 формировани  знака. Первые выходы счетных триггеров 11 и 12 и выход логического элемента 14 И, вход щих
в состав.блока 2 формировани  знака, подключены к шинам выходного сигнала , а входы логического элемента 14 И соединены с другими выходами счетных триггеров 11 и 12, первые в;коды которых и первые входы триггера 10 и третьего счетного триггера 13 попарн.о соединены и подключены соответственно к первому к второму входам блока формировани  знака; второй вход одного из указанных счетны.х триггеров- 12 соединен с выходом третьего счетного триггера 13, второй вхЪд которого соединен со вторым входом первого счетного триггера. 11 и подключен к выходу триггера 10, . второй вход которого соединен с третьим -входом третьего счетного триггера 13 и подключен к третьему входу блока формировани  нака.
Устройство допускового контрол  работает следующим образом.
На иТгформационные входы реверсивного счетчика 3 с выходов блока 6 задани  кода подаетс ;дополнительный код числа N 7.соответствующего середине пол  допуска. Величина Nf определ етс  из выражени  .« ,где
TCV период следовани  импульсов, соответствующий середине пол  допуска .
Сигналы в форме электрических колебаний, частота f которых подлежит контролю, поступают на вход формировател  1. Последний формирует узкие пр моугольные импульсы с частотой следовани , равной частоте входных колебаний.
Импульс, по вл ющийс  на выходе формировател  1 в некоторый момент времени, поступает на установочный вход реверсивного счетчика 3 и на счетные входы счетных триггеров 11 и 12 блока формировани  знака. При
этом реверсивный счетчик 3, работающий в режиме сложени , устанавливаетс  в исходное состо ние, счетные триггера 11 и 12 блока формировани  знака - в состо ни  соответствующие состо нию триггера 10 и счетного триггера 13. Задним фронтом импульса формируемого формирователем 4, триггер 10 и счетный триггер 13 блока 2 формировани  знака устанавливаетс  в нулевое состо ние. Одновременно импульсйм осуществл етс  перепись содержимого из блока 6 задани  кода в реверсивный счетчик 3, Каждый дешифратор 7 настроен на дополнительный код, соответствующий своему верхнему порогу срабатывани . В процессе счета импульсов генератора 5 реверсивным счетчиком дешифраторы 7 последовательно выдел ют р д его 5 кодовых комбинаций и формируют на выходе импульсы. Импульс на вход логического элемента 9 ИЛИ поступает с дешифратора через открытый опЕ ашивающим сигналом с управл ющей шины Q логический элемент И. Таким образом, первый импульс, формирующийс  на выходе дешифраторов 7, соответствует верхнему порогу срабатывани  fg. Импульс через логический элемент 9 5 ИЛИ поступает на третий вход блока 2 формировани  знака. При этом, триггер 10 последнего устанавливаетс  в единичное состо ние, а счетный триггер 13 не измен ет своего состо ни , поскольку до момента по влени  данного импульса на его управл ющий вход поступает нулевой сигнал с выхода триггера 10.

Claims (1)

  1. В момент переполнени  счетчика 3; последний переводитс  в режим вычита5 НИН. Если на его вход до по влени  второго импульса формировател  1 поступит такое количество импульсов, что на выходе опрашиваемого дешифратора вновь сформируетс  импульс, то 0 счетный триггер 1J блока 2 формировани  знака установитс  в единичное состо ние, поскольку на его управл ющий вход поступает единичный сигнал с выхода триггера 10. Общее число J импульсов генератора 5, поступившее на вход реверсивного счетчика 3 к моменту формировани  второго импульса на выходе опрашиваемого дешифратора , равно нижнему порогу срабатывани . Если контролируема  частота f0 оказываетс  меньше нижнего ц порога срабатывани , то до по влени  второго импульса на выходе формировател  опрашиваемый дешифратор формирует два импульса, переключающие триггер 10 и 5 счетный триггер 13 в единичное состо ние . Второй импульс с выхода формир вател  1, поступающий на счетные вхо ды триггеров 11 и 12 блока 2 формиро знака, установит последние, также в единичное состо ние. При этом сигнал, по вл ющийс  на выходе счетного триггера 12, соответствует результату сравнени  Меньше. Если контролируемый сигнал находитс  в пределах заданных порогов; т.е. f, ,то дешифратор ырабатывает лишь один импульс, который переключит в единичное состо ние триггера 10. Тогда импульс с выхода формировател  1 устанавливает триггер 11 в единичное, а триггер 12 - в нулевое состо ние. Сигнал, по вл ющийс  на выхоДе логического элемента 14, соответствует результату сравнени  Норма. Если f у. , больше f в г то дешифратор не вырабатывает ни одного импуль са до по влени  второго импульса на выходе формировател ,, и триггер 10 и счетный триггер 13 блока 2 формировани  знака остаютс  в исходном состо нии. В этом случае после по влени  второго импульса на выходе формировател  1 триггеры 11 и 12 также окажутс  в нулевом состо нии. Сигнал, по вл ющийс  на выходе счетного триггера 11, соответствует реБольше зультату сравнени  Таким образом, сравнение те1кущего значени  сигнала относительно зоны допустимых значений осуществл етс  .за один период входного сигнала, при этом в счетчик заноситс  код, соотве ствующий середине пол  допуска, лишь один раз перед началом очередно го цикла контрол  опрашиваемого сигнала . Анализ сигнала осуществл етс  одним дешифратором и, следовательно, схемное.решение устройства значитель но проще и надежность его работы выше . Устройство допускового контрол  инвариантно к методам контрол  сигна лов, т.е. оно обеспечивает допусковы контроль как по периоду исследуемого сигнала (данный случай описан при работе устройства), так и при контроле сигнала за фиксированный измери тельный интервал. В последнем случае Г., шина входного сигнал подключаетс  к счетному входу реверсивного счетчика а выход формировател  измерительных интервалов - ко входу первого формировател  импульсов. При этом сигналы пределов на выходе блока формировани / знака инвертируютс . Введение в устройство допускового Контрол  группы дешифраторов и новых св зей позвол ет увеличить его надежность и расширить функциональные возможности. Формула изобретени  Устройство допускового контрол , содержащее реверсивный счетчик, первый вход которого соединен с выходом генератора опорной частоты, второй вход соединен с первым входом блока формировани  знака и через первый формирователь импульсов с источником входного ;сигнала} второй фо| лирова . тель импульсов, вход которого подключен к выходу первого формировател , а выход соединен со вторым входом блока формировани  знака; три выхода которого подключены к выходным шинам, группу элементов И, выходы которых соединены Со входами элемен- ( та ИЛИ, блок задаий  кода, отличающеес  тем, что, с целью повышени  надежности работы и расширени  функциональных возможностей, в него введена группа дешифраторов, входы которых подключены к соответствующим информационным выходам реверсивного счетчика, а выходы соединены с первыми входами группы элементов И, вторые входы которых подключены к управл ющим шинам, причем выход элемента ИЛИ соединен с третьим входом блока формировани  знака, а третий и информационные входы реверсивного счетчика подключены соответственно к выходу второго формировател  и выходам блока задани  кода. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР 563712, кл. Н ОЗ К 5/10, 1967 (прототип).
    ,Hoflfiu
SU792837645A 1979-11-11 1979-11-11 Устройство допускового контрол SU864538A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792837645A SU864538A1 (ru) 1979-11-11 1979-11-11 Устройство допускового контрол

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792837645A SU864538A1 (ru) 1979-11-11 1979-11-11 Устройство допускового контрол

Publications (1)

Publication Number Publication Date
SU864538A1 true SU864538A1 (ru) 1981-09-15

Family

ID=20858369

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792837645A SU864538A1 (ru) 1979-11-11 1979-11-11 Устройство допускового контрол

Country Status (1)

Country Link
SU (1) SU864538A1 (ru)

Similar Documents

Publication Publication Date Title
SU864538A1 (ru) Устройство допускового контрол
SU1166053A1 (ru) Устройство дл измерени длительности одиночного импульса
SU1157544A1 (ru) Устройство дл функционально-параметрического контрол логических элементов
SU1226619A1 (ru) Формирователь последовательности импульсов
SU970281A1 (ru) Логический пробник
SU1215043A1 (ru) Измеритель частотно-временных параметров электрических сигналов
SU1056467A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU1042184A1 (ru) Резервированное пересчетное устройство
SU1157668A1 (ru) Формирователь одиночных импульсов
RU2022455C1 (ru) Формирователь последовательности временных интервалов и пауз между ними
SU884105A1 (ru) Временной преобразователь интервала времени
SU1262501A1 (ru) Сигнатурный анализатор
SU681428A1 (ru) Устройство дл выбора минимального числа
SU1457160A1 (ru) Управл емый делитель частоты
SU917172A1 (ru) Цифровой измеритель временных интервалов
SU610297A1 (ru) Устройство экстрапол ции временного интервала
SU1298708A1 (ru) Устройство дл допускового контрол временных интервалов
SU425337A1 (ru) Устройство для выделения одиночного импульсам\
SU1363432A1 (ru) Частотно-фазовый дискриминатор
SU1598031A1 (ru) Устройство дл диагностировани систем импульсно-фазового управлени тиристорным преобразователем
SU736138A1 (ru) Устройство дл индикации
SU746395A1 (ru) Устройство дл контрол частоты
SU868594A1 (ru) Устройство дл измерени и регистрации однопол рных однократных сигналов
SU430372A1 (ru) Устройство формирования временной последовательности импульсов
SU997255A1 (ru) Управл емый делитель частоты