SU559420A1 - Sync device - Google Patents

Sync device

Info

Publication number
SU559420A1
SU559420A1 SU2153259A SU2153259A SU559420A1 SU 559420 A1 SU559420 A1 SU 559420A1 SU 2153259 A SU2153259 A SU 2153259A SU 2153259 A SU2153259 A SU 2153259A SU 559420 A1 SU559420 A1 SU 559420A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
elements
signal
synchronization
Prior art date
Application number
SU2153259A
Other languages
Russian (ru)
Inventor
Олег Федорович Черепов
Original Assignee
Предприятие П/Я В-2203
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2203 filed Critical Предприятие П/Я В-2203
Priority to SU2153259A priority Critical patent/SU559420A1/en
Application granted granted Critical
Publication of SU559420A1 publication Critical patent/SU559420A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

1one

Устройство синхронизации относитс  к автоматике и вычислительной технике и может использоватьс , в частности, дл  синхронизации устройств, осуществл ющих обмен между собой дискретной информацией .A synchronization device relates to automation and computing, and can be used, in particular, to synchronize devices that exchange discrete information between themselves.

Известно устройство синхронизации, содержащее последовательно соединенные элемент НЕ и первые элементы И и ИЛИ, выход которого подключен ко второму входу первого элемента И, а также последовательно соединенные вторые элементы И и ИЛИ l.A synchronization device is known that contains a series-connected element NOT and the first elements AND and OR, the output of which is connected to the second input of the first element AND, and also the series-connected second elements AND and OR l.

Однако известное устройство не обеспечивает достаточной точности синхронизации .However, the known device does not provide sufficient synchronization accuracy.

Цепью изобретени   вл етс  повышение точности синхронизации.The chain of the invention is to improve the synchronization accuracy.

Дл  этого в устройство синхронизации введен третий элемент И, при этом выход первого элемента ИЛИ подключен соответственно к первым входам второго и третьего элементов И, выход последнего подключен ко второму входу второго элемента ИЛИ, выход которого подключен ко вгорому входу третьего элемента И, входу элемента НЕ, при этом ко второму входу первого элемента ИЛИ подключен выход второго элемента И.To do this, the third element AND is entered into the synchronization device, while the output of the first element OR is connected respectively to the first inputs of the second and third elements AND, the output of the last is connected to the second input of the second element OR, the output of which is connected to the upstream input of the third element AND , while the output of the second element is connected to the second input of the first element OR

На чертеже дана структурна  электрическа  схема устройства синхронизации.The drawing shows a structural electrical circuit of the synchronization device.

Устройство содержит последовательно соединенные элемент НЕ 1 и первые элементы И 2 и ИЛИ 3, выход которого подключен ко второму входу первого элемента И 2, а также последовательно соединенные вторые элементы И 4 и ИЛИ 5,, третий элемент И 6, при этом выход первого элемента ИЛИ 3 подключен соответственно к первым входам второго и третьего элементов И 4, 6, выход последнего подключен ко второму входу второго элемента ИЛИ 5, выход которого подключен ко второму входу третьего элемента И 6, входу элемента НЕ 1, при этом ко второму входу первого элемента ИЛИ 3 подключен выход второго элемента И 4..The device contains a series-connected element NOT 1 and the first elements AND 2 and OR 3, the output of which is connected to the second input of the first element AND 2, as well as the series-connected second elements AND 4 and OR 5, the third element And 6, with the output of the first element OR 3 is connected respectively to the first inputs of the second and third elements AND 4, 6, the output of the latter is connected to the second input of the second element OR 5, the output of which is connected to the second input of the third element AND 6, the input of the element NO 1, while the second input of the first element 3 is the OR connected to the output of second AND 4 ..

Устройство работает следующим образом . В исходном состо нии (при отсутствии входного и тактового импульсов) на выходах элементов ИЛИ 3, 5 сигналы отсутствуют . Состо ние выходов этих элементов не измен етс  при поступлении тактового импульса. При поступлении на элемент ИЛИ 3 вхо ного импульса на выходе этого элемента по вл етс  сигнал, который блокируетс  через элементы И 2 и ИЛИ 3, в результа те чего на первые входы элементов И 4, 6 поступает сигнал и после пропадани  входного импупьса на входе элемента ИЛИ 3. Поступающий затем на вход элемента И 4 тактовый импульс вызывает по вление на выходе элемента ИЛИ 5 (а следователыю , и :а выходе устройства) сигнала , который блокируетс  через элемен ). 11 6 и H.Til ё. При этом, сигналс вы ходп.-элемента Ш1И5, поступа  черезэл мент -НЕ-1 HPi вход элемента И 2, вызым , .т пропадание сигнала на выходе пос ,-1едпе1 о, однакб блокировка сигнала в цепи элементов И 6, ИЛИ 5 не нарушает с , так как на первый вход элемента И 6 поступает сигнал с выхода элемента 1 4 через пумект ИЛИ 3. При пропадани тактового Т1лшуль&й---йй %хоДе элемента 11 4 проп.оцает сигнал на выходе элемента ИЛИ 3, затем на выходе элемента И а следовательно, и на выходе элемента ИЛИ 5 (т. е. на выходе устройства), и устройство синхронизации возвращаетс  в исходное состо ние. Аналогично устройство работает при н ложении входного импульса на Передний фронт тактового импупьса. В случае наложени  входного импульса на задний фронт тактового импульса устройство работает сйёйукаднм образЪм. Входной сигнай через ИЛИ 3 поступает i-fa первый вход 9Цём, Ц 4 а так как в- мвмен тйктейый имйу/1 уже присутствует на втором входе эпе- менста И 4, то на выходе последнего по вл етс  сигнал, который через элемент ИЛИ 5 поступает на выход устройства и одновременно блокируетс  через элементы И 6 и ИЛИ 5. Последуютее пропадание тактового импульса не измен ет состо ни  выходов элементов ИЛИ 5 и И 6. При пропадании входного импупьса пропадает сигнал на выходе элемента ИЛИ 3 и - на выходах элемеШов И 6 и ИЛИ 5, и устройство возвращаетс  в исходное состо ние. Эффективность предлагаемого изобретени  состоит в повышении точности синхронизации , заключающейс  в исключении пропадани  сигналов информации при равенстве частот тактовых и информационных импульсов, при одновременном упрощении устройства. рмула изобретени  Ф Устройство синхронизации, содержащее последовательно соединенные элемент НЕ и первые элементы И и ИЛИ, выход которого подключен ко второму входу первого элемента И, а также последовательно соединенные вторые элементы И и ИЛИ, о т личающеес  тем, что, с целью повышени  точности сийхрЪнизации, введен третий элемент И, цри этом выход первого элемента ИЛИ подключен соответственно к первым входам второго и третьего элементов И, вь1хрд последнего подкгаочен ко второму вХОДу второго элементна ИЛИ, выход которого пoдktiючeн ко второму BXOfty третьег-о элеме1еа & И, вхОду элемента HEj при этом ко второму вхойу йервого элемента ИЛИ подключен выход ьто- рого элемента И. Источники информации, прин тые во внимание при экспертизе: 1. Авторское свидетельство СССР NO 301856, М. Кл.Н ОЗ К 19/42, 1968.The device works as follows. In the initial state (in the absence of input and clock pulses), there are no signals at the outputs of the OR 3, 5 elements. The state of the outputs of these elements does not change with the arrival of a clock pulse. When a pulse arrives at the OR 3 element, a signal appears at the output of this element, which is blocked through the elements AND 2 and OR 3, as a result of which the first inputs of the AND 4, 6 elements also receive a signal after the input impulse disappears OR 3. A 4-clock pulse that arrives at the input of the element AND causes the appearance at the output of the element OR 5 (a successive, and: and a device output) a signal that is blocked through the element. 11 6 and H.Til ё. At the same time, the signal of the output of the element Sh1I5, entering through the element -NON-1 HPi input element AND 2, wired, .t the signal disappears at the output pic, -1edpe1 o, but 1 kb signal blocking in the circuit of elements AND 6, OR 5 not breaks with, since the first input of the AND 6 element receives a signal from the output of the 1 4 element through the pumekt OR 3. If the clock T1 is lost, & y --- yy% xo de element 11 4 the signal at the output of the OR 3 element is lost, then the output of the element And, consequently, at the output of the element OR 5 (i.e., at the output of the device), and the synchronization device returns to the initial condition. Similarly, the device operates when the input pulse is placed on the leading edge of a clock pulse. In the case of imposition of the input pulse on the falling edge of the clock pulse, the device operates as per signal. The input signal through OR 3 comes i-fa the first input 9Com, C4, and since the IMI / 1 is already present at the second input of EI and 4, then a signal appears through the output of the last, which through the element OR 5 enters the output of the device and simultaneously blocks through AND 6 and OR 5. Subsequent loss of a clock pulse does not change the state of the outputs of the OR 5 and AND 6 elements. If the input impulse disappears, the signal at the output of the OR 3 element disappears and - at the outputs of the Element AND 6 elements and OR 5, and the device returns to its original state. . The effectiveness of the invention is to improve the accuracy of synchronization, which consists in eliminating the loss of information signals with equal frequencies of clock and information pulses, while simplifying the device. The inventive formula Устройство A synchronization device containing a series-connected element NOT and the first elements AND and OR, the output of which is connected to the second input of the first element AND, as well as the series-connected second elements AND and OR, which, in order to improve the accuracy of their , the third element AND was introduced, where the output of the first element OR is connected respectively to the first inputs of the second and third elements AND, the first one is connected to the second input of the second element OR, the output of which is connected to about the second BXOfty third element o & At the same time, the input of the HEj element to the second element of the first element OR is connected to the output of the first element I. Sources of information taken into account during the examination: 1. USSR Author's Certificate NO 301856, M. Kl.N OZ K 19/42, 1968.

SU2153259A 1975-07-07 1975-07-07 Sync device SU559420A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2153259A SU559420A1 (en) 1975-07-07 1975-07-07 Sync device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2153259A SU559420A1 (en) 1975-07-07 1975-07-07 Sync device

Publications (1)

Publication Number Publication Date
SU559420A1 true SU559420A1 (en) 1977-05-25

Family

ID=20625650

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2153259A SU559420A1 (en) 1975-07-07 1975-07-07 Sync device

Country Status (1)

Country Link
SU (1) SU559420A1 (en)

Similar Documents

Publication Publication Date Title
SU559420A1 (en) Sync device
SU741441A1 (en) Pulse synchronizing device
SU1226451A1 (en) Random number sequence generator
SU855963A2 (en) Clock pulse generator
SU1089597A2 (en) Synchronizing signal generator for information readout device
SU508920A1 (en) Device for synchronizing random pulse sequences
SU411451A1 (en)
SU434581A1 (en) DEVICE SYNCHRONIZATION OF PULSES
SU1758844A1 (en) Former of pulse sequence
SU658560A1 (en) Frequency subtracting device
SU1140234A2 (en) Pulse sequence generator
SU667966A1 (en) Number comparing device
SU716144A1 (en) Synchronizing device
SU585597A1 (en) Time synchronization device
SU847506A1 (en) Single pulse discriminator
SU1001089A2 (en) Divider
SU549889A1 (en) Dual channel switch
SU448585A1 (en) Pulse synchronization device
SU395978A1 (en)
SU497736A1 (en) Reverse device in the intersymbol distortion corrector
SU758501A1 (en) Pulse synchronizing device
SU374601A1 (en) SYNCHRONIZER OF TWO COMMANDS "2SUSIONION"; iU: .-; :: rT. ^ Ri ,,. Tr | -K :: - 'r;.! V ^:
SU1667268A1 (en) Device for preliminary synchronization
SU410547A1 (en)
SU487457A1 (en) Device for synchronizing pulse sequences