SU1758844A1 - Former of pulse sequence - Google Patents

Former of pulse sequence Download PDF

Info

Publication number
SU1758844A1
SU1758844A1 SU904814204A SU4814204A SU1758844A1 SU 1758844 A1 SU1758844 A1 SU 1758844A1 SU 904814204 A SU904814204 A SU 904814204A SU 4814204 A SU4814204 A SU 4814204A SU 1758844 A1 SU1758844 A1 SU 1758844A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
bus
pulse
Prior art date
Application number
SU904814204A
Other languages
Russian (ru)
Inventor
Александр Сергеевич Чередниченко
Евгений Александрович Евсеев
Original Assignee
Специальное конструкторское бюро Производственного объединения "Коммунар"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное конструкторское бюро Производственного объединения "Коммунар" filed Critical Специальное конструкторское бюро Производственного объединения "Коммунар"
Priority to SU904814204A priority Critical patent/SU1758844A1/en
Application granted granted Critical
Publication of SU1758844A1 publication Critical patent/SU1758844A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике Сущность изобретени  устройство содержит счетчик импульсов 1, элемент НЕ 2, элементы И-НЕ 3, 4 5, элемент И 6 триггеры 7, 8, 9, шину 10 тактовых импульсов, шину запуска 11 1 илThe invention relates to a pulse technique. The invention consists of a pulse counter 1, a HE element 2, an AND-NE 3, 4 5 element, an AND 6 trigger element 7, 8, 9, a 10-bus bus, a start-up bus 11 1, or

Description

Изобретение относитс  к импульсной технике, а именно к формировател м серии импульсов, у которых задано количество импульсов в серии и может быть использовано в различных электронных устройствах.The invention relates to a pulse technique, in particular to a series of impulse generators, in which the number of pulses in a series is given and can be used in various electronic devices.

Цель изобретени  - повышение быстродействи  и надежности за счет формировани  серии импульсов, у которой импульсы, в зависимости от временного расположени  импульса запуска и тактовых импульсов , соответствуют либо тактовым импульсам, либо паузе между тактовыми импульсами, а также исключени  возможности формировани  укороченного импульса в Формируемой серии импульсов.The purpose of the invention is to increase speed and reliability due to the formation of a series of pulses, in which the pulses, depending on the timing of the start pulse and clock pulses, correspond either to clock pulses or to a pause between clock pulses, as well as to exclude the possibility of forming a shortened pulse in the Formed pulse train .

На чертеже приведена функциональна  схема формировател  последовательности импульсов.The drawing shows a functional diagram of a pulse trainer.

Формирователь последовательности импульсов содержит счетчик импульсов 1, элемент. НЕ 2, первый, второй, третий элементы И-НЕ, 3, 4, 5 элемент И6, первый 7, второй 8 и третий 9 триггеры, шину 10 тактовых импульсов, шину 11 запуска и выходную шину 12.The pulse trainer contains a pulse counter 1, element. NOT 2, first, second, third elements AND-NOT, 3, 4, 5 element I6, first 7, second 8 and third 9 triggers, bus 10 clock pulses, bus 11 launch and output bus 12.

Шина 10 тактовых импульсов соединена с D-входом триггера 7, с вторым входом элемента И-НЕ 4 и через элемент НЕ 2 с D-входом триггера 8 и вторым входом элемента И-НЕ 3. Шина 11 запуска подключена к С-входу триггера 9, D-вход которого соединен с общей шиной, а инверсный выходе С-входом триггеров 7 и 8. Инверсные выходы триггеров 7 и 8 подключены к первому и второму входам элемента И 6, соответственно , соединенный выходом с S-входом триггера 9 и сбросовым входом счетчика импульсов 1, а пр мые выходы триггеров 7 и 8 подключены к первому входу элементов И-НЕ 3 и 4, соответственно, выходы которых соединены соответственно с первым и вторым входом элемента И-НЕ 5, выход которого подключен к выходной шине 12 и счетному входу счетчика импульсов 1, соединенного выходом с R-входом триггеров 7 и 8.Bus 10 clock pulses connected to the D-input of the trigger 7, with the second input of the element AND-4 and NOT through the element 2 with the D-input of the trigger 8 and the second input of the element-NOT 3. The launch bus 11 is connected to the C-input of the trigger 9 The D-input of which is connected to the common bus and the inverse output C-input of the flip-flops 7 and 8. The inverse outputs of the flip-flops 7 and 8 are connected to the first and second inputs of the And 6 element, respectively, connected to the output from the S-input of the trigger 9 and the reset input pulse counter 1, and the direct outputs of the trigger 7 and 8 are connected to the first input of the elements AND-NOT 3 and 4, respectively, the outputs of which are connected respectively to the first and second inputs of the element AND-NOT 5, the output of which is connected to the output bus 12 and the counting input of the pulse counter 1 connected by the output to the R input of the trigger 7 and 8.

Устройство работает следующим образом .The device works as follows.

В исходном положении триггеры 7 и 8 наход тс  в нулевом, а триггер 9 - в единичном состо нии. Высокий потенциал инверсного выхода триггеров 7 и 8 формирует на выходе элемента И6 высокий потенциал, который удерживает счетчик импульсов в нулевом состо нии.In the initial position, the triggers 7 and 8 are in the zero state, and the trigger 9 is in the single state. The high potential of the inverse output of the triggers 7 and 8 forms at the output of the element I6 a high potential that keeps the pulse counter in the zero state.

Положительным сигналом, поступающим по шине 11 запуска на С-вход триггера 9, последний устанавливаетс  в нулевое состо ние , и на его инверсном выходе формируетс  передний фронт положительногоA positive signal coming through the trigger bus 11 to the C input of the trigger 9, the latter is set to the zero state, and the leading edge of the positive edge is formed at its inverse output.

импульса, который в зависимости от того, присутствует ли в данный момент на шине 10 тактовых импульсов положительный импульс или пауза, перевод т триггер 7 или 8a pulse, which, depending on whether a positive pulse or a pause is present on the 10 clock bus at the moment, triggers 7 or 8

в единичное состо ние.in a single state.

Пусть, например, в данный момент присутствует положительный импульс на шине 10 тактовых импульсов, который будет также и на D-входе триггера 7, и на D-входеLet, for example, at the moment there is a positive pulse on the bus 10 clock pulses, which will also be on the D-input of trigger 7, and on the D-input

триггера 8 в этом случае присутствует низкий потенциал (отрицательный импульс) с выхода элемента НЕ 2.trigger 8 in this case there is a low potential (negative impulse) from the output of the element NO 2.

Следовательно, в этом случае, триггер 7 устанавливаетс  в единичное состо ние иTherefore, in this case, the trigger 7 is set to one and

5 низкий потенциал его инверсного выхода формирует на выходе элемента И 6 низкий потенциал, который разрешает счет импульсов счетчиком 1 и возвращает триггер 9 в исходное состо ние, блокиру  его работу по5, the low potential of its inverse output forms a low potential at the output of the element AND 6, which enables the pulse counting by the counter 1 and returns the trigger 9 to the initial state, blocking its operation by

0 S-входу. Высокий потенциал с единичного выхода триггера 7 открывает по первому входу элемент И-НЕ 3, на второй вход которого поступают импульсы с элемента НЕ 2. Эти импульсы с выхода элемента И-НЕ0 S-input. The high potential from the single output of the trigger 7 opens the NAND 3 element at the first input, to the second input of which there are pulses from the NOT element 2. These pulses from the output of the NAND element

5 3 поступают через элемент И-Н Е 5 на выходную шину 12 и на счетный вход счетчика 1, т.е. в этом случае на выходной шине 12 формируютс  положительные импульсы, соответствующие паузе между тактовыми5 3 come through the element AND E E 5 on the output bus 12 and the counting input of the counter 1, i.e. in this case, positive impulses are formed on the output bus 12, corresponding to the pause between the clock

0 импульсами (поступающими по шине 10 тактовых импульсов). Счетчик импульсов 1 срабатывает по заднему фронту положительных импульсов. Если требуетс  выдача серии, соато щей из четырех0 pulses (incoming on the bus 10 clock pulses). Pulse counter 1 is triggered on the falling edge of positive pulses. If a series of four is required

5 импульсов, то по окончании четвертого импульса на выходе счетчика 1 будет низкий потенциал, который возвращает триггер 7 в исходное состо ние, и на обеих входах элемента И 6 будет высокий потенциал, кото0 рый с выхода элемента И 6 устанавливает счетчик 1 в нулевое (исходное)состо ние и снимает блокировку триггера 9, т.е. устройство готово к приему следующего импульса запуска с шины 11 запуска.5 pulses, then at the end of the fourth pulse at the output of counter 1 there will be a low potential, which returns trigger 7 to the initial state, and at both inputs of element 6 there will be a high potential, which from the output of element 6 will set counter 1 to zero (initial ) state and removes trigger lock 9, i.e. The device is ready to receive the next start pulse from the start bus 11.

5 Пусть очередной импульс запуска поступает в момент паузы тактовых импульсов . Тогда высокий потенциал с выхода элемента НЕ 2 будет на D-входе триггера 8 и положительным импульсом с выхода триг0 гера 9. триггер 8 устанавливаетс  в единичное состо ние. Высокий потенциал с единичного выхода триггера 8 открывает по первому входу элемент И-НЕ 4, на второй вход которого поступают импульсы с шины5 Let the next start pulse be received at the time of the pause of clock pulses. Then a high potential from the output of the element HE 2 will be at the D input of the trigger 8 and a positive impulse from the output of the trigger 9. The trigger 8 is set to one. The high potential from the single output of the trigger 8 opens, on the first input, an AND-NOT 4 element, to the second input of which impulses come from the bus

5 10 тактовых импульсов. Эти импульсы с выхода элемента И-НЕ 4 поступают через элемент И-НЕ 5 на выходную шину 12 и на счетный вход счетчика импульсов 1.5 10 clock pulses. These pulses from the output element AND-NOT 4 are received through the element AND-NOT 5 to the output bus 12 and to the counting input of the pulse counter 1.

По окончании четвертого импульса на выходе счетчика 1 будет низкий потенциал.At the end of the fourth pulse at the output of counter 1, there will be a low potential.

который возвращает триггер 8 в исходное состо ние. Далее, как описывалось выше, счетчик 1 обнул етс  и снимаетс  блокиров- ка триггера 9. В этом случае на выходной шине 12 формируютс  положительные им- пульсы, соответствующие тактовым импульсам , поступающим по шине 10 тактовых импульсов.which returns trigger 8 to its original state. Further, as described above, the counter 1 is zeroed out and the blocking of the trigger 9 is released. In this case, positive pulses are formed on the output bus 12, corresponding to the clock pulses received via the bus 10 clock pulses.

Таким образом, по импульсу запуска с шины 11 запуска устройство формирует се- рию положительных импульсов, количество которых определ етс  счетчиком импульсов 1 и соответствующих либо импульсам, либо паузе между импульсами, поступающим по шине 10 тактовых импульсов.Thus, the start-up pulse from the start-up bus 11 generates a series of positive pulses, the number of which is determined by the pulse counter 1 and corresponding to either the pulses or the pause between the pulses coming through the bus 10 clock pulses.

Кроме того, на врем  выдачи серии импульсов низким потенциалом с выхода элемента И6 блокируетс  по S-входу работы триггера 9. что исключает вли ние импульсов запуска на формируемые выходные им- пульсы.In addition, at the time of the issuance of a series of pulses, a low potential from the output of element I6 is blocked by the S input of trigger 9, which eliminates the effect of trigger pulses on the output pulses generated.

Claims (1)

Формула изобретени  Формирователь последовательности импульсов, содержащий счетчик импульсов. выход которого подключен к R-входу первого и второго триггеров, пр мые выходы которых соединены соответственно с первыми входами первого и второго элементов И-НЕ, выходы которых подключены соответственно к первому и второму входам третьего элемента И-НЕ, выход которого соединен с выходной шиной и счетным входом счетчика импульсов, элемент НЕ, вход которого соединен с шиной тактовых импульсов и вторым входом второго элемента И-НЕ. з выход элемента НЕ соединен с D- входом второго триггера, третий триггер. С- вход которого подключен к шине запуска, отли чающийс  тем, что, с целью повышени  быстродействи  и надежности, в него введен элемент И, выход которого подключен к входу сброса счетчика импульсов и к S-входу третьего триггера, инверсный выход которого соединен с С-входом первого и второго триггеров, а D-вход третьего триггера подключен к общей шине, причем D-вход первого триггера соединен с шиной тактовых импульсов, первый и второй входы элемента И соответственно подключены к инверсным выхрдам первого и второго триггеров. D-вход последнего подключен к второму входу первого элемента И-НЕ.The Invention is a pulse trainer containing a pulse counter. the output of which is connected to the R-input of the first and second triggers, the direct outputs of which are connected respectively to the first inputs of the first and second elements AND-NOT, the outputs of which are connected respectively to the first and second inputs of the third element AND-NOT whose output is connected to the output bus and the counting input of the pulse counter, a NOT element, the input of which is connected to the clock pulse bus and the second input of the second NAND element. The output of the element is NOT connected to the D input of the second trigger, the third trigger. The C input is connected to the startup bus, which is different in order to increase speed and reliability, an AND element is entered into it, the output of which is connected to the reset input of the pulse counter and to the S input of the third trigger, the inverse output of which is connected to C the input of the first and second triggers, and the D input of the third trigger is connected to the common bus, the D input of the first trigger connected to the clock pulse bus, the first and second inputs of the And element are respectively connected to the inverse of the first and second triggers. The D input of the latter is connected to the second input of the first NAND element.
SU904814204A 1990-04-16 1990-04-16 Former of pulse sequence SU1758844A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904814204A SU1758844A1 (en) 1990-04-16 1990-04-16 Former of pulse sequence

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904814204A SU1758844A1 (en) 1990-04-16 1990-04-16 Former of pulse sequence

Publications (1)

Publication Number Publication Date
SU1758844A1 true SU1758844A1 (en) 1992-08-30

Family

ID=21508277

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904814204A SU1758844A1 (en) 1990-04-16 1990-04-16 Former of pulse sequence

Country Status (1)

Country Link
SU (1) SU1758844A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1272480,кл Н 03 К 3/64, 1985 *

Similar Documents

Publication Publication Date Title
SU1758844A1 (en) Former of pulse sequence
SU1511853A1 (en) Converter of pulse train into square pulse
SU514370A1 (en) Frequency relay
SU1150760A1 (en) Device for counting number of pulses
SU1182483A1 (en) Digital meter of pulse duration
SU1679611A1 (en) Clock pulses synchronization unit
SU739654A1 (en) Paraphase shift register
SU1622926A2 (en) Shaper of time intervals
SU1084980A1 (en) Device for converting pulse train to rectangular pulse
KR900019327A (en) Motor rotation speed control circuit
SU1358089A1 (en) Coincidence device
SU1633489A1 (en) Counter with arbitrary odd scale
SU799120A1 (en) Pulse shaping and delaying device
SU1396269A1 (en) Pulse duration selector
SU455468A1 (en) Pulse shaper on the leading and trailing edge of the input pulse
SU1367143A1 (en) Apparatus for delaying square pulses
SU558305A1 (en) Device for controlling the recording of information
SU1135007A1 (en) Pulse delay device
SU809533A1 (en) Pulse train-to-single square pulse converter
SU744622A1 (en) Device for determining pulse train repetition frequency deviation from the predetermined frequency
SU1553972A1 (en) Squaring device
SU1287163A1 (en) Device for synchronizing pulses
SU489103A1 (en) Device for comparing two numbers
SU395989A1 (en) Accumulating Binary Meter
SU1160550A1 (en) Single pulse shaper