SU546937A1 - Tunable phase-pulse multi-stable element - Google Patents

Tunable phase-pulse multi-stable element

Info

Publication number
SU546937A1
SU546937A1 SU2062500A SU2062500A SU546937A1 SU 546937 A1 SU546937 A1 SU 546937A1 SU 2062500 A SU2062500 A SU 2062500A SU 2062500 A SU2062500 A SU 2062500A SU 546937 A1 SU546937 A1 SU 546937A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
input
inputs
pulse
phase
Prior art date
Application number
SU2062500A
Other languages
Russian (ru)
Inventor
Виктор Иванович Корнейчук
Анатолий Филиппович Меженый
Владимир Петрович Тарасенко
Александр Кириллович Тесленко
Original Assignee
Киевский Ордена Ленина Политехнический Институт Имени 50-Летия Великой Октябрьской Социалистической Революции
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Ордена Ленина Политехнический Институт Имени 50-Летия Великой Октябрьской Социалистической Революции filed Critical Киевский Ордена Ленина Политехнический Институт Имени 50-Летия Великой Октябрьской Социалистической Революции
Priority to SU2062500A priority Critical patent/SU546937A1/en
Application granted granted Critical
Publication of SU546937A1 publication Critical patent/SU546937A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

Изобретение относитс  к вычислительной технике и предназначено дл  использовани  в цифровых вычислительных устройствах, работающих В недвоичной системе счислени , а также В устройствах измерительной техники и дискретной автоматики. Известен перестраиваемый фазоимпульсный многоустойчивый элемент, содержащий фазоимпульсную  чейку пам ти с емкостным накопителем, шину тактовых импульсов, шину счетных импульсов, схему задержки и амплитудный формирователь импульсов. Однако то, ЧТО этот элемент содержит емкостные и индуктивные компоненты, делает невозможным его реализацию методами интегральной технологии. Наиболее близким к изобретению техническим решением  вл етс  перестраиваемый фазоимпульсный многоустойчивый элемент, содержащий счетчик, счетный вход которого соединен с шиной тактовых импульСОВ , а ВЫХОД счетчика соединен с первыми входами элементов И, ко вторым входам которых подключены выходы регистра, выходы элементов И подключены ко входам соответствующих разр дов счетчика, шину настраивающих фазоимпульсных сигналов. Это известное устройство сложно и содержит большое число внутренних св зей, что затрудн ет его реализацию в потенциальной системе элементов . Целью изобретени   вл етс  упрощение схемы. В описываемом элементе это достигаетс  тем, что он содержит дополнительный элемент И, триггер управлени , причем шина настраивающих фазоимпульсных сигналов подключена к установочным входам счетчика, регистра и триггера управлени , к нулевому входу которого подключен первый вход дополнительного элемента И, ко второму входу которого подключена шина фазоимпульсной константы, ВЫХОД дополнительного элемента И соединен с единичным входом триггера управлени  и ВХОДОМ синхронизации регистра, единичные и нулевые входы каждого разр да которого соединены с соответствующими выходами одноименных разр дов счетчика. На фиг. 1 изображена схема описываемого элемента; на фиг. 2 - временные диаграммы его работы. Элемент содержит счетчик 1, входы разр дов которого соединены с выходами соответствующих элементов И 2. Первые входы элементов И 2 соединены с выходами регистра 3, а их вторые входы - с выходом 4 счетчика . Счетный ВХОД счетчика соединен с шиной 5 тактовых импульсов, а единичные и нулевые ВЫХОДЫ каждого разр да счетчика соединены с соответствующими входами одноименных разр дов регистра. Шина 6 настраивающих фазоимпульсных сигналов подключена к установочным входам 7 счетчика, регистра и триггера управлени  8. К нулевому выходу триггера управлени  подведен первый вход дополнительного элемента И 9, ко второму входу которого подсоединена вдина, 10 фа.зоимпульсной константы. Выход дополнительного элемента И соединен с единичным входом 11 триггера управлени  и входом 12 синхронизации регистра.The invention relates to computing and is intended for use in digital computing devices operating in a non-binary number system, as well as in devices for measuring equipment and discrete automation. A tunable phase-pulse multistable element is known, comprising a phase-pulse memory cell with a capacitive drive, a clock bus, a counting pulse bus, a delay circuit, and an amplitude pulse driver. However, the fact that this element contains capacitive and inductive components makes it impossible to implement it using methods of integrated technology. The closest technical solution to the invention is a tunable phase-pulse multistable element containing a counter, the counting input of which is connected to the clock pulse bus, and the OUTPUT of the counter is connected to the first inputs of the And elements, to the second inputs of which are connected the outputs of the register, the outputs of the And elements are connected to the inputs of the corresponding counter bits, bus tuning phase pulse signals. This known device is complex and contains a large number of internal links, which makes it difficult to implement in a potential system of elements. The aim of the invention is to simplify the scheme. In the described element, this is achieved by the fact that it contains an additional AND element, a control trigger, and the phase-impulse signal bus is connected to the installation inputs of the counter, register and control trigger, to the zero input of which the first input of the additional element I is connected, to the second input of which the bus is connected phase pulse constant, the output of the additional element I is connected to the single input of the control trigger and the register synchronization INPUT, the single and zero inputs of each bit th outputs connected to respective rows of like bit counter. FIG. 1 shows a diagram of the described element; in fig. 2 - time diagrams of his work. The element contains the counter 1, the inputs of the bits of which are connected to the outputs of the corresponding elements AND 2. The first inputs of the elements AND 2 are connected to the outputs of the register 3, and their second inputs to the output 4 of the counter. The counting INPUT of the counter is connected to the bus of 5 clock pulses, and the unit and zero OUTPUTS of each bit of the counter are connected to the corresponding inputs of the register bits of the same name. The bus 6 of the setting phase-impulse signals is connected to the installation inputs 7 of the counter, register and control trigger 8. To the zero output of the control trigger, the first input of the additional element AND 9 is connected, to the second input of which is connected the 10-pulse pulse constant. The output of the additional element I is connected to the single input 11 of the control trigger and the input 12 of the register synchronization.

Пусть при коэффициенте пересчета счетчика 1 Л1-10 устройство настроено на число состо ний , и требуетс  настроить его на число состо ний . Дл  этого по шине 6 подают импульс, фаза которого соответствует числу «2 (см. фиг. 2). Этот импульс устанавливает счетчик 1, регистр 3 и триггер управлени  8 в «нулевое состо ние. Дальнейший счет тактовых импульсов счетчиком 1 происходит с импульса, фаза которого соответствует числу «3. В этом случае к моменту поступлени  фазоимпульсной константы счетчиком 1 уже сосчитано восемь импульсов. Следовательно, на выходах счетчика оказываетс  сформированным двоичный код числа «8, которое  вл етс  дополнением к числу «2 по модулю Af-lO. Фазоимпульсна  константа переписывает код числа «8 со счетчика 1 в регистр 3 и переключает триггер управлени  8 в «единичное состо ние. При «единичном состо нии триггера упредлрнир 8 перезапись кода числа со счетчика 1 в регистр 3 последующими константами не происходит . Код числа «8 с регистра 3 записываетс  в счетчик 1 сигналом на его выходе, который поступает на вторые входы элементов и 2. в да.тьнейшем сигнал на выходе 4 счетчика по вл етс  после прихода каждого второго импульса, т. е. устройство функционирует как двоичный фазоимпульсный многоустойчивый элемент.Suppose that with a conversion factor of 1 L1-10 counter, the device is tuned to the number of states, and it is required to adjust it to the number of states. To do this, a pulse is applied along bus 6, the phase of which corresponds to the number “2” (see FIG. 2). This pulse sets the counter 1, register 3 and control trigger 8 to the "zero state. The further counting of the clock pulses by the counter 1 occurs from the pulse, the phase of which corresponds to the number “3. In this case, by the time the phase-pulse constant arrives, counter 1 has already counted eight pulses. Consequently, the binary code of the number "8, which is an addition to the number" 2 modulo Af-lO, is formed at the outputs of the counter. The pulse-phase constant rewrites the code of the number "8 from counter 1 to register 3 and switches control trigger 8 to" one state. In the case of a “single state trigger predlrnirn 8, the rewriting of the code of the number from counter 1 to register 3 by subsequent constants does not occur. The code for the number "8 from register 3 is recorded in counter 1 by a signal at its output that goes to the second inputs of the elements and 2. In the very last, the signal at output 4 of the counter appears after the arrival of every second pulse, i.e. the device functions as binary pulse-pulse multi-stable element.

Работа элемента при всевозможных других перестройках аналогична, а его реализаци  значительно упрош,аетс .The operation of an element with all sorts of other rearrangements is similar, and its implementation is significantly simplified.

Claims (1)

Формула изобретени Invention Formula Перестраиваемый физоимпульсный многоустойчивый элемент, содержаш;ий счетчик, счетный вход которого соединен с шиной тактовых импульсов, а выход счетчика соединен с первыми входами элементов И, ко вторым входам JiOTOpbix подключены выходы регистра , выходы элементов И подключены ко входам соответствуюш,их разр дов .счетчика, и шину настраиваюш;их фазоимпульсных сигналов , отличаюш;ийс  тем, что, с целью упрощени  элемента, он содержит дополнительный элемент И, триггер управлени , причем шина настраивающих фазоимпульсных сигналов подключена к установочным входам счетчика, регистра и триггера управлени , к нулевому входу которого подключен первый вход дополнительного элемента И, ко второму входу которого подключена шина фазоимпульсной константы, выход дополнительного элемента И соединен с единичным входом триггера управлени  и входом синхронизации регистра, единичные и нулевые входы каждого разр да которого соединены с соответствующими выходами одноименных разр дов счетчика. Ю t A tunable physopulse multistable element, containing its counter, the counting input of which is connected to the clock pulse bus, and the output of the counter is connected to the first inputs of the And elements, the outputs of the register are connected to the second inputs of JiOTOpbix, the outputs of the And elements are connected to the inputs of the corresponding, their counters. , and the bus is tuned; their phase-impulse signals are distinguished; it is because, in order to simplify the element, it contains an additional AND element, a control trigger, with the tuning-phase bus signal connected and to the installation inputs of the counter, register and control trigger, to the zero input of which the first input of the additional element I is connected, to the second input of which the bus of the phase-pulse constant is connected, the output of the additional element And is connected to the single input of the control trigger and the register synchronization input, single and zero inputs each bit of which is connected to the corresponding outputs of the counter bits of the same name. U t 0/23456769 О 1 2 3 и- 5 8 7 8 9 В 0/23456769 О 1 2 3 and- 5 8 7 8 9 V I 3 567&30 123Ч-561В901I 3 567 & 30 123Ч-561В901
SU2062500A 1974-09-27 1974-09-27 Tunable phase-pulse multi-stable element SU546937A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2062500A SU546937A1 (en) 1974-09-27 1974-09-27 Tunable phase-pulse multi-stable element

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2062500A SU546937A1 (en) 1974-09-27 1974-09-27 Tunable phase-pulse multi-stable element

Publications (1)

Publication Number Publication Date
SU546937A1 true SU546937A1 (en) 1977-02-15

Family

ID=20596819

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2062500A SU546937A1 (en) 1974-09-27 1974-09-27 Tunable phase-pulse multi-stable element

Country Status (1)

Country Link
SU (1) SU546937A1 (en)

Similar Documents

Publication Publication Date Title
SU546937A1 (en) Tunable phase-pulse multi-stable element
SU450162A1 (en) Tunable phase-pulse multi-stable element
SU799148A1 (en) Counter with series shift
SU1275762A1 (en) Pulse repetition frequency divider
SU1264165A1 (en) Adder-accumulator
SU463234A1 (en) Device for dividing cycle time into fractional number of intervals
SU738177A1 (en) Circular register counter
SU970706A1 (en) Counting device
SU511589A1 (en) Tunable pulse phase multistable unit
SU439925A1 (en) Frequency divider
SU518003A1 (en) Reversible decimal pulse counter
SU482897A1 (en) Scaling scheme
SU409385A1 (en)
SU1172004A1 (en) Controlled frequency divider
SU1273923A1 (en) Generator of pulses with random duration
SU387524A1 (en) PULSE DISTRIBUTOR
SU554559A1 (en) Memory cell
SU422102A1 (en) DELAY DEVICE
SU1529444A1 (en) Binary counter
SU594530A1 (en) Shift register storage cell
SU368598A1 (en) CONVERTER BINARY DECIMAL CODE "12222" TO UNITARY CODE
SU1076950A1 (en) Shift register
SU1167730A1 (en) Pulse counter-multiplier
SU729586A1 (en) Number comparing arrangement
SU1003359A1 (en) One-cycle circular counter of unitary code