SU521563A1 - Device for converting binary code with scaling - Google Patents
Device for converting binary code with scalingInfo
- Publication number
- SU521563A1 SU521563A1 SU1823761A SU1823761A SU521563A1 SU 521563 A1 SU521563 A1 SU 521563A1 SU 1823761 A SU1823761 A SU 1823761A SU 1823761 A SU1823761 A SU 1823761A SU 521563 A1 SU521563 A1 SU 521563A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- scaling
- binary code
- code
- group
- converting binary
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
(54) УСТРОЙСТВО I ДЛЯ ПРЕОБРАЗОВАНИЯ ДВОИЧНОГО КОДЛ С МАСШТАБИРОВАНИЕМ 2(54) DEVICE I FOR THE TRANSFORMATION OF A BINARY SCALE CODLE 2
входных шин, а управл ющий вход соеди- , iSH со вторым выходом блока управлени , :Третий выход которого подключен к управл ющему входу блока делени на два, input busbars, and a control input connecting, iSH with the second output of the control unit,: The third output of which is connected to the control input of the division unit into two,
На чертеже представлена блок-схема опи;сываемого устройства.The drawing shows a block diagram of the described device.
Оно содержит двоичный регистр сдвига 1, .блок управлени 2, группу элементов И 3, .блок 4 делени на два, сумматор эквивален тр 5,-- It contains the binary shift register 1, control block 2, the group of elements And 3, block 4 division by two, the adder is equivalent to m 5, -
Работа ycTpoTiCTBa основана на том, чтоThe work of ycTpoTiCTBa is based on the fact that
в сумматоре 5 накапливаютс эквивалентные значени весов преобразуемого кода, пропорниональные диапазону изменений преоб- : разуемой величины, причем эти значени представлены в выбранной системе счислени . Значени КОДОВ в выбранной системе счислени , эквивалентные весам преобразуемого двоичного кода, образуютс блоком делени 4 путем последовательного делени на два входной величины N,.NMHH, т.е. диапазона изменений измер емой величины . Полученные таким образом коды в соответствии с наличием единиц и нулей в преобразуемом двоичном коде А - анализ производитс сдвигающим регистром 1 - подаютс на вход сумматора 5 с помощью элементов И 3, Предусмотрена возможность масштабировани дл шкал с ненулевым началом отсчета - дл этого на вход сумматора 5 может 6i)iTb подан код . с соответствующим ему знаком. К преобразо- ваниому коду добавл етс (вычиэаетс ) код смещени начала отсчета. adder 5 accumulates equivalent values of the weights of the code being converted, proportional to the range of changes of the prevailing value, and these values are presented in the selected number system. The values of the CODES in the selected number system, equivalent to the weights of the converted binary code, are formed by dividing unit 4 by successively dividing the input value N, .NMHH, i.e. range of change of the measured value. The codes obtained in this way in accordance with the presence of ones and zeros in the converted binary code A are analyzed by shifting register 1 — fed to the input of the adder 5 with the help of the elements AND 3. maybe 6i) iTb filed code. with the corresponding sign. A shift code of origin is added (subtracted) to the conversion code.
Управл ющие сигналы, осуществл ющие взаимодействие функциональных блоков устройства , вырабатываютс блоком управлени : 2.The control signals interworking the functional units of the device are generated by the control block: 2.
Описываемое устройство совмещает- выполнение функций преобразовани кода из двоичной системы счислени в любую позиционную систему счислени с умножениемThe described device combines the execution of code conversion functions from a binary number system to any positional number system with multiplication.
на масштабный коэффициент и сдвигом начала отсчета с сохранением высокого быстродействи . on the scale factor and the shift of the reference point while maintaining high speed.
Форму/ja изобрShape / ja image
е т е н и et e and
Устройство дл преобразовани двоичного кода с масштабированием, содержащее блок управлени , первый выход которого соединен с управл ющим входом сумматора эквивалентов , выходы которого соединены с выходными щинами, и перва группа информационных входов сумматора эквивалентов соединена с первой группой входных щин, группу элементов И, отличающеес TeMj что, с целью повышени коэф .фициента использовани оборудовани и увешьчени быстродействи , оно содержит двоичный регистр сдвига и блок делен1Ш на два, инфор-; мацио1шы:е входы которого соединены со вто-с рой группой входных шин, а выходы подключе-, ны к информационным входам группы элемен-i , . тов И, выходы которых соединены со второй группой информационных входов сумматора эквивалентов, а управл ющие входы соединены с выходами двоичного регистра сдвига информационные входы которого подключеныA device for converting binary code with scaling, containing a control unit, the first output of which is connected to the control input of the equivalent adder, the outputs of which are connected to the output capacitors, and the first group of information inputs of the equivalent adder are connected to the first group of inputins, the group of elements And, different TeMj that, in order to increase the equipment utilization ratio and increase performance, it contains a binary shift register and a block divided by two, information; matioshy: e inputs of which are connected to the second group of input busbars, and the outputs are connected to the information inputs of the element group i,. And the outputs of which are connected to the second group of information inputs of the equivalent adder, and the control inputs are connected to the outputs of the binary shift register whose information inputs are connected
к третьей группе входных шин, а управл ющий вход соединен со вторым выходом блока управлени , третий выход которого подключен к управл ющему входу блока делени на два.to the third group of input buses, and the control input is connected to the second output of the control unit, the third output of which is connected to the control input of the dividing unit by two.
Источники информации, прин тые во вниманиепри экспертизе:Sources of information taken into account in the examination:
1, Сухомлинов М,М, и др, Преобразова|Тели кодов чисел, Техника, К,, 1965, с,1, Sukhomlinov M, M, et al., Transform | Teli codes of numbers, Technique, K ,, 1965, s,
;83-91,; 83-91,
2. Авт. ев, СССР № 297960, кл, G Об F 5/ОО, 1971, 2. Auth. Ev, USSR, No. 297960, Cl, G About F 5 / GS, 1971,
3, Патент США № 3526759, кл, 235155 , 197О,3, US Patent No. 3526759, Cl, 235155, 197O,
N -А . N -A.
/f«K/ f "K
- -
Ю гШrfjYu gShrfj
.Nf4u.Nf4u
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1823761A SU521563A1 (en) | 1972-08-01 | 1972-08-01 | Device for converting binary code with scaling |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1823761A SU521563A1 (en) | 1972-08-01 | 1972-08-01 | Device for converting binary code with scaling |
Publications (1)
Publication Number | Publication Date |
---|---|
SU521563A1 true SU521563A1 (en) | 1976-07-15 |
Family
ID=20525720
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1823761A SU521563A1 (en) | 1972-08-01 | 1972-08-01 | Device for converting binary code with scaling |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU521563A1 (en) |
-
1972
- 1972-08-01 SU SU1823761A patent/SU521563A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU521563A1 (en) | Device for converting binary code with scaling | |
SU857980A1 (en) | Digital scale converter | |
SU822347A1 (en) | Computing voltage-to-code converter | |
SU501369A1 (en) | Multichannel measuring system | |
SU746505A2 (en) | Device for raising binary numbers to the third power | |
SU911519A1 (en) | Device for computing elementary functions | |
SU1078620A1 (en) | Multithreshold logic element | |
SU771691A1 (en) | Increment extrapolator with floating point | |
SU767774A1 (en) | Spectral analyzer | |
SU1718240A1 (en) | Four-quadrant analog multiplier | |
SU627489A1 (en) | Step-linear extrapolator | |
SU860055A1 (en) | Converter of bcd numbers in 4,2,2,1 code to binary numbers | |
SU484520A1 (en) | Device for adding numbers in the system of residual classes | |
SU581469A1 (en) | Code-to-code with greater basis converter | |
SU888105A1 (en) | Binary code converter with scaling | |
SU905998A1 (en) | Analogue-digital converter | |
SU531129A1 (en) | Digital tracking system | |
SU1034175A1 (en) | Code/frequency converter | |
SU1441196A1 (en) | Device for measuring fraction portion of interference band | |
SU822173A1 (en) | Binary-decimal-to-binary number converter with scaling | |
SU633035A1 (en) | Division arrangement | |
SU601688A1 (en) | Converter of position code into code of residual class system | |
SU809151A1 (en) | Bcd-to-binary converter | |
SU968800A1 (en) | Device for forming position indications of non-position code | |
SU881741A1 (en) | Digital logarithmic converter |