SU1737736A1 - Устройство дл контрол двоичного кода по модулю К - Google Patents

Устройство дл контрол двоичного кода по модулю К Download PDF

Info

Publication number
SU1737736A1
SU1737736A1 SU904829852A SU4829852A SU1737736A1 SU 1737736 A1 SU1737736 A1 SU 1737736A1 SU 904829852 A SU904829852 A SU 904829852A SU 4829852 A SU4829852 A SU 4829852A SU 1737736 A1 SU1737736 A1 SU 1737736A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
modulo
outputs
Prior art date
Application number
SU904829852A
Other languages
English (en)
Inventor
Олег Николаевич Музыченко
Original Assignee
Войсковая часть 31303
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 31303 filed Critical Войсковая часть 31303
Priority to SU904829852A priority Critical patent/SU1737736A1/ru
Application granted granted Critical
Publication of SU1737736A1 publication Critical patent/SU1737736A1/ru

Links

Landscapes

  • Complex Calculations (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике. При использовании изобретени  в системах передачи и переработки дискретной информации позвол ет повысить быстродействие устройства . Это достигаетс  благодар  организации новых соединений блоков подсчета единиц по модулю К с дополнительными суммирующими входами счетчика по модулю К, а также специальному выполнению этого счетчика. 1 з.п. ф-лы, 3 ил.

Description

С
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при построении различных устройств передачи и переработки дискретной информации.
Цель изобретени  - повышение быстродействи  устройства.
На фиг. 1 показана структурна  схема устройства контрол  двоичного кода по модулю К; на фиг. 2 - схема счетчика по модулю К 2П - 1 15; на фиг. 3 - схема счетчика по модулю К 2п-1 5.
Устройство контрол  двоичного кода по модулю К содержит многоканальный преобразователь 1 параллельного кода в последо- вательности импульсов, генератор 2 тактовых импульсов, триггер 3, элементы ИЛИ 4.1 - 4.г, счетчик 5 по модулю К, блоки 6 подсчета единиц по модулю К, элементы И 7, элемент И 8, входные информационные шины 9, информационные выходы 10 и выход конца работы устройства 11. Многоканальный преобразователь .1 параллельного кода в последовательности импульсов соединен информационными входами с входными информационными шинами 9, тактовым входом - с выходом генератора 2 тактовых импульсов, выходом окончани  работы - с входом триггера 3, первым информационным выходом (выходом первого канала) - с входом элемента ИЛИ 4.1, i-м информационным выходом - с суммирующим счетным входом (И)-го блока подсчета единиц по модулю К, 6.(Ы), первый выход которого соединен с первым входом (Ы)-го элемента И 7.(i-1) соединенного входами с выходом генератора 2 тактовых импульсов, выходом триггера 3 и вторыми выходами блоков 6 подсчета единиц по модулю К от первого до (i-2)-ro, а выходом - с вычитающим счетным входом (i-1)-ro блока 6.(i-1) подсчета количества единиц по модулю К,
VJ
CJ vj VI GO О
элемент И 8 соединен входами с вторыми выходами блоков 6 подсчета количества единиц по модулю К и выходом триггера 3, а выходом - с выходом 11 конца работы, счетчик 5 по модулю К соединен с j-м счет- ным входом с выходом j-ro элемента ИЛИ 4J, соединенного входами с выходами i-x элементов И 7.I таких, что дл  группы входных информационных шин 9.(i+1) значени  остатков весов разр дов входного кода дан- ных групп одинаковы.
Количество элементов ИЛИ 4 выбираетс  равным либо г 1од2(К+1), либо мощности множества значений остатков весов разр дов входного кода по модулю К, т.е. достигать значени  г К-1. При К 2r-1 r 1ода(К+1) I. В первом из рассмотренных случаев входна  информационна  шина Xj, дл  которой вес разр да входного кода O)j имеет в двоичном представлении значени  его остатка по модулю К единичные разр ды с номерами а, соедин етс  с группами входных информационных шин с весами, равными 2 м . Во втором случае разр д с весом щ входного кода соедин етс  с группой входных информационных шин, имею- щей веса входов, равные ( u)j)modK. На группу входных и информационных шин подаютс  разр ды ходного кода с весами ш либдо имеющие в двоичном представлении числа (uJj)modK единицу в разр де с весом ш. Число С групп входных информационных шин выбираетс  равным С 1, 2,...,.
Многоканальный преобразователь параллельного кода в последовательности импульсов может быть выполнен, как и в устройстве-прототипе, в виде распределител  импульсов, выходы которого соединены с первыми входами элементов И р CI групп (р-число каналов преобразовател ), вторые входы элементов И каждой группы  вл ютс  входами соответствующего канала преобразовател , а выходы соединены с входами элемента ИЛИ, выход которого  вл етс  выходом соответствующего канала преобразовател , тактовый вход распреде- лител  импульсов  вл етс  тактовым входом преобразовател , а выход последнего разр да распределител  - выходом конца
работы преобразовател ,
Блок подсчета единиц по модулю К выполнен в виде реверсивного счетчика по модулю К с двум  счетными входами, пр мые выходы разр дов которого соединены с входами элемента ИЛИ, соединенного пр мым выходом с первым выходом блока, а инверсным - с его вторым выходом.
0
5 0 5 0
0
0
5
5
Счетчик по модулю К 2г-1 содержит г счетных триггеров 12, г элементов ИЛИ 13, элемент И 14, элемент ИЛИ 15, счетные входы 16, вход 17 сброса, и выходы 18. Элемент ИЛИ 13.1 соединен первым входом с i-м счетным входом счетчика с весом , вторым входом - с выходом переноса (i-1)- го триггера, а выходом - со счетным входом i-ro триггера 12.i, элемент ИЛИ 13.1 соединен вторым входом с выходом переноса триггера 12.г. Пр мые выходы триггеров 12 соединены с входами элемента И 14, соединенного выходом с первым входом элемента ИЛИ 15, второй вход которого соединен с входом сброса счетчика, а выход-с входами сброса триггеров 12.
В случае произвольного модул  К счетчик 5 содержит счетные входы 16, вход 17 сброса, выходы 18, группу элементов ИЛИ 19, элемент ИЛИ 20, сумматор 21 по модулю К, регистры 22 и 23 пам ти, инвертор 24. i-й счетный вход счетчика по модулю К соедин етс  с входами элементов ИЛИ 19J таких, что в j-x разр дах двоичного представлени  числа (О имеетс  единица, элемент ИЛИ 20 соединен входами со счетными входами счетчика по модулю К, выход элемента ИЛИ 19.J соединен с первым входом j-ro разр да сумматора 21 по модулю К, выходы которого соединены с информационными входами регистра 22 пам ти, соединенного входом разрешени  записи с выходом элемента ИЛИ 20 и входом инвертора 24, а выходами
-с информационными входами регистра 23 пам ти, соединенного входом разрешени  записи с выходом инвертора 24, а выходами
-с второй группой входов сумматоров по модулю К 21 и выходами счетчика 18, входы сброса регистров 22 и 23 пам ти соединены С входом сброса 17 счетчика по модулю К.
Устройство работает следующим образом .
В исходном состо нии счетчик 5, блоки 6 подсчета единиц по модулю К, триггер 3 и многоканальный преобразователь 1 параллельного кода в последовательности импульсов сброшены. При этом на выходах счетчика 5, счетчиков блоков 6 и триггера 3 имеютс  нулевые логические сигналы. На входы 9 устройства подаетс  контролируемый код. При этом на входы каждой группы 9.i подаютс  разр ды входного кода с одинаковыми значени ми остатков их весов по модулю К.
Тактовые импульсы поступают на тактовый вход многоканального преобразовател  1 параллельного кода в последовательности импульсов с выхода генератора 2 тактовых импульсов. При этом на
i-м выходе многоканального преобразовател  1 (выходе его i-ro канала), где i 1, 2р, параллельный входной код преобразуетс  в последовательность импульсов, число которых равно числу единичных сигналов на соответствующей группе входов 9.I. Импульсы с первого выхода преобразовател  1 поступают на вход элемента ИЛИ 4.1 и с его выхода на соответствующий счетный вход счетчика 5 по модулю К, к содержимому которого каждый раз прибавл етс  код числа (О(, равного остатку по модулю К весов разр дов входного кода, поданных на информационные шины 9.1. Импулсы с выхода i-ro канала (i 2,...,р) многоканального преобразовател  1 поступают на суммирующий счетный вход блока 6.(Ы) подсчета единиц по модулю К, который осуществл ет их подсчет по модулю К. По окончании преобразовани  входного кода многоканальный преобразователь 1 параллельного кода в последовательности импульсов самоблокируетс  и далее импульсов на своих информационных выходах не формирует. При этом он сигналом с выхода окончани  работы в паузу между тактовыми импульсами переключает триггер 3, на выходе которого по вл етс  единичный логический сигнал, разрешающий прохождение тактовых импульсов через элементы И 7. Пусть блок 6.i подсчета единиц по модулю К  вл етс  наименьшим по номеру и на его первом выходе имеетс  единичный сигнал, означающий, что за врем  работы преобразовател  1 на его счетный вход поступило число импульсов , не кратное К, при этом на всех входах элемента И 7.i, соединенных с выходами вторыми блоков 6.1-6.(i-1) подсчета единиц по модулю К имеютс  единичные сигналы. Тактовые импульсы с выхода генератора проход т через элемент И 7.I на его выход и поступать на вычитающий счетный вход блока 6.i подсчета единиц по модулю К, от содержимого которого каждый раз вычитаетс  единица. Одновременно импульсы с выхода элемента И 7.i поступают на вход элемента ИЛИ 4.J и с его выхода на суммирующий счетный вход счетчика 5 по модулю К, к содержимому которого каждый раз прибавл етс  код числа ей + 1, равного остатку по модулю К весов разр дов входного кода, поданных на группу входных информационных шин 9.(i+1). Работа происходит таким образом до обнулени  счетчика блока подсчета единиц по модулю К 6.I, при этом на его первом выходе по вл етс  нулевой логический сигнал, запрещающий прохождение тактовых импульсов через элемент И 7.I, а на втором выходе - единичный, разрешающий прохождение тактовых импульсов через элементы И 7. (i+1)-7. (р-1). Работа происходит в описанном пор дке 20 обнулени  всех блоков 6 подсчета единиц по модулю К,
при этом на всех входах элемента И 8 оказываютс  единичные сигналы, что вызывает единичный сигнал на его выходе, свидетельствующий об окончании цикла работы устройства . Результат снимаетс  с выходов 10
счетчика 5 по модулю К.
Устройство может работать и в режиме подсчета количества единиц входного кода по модулю К. Дл  чего в счетчике 5 по модулю К на его счетных входах 16 устанавливаетс  коммутатор, подключающий все счетные входы к входу с единичным весом при работе в режиме подсчета количества единиц.

Claims (2)

  1. Таким образом, предложенное устройство имеет большее быстродействие. Формула изобретени  1. Устройство дл  контрол  двоичного кода по модулю К, содержащее генератор тактовых импульсов, выход которого соединен с тактовым входом многоканального преобразовател  параллельного кода в последовательности импульсов, р групп
    (р С т, С 1,2г - мощность множества
    значений остатков весов разр дов входного
    кода по модулю К, используемых при преобразовании ) информационных входов которого  вл ютс  соответствующими информационными входами устройства, первый выход многоканального преобразовател  параллельного кода в последовательности импульсов соединен с первым входом первого элемента ИЛИ, выход которого подключен к первому суммирующему входу счетчика по модулю К, выходы которого  вл ютс  информационными выходами устройства, (1+1)-й выход многоканального преобразовател  параллельного кода в последовательности импульсов (i 1,..., р-1) соединен с суммирующим входом i-ro блока
    подсчета единиц по модулю К, первый выход которого соединен с первым входом одноименного элемента И, выход (1+r-d)-ro элемента И (d 0С-1) соединен с вычитающим входом одноименного блока подсчета единиц по модулю К и соответствующим входом второго элемента ИЛИ, выход
    (t+r-d)-ro элемента И (t 2г) подключен к
    вычитающему входу одноименного блока подсчета единиц по модулю К, (р+1)-й выход
    многоканального преобразовател  параллельного кода в последовательности импульсов соединен с входом триггера, выход которого подключен к вторым входам первого - (р-1)-го элемента И и первому входу
    р-го элемента И, второй выход 1-го блока подсчета единиц по модулю К подключен к 0+2)-му входу (i+1)-ro -(р-1)-го элементов И и (+1)-му входу р-го элемента И, выход которого  вл етс  выходом конца работы устройства , отличающеес  тем, что, с целью повышени  быстродействи  устройства , в него введены третий - r-й элементы ИЛИ, соответствующие входы t-ro элемента ИЛИ подключены к выходам (t+r-d-1)-x элементов И, второй С-й входы первого элемента ИЛИ подключены к выходам (г- d)-x элементов И, (i+2)-e входы первого - (р-1) элементов И объединены и подключены к выходу генератора тактовых импульсов, выходы второго - (г-1)-го элементов ИЛИ соединены с одноименными суммирующими входами счетчика по модулю К.
  2. 2. Устройство поп. 1, отличающее- с   тем, что счетчик по модулю К (дл  К 2г-1) содержит сумматор по модулю К,
    первый и второй регистры пам ти, первый - m-й элементы ИЛИ (m log2(K+1)+1) и элемент НЕ, входы т-го элемента ИЛИ  вл ютс  соответствующими суммирующими
    входами счетчика, входы j-ro элемента ИЛИ
    О 1т-1) подключены к входам счетчика,
    двоичные представлени  весов которых имеют единицу в j-м разр де, выход j-ro элемента ИЛИ соединен с входом соответствующего разр да сумматора по модулю К, выходы которого подключены к соответствующим информационным входам первого регистра пам ти, выходы которого соединены с соответствующими информационными
    входами второго регистра пам ти, выходы которого подключены к входам соответствующих разр дов сумматора по модулю К и  вл ютс  выходами счетчика, выход т-го элемента ИЛИ непосредственно и через
    элемент НЕ соединен с тактовыми входами соответственно первого и второго регистров пам ти.
    Л
    VElH
    Л
    -4 I
    Jr
    «4j
    t
    r
    «з1 К
SU904829852A 1990-05-29 1990-05-29 Устройство дл контрол двоичного кода по модулю К SU1737736A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904829852A SU1737736A1 (ru) 1990-05-29 1990-05-29 Устройство дл контрол двоичного кода по модулю К

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904829852A SU1737736A1 (ru) 1990-05-29 1990-05-29 Устройство дл контрол двоичного кода по модулю К

Publications (1)

Publication Number Publication Date
SU1737736A1 true SU1737736A1 (ru) 1992-05-30

Family

ID=21516758

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904829852A SU1737736A1 (ru) 1990-05-29 1990-05-29 Устройство дл контрол двоичного кода по модулю К

Country Status (1)

Country Link
SU (1) SU1737736A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1427574, кл. Н 03 М 7/20, 1986. Авторское свидетельство СССР № 1438006, кл. Н 03 М 7/20, 1986. *

Similar Documents

Publication Publication Date Title
SU1737736A1 (ru) Устройство дл контрол двоичного кода по модулю К
SU658556A1 (ru) Преобразователь кода гре в двоичный код
SU1637013A1 (ru) Пороговый элемент
SU1647871A1 (ru) Пороговый элемент
SU743038A1 (ru) Устройство дл контрол регистров сдвига
SU907846A1 (ru) Декодирующее устройство
SU560222A1 (ru) Устройство дл преобразовани двоичного кода в код гре и обратно
SU1615702A1 (ru) Устройство дл нумерации перестановок
SU813408A1 (ru) Преобразователь кодов из системыОСТАТОчНыХ КлАССОВ B дВОичНыйпОзициОННый КОд
SU1023342A1 (ru) Частотно-импульсный функциональный преобразователь
SU1387185A2 (ru) Пороговый элемент
SU1091145A1 (ru) Генератор функций Уолша
SU1129732A1 (ru) Дельта-модул тор
SU1741269A1 (ru) Преобразователь кода системы счислени с одним основанием в код системы счислени с другим основанием
SU1262477A1 (ru) Устройство дл вычислени обратной величины
RU2047895C1 (ru) Анализатор спектра
SU1427574A1 (ru) Устройство дл подсчета числа единиц двоичного кода по модулю К
SU1552171A1 (ru) Устройство дл сравнени чисел в системе остаточных классов
SU1513483A1 (ru) Устройство дл центрировани изображени
SU1599850A1 (ru) Генератор систем базисных функций Аристова
SU1575174A1 (ru) Устройство дл умножени двух @ -разр дных чисел
SU1501019A2 (ru) Генератор функций Уолша
SU1764065A1 (ru) Устройство дл суммировани @ -разр дных последовательно поступающих чисел
SU1352449A1 (ru) Пороговое устройство (его варианты)
SU1741270A1 (ru) Преобразователь кода системы счислени с одним основанием в код системы счислени с другим основанием