SU1728975A1 - Channel selector - Google Patents

Channel selector Download PDF

Info

Publication number
SU1728975A1
SU1728975A1 SU894769294A SU4769294A SU1728975A1 SU 1728975 A1 SU1728975 A1 SU 1728975A1 SU 894769294 A SU894769294 A SU 894769294A SU 4769294 A SU4769294 A SU 4769294A SU 1728975 A1 SU1728975 A1 SU 1728975A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
channel
trigger
inputs
Prior art date
Application number
SU894769294A
Other languages
Russian (ru)
Inventor
Анатолий Федорович Сушонков
Михаил Владиславович Кравченко
Original Assignee
Ростовский научно-исследовательский институт радиосвязи
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ростовский научно-исследовательский институт радиосвязи filed Critical Ростовский научно-исследовательский институт радиосвязи
Priority to SU894769294A priority Critical patent/SU1728975A1/en
Application granted granted Critical
Publication of SU1728975A1 publication Critical patent/SU1728975A1/en

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Abstract

Изобретение относитс  к электросв зи и может быть использовано в устройствах вычислительной техники, телемеханики, приемной аппаратуре средств св зи, где. осуществл етс  ввод информации от нескольких источников. Цель изобретени  повышение быстродействи  устройства за счет использовани  асинхронного принципа работы. Устройство выбора каналов содержит элемент НЕ, первый триггер, генератор синхроимпульсов, двоичный счетчик, дешифратор, второй триггер и каналы . Каждый канал содержит блок преобразовани  сигнала, первый и второй элементы И, триггер, элемент НЕ, первый и второй элементы ИЛИ, параллельный регистр сдвига с трехстабильным выходом и генератор кода номера канала с трехстабильным выходом. В данном устройстве болеевысокоебыстродействие обеспечиваетс  за счет асинхронного принципа работы. 1 ил.The invention relates to telecommunications and can be used in computing devices, telemechanics, receiving equipment of communication means, where. information is entered from several sources. The purpose of the invention is to improve the speed of the device by using the asynchronous principle of operation. The channel selection device contains the element NOT, the first trigger, the clock generator, the binary counter, the decoder, the second trigger and the channels. Each channel contains a signal conversion unit, the first and second AND elements, a trigger, the NOT element, the first and second OR elements, a parallel shift register with a three-stage output, and a channel number code generator with a three-stage output. In this device, more high-speed performance is provided by the asynchronous principle of operation. 1 il.

Description

сл Сsl C

Изобретение относитс  к электросв зи и может быть использовано в устройствах вычислительной техники, телемеханики, приемной аппаратуре средств св зи, где осуществл етс  ввод информации от нескольких источников.The invention relates to telecommunications and can be used in computing equipment, telemechanics, receiving equipment of communication facilities, where information is entered from several sources.

Целью изобретени   вл етс  повышение быстродействи  устройства.The aim of the invention is to improve the speed of the device.

На чертеже представлена функциональна  схема устройства выбора каналов.The drawing shows a functional diagram of the device channel selection.

Устройство выбора каналов содержит элемент Не 1, триггер 2, генератор 3 синхроимпульсов , двоичный счетчик 4, дешифратор 5, триггер 6 и каналы, каждый из которых содержит блок 7 преобразовани  сигнала, регистр 8 с. трехстабильным выходом, первый элемент И 9, триггер 10, второй элемент И 11, элемент НЕ 12 с открытым коллекторным выходом, первый элемент ИЛИ 13, генератора 14 кода номера канала сThe channel selection device contains the element He 1, trigger 2, generator 3 clock pulses, binary counter 4, decoder 5, trigger 6 and channels, each of which contains a signal conversion unit 7, register 8 s. three-stable output, the first element And 9, the trigger 10, the second element And 11, the element NOT 12 with open collector output, the first element OR 13, the generator 14 of the code of the channel number with

трехстабильным выходом и второй элемент ИЛИ 15.three-stable output and the second element OR 15.

Устройство работает следующим образом .The device works as follows.

Цепь, соедин юща  четвертые входы каналов, выполн ет функцию цепи запрета, с помощью которой происходит блокирование каналов, и функцию цепи запуска устройства управлени , выполненного на элементах 1 - 6, источниками сигнала этой цепи  вл ютс  элементы НЕ 12 каналов, а потребител ми - элементы И 9 каналов и элемент НЕ 1.The circuit connecting the fourth channel inputs performs the function of the inhibit circuit, through which channel blocking occurs, and the function of the control circuit trigger circuit performed on elements 1-6, the signal sources of this circuit are NOT 12 channels, and the consumers are elements And 9 channels and the element is NOT 1.

Устройство позвол ет принимать информационные посылки, представленные в последовательном коде, с нескольких линий , преобразовывать их в параллельный код и затем поочередно выдавать их, например , в ЭВМ, сопровожда  их стробом и кодом номера канала, с которого пришлаThe device allows you to receive information parcels, presented in a sequential code, from several lines, convert them into a parallel code and then output them in turn, for example, to a computer, accompanied by a strobe and a channel number code from which

ЧH

ГОGO

0000

ю слyou are

информационна  посылка. Поочередный ввод кодов осуществл етс  путем блокировани  триггеров 10 остальных каналов на врем  ввода кода с канала, сработавшего первым. При срабатывании двух и более каналов одновременно в устройстве выполн етс  сброс триггеров всех сработавших каналов, за исключением самого первого по цепочке из группы сработавших.information package. The sequential input of codes is accomplished by blocking the triggers of the 10 remaining channels for the duration of entering the code from the channel that was triggered first. When two or more channels are triggered at the same time, the device resets the triggers of all triggered channels, except for the very first in the chain from the group of triggered ones.

При приеме информационной посылки по одному из каналов (на первый вход канала ), на втором выходе блока 7 преобразовани  сигнала по вл етс  сигнал, взвод щий триггер 10 через открытый элемент И 9. По вившийс  на выходе триггера 10 единичный сигнал, пройд  через элемент НЕ с открытым коллекторным выходом 12 и про- инвертировавшись, закрывает элементы ИWhen a data message is received through one of the channels (to the first input of the channel), a signal appears on the second output of the signal conversion unit 7 that triggers trigger 10 through the open element I 9. A single signal passed through the output of trigger 10 with open collector output 12 and inverted closes the elements AND

9всех каналов, а кроме того, через элемент НЕ 1 взводит триггер 2. Триггер 2 разрешает работу генератора 3 синхроимпульсов, в результате чего счетчик 4 начинает считать, на его выходе измен етс  код, и на выходе 4 дешифратора 5 начинают по вл тьс  импульсы: после первого такта по витс  импульс на втором выходе, после второго импульса - на втором выходе пропадет, а по витс  на третьем и т.д. с помощью этого распределител  импульсов (элементы 3-5) формируетс  временна  диаграмма работы устройства. Так, после первого такта сигнал с второго выхода дешифратора 5 взведет триггер 6, сигнал с выхода которого через элемент И 11 канала разрешит передать код из блока 7 преобразовани  сигнала в регистр 8, разрешит выдачу информационного кода и кода номера канала на выход устройства , а также сбросит сигнал на втором выходе блока 7 преобразовани . При этом информационный код и код номера канала будут присутствовать на выходе устройства вплоть до третьего такта синхроимпульсов, т.е. до того момента, пока не будет сброшен триггер 6 сигналом с четвертого выхода дешифратора 5. В течение времени, пока триггер 6 будет находитс  во взведенном состо нии, сигнал с третьего выхода дешифратора 5 пройдет на выход устройства. Этот сигнал выполн ет роль строба, и по этому сигналу информационный код и код номера канала будут считаны в последующее устройство (например, в ЭВМ).9 in all channels, and in addition, trigger 1 is not activated by element 1. Trigger 2 enables the generator 3 clock pulses, as a result of which counter 4 begins to count, the code changes at its output, and pulses appear at output 4 of the decoder 5: after the first clock cycle, the pulse at the second output, after the second pulse, at the second output will disappear, and at the third clock, etc. With this pulse distributor (elements 3-5), a time diagram of the operation of the device is formed. So, after the first clock cycle, the signal from the second output of the decoder 5 will trigger trigger 6, the signal from the output of which through the channel element 11 will allow to transmit the code from the signal conversion unit 7 to the register 8, allow issuing the information code and the channel number code to the device output, as well will reset the signal at the second output of conversion unit 7. In this case, the information code and the channel number code will be present at the output of the device up to the third clock cycle, i.e. until the trigger 6 is reset by the signal from the fourth output of the decoder 5. During the time while the trigger 6 is in the cocked state, the signal from the third output of the decoder 5 will pass to the output of the device. This signal acts as a strobe, and according to this signal, the information code and the channel number code will be read into a subsequent device (for example, in a computer).

В случае одновременного прихода посылок сразу по двум и более каналам и одновременного взвода триггеров 10 триггерыIn case of simultaneous arrival of parcels through two or more channels at once and simultaneous charging of triggers 10 triggers

10каналов, имеющих более низкий приоритет , сбрасываютс  сигналом с второго выхода наиболее приоритетного канала по цепочке через элементы 13 и 15. В любом случае потер  информации исключаетс ,The 10 channels having a lower priority are dropped by the signal from the second output of the most priority channel through the chain through elements 13 and 15. In any case, the loss of information is excluded,

так как пришедший по любому из каналов код сохран тес  в блоке 7 преобразовани  сигнала соответствующего канала до момента считывани .since the code that arrives on any of the channels is saved in block 7 of the signal conversion of the corresponding channel until it is read.

Ф о р м у л а и з о б р е те н и  Ф орм ул а and з о б р ё te n and

Устройство выбора каналов, содержащее счетчик, первый триггер, последовательно соединенные второй триггер и генератор синхроимпульсов, а каждый ка0 нал содержит первый элемент И, триггер и регистр сдвига, причем первые входы каналов  вл ютс  входами устройства, первым выходом которого  вл етс  первый выход первого канала, отличающеес  тем,A channel selection device containing a counter, a first trigger, a second trigger connected in series and a clock generator, and each channel contains a first AND element, a trigger and a shift register, the first inputs of the channels being inputs to the device, the first output of which is the first output of the first channel , characterized by

5 что, с целью повышени  быстродействи , введены дешифратор и элемент НЕ, а в каждый канал - блок преобразовани  сигнала, первый и второй элементы ИЛИ элемент НЕ, второй элемент И и генератор кода но0 мер канала, при этом выход элемента НЕ подключен к первому входу второго триггера , выход генератора синхроимпульсов подключен к счетному входу счетчика, выходы которого подключены к входам дешифрато5 ра, одни выходы которого подключены к первому и второму входам первого триггера и к второму входу второго триггера, который также соединен с установочным входом счетчика и вторыми входами каналов, выход5 that, in order to improve speed, the decoder and the element are NOT, and in each channel is a signal conversion unit, the first and second elements OR the element NOT, the second element AND and the code generator of the channel, while the output of the element is NOT connected to the first input the second trigger, the output of the clock generator is connected to the counter input of the counter, the outputs of which are connected to the inputs of the decoder, one outputs of which are connected to the first and second inputs of the first trigger and to the second input of the second trigger, which is also connected to the mouth novochnym counter input and the second input channels, output

0 первого триггера подключен к третьим входам каналов, четвертые входы которых подключены к входу элемента НЕ. второй выход каждого канала подключен к п тому входу каждого последующего канала, первый и0 of the first trigger is connected to the third inputs of the channels, the fourth inputs of which are connected to the input of the element NOT. the second output of each channel is connected to the fifth input of each subsequent channel, the first and

5 третий выходы всех каналов объединены, третий выход первого канала и другой выход дешифратора  вл ютс  соответственно вторым и третьим выходами устройства, причем в каждом канале информационный и5, the third outputs of all channels are combined, the third output of the first channel and the other output of the decoder are respectively the second and third outputs of the device, with each channel having information and

0 управл ющий выходы блока преобразовани  сигнала подключены соответственно к информационному входу регистра сдвига и к первому входу первого элемента И, выход которого подключен к первому входу тригге5 ра, выход которого подключен к первому входу первого элемента ИЛИ, входу элемента НЕ и первому входу второго элемента И, выход которого подключен к входу генератора кода номера канала, к управл ющему0 control outputs of the signal conversion unit are connected respectively to the information input of the shift register and to the first input of the first element AND, the output of which is connected to the first input of the trigger, the output of which is connected to the first input of the first element OR, the input of the element NOT and the first input of the second element AND The output of which is connected to the input of the generator of the code of the channel number, to the control

0 входу блока преобразовани  сигнала, синхронизирующему входу и входу разрешени  выдачи кода регистра сдвига, установочный вход которого соединен с первым входом второго элемента ИЛИ, второй вход и выход0 to the input of the signal conversion unit, the synchronizing input and the resolution enable input of the shift register code, the setup input of which is connected to the first input of the second OR element, the second input and output

5 которого соединены соответственно с вторыми входами первого элемента ИЛИ и триггера, выход элемента НЕ подключен к второму входу первого элемента И и  вл етс  четвертым входом канала, первым, вторым, третьим и п тым входами и первым, вторым5 which is connected respectively to the second inputs of the first OR element and the trigger, the output of the element is NOT connected to the second input of the first element AND and is the fourth input of the channel, the first, second, third and fifth inputs and the first, second

и третьим выходами которого  вл ютс  со-элемента И, второй вход второго элементаand the third outputs of which are co-elements AND, the second input of the second element

ответственно информационный вход блокаИЛИ, выход регистра сдвига, выход первопреобразовани  сигнала, первый вход вто-го элемента ИЛИ и выход генератора кодаresponsibly, the information input of the OR block, the output of the shift register, the output of the signal transducer, the first input of the second OR element, and the output of the code generator

рого элемента ИЛИ, второй вход второгономера канала.element OR, the second input of the channel number monitor.

5five

ГR

1one

Claims (1)

Формула изобретенияClaim Устройство выбора каналов, содержащее счетчик, первый триггер, последовательно соединенные второй триггер и генератор синхроимпульсов, а каждый канал содержит первый элемент И, триггер и регистр сдвига, причем первые входы каналов являются входами устройства, первым выходом которого является первый выход первого канала, отличающееся тем, что, с целью повышения быстродействия, введены дешифратор и элемент НЕ, а в каждый канал - блок преобразования сигнала, первый и второй элементы ИЛИ элемент НЕ, второй элемент И и генератор кода номер канала, при этом выход элемента НЕ подключен к первому входу второго триггера, выход генератора синхроимпульсов подключен к счетному входу счетчика, выходы которого подключены к входам дешифратора, одни выходы которого подключены к первому и второму входам первого триггера и к второму входу второго триггера, который также соединен с установочным входом счетчика и вторыми входами каналов, выход первого триггера подключен к третьим входам каналов, четвертые входы которых подключены к входу элемента НЕ. второй выход каждого канала подключен к пятому входу каждого последующего канала, первый и третий выходы всех каналов объединены, третий выход первого канала и другой выход дешифратора являются соответственно вторым и третьим выходами устройства, причем в каждом канале информационный и управляющий выходы блока преобразования сигнала подключены соответственно к информационному входу регистра сдвига и к первому входу первого элемента И, выход которого подключен к первому входу триггера, выход которого подключен к первому входу первого элемента ИЛИ, входу элемента НЕ и первому входу второго элемента И, выход которого подключен к входу генератора кода номера канала, к управляющему входу блока преобразования сигнала, синхронизирующему входу и входу разрешения выдачи кода регистра сдвига, установочный вход которого соединен с первым входом второго элемента ИЛИ, второй вход и выход которого соединены соответственно с вторыми входами первого элемента ИЛИ и триггера, выход элемента НЕ подключен к второму входу первого элемента И и является четвертым входом канала, первым, вторым, третьим и пятым входами и первым, вторым и третьим выходами которого являются соответственно информационный вход блока преобразования сигнала, первый вход второго элемента ИЛИ, второй вход второго элемента И, второй вход второго элемента ИЛИ, выход регистра сдвига, выход первого элемента ИЛИ и выход генератора кода номера канала.A channel selection device comprising a counter, a first trigger, a second trigger and a clock generator connected in series, and each channel containing a first AND element, a trigger and a shift register, the first channel inputs being device inputs, the first output of which is the first output of the first channel, characterized in that, in order to improve performance, a decoder and a NOT element are introduced, and a signal conversion unit, the first and second elements OR, an NOT element, a second AND element and a code generator channel number are entered into each channel la, while the output of the element is NOT connected to the first input of the second trigger, the output of the clock generator is connected to the counting input of the counter, the outputs of which are connected to the inputs of the decoder, one of which outputs are connected to the first and second inputs of the first trigger and to the second input of the second trigger, which also connected to the installation input of the counter and the second inputs of the channels, the output of the first trigger is connected to the third inputs of the channels, the fourth inputs of which are connected to the input of the element NOT. the second output of each channel is connected to the fifth input of each subsequent channel, the first and third outputs of all channels are combined, the third output of the first channel and the other output of the decoder are respectively the second and third outputs of the device, and in each channel the information and control outputs of the signal conversion unit are connected respectively to information input of the shift register and to the first input of the first AND element, the output of which is connected to the first input of the trigger, the output of which is connected to the first input of the first OR element, the input of the NOT element and the first input of the second AND element, the output of which is connected to the input of the channel number code generator, to the control input of the signal conversion unit, the synchronizing input and enable input of the shift register code, the installation input of which is connected to the first input of the second OR element , the second input and output of which are connected respectively to the second inputs of the first OR element and trigger, the output of the element is NOT connected to the second input of the first AND element and is the fourth channel input, the first the second, third and fifth inputs and the first, second and third outputs of which are respectively the information input of the signal conversion unit, the first input of the second OR element, the second input of the second AND element, the second input of the second OR element, the shift register output, the output of the first OR element and the output channel number code generator.
SU894769294A 1989-12-13 1989-12-13 Channel selector SU1728975A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894769294A SU1728975A1 (en) 1989-12-13 1989-12-13 Channel selector

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894769294A SU1728975A1 (en) 1989-12-13 1989-12-13 Channel selector

Publications (1)

Publication Number Publication Date
SU1728975A1 true SU1728975A1 (en) 1992-04-23

Family

ID=21484723

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894769294A SU1728975A1 (en) 1989-12-13 1989-12-13 Channel selector

Country Status (1)

Country Link
SU (1) SU1728975A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4304651A1 (en) * 1993-02-16 1994-08-18 Sel Alcatel Ag Network system with an asynchronous access mechanism

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1298940,кл. Н 04 L12/22, 1985. *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4304651A1 (en) * 1993-02-16 1994-08-18 Sel Alcatel Ag Network system with an asynchronous access mechanism
DE4304651C2 (en) * 1993-02-16 2003-04-24 Sel Alcatel Ag Network system with asynchronous access mechanism

Similar Documents

Publication Publication Date Title
SU1728975A1 (en) Channel selector
SU1631741A1 (en) Cyclic phasing device for optical fiber data pransmission systems
SU1159171A1 (en) Device for selecting information repetition cycle
SU640284A1 (en) Command information receiving device
SU1665526A1 (en) Digital data receiving device
SU1283976A1 (en) Number-to-pulse repetition period converter
SU1348809A1 (en) Information input multichannel device
SU1441402A1 (en) Apparatus for majority selection of signals
SU661748A1 (en) Intermediate storage of equalising type
SU1441384A1 (en) Device for sorting numbers
SU1045389A1 (en) Channel commutator
SU1741270A1 (en) Converter of code of a number system to that of another one
SU1010639A1 (en) Signal transmission device
SU924696A1 (en) Serial-to-parallel code converter
SU1283980A1 (en) Serial code-to-parallel code converter
SU734662A1 (en) Information receiving device
SU974365A2 (en) Computer data input device
SU1566487A1 (en) Code converter
SU578670A1 (en) Cyclic synchronization receiver
SU1411953A1 (en) Selector of pulses by duration
SU744662A1 (en) Device for documenting television images
SU1734208A1 (en) Multiinput counter
SU1298759A1 (en) Information input-output device
SU1499320A1 (en) Arrangement for monitoring and indicating failures
SU1188732A1 (en) Device for equalizing random pulse arrivals