SU1411953A1 - Selector of pulses by duration - Google Patents

Selector of pulses by duration Download PDF

Info

Publication number
SU1411953A1
SU1411953A1 SU853942016A SU3942016A SU1411953A1 SU 1411953 A1 SU1411953 A1 SU 1411953A1 SU 853942016 A SU853942016 A SU 853942016A SU 3942016 A SU3942016 A SU 3942016A SU 1411953 A1 SU1411953 A1 SU 1411953A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
selector
duration
level
Prior art date
Application number
SU853942016A
Other languages
Russian (ru)
Inventor
Анатолий Михайлович Осадчий
Владимир Николаевич Павлов
Валерий Тимофеевич Соломин
Original Assignee
Предприятие П/Я В-8670
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8670 filed Critical Предприятие П/Я В-8670
Priority to SU853942016A priority Critical patent/SU1411953A1/en
Application granted granted Critical
Publication of SU1411953A1 publication Critical patent/SU1411953A1/en

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в приемных оконечных устройствах волоконно-оптических линий св зи, а также в устройствах автоматики и вычислительной техники. Цель изобретени  - расширение функциональных возможностей селектора импульсов по длительности достигаетс  за счет получени  выходного сигнала, пропорционального по длительности входному сигналу, при одновременном повышении надежности функционировани  путем исключени  формировани  ложных импульсов , что обеспечиваетс  предложенным вариантом схемы построени  селектора. На чертеже показаны элементы И 1 и 4, входна  2, выходна  3 шины, элемент 5 задержки, элемент НЕ 6. По сравнению с прототипом в предлагаемом селекторе исключен элемент НЕ и произведена замена элемента с И-НЕ на элемент И, что обусловлено - необходимостью исключени  избыточной инверсии сигнала. 1 ил. (ЛThe invention relates to a pulse technique and can be used in receiving end devices of fiber-optic communication lines, as well as in automation and computing devices. The purpose of the invention is the extension of the functionality of the pulse selector in duration is achieved by obtaining an output signal proportional to the duration of the input signal, while at the same time increasing the reliability of operation by eliminating the formation of spurious pulses, which is provided by the proposed option of the selector circuit. The drawing shows the elements And 1 and 4, input 2, output 3 tires, delay element 5, element NOT 6. Compared with the prototype, the proposed selector eliminated the element NOT and replaced the element with AND-NOT with element AND, which is due to the need elimination of excessive signal inversion. 1 il. (L

Description

Изобретение относитс  к импульсной технике и может быть использовано в приемных оконечных устройствах волоконно-оптических линий св зи, устройствах автоматики, вычислительной техники и т.п.The invention relates to a pulse technique and can be used in receiving end devices of fiber-optic communication lines, automation devices, computing devices, etc.

Цель изобретени  - расширение функциональных возможностей устройства путем получени  выходного сигнала, пропорционального по длительности входному, при одновременном повьииении надежности функционировани  за счет исключени  формирова йи  ложных импульсов . The purpose of the invention is to expand the functionality of the device by obtaining an output signal proportional to the input signal duration, while at the same time increasing the reliability of operation by eliminating the formation of false pulses.

На чертеже показана структурна  / электрическа  схема устройства.The drawing shows the structural / electrical circuit of the device.

Устройство содер сит первый элемент И 1, первый вход которого соединен с входной шиной 2, выходную шину 3, котора  соединена с выходом второго элемента И 4, первый вход которого соединен с выходом элемента 5 задерж- ки и входом элемента НЕ 6, выход которого соединен с вторым входом элемента И 1, выход которого соединен с входом элемента 5 задержки. Второй вход элемента И 4 соединен с входной шиной 2.The device contains the first element AND 1, the first input of which is connected to the input bus 2, the output bus 3, which is connected to the output of the second element AND 4, the first input of which is connected to the output of the delay element 5 and the input of the HE element 6, the output of which is connected with the second input element And 1, the output of which is connected to the input of the element 5 delay. The second input element And 4 is connected to the input bus 2.

Устройство работает следующим образом.The device works as follows.

В исходном состо нии на шине 2 присутствует уровень логического О Последний также присутствует на первом входе элемента И 1 и втором входе элемента И 4. Поэтому ка выходе элемента И 1 и на входе элемента НЕ 6 устанавливаетс  уровень логического О. На втором входе элемента И 4, его выходе и выходной шине 3 устройства - уровень логического О, а на выходе элемента НЕ 6 и втром вхо- ,де элемента И 1 - уровень логичес- |кой 1.In the initial state on bus 2 there is a logical O level. The latter is also present at the first input of the element AND 1 and the second input of the element AND 4. Therefore, the output of the element AND 1 and the input of the element NOT 6 sets the level of the logical O. At the second input of the element And 4 , its output and output bus 3 of the device is the level of logical O, and the output of the element is NOT 6 and the second input, and the element I 1 is the level of logical 1.

При поступлении на вход селектора импульса единичного уровн  на выходе элемента И 1 по вл етс  уровень логической 1, поступающий далее через элемент 5 задержки на вход элементаWhen a single level impulse arrives at the input of the selector, the logical level 1 appears at the output of the element I 1, which then enters the element through the input element 5

НЕ 6, в результ.ате чего на его выходе по вл етс  уровень логического О На второй вход элемента И 4 по ступает уровень логической 1. С этого момента времени, т.е. через врем  . Ь определ емое элементом задержки, без учета инерционности логических элементов, уфовень логической 1 (если он еще присутствует на входе селектора и L ответственноNOT 6, as a result of which the logical level O appears at its output. The logical input 1 comes to the second input of the element 4. From this point in time, i.e. through time B defined by the delay element, without taking into account the inertia of the logic elements, the logic unit 1 (if it is still present at the input of the selector and L responsibly

5five

« jS"JS

0 0

00

5five

на втором входе элемента И 4) по вл етс  на выходе элемента И 4 и на выходной шине 3 устройства.at the second input of the element And 4) appears at the output of the element And 4 and at the output bus 3 of the device.

После поступлени  уровн  логической 1 на. вход элемента НЕ 6, на его выходе по вл етс  уровень логического О, поступающий на второй вход элемента И 1 и отключающий его от входной щины 2. Этим начинаетс  процесс возвращени  селектора в исходное состо ние и его подготовка к следующему циклу работы.After entering the level of logical 1 on. the input of the element is NOT 6, at its output a level of logic O appears, arriving at the second input of the element I 1 and disconnecting it from the input layer 2. This begins the process of returning the selector to its initial state and preparing it for the next work cycle.

На выходе элемента И 1 вновь по вл етс  уровень логического О, который за очередное врем  Г э з проходит через элемент 5 задержки.At the output of the And 1 element, the logic level O appears again, which for the next time G ez passes through the delay element 5.

В результате этого через врем , равное от поступлени  на вход селектора импульса единичного уровн , на входе элемента И 4 по вл етс  уровень логического О. Элемент И 4 переходит в закрытое состо ние и отключает выходную шину 3 селектора от входной шины 2, а на выходе элемента НЕ 6 по вл етс  уровень х огической 1, поступающий на второй вход элемента И 1, в результате чего селектор переходит в исходное состо ние - состо ние готовности к работе со следующим входным импульсом.As a result, after a time equal to the input of a single-level pulse selector at the input of element I 4, the logic level O appears. Element 4 goes into the closed state and disconnects the output bus 3 of the selector from the input bus 2, and the element HE 6 appears level x ogical 1, arriving at the second input of the element I 1, as a result of which the selector switches to the initial state - the state of readiness for operation with the next input pulse.

Врем  2 I э 3  вл етс  периодом работы селектора. За это врем  входной импульс с длительностью S ъ блокируетс  селектором, а с длительностью D э. | 6V 2 3 J блокируетс  до времени g,з а последующа Time 2 I e 3 is the selector period. During this time, the input pulse with duration S b is blocked by a selector, and with duration D e. | 6V 2 3 J is blocked until time g, h and subsequent

4040

4545

5050

5555

его часть, равна its part is equal to

ВхBh

э.з em

по вл етс  на выходной шине 3 устройства.appears on the output bus 3 of the device.

Claims (1)

Формула изобретени  Селектор импульсов по длительности , содержащий первый элемент И, первый вход которого соединен с входной шиной, второй вход - с выходом элемента НЕ, а выход - через элемент задержки с первым входом второго элемента И, выход которого соединен с выходной шиной, отличающий- с   тем, что, с целью расширени  функциональных возможностей устройства путем получени  выходного сигнала, пропорционального по длительности входному, при одновременном повьш1е- нии надежности функционировани , выход элемента задержки соединен с входом элемента НЕ, а второй вход второго элемента И соединен с входной шиной.Claims of the invention Pulse selector with duration, containing the first element I, the first input of which is connected to the input bus, the second input - with the output of the element NOT, and the output through the delay element with the first input of the second element I, the output of which is connected to the output bus so that, in order to expand the functionality of the device by obtaining an output signal proportional to the input duration, while increasing the reliability of operation, the output of the delay element is connected to input ohm NOT element, and the second input of the second AND element is connected to the input bus.
SU853942016A 1985-08-13 1985-08-13 Selector of pulses by duration SU1411953A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853942016A SU1411953A1 (en) 1985-08-13 1985-08-13 Selector of pulses by duration

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853942016A SU1411953A1 (en) 1985-08-13 1985-08-13 Selector of pulses by duration

Publications (1)

Publication Number Publication Date
SU1411953A1 true SU1411953A1 (en) 1988-07-23

Family

ID=21193500

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853942016A SU1411953A1 (en) 1985-08-13 1985-08-13 Selector of pulses by duration

Country Status (1)

Country Link
SU (1) SU1411953A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 807487, кл. Н 03 К 5/19, 1975. Авторское свидетельство СССР № 1051699, кл. Н 03 К 5/19, 1982. *

Similar Documents

Publication Publication Date Title
SU1411953A1 (en) Selector of pulses by duration
SU1370750A1 (en) Clocking device
SU1451840A1 (en) Pulse shaper
SU1661979A1 (en) Device for separating the first and the letter pulses in packet
SU1099395A1 (en) Receiver of commands for slaving velocity
SU1728975A1 (en) Channel selector
SU1157544A1 (en) Device for functional-parametric checking of logic elements
SU1193658A1 (en) Device for comparing binary numbers
SU1529427A1 (en) Device for time separation of two sampled signals
SU1058081A1 (en) Device for synchronizing pulse sequence
SU1450091A1 (en) Apparatus for clock synchronization and extraction of pulse train
SU1510074A1 (en) Pulse synchronizing device
SU1420653A1 (en) Pulse synchronizing device
SU1422363A1 (en) Digital variable delay line
SU1241449A1 (en) Pulse discriminator
SU1157666A1 (en) Single pulse generator
SU1005285A2 (en) Device for multiplying pulse repetition frequency of periodic pulses
SU1081785A1 (en) Pulse-position comparator
SU1553976A2 (en) Device for checking condition of digital objects
SU1190532A1 (en) Device for reception of bipulsed signal
SU1372606A1 (en) Selector of pulse sequence
SU1485224A1 (en) Data input unit
SU425337A1 (en) DEVICE FOR ALLOCATION OF A SINGLE PULSE \
SU1370751A1 (en) Pulse shaper
SU1132346A1 (en) Pulse burst generator