SU1476453A1 - Устройство дл синхронизации приема асинхронных сигналов - Google Patents

Устройство дл синхронизации приема асинхронных сигналов Download PDF

Info

Publication number
SU1476453A1
SU1476453A1 SU874345347A SU4345347A SU1476453A1 SU 1476453 A1 SU1476453 A1 SU 1476453A1 SU 874345347 A SU874345347 A SU 874345347A SU 4345347 A SU4345347 A SU 4345347A SU 1476453 A1 SU1476453 A1 SU 1476453A1
Authority
SU
USSR - Soviet Union
Prior art keywords
asynchronous
trigger
inputs
output
asynchronous signals
Prior art date
Application number
SU874345347A
Other languages
English (en)
Inventor
Евгений Николаевич Бантюков
Original Assignee
Научно-исследовательский и проектно-конструкторский институт автоматизированных систем управления транспортом газа
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-исследовательский и проектно-конструкторский институт автоматизированных систем управления транспортом газа filed Critical Научно-исследовательский и проектно-конструкторский институт автоматизированных систем управления транспортом газа
Priority to SU874345347A priority Critical patent/SU1476453A1/ru
Application granted granted Critical
Publication of SU1476453A1 publication Critical patent/SU1476453A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в устройствах прив зки внешних асинхронных сигналов к синхроимпульсам. Отличительной особенностью устройства  вл етс  то, что в нем отсутствует ограничение на длительность входных и синхронных импульсов. Целью изобретени   вл етс  повышение быстродействи . Поставленна  цель достигаетс  за счет введени  в каждый блок 2 приема асинхронного сигнала элемента 6 задержки, подсоединени  триггера 5 к триггеру 7 и подключени  блока 2 к распределителю 1 импульсов. 1 ил.

Description

О 4
сд
СО
1
Изобретение относитс  к вычислительной технике и может быть использовано в устройствах прив зки внешних асинхронных импульсов к синхроимпульсам .
Целью изобретени   вл етс  повышение быстродействи .
На чертеже приведена схема предлагаемого устройства.
Устройство содержит распределитель 1 импульсов, блоки 2.1,...,2.п приема асинхронного сигнала, входы 3.1,...,З.п асинхронных сигналов, вы
ходы 4.14.п устройства. Каждый
блок 2 приема асинхронного сигнала содержит триггер 5, элемент 6 задержки , триггер 7.
Устройство работает следующим образом .
В исходном состо нии триггеры 5 и 7 всех блоков 2.1,2.2,...,2.п наход тс  в нулевом положении. Величина задержки Я элементов 6 должна быть равна длительности фронта импульсов , выдаваемых распределителем 1 импульсов, т.е. такой, чтобы к моменту по влени  фронта импульса на выходе элемента 6 триггер 7 был разблокирован по входу сброса в О .
На чертеже приведен пример выполнени  устройства, в котором триггеры 5 и 7 по синхровходам работают от перепадов 0-1 импульсов, поступающих на эти входы, по асинхронным входам сброс устанавливаетс  в нулевое положение по нулевому сигналу.
При поступлении асинхронного сигнала по одному из входов 3.1,...,3.п
например 3.1 по переднему фронту это
го импульса устанавливаетс  в единичное положение триггер 5 первого блока 2.1.
При по влении первого импульса с выхода распределител  1 импульса разрешаетс  работа триггера 7 по синх- ровходу и запускаетс  элемент 6 за- держки этого блока 2.1.
Через врем  и по переднему фронту импульса с выхода элемента 6 задержки устанавливаетс  в единичное поло- жение триггер 7 блока 2.1. На выходе 4.1 по вл етс  сигнал с пр мого выхода триггера 7, одновременно вследствие по влени  на инверсном выходе триггера 7 нулевого сигнала, триггер 5 блока 2.1 устанавливаетс  в нулевое положение. В момент окончани  импульса на первом выходе рас
to
764532
пределител  1 импульсов триггер 7 устанавливаетс  в нулевое положение. На входе 4.1 оканчиваетс  импульс. Устройство установилось в исходное состо ние.
Таким образом, на выходе 4.1 (соответствующем входу 3.1), выдан импульс, синхронный импульсу, выданному распределителем 1 импульсов
и равный по длительности t
где
t v - длительность импульсов, выдаваемых на выходы распределител  1 импульсов .
При поступлении импульсов на другие Входы устройство работает аналогично .
При поступлении импульсов на входы 3.1,3.2,..,,3.п одновременно или с интервалом, меньшим То, где Т0 1/f0, в единичное положение устанавливаютс  триггеры 5 блоков 2.1, 2.2
2,п на входы 3.1, 3.2,...,З.п которых поступили импульсы. Устройство же последовательно во времени выдает импульсы на выход 4.1,4.2,...,4.п.
Таким образом, если при включении питани  триггеры 5 и 7 каких-либо блоков 2 установ тс  в единичное по- ложение, то устройство устанавливаетс  в исходное состо ние без подачи специального импульса.
.40
0
35
45
5

Claims (1)

  1. Формула изобретени 
    Устройство дл  синхронизации приема асинхронных сигналов, содержащее распределитель импульсов, п блоков приема асинхронных сигналов, где п - число каналов, причем каждый блок приема асинхронных сигналов содержит два триггера, пр мой выход первого триггера соединен с информационным входом второго триггера, инверсный выход которого соединен с входом сброса в О первого тригге-0 ра, отличающеес  тем, что, с целью повышени  быстродействи  устройства, в каждый блок приема асинхронных сигналовtвведен элемент задержки, прлчем синхровходы первых трипе ов блоков приема асинхронных сигналоз с первого по n-й  вл ютс  соответственно входами с первого по n-й асинхронных сигналов устройства, информационные входы первых триггеров всех блоков приема асинхронных сигналов объединены и соединены с шиной единичного потенциала устройства выходы распределител  импульсов с
    314764534
    первого по n-й соединены с входамилов соединен с синхровходом второго
    элементов задержки и с входами сбро-триггера, пр мые выходы вторых тригса в О второго триггера соответст-геров блоков с первого по n-й приема
    вующего блока приема асинхронных сиг-асинхронных сигналов  вл ютс  соотналов , выход элемента задержки в каж-ветственно выходами с первого по
    дом блоке приема асинхронных сигна-n-й устройства.
SU874345347A 1987-10-26 1987-10-26 Устройство дл синхронизации приема асинхронных сигналов SU1476453A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874345347A SU1476453A1 (ru) 1987-10-26 1987-10-26 Устройство дл синхронизации приема асинхронных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874345347A SU1476453A1 (ru) 1987-10-26 1987-10-26 Устройство дл синхронизации приема асинхронных сигналов

Publications (1)

Publication Number Publication Date
SU1476453A1 true SU1476453A1 (ru) 1989-04-30

Family

ID=21343019

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874345347A SU1476453A1 (ru) 1987-10-26 1987-10-26 Устройство дл синхронизации приема асинхронных сигналов

Country Status (1)

Country Link
SU (1) SU1476453A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 304570, кл. G 06 F 3/00, 1968, Авторское свидетельство СССР I 1325454, кл. G 06 F 3/У9, 1986. *

Similar Documents

Publication Publication Date Title
SU1476453A1 (ru) Устройство дл синхронизации приема асинхронных сигналов
SU741441A1 (ru) Устройство дл синхронизации импульсов
SU1243113A1 (ru) Устройство дл синхронизации импульсов
SU1651285A1 (ru) Многоканальное устройство приоритета
SU1387182A1 (ru) Программируемый многоканальный таймер
SU1432751A1 (ru) Фазовый синхронизатор
SU1764155A1 (ru) Устройство дл выделени синхронизированной пачки импульсов
SU1157666A1 (ru) Формирователь одиночного импульса
SU917324A1 (ru) Устройство дл синхронизации импульсов
SU1378029A1 (ru) Устройство дл формировани импульсов
SU1322434A1 (ru) Устройство синхронизации импульсов
RU1811003C (ru) Устройство дл разделени импульсов
SU1238259A1 (ru) Устройство дл приема дискретной информации
SU1197121A1 (ru) Устройство тактовой синхронизации
SU1554071A1 (ru) Устройство дл измерени времени опережени синхронизатора
RU1786675C (ru) Устройство дл цикловой синхронизации
SU1128376A1 (ru) Устройство дл синхронизации импульсов
SU1070687A1 (ru) Устройство дл синхронизации импульсов
SU1092743A2 (ru) Синхронизирующее устройство
SU1283767A1 (ru) Многоканальное приоритетное устройство
SU1019634A1 (ru) Устройство дл переключени каналов
SU1660195A1 (ru) Регенератор импульсной последовательности
SU1432542A1 (ru) Устройство дл сопр жени абонента с общей магистралью
SU915267A1 (ru) Устройство синфазного приема импульсных сигналов г
SU1226638A1 (ru) Селектор импульсов