SU1378029A1 - Устройство дл формировани импульсов - Google Patents
Устройство дл формировани импульсов Download PDFInfo
- Publication number
- SU1378029A1 SU1378029A1 SU864126577A SU4126577A SU1378029A1 SU 1378029 A1 SU1378029 A1 SU 1378029A1 SU 864126577 A SU864126577 A SU 864126577A SU 4126577 A SU4126577 A SU 4126577A SU 1378029 A1 SU1378029 A1 SU 1378029A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- trigger
- input
- output
- bus
- clock
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использовано в вычислительной технике и радиотехнике при построении регистров и запоминающих устройств, фильтров и устройств задержки с использованием приборов с переносом зар да на основе коммутируемых конденсаторов.Целью изобретени вл етс повьшение надежности работы. Устройство содержит IK- триггеры 1 и 4, регистр 2 сдвига,тактовую шину 3, управл ющую шину 5, триггер 6, D-триггер 7 и делитель 8 частоты. По сравнению с прототипом предложенное устройство содержит меньшее число элементов и св зей между ними, что повышает его надежность. В устройстве исключена дополнительна шина установки в нулевое состо ние, т.к. из любого произвольного состо ни оно всегда приходит в исходное состо ние. В устройстве обеспечиваетс жестка прив зка импульсов управлени к тактовым. 1 ил. с (Л
Description
Изобретение относитс к импульсной технике и может быть использовано в вычислительной и радиотехнике при построении регистров и запоминающих устройств , фильтров и устройств задержки с использованием приборов с переносом зар дов на основе коммутируемых конденсаторов . В частности, изобретение
6, 7 наход тс в состо нии О. В это состо -ние устройство переходит из любого произвольного состо ни , возникающего , например, после включени устройства. В первоначальный момент времени ло переднему фронту импульса с управл ющей шины 5 на выходе триггера 1, на 1-входе которого действуможет быть использовано дл формиро- |g ет Г ,.а на К-входе - О, устанаввани сигналов тактировани и управлени микросхемой 528ХК1.
Целью изобретени вл етс повышение надежности работы.
На чертеже изображена электрическа принципиальна схема устройства.
Устройство дл формировани импульсов содержит первый триггер 1 1К-типа, регистр 2 сдвига, синхронизирующий вход которого подключен к тактовой шине 3, а (i+2)-выход к синхронизирующему входу второго триггера 4 1К-типа, управл ющую шину 5,третий триггер 6, пр мой выход которого соединен с 1-входом второго триггера А, четвёртый триггер 7 D-типа и делитель 8 частоты, а третий триггер 6 выполнен на триггере D-типа, синхронизирующий вход делител частоты соединен с синхронизирующим входом первого триггера 1 и подключен к управл ющей , шине 5, а выход делител 8 частоты соединен с синхронизирующим входом четвертого триггера, D-вход которого подключен к шине 1, а выход соединен с D-входом третьего триггера 6, синхронизирующий вход которого соединен с (i-2)-выходом регистра 2 сдвига и подключен к R- входу первого триггера 1, 1-вход которого соединен с шиной 1, а К- вход - с шиной О, R-вход третьего триггера 6 соединен с пр мым выходом второго триггера 4, К-вход которого подключен к инверсному выходу
15
20
30
третьеЛ
го триггера 6, выход которого соединен с R-входом четвертого триггера 4 и подключен к первой выходной шине 9, втора , треть и четверта выходные шины 10, 11, 12 соединены соответст- : венно с (i-2)-, i-, (i+2)-выходами 50 регистра 2 сдвига, информационный вход которого подключен к выходу первого триггера 1.
Устройство работает следующим образом .55
Исходным состо нием устройства считаетс такое, при котором регистр , 2 сдвига, делитель 8, триггеры 1, 4,
ливаетс 1, котора подаетс на информационный вход регистра 2 сдвига. Очередной импульс с тактовой шины 3 в следующий момент времени устанавливает на первом выходе регистра 2 состо ние 1, что вызывает обнуление триггера 1 по входу R, В следующий момент времени на первом выходе регистра 2 по вл етс О, т.к. на его информационном входе имеет место потенциал О. С по влением каждого последующего импульса с тактовой шины 3 на синхронизирующем -входе регистра 2 по нему далее продвигаетс 1. Таким 25 образом, с .выходов регистра 2 сигналы, получаем три фазосдвинутых последовательности импульсов.
Импульсы с управл ющей шины 5 поступают на делитель 8, на выходе которого получаем последовательность импульсов с частотой, задающей частоту выходных импульсов,
В следующий момент времени по переднему фронту импульса, поступающего с выхода делител 8, триггер 7 переходит в состо ние 1, т.к, на его D-входе , а на R-входе - О, и тем самым подготавливает триггер 6 к переключению в состо ние 1.
В следующий момент времени по заднему фронту тактового импульса, поступающего с выходной шины 10, триггер 6 устанавливаетс в состо ние 1, поскольку на его D-входе действует 1 с выхода триггера 7, а на R-входе - О с выхода триггера 4,, Передним фронтом импульса, поступающего с выходной шины 12, триггер 4 переходит в состо ние 1, т.к. на 1-входе действует 1, а на К-входе- состо ние О с соответствующих выходов триггера 6. Как только на выходе триггера 4 по вл етс состо ние 1, которое воздействует на R-вход триггера 6, триггер 6 обнул етс .Установившиес потенциалы на выходах триггера 6 подготавливают триггер 4 к переключению в состо ние О, и в следующий момент времени по передне35
40
6, 7 наход тс в состо нии О. В это состо -ние устройство переходит из любого произвольного состо ни , возникающего , например, после включени устройства. В первоначальный момент времени ло переднему фронту импульса с управл ющей шины 5 на выходе триггера 1, на 1-входе которого действует Г ,.а на К-входе - О, устанавg ет Г ,.а на К-входе - О, устанав5
0
0
: 0
5
ливаетс 1, котора подаетс на информационный вход регистра 2 сдвига. Очередной импульс с тактовой шины 3 в следующий момент времени устанавливает на первом выходе регистра 2 состо ние 1, что вызывает обнуление триггера 1 по входу R, В следующий момент времени на первом выходе регистра 2 по вл етс О, т.к. на его информационном входе имеет место потенциал О. С по влением каждого последующего импульса с тактовой шины 3 на синхронизирующем -входе регистра 2 по нему далее продвигаетс 1. Таким 5 образом, с .выходов регистра 2 сигналы, получаем три фазосдвинутых последовательности импульсов.
Импульсы с управл ющей шины 5 поступают на делитель 8, на выходе которого получаем последовательность импульсов с частотой, задающей частоту выходных импульсов,
В следующий момент времени по переднему фронту импульса, поступающего с выхода делител 8, триггер 7 переходит в состо ние 1, т.к, на его D-входе , а на R-входе - О, и тем самым подготавливает триггер 6 к переключению в состо ние 1.
В следующий момент времени по заднему фронту тактового импульса, поступающего с выходной шины 10, триггер 6 устанавливаетс в состо ние 1, поскольку на его D-входе действует 1 с выхода триггера 7, а на R-входе - О с выхода триггера 4,, Передним фронтом импульса, поступающего с выходной шины 12, триггер 4 переходит в состо ние 1, т.к. на 1-входе действует 1, а на К-входе- состо ние О с соответствующих выходов триггера 6. Как только на выходе триггера 4 по вл етс состо ние 1, которое воздействует на R-вход триггера 6, триггер 6 обнул етс .Установившиес потенциалы на выходах триггера 6 подготавливают триггер 4 к переключению в состо ние О, и в следующий момент времени по передне5
0
му фронту очередного тактового импульса с шины 12 триггер 6 переходит в состо ние О.
В качестве регистра 2 сдвига может быть использована микросхема типа 564ИР2, делител 8 - микросхема 564ИЕ15, в качестве 1К-триггеров - микросхема 564ТВ1, 0-триггера - микросхема 564ТМ2, а D-триггер может быть выполнен также на основе микросхемы 564ТМ2.
По сравнению с прототипом предложенное устройство формировани им- пульсов проще по построению, поскольку содержит меньшее число элементов и св зей между ними, вследствие чего обладает высокой надежностью. В предложенном устройстве не требуетс до- полнительной шины установки в нулевое состо ние, т.к. устройство из любого произвольного состо ни всегда приходит в исходное. Устройство обеспечивает жесткую прив зку импульсов уп- равлени к тактовым.
Claims (1)
- Формула изобретениУстройство дл формировани импульсов , содержащее первый триггер 1К-типа, регистр сдвига, синхронизирующий вход которого подключен к тактовой шине,а ()-выход - к синхронизирующему входу второго триггера0n 501К-типа, управл ющую шину, третий триггер, пр мой выход которого соединен с 1-входом второго триггера, о т- личающеес тем, что, с целью повышени надежности работы, введены четвертый триггер D-типа и делитель частоты, а третий триггер выполнен на триггере D-типа, синхронизирующий вход делител част.оты соединен с синхронизирующим входом первого триггера и подключен к управл ющей шине, а выход делител частоты соединен с синхронизирующим входом четвертого триггера, D-вход которого подключен к шине логической единицы, а выход соединен с D-входом третьего триггера, синхронизирующий вход которого соединен с (i-2)-выходом регистра сдвига и подключен к R-входу первого триггера, 1-вход которого соединен с шиной логической единицы, а К- вход - с шиной логического нул , R- вход третьего триггера соединен с пр мым выходом второго триггера, К- вход которого подключен к инверсному выходу третьего триггера, пр мой выход которого соединен с R-входом четвертого триггера и подключен к первой выходной шине, втора , треть и четверта выходные шины соединены соответственно с (i-2)-, i-, (i+2)- выходами регистра сдвига, информационный вход которого подключен к выходу первого триггера.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864126577A SU1378029A1 (ru) | 1986-09-29 | 1986-09-29 | Устройство дл формировани импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864126577A SU1378029A1 (ru) | 1986-09-29 | 1986-09-29 | Устройство дл формировани импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1378029A1 true SU1378029A1 (ru) | 1988-02-28 |
Family
ID=21259980
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864126577A SU1378029A1 (ru) | 1986-09-29 | 1986-09-29 | Устройство дл формировани импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1378029A1 (ru) |
-
1986
- 1986-09-29 SU SU864126577A patent/SU1378029A1/ru active
Non-Patent Citations (1)
Title |
---|
Букреев И.Н. Микроэлектронные схемы цифровых устройств. М.: Сов. радио, -1975, с. 272-278. Савишкин Л.В., Бернацкий В.И. Распределитель импульсов. - Передовой производственно-технический опыт. ВгаШ, сер. Т9, вып. 1, 1985, с.40-41. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1378029A1 (ru) | Устройство дл формировани импульсов | |
US4493095A (en) | Counter having a plurality of cascaded flip-flops | |
KR0152346B1 (ko) | 클럭 스위칭 회로 | |
SU1330753A1 (ru) | Устройство фазировани синхронных источников импульсов с произвольным коэффициентом делени | |
SU553737A1 (ru) | Устройство синхронизации | |
SU1531185A1 (ru) | Устройство синхронизации импульсов | |
SU1145471A1 (ru) | Устройство тактовой синхронизации | |
SU758500A1 (ru) | Синхронизатор импульсов | |
SU1275746A1 (ru) | Устройство дл синхронизации импульсов | |
SU1085003A1 (ru) | Формирователь сигнала опорной частоты | |
SU1156045A1 (ru) | Устройство дл синхронизации системы обмена информацией | |
SU1205280A1 (ru) | Устройство дл синхронизации импульсов | |
SU402143A1 (ru) | Устройство для синхронизации импульсов | |
SU1163466A1 (ru) | Формирователь импульсов | |
SU1462291A1 (ru) | Устройство дл определени экстремальных значений последовательности чисел | |
SU1539976A1 (ru) | Устройство дл синхронизации импульсов | |
SU1734199A1 (ru) | Устройство синхронизации импульсов | |
SU781801A1 (ru) | Формирователь импульсов,сдвинутых во времени | |
SU1476453A1 (ru) | Устройство дл синхронизации приема асинхронных сигналов | |
SU748838A1 (ru) | Устройство дл синхронизации импульсных последовательностей | |
RU1811003C (ru) | Устройство дл разделени импульсов | |
SU1432751A1 (ru) | Фазовый синхронизатор | |
SU790224A1 (ru) | Устройство дл синхронизации импульсов | |
RU1812625C (ru) | Устройство синхронизации | |
SU1713093A1 (ru) | Устройство дл задержки импульсов |