SU1476453A1 - Asynchronous signal reception synchronizer - Google Patents

Asynchronous signal reception synchronizer Download PDF

Info

Publication number
SU1476453A1
SU1476453A1 SU874345347A SU4345347A SU1476453A1 SU 1476453 A1 SU1476453 A1 SU 1476453A1 SU 874345347 A SU874345347 A SU 874345347A SU 4345347 A SU4345347 A SU 4345347A SU 1476453 A1 SU1476453 A1 SU 1476453A1
Authority
SU
USSR - Soviet Union
Prior art keywords
asynchronous
trigger
inputs
output
asynchronous signals
Prior art date
Application number
SU874345347A
Other languages
Russian (ru)
Inventor
Евгений Николаевич Бантюков
Original Assignee
Научно-исследовательский и проектно-конструкторский институт автоматизированных систем управления транспортом газа
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-исследовательский и проектно-конструкторский институт автоматизированных систем управления транспортом газа filed Critical Научно-исследовательский и проектно-конструкторский институт автоматизированных систем управления транспортом газа
Priority to SU874345347A priority Critical patent/SU1476453A1/en
Application granted granted Critical
Publication of SU1476453A1 publication Critical patent/SU1476453A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в устройствах прив зки внешних асинхронных сигналов к синхроимпульсам. Отличительной особенностью устройства  вл етс  то, что в нем отсутствует ограничение на длительность входных и синхронных импульсов. Целью изобретени   вл етс  повышение быстродействи . Поставленна  цель достигаетс  за счет введени  в каждый блок 2 приема асинхронного сигнала элемента 6 задержки, подсоединени  триггера 5 к триггеру 7 и подключени  блока 2 к распределителю 1 импульсов. 1 ил.The invention relates to computing and can be used in devices for coupling external asynchronous signals to clock pulses. A distinctive feature of the device is that there is no limit on the duration of the input and synchronous pulses. The aim of the invention is to increase speed. The goal is achieved by introducing an asynchronous signal of delay element 6 into each receiving unit 2, connecting trigger 5 to trigger 7, and connecting block 2 to the distributor 1 pulses. 1 il.

Description

& B

О 4About 4

сдsd

СОWITH

1one

Изобретение относитс  к вычислительной технике и может быть использовано в устройствах прив зки внешних асинхронных импульсов к синхроимпульсам .The invention relates to computing and can be used in devices for coupling external asynchronous pulses to sync pulses.

Целью изобретени   вл етс  повышение быстродействи .The aim of the invention is to increase speed.

На чертеже приведена схема предлагаемого устройства.The drawing shows a diagram of the proposed device.

Устройство содержит распределитель 1 импульсов, блоки 2.1,...,2.п приема асинхронного сигнала, входы 3.1,...,З.п асинхронных сигналов, выThe device contains a distributor of 1 pulses, blocks 2.1, ..., 2.p of receiving an asynchronous signal, inputs 3.1, ..., Z.p of asynchronous signals, you

ходы 4.14.п устройства. Каждыйmoves 4.14.p devices. Each

блок 2 приема асинхронного сигнала содержит триггер 5, элемент 6 задержки , триггер 7.the asynchronous signal receiving unit 2 comprises a trigger 5, a delay element 6, a trigger 7.

Устройство работает следующим образом .The device works as follows.

В исходном состо нии триггеры 5 и 7 всех блоков 2.1,2.2,...,2.п наход тс  в нулевом положении. Величина задержки Я элементов 6 должна быть равна длительности фронта импульсов , выдаваемых распределителем 1 импульсов, т.е. такой, чтобы к моменту по влени  фронта импульса на выходе элемента 6 триггер 7 был разблокирован по входу сброса в О .In the initial state, the triggers 5 and 7 of all blocks 2.1.2.2, ..., 2.n. are in the zero position. The magnitude of the delay I of elements 6 must be equal to the duration of the front of the pulses delivered by the distributor 1 of the pulses such that by the time of the appearance of the pulse at the output of element 6 trigger 7 is unlocked at the reset input in O.

На чертеже приведен пример выполнени  устройства, в котором триггеры 5 и 7 по синхровходам работают от перепадов 0-1 импульсов, поступающих на эти входы, по асинхронным входам сброс устанавливаетс  в нулевое положение по нулевому сигналу.The drawing shows an example of the device, in which the triggers 5 and 7 on synchronous inputs operate from the drops of 0-1 pulses arriving at these inputs, on asynchronous inputs the reset is set to the zero position by the zero signal.

При поступлении асинхронного сигнала по одному из входов 3.1,...,3.пWhen an asynchronous signal arrives at one of the inputs 3.1, ..., 3.p

например 3.1 по переднему фронту этоfor example 3.1 on the leading edge it

го импульса устанавливаетс  в единичное положение триггер 5 первого блока 2.1.pulse is set to one position trigger 5 of the first block 2.1.

При по влении первого импульса с выхода распределител  1 импульса разрешаетс  работа триггера 7 по синх- ровходу и запускаетс  элемент 6 за- держки этого блока 2.1.When the first pulse emerges from the output of the pulse distributor 1, the operation of the trigger 7 is enabled in synchronization and the delay element 6 of this block 2.1 is started.

Через врем  и по переднему фронту импульса с выхода элемента 6 задержки устанавливаетс  в единичное поло- жение триггер 7 блока 2.1. На выходе 4.1 по вл етс  сигнал с пр мого выхода триггера 7, одновременно вследствие по влени  на инверсном выходе триггера 7 нулевого сигнала, триггер 5 блока 2.1 устанавливаетс  в нулевое положение. В момент окончани  импульса на первом выходе расAfter time and on the leading edge of the pulse from the output of the delay element 6, the trigger 7 of the block 2.1 is set to one. At output 4.1, a signal appears from the direct output of flip-flop 7, simultaneously due to the appearance of a zero signal at the inverse output of flip-flop 7, the flip-flop 5 of block 2.1 is set to zero. At the end of the pulse at the first output of the

toto

764532764532

пределител  1 импульсов триггер 7 устанавливаетс  в нулевое положение. На входе 4.1 оканчиваетс  импульс. Устройство установилось в исходное состо ние.limiter 1 pulse trigger 7 is set to the zero position. Input 4.1 terminates a pulse. The device is installed in its original state.

Таким образом, на выходе 4.1 (соответствующем входу 3.1), выдан импульс, синхронный импульсу, выданному распределителем 1 импульсовThus, at the output 4.1 (corresponding to the input 3.1), a pulse is issued, synchronous to the pulse issued by the distributor 1 pulses

и равный по длительности tand equal in duration t

гдеWhere

t v - длительность импульсов, выдаваемых на выходы распределител  1 импульсов .t v - the duration of the pulses delivered to the outputs of the distributor 1 pulses.

При поступлении импульсов на другие Входы устройство работает аналогично .When pulses are received at other Inputs, the device operates in the same way.

При поступлении импульсов на входы 3.1,3.2,..,,3.п одновременно или с интервалом, меньшим То, где Т0 1/f0, в единичное положение устанавливаютс  триггеры 5 блоков 2.1, 2.2When pulses are received at the inputs 3.1.3.2, .., 3.p simultaneously or with an interval shorter than, where T0 1 / f0, the triggers of 5 blocks 2.1, 2.2 are set to one position

2,п на входы 3.1, 3.2,...,З.п которых поступили импульсы. Устройство же последовательно во времени выдает импульсы на выход 4.1,4.2,...,4.п.2, n at the inputs 3.1, 3.2, ..., Z. p which received pulses. The device, however, successively in time, gives pulses to the output 4.1,4.2, ..., 4.p.

Таким образом, если при включении питани  триггеры 5 и 7 каких-либо блоков 2 установ тс  в единичное по- ложение, то устройство устанавливаетс  в исходное состо ние без подачи специального импульса.Thus, if, when the power is turned on, the triggers 5 and 7 of any blocks 2 are set to a single position, then the device is reset to the initial state without a special impulse.

.40.40

0 0

3535

4545

5five

Claims (1)

Формула изобретени Invention Formula Устройство дл  синхронизации приема асинхронных сигналов, содержащее распределитель импульсов, п блоков приема асинхронных сигналов, где п - число каналов, причем каждый блок приема асинхронных сигналов содержит два триггера, пр мой выход первого триггера соединен с информационным входом второго триггера, инверсный выход которого соединен с входом сброса в О первого тригге-0 ра, отличающеес  тем, что, с целью повышени  быстродействи  устройства, в каждый блок приема асинхронных сигналовtвведен элемент задержки, прлчем синхровходы первых трипе ов блоков приема асинхронных сигналоз с первого по n-й  вл ютс  соответственно входами с первого по n-й асинхронных сигналов устройства, информационные входы первых триггеров всех блоков приема асинхронных сигналов объединены и соединены с шиной единичного потенциала устройства выходы распределител  импульсов сA device for synchronizing reception of asynchronous signals containing a pulse distributor, n blocks of receiving asynchronous signals, where n is the number of channels, each block of receiving asynchronous signals contains two flip-flops, a direct output of the first flip-flop is connected to an information input of the second flip-flop, the inverse output of which is connected to the reset input of the first trigger 0, characterized in that, in order to increase the speed of the device, in each block of receiving asynchronous signals a delay element is inserted, which synchronizes the inputs the first trip blocks of the first to the nth asynchronous signaling receive units are respectively the inputs from the first to the nth asynchronous signals of the device, the information inputs of the first triggers of all the receiving blocks of the asynchronous signals are combined and connected to the bus of the unit potential of the pulse distributor from 314764534314764534 первого по n-й соединены с входамилов соединен с синхровходом второгоthe first to the nth is connected to the inputs connected to the synchronous input of the second элементов задержки и с входами сбро-триггера, пр мые выходы вторых тригса в О второго триггера соответст-геров блоков с первого по n-й приемаdelay elements and reset-trigger inputs, direct outputs of the second trigger in O of the second trigger of the corresponding blocks from the first to the n-th reception вующего блока приема асинхронных сиг-асинхронных сигналов  вл ютс  соотналов , выход элемента задержки в каж-ветственно выходами с первого поof the asynchronous sig-asynchronous signals are the ratios, the output of the delay element in each output from the first to дом блоке приема асинхронных сигна-n-й устройства.home unit receiving asynchronous signal-n-th device.
SU874345347A 1987-10-26 1987-10-26 Asynchronous signal reception synchronizer SU1476453A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874345347A SU1476453A1 (en) 1987-10-26 1987-10-26 Asynchronous signal reception synchronizer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874345347A SU1476453A1 (en) 1987-10-26 1987-10-26 Asynchronous signal reception synchronizer

Publications (1)

Publication Number Publication Date
SU1476453A1 true SU1476453A1 (en) 1989-04-30

Family

ID=21343019

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874345347A SU1476453A1 (en) 1987-10-26 1987-10-26 Asynchronous signal reception synchronizer

Country Status (1)

Country Link
SU (1) SU1476453A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 304570, кл. G 06 F 3/00, 1968, Авторское свидетельство СССР I 1325454, кл. G 06 F 3/У9, 1986. *

Similar Documents

Publication Publication Date Title
SU1476453A1 (en) Asynchronous signal reception synchronizer
SU741441A1 (en) Pulse synchronizing device
SU1243113A1 (en) Device for synchronizing pulses
SU1651285A1 (en) Multichannel priority device
SU1387182A1 (en) Programmed multichannel timer
SU1432751A1 (en) Phase synchronizer
SU1764155A1 (en) Synchronizing pulses package discriminating device
SU1157666A1 (en) Single pulse generator
SU917324A1 (en) Pulse synchronizing device
SU1378029A1 (en) Pulse shaper
SU1322434A1 (en) Device for synchronizing pulses
RU1811003C (en) Device for separating pulses
SU1238259A1 (en) Device for reception of discrete information
SU1197121A1 (en) Clocking device
SU1554071A1 (en) Device for measuring synchronizer lead time
RU1786675C (en) Device for cycle synchronization
SU1128376A1 (en) Device for synchronizing pulses
SU1070687A1 (en) Pulse synchronization device
SU1092743A2 (en) Synchronizing device
SU1283767A1 (en) Multichannel priority device
SU1019634A1 (en) Channel selector switch
SU1660195A1 (en) Pulse sequence regenerator
SU1432542A1 (en) Device for connecting subscriber to common trunk line
SU915267A1 (en) Device for synphase reception of pulse signals
SU1226638A1 (en) Pulse discriminator