SU1427360A1 - Dividing device - Google Patents

Dividing device Download PDF

Info

Publication number
SU1427360A1
SU1427360A1 SU853926643A SU3926643A SU1427360A1 SU 1427360 A1 SU1427360 A1 SU 1427360A1 SU 853926643 A SU853926643 A SU 853926643A SU 3926643 A SU3926643 A SU 3926643A SU 1427360 A1 SU1427360 A1 SU 1427360A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
divider
input
controlled frequency
frequency divider
Prior art date
Application number
SU853926643A
Other languages
Russian (ru)
Inventor
Михаил Яковлевич Эйнгорин
Original Assignee
Горьковский Исследовательский Физико-Технический Институт При Горьковском Государственном Университете Им.Н.И.Лобачевского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Горьковский Исследовательский Физико-Технический Институт При Горьковском Государственном Университете Им.Н.И.Лобачевского filed Critical Горьковский Исследовательский Физико-Технический Институт При Горьковском Государственном Университете Им.Н.И.Лобачевского
Priority to SU853926643A priority Critical patent/SU1427360A1/en
Application granted granted Critical
Publication of SU1427360A1 publication Critical patent/SU1427360A1/en

Links

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть исполь- зованй в системах автоматики и в измерительных приборах. Цель изобретени  расширение области применени  за счет обеспечени  непрерывного получени  частного при непрерывном изменении делимого, делител  или их обоих и повышение точности работы. Устройство содержит реверсивный счетчик 1 делител , информационные входы 2, 3 делител , реверсивный счетчик 4 делимого, информационные входы 5,6 делимого, управл емые делители 7, 8 частоты, генератор 9 тактовых импульсов, элементы И 10, 11, триггер 12, управл емый делитель 13 частоты, реверсивньй счетчик 14 частного и элемент задерд- ки 15. Делители частоты вьтолнены по схеме, преобразующей частоты поступающих на их информационные входы .сигналов f. в соответствии с зависи- а -tJ( i МОСТЬЮ f f te М где М - код внх 2 , на управл ющих входах управл емого делител  частоты; k - его разр дность. 1 ил.The invention relates to computing and can be used in automation systems and in instrumentation. The purpose of the invention is the expansion of the field of application by ensuring the continuous production of the quotient with the continuous change of the dividend, the divisor, or both, and an increase in the accuracy of work. The device contains a reversible counter 1 divider, information inputs 2, 3 divider, reversible counter 4 divisible, information inputs 5.6 divisible, controlled dividers 7, 8 frequencies, generator 9 clock pulses, elements 10, 11, trigger 12, controlled frequency divider 13, reversible counter 14 quotient and delay element 15. The frequency dividers are fulfilled according to a scheme that converts the frequencies of incoming signals to their information inputs. f. in accordance with the dependence -tJ (i POST f f te M where M is the code of vnx 2, at the control inputs of the controlled frequency divider; k is its width. 1 Il.

Description

4 tsD4 tsD

ОЭ ОOh o

Изобретение относитс  к в.ьмисли- тельной технике и может быть использовано в системах автоматики и в измерительных приборах.The invention relates to a supervisory technique and can be used in automation systems and in instrumentation.

Цель изобретени  - расширение области примеиени  за счет обеспечени  непрерывного получени  частного при непрерывном изменении делимого, делител  или их обоих и повышение точности работы.The purpose of the invention is to expand the scope of application by ensuring the continuous production of the quotient with the continuous change of the dividend, the divisor, or both, and an increase in the accuracy of the work.

На чертеже представлена функциональна  схема устройства.The drawing shows the functional diagram of the device.

Устройство содержит реверсивный счетчик 1 делител , информационные входы 2,3 (делител ) реверсивный счетчик 4 делимого, информационные входы 5,6 (делимого), управл емые делители 7,8 частоты, генератор 9 тактовых импульсов , элементы И 10, 11, триггер 12, управл емый делитель 13 частоты, реверсивный счетчик 14 частного и элемент 15 задержки с соответствующими св з ми.The device contains a reversible counter 1 divider, information inputs 2,3 (divider) reversible counter 4 divisible, information inputs 5,6 (divisible), controllable dividers 7.8 frequencies, generator 9 clock pulses, elements And 10, 11, trigger 12 , a controlled frequency divider 13, a reversible counter of a quotient 14, and a delay element 15 with corresponding connections.

Устройство работает следующим образом .The device works as follows.

На информационные входы 2,5 (увеличени  содержимого) счетчиков 1., 4 поступают последовательности импульсов , количества которых пропорциональны величинам делител  В и делимого А соответственно. В силу своего построени ,управл емые делители 7,8 частоты преобразуют цоследовательнос ти тактовых импульсов, поступающих на их информационные входы с. выхода генератора 9 тактовых импульсов чере элементы И 10, 11, в последовательности импульсов, частоты следовани  которых пропорциональны величинам В и А соответственно. На информационный вход делител  13 частоты поступают импульсы с частртой следовани , пропорциональной величине В, а на его управл ющие входы - некоторый код С с разр дных выходов счетчика 14. В силу своего построени  дели тедь 13 частоты преобразует входные импульсы с частотой следовани , пропорциональной величине В, в вькодные импульсы с частотой следовани , пропорциональной произведению ВС, и эти импульсы поступают на вычитающий вход счетчика 14 с некоторой задержкой , обусловленной элементом 15 задержки , дл  исключени  возможности сост зани  по фронтам между сигналами .на информационном и управл ющем входах делител  13 частоты. На входThe information inputs 2.5 (content increases) of counters 1., 4 receive a sequence of pulses, the quantities of which are proportional to the values of the divider B and the dividend A, respectively. By virtue of their construction, controlled frequency dividers 7.8 transform the sequence of clock pulses arriving at their information inputs from. the output of the generator 9 clock pulses through elements And 10, 11, in a sequence of pulses, the frequency of which is proportional to the values of B and A, respectively. The information input of the frequency divider 13 receives impulses with a following frequency proportional to the value B, and its control inputs receive some code C from the bit outputs of the counter 14. By virtue of its construction, frequency 13 transforms the input pulses with a following frequency proportional to In, in the code pulses with a frequency that is proportional to the product of the aircraft, and these pulses arrive at the subtractive input of the counter 14 with a certain delay due to the delay element 15, in order to exclude the possibility of On the information and control inputs of the frequency divider 13. At the entrance

5five

00

5five

00

5five

00

5five

00

5five

сложени  счетчика 14 с выхода делител  8 частоты поступает последовательность импульсов с частотой, пропорциональной величине А. Состо ние сметчика 14 стремитс  к состо нию равновеси , т.е. к такому состо нию, при которо1у( частоты следовани  им- рульсов на обоих входах счетчика будут одинаковы, т.е, при котором .Следовательно, код С на выходеadding the counter 14 from the output of the frequency divider 8 enters a sequence of pulses with a frequency proportional to the value A. The condition of the sweeper 14 tends to an equilibrium state, i.e. to such a condition in which (the following frequencies of the impellers on both inputs of the counter will be the same, i.e., in which. Consequently, the C code on the output

счетчика 14 С -- counter 14 C -

Дл  непрерывного изменени  величин делимого А и делител  В подают соответствующие последовательности импульсов на входы сложени  или вычитани  счетчиков 1,4. При этом величина выходного сигнала устройства будет соответственно- измен тьс .To continuously change the values of the divisible A and the divider B, the corresponding pulse sequences are applied to the addition or subtraction inputs of counters 1.4. The value of the output signal of the device will accordingly change.

Claims (1)

Формула изобретени Invention Formula Устройство дл  делени , содержащее , счетчики делимого и делител , входы которых  вл ютс  информационными входами устройства, счетчик частного, разр дные выходы которого  вл ютс  выходами устройства, первый и второй управл емые делители частоты , управл ющие входы которох соединены соответственно с разр дными выходами счетчиков делител  и делимого, генератор тактовых импульсов и первый элемент И, первый вход которого соединен с выходом генератора тактовых импульсов, выход первого элемента И соединен с информационным входом первого управл емого делител  частоты, отличающеес  тем, что, с целью расширени  области применени  за счет обеспечени  непрерывного получени  частного при непрерывном изменении делимого, делител  или их обоих иповышени  точности работы, в него введены третий управ- л емый делитель частоты, триггер, элемент задержки и второй элемент И, а счетчики делимого , делител  и частного выполнены реверсивными, причем управл ющие входы третьего управл емого делител  частоты соединены соответственно с разр дными выходами реверсивного счетчийъ. частного, выход первого управл емого делител  частоты соединен с информационным входом третьего управл емого делител  частоты , выход которого через элемент задержки соединен с входом вычитани The device for dividing, containing the dividend and divider counters, whose inputs are the information inputs of the device, the private counter, the bit outputs of which are the device outputs, the first and second controlled frequency dividers, the control inputs which are connected respectively to the bit outputs of the counters the divider and the dividend, the clock pulse generator and the first element And, the first input of which is connected to the output of the clock pulse generator, the output of the first element And is connected to the information input of the first Controlled frequency divider, characterized in that, in order to expand the scope of application by ensuring continuous production of a particular with a continuous change of the dividend, the divider or both, and increasing the accuracy of operation, a third controlled frequency divider, trigger, delay element and the second element is And, and the counters of the dividend, divider and quotient are reversible, and the control inputs of the third controlled frequency divider are connected respectively to the discharge outputs of the reversible counter. private, the output of the first controlled frequency divider is connected to the information input of the third controlled frequency divider, the output of which is connected to the subtraction input through a delay element реверсивного счетчика частного, вход сложени  которого соединен с выходом второго управл емого делител  частоты , инфбрмационньм вход которого соединен с выходом второго элемента И, первый вход которого соединен с выходом генератора тактовых импульсов и- с синхровходом триггера, пр мой выход которого соединен с вторым входом первого элемента И, инверсный выход триггера соединен с вторым входом второго элемента И, а первый, второйprivate reversal counter, the addition input of which is connected to the output of the second controlled frequency divider, the infrommation input of which is connected to the output of the second element I, the first input of which is connected to the output of the clock pulse generator, and with the synchronous input of the trigger, the forward output of which is connected to the second input of the first element And, the inverse trigger output is connected to the second input of the second element And, and the first, second и третий управл емые делители частоты выполнены по схеме, преобразующей частоты поступающих на их информационные входы сигналов fj выходных сигналов вand the third controlled frequency dividers are made according to a scheme that converts the frequencies of the output signals fj arriving at their information inputs to ВИИ с зависимостью VII with addiction в частоты соответст -ыin frequency according to МM 10ten где М - код на управл ющих входах управл емого делител  частоты; k - его разр дность.where M is the code at the control inputs of the controlled frequency divider; k is its rank.
SU853926643A 1985-04-17 1985-04-17 Dividing device SU1427360A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853926643A SU1427360A1 (en) 1985-04-17 1985-04-17 Dividing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853926643A SU1427360A1 (en) 1985-04-17 1985-04-17 Dividing device

Publications (1)

Publication Number Publication Date
SU1427360A1 true SU1427360A1 (en) 1988-09-30

Family

ID=21188245

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853926643A SU1427360A1 (en) 1985-04-17 1985-04-17 Dividing device

Country Status (1)

Country Link
SU (1) SU1427360A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Эйнгорин М.Я. О некоторых операци х, реализуемых вычислительной машиной последовательного типа.-Изв. ВУЗов:Радиофизика, 1962. Авторское свидетельство СССР № 615477, кл. G 06 F 7/52, 1982. *

Similar Documents

Publication Publication Date Title
SU1427360A1 (en) Dividing device
SU928345A2 (en) Discrete pulse repetition frequency multiplier
SU643868A1 (en) Computer
SU1081783A1 (en) Pulse repetition frequency multiplier
SU1443172A1 (en) Variable-countdown frequency divider
SU436351A1 (en) POSSIBLE DEVICE
SU490081A1 (en) Digital control device
SU798833A1 (en) Multiplying-dividing device
SU590735A1 (en) Multiplication arrangement
SU430372A1 (en) DEVICE FORMATION OF TEMPORAL SEQUENCE OF PULSES
SU542338A1 (en) Periodic pulse frequency multiplier
SU926672A2 (en) Frequency pulse multiplying/dividing device
SU580647A1 (en) Frequensy divider with fractional division factor
SU875341A1 (en) Digital linear interpolator
SU552623A1 (en) Pulse frequency function converter
SU518003A1 (en) Reversible decimal pulse counter
SU595862A1 (en) Pulse-frequency doubler
SU627554A1 (en) Frequency multiplier
SU758473A1 (en) Frequency multiplier
SU1290536A1 (en) Device for converting number from residual class system to position code
SU790099A1 (en) Digital pulse repetition frequency multiplier
SU764135A1 (en) Pulse recurrence frequency divider
SU681428A1 (en) Device for selecting minimum number
SU666540A1 (en) Device for computing functions : y equals e raised to the x power
SU630628A1 (en) Multiplier