RU2025829C1 - Интегральная схема на комплементарных моп-транзисторах - Google Patents
Интегральная схема на комплементарных моп-транзисторах Download PDFInfo
- Publication number
- RU2025829C1 RU2025829C1 SU4831588/25A SU4831588A RU2025829C1 RU 2025829 C1 RU2025829 C1 RU 2025829C1 SU 4831588/25 A SU4831588/25 A SU 4831588/25A SU 4831588 A SU4831588 A SU 4831588A RU 2025829 C1 RU2025829 C1 RU 2025829C1
- Authority
- RU
- Russia
- Prior art keywords
- transistors
- rows
- channel
- type
- row
- Prior art date
Links
- 230000000295 complement effect Effects 0.000 title description 2
- 239000000758 substrate Substances 0.000 claims description 8
- 239000004065 semiconductor Substances 0.000 claims description 6
- 230000006870 function Effects 0.000 abstract description 7
- 238000010276 construction Methods 0.000 abstract 1
- 108090000699 N-Type Calcium Channels Proteins 0.000 description 30
- 108010075750 P-Type Calcium Channels Proteins 0.000 description 30
- 102000004129 N-Type Calcium Channels Human genes 0.000 description 29
- 230000005669 field effect Effects 0.000 description 23
- 108091006146 Channels Proteins 0.000 description 20
- 239000010410 layer Substances 0.000 description 9
- 239000011159 matrix material Substances 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 5
- 238000002955 isolation Methods 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 239000011241 protective layer Substances 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 235000012431 wafers Nutrition 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 230000008520 organization Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/10—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
- H01L27/118—Masterslice integrated circuits
- H01L27/11803—Masterslice integrated circuits using field effect technology
- H01L27/11807—CMOS gate arrays
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/60—Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
- Logic Circuits (AREA)
Abstract
Применение: относится к микроэлектронике. Сущность: содержит полупроводниковую подложку, в которой сформированы два ряда параллельно расположенных n - канальных МОП - транзисторов, а в кармане n - типа проводимости сформированы два ряда параллельно расположенных p - канальных МОП - транзисторов. Каждая пара рядов включает общие электроды затворов в виде токопроводящих дорожек, расположенных перпендикулярно направлению общих рядов. Дополнительно введены третий ряд n - канальных и p - канальных МОП-транзисторов, расположенных параллельно соответствующей паре рядов транзисторов с n и p - каналами, при этом затворы первого и второго рядов транзисторов каждой пары одновременно являются затворами дополнительно введенных рядов. Ширина каналов транзисторов дополнительно введенных рядов по крайней мере равна утроенной ширине каналов первого и второго рядов транзисторов каждой пары. 1 з.п. ф-лы, 6 ил.
Description
Изобретение относится к интегральной схеме на комплементарных МОП-транзисторах типа матрицы логических элементов, содержащей полупроводниковую подложку, обеспечивающей на одной поверхности: первый ряд и соседний параллельный второй ряд МОП-транзисторов с каналом n-типа, имеющих общие электроды затвора в виде токопроводящих дорожек, размещенных перпендикулярно направлению обоих рядов; первый ряд и соседний параллельный ряд МОП-транзисторов и каналов р-типа, имеющих общие электроды затвора в виде токопроводящих дорожек, простирающихся перпендикулярно направлению обоих рядов. Такое устройство известно [1].
Как известно, применение технологии матриц логических элементов позволяет значительно сократить сроки выпуска интегральных схем, начиная с момента проектирования до их изготовления. При этом предусматривается изготовление и последующее хранение кремниевых пластин, включающих в себя истоковые и стоковые зоны, и поликристаллический кремний, обычно используемый для электродов затворов МОП-транзисторов с каналами n - и р-типов, образующих регулярную структуру. Если требуется осуществить ввод заданной функции по желанию заказчика, то эта функция может быть полностью описана в рисунках расположения контактных окон и соединений разводки в одном или более слоях соединений. Для изготовителя это означает, что он должен с почти уже готовой полупроводниковой пластиной выполнить только последние операции производственного процесса (т. е. технологические операции обеспечения контактных окон и слоев соединений плюс технологические операции травления).
При установлении размера полевых транзисторов или, более конкретно, ширины необходимо принять во внимание ряд более или менее противоречивых требований, которые не всегда полностью обеспечиваются. Под шириной понимается размер, обусловленный плоскостью, параллельной плоскости поверхности, перпендикулярной направлению протекания тока истока и стока. При разработке постоянного запоминающего устройства существенную роль играют транзисторы с очень небольшими размерами, преимущество которых состоит в очень высокой плотности компоновки. И наоборот, для выполнения заданных логических функций требуется обеспечить транзисторы со значительно большими размерами. Такие транзисторы могут быть обеспечены в виде транзисторов, размещенных последовательно в ряд и включенных параллельно. Однако было обнаружено, что на практике для реализации такого решения требуется обеспечить очень большое пространство, что, в свою очередь, часто приводит к резкому снижению гибкости при разработке схемы, исполняющей заданную функцию.
В вышеупомянутом патенте [1], принятом за прототип, предлагается использование вместо одного ряда двух соседних рядов МОП-транзисторов с каналом n-типа, имеющих общие электроды затвора и двух рядов полевых транзисторов с каналом р-типа, имеющих общие электроды затвора. Если по желанию соседние области n-канала и р-канала соединены соответственно друг с другом, то можно обеспечить транзисторы, характеризующиеся вдвое большей шириной. Благодаря такой конфигурации обеспечивается значительное увеличение гибкости. Имеется возможность, в частности, исполнить транзисторы с каналом р-типа, ширина канала которых в два раза больше ширины транзисторов с каналом n-типа, особенно в случае компенсирования примерно в два раза меньшей мобильности дырок по сравнению с электронами. Однако в случае, если потребуются транзисторы, значения соотношения для ширины канала которых составляет больше 2-х единиц, необходимо при такой конфигурации обеспечивать параллельное включение в ряд транзисторов.
Целью изобретения является обеспечение устройства типа матрицы логических элементов, характеризующегося конфигурацией, при которой достигается высокая плотность размещения и более высокая гибкость, особенно по отношению к ширине канала транзисторов, существенно без увеличения площади.
Изобретение основано на знании того факта, что данная цель может быть достигнута посредством использования рядов транзисторов, имеющих различную ширину каналов.
Интегральная схема матрицы логических элементов характеризуется тем, что, кроме первого и второго рядов транзисторов с каналом n-типа и кроме первого и второго рядов транзисторов с каналом р-типа, соответственно в схеме предусмотрен (по крайней мере) один дополнительный ряд (спроектированный как третий ряд) транзисторов с каналом n-типа и транзисторов с каналом р-типа соответственно, который располагается параллельно первому и второму рядам. При этом электроды затворов транзисторов с каналом n-типа первого и второго рядов одновременно являются электродами затворов транзисторов и каналом n-типа третьего ряда, а электроды затворов транзисторов с каналом р-типа первого и второго рядов одновременно являются электродами затворов транзисторов с каналом р-типа третьего ряда, тогда как транзисторы третьего ряда транзисторов с каналом n-типа и транзисторов с каналом р-типа соответственно характеризуются шириной, которая по крайней мере равна устроенной ширине транзисторов первого и второго рядов транзисторов с каналом n-типа и транзисторов с каналом р-типа соответственно.
Например, в случае, если ширина транзисторов равняется утроенной ширине транзисторов первого и второго рядов, то эффективное значение ширины канала транзистора может изменяться в 5 раз. Это можно проверить простым способом посредством включения параллельно транзисторов, расположенных в трех рядах, без обязательного использования соседних транзисторов, размещенных в этом же ряду. Такое повышение гибкости может быть достигнуто без увеличения рабочих площадей поверхности. При параллельном включении в первом и втором рядах транзисторов с узким каналом значение соотношения ширина каналов, равное 1:2, может быть получено по методике описанной в вышеупомянутом [1].
Параллельный вариант реализации интегральной схемы в соответствии с изобретением характеризуется тем, что ширина полевых транзисторов третьего ряда транзисторов с каналом n-типа и третьего ряда транзисторов с каналом р-типа соответственно равняется примерно четырехкратной ширине канала полевых транзисторов первого и второго рядов транзисторов с каналом n-типа и первого и второго рядов транзисторов с каналом р-типа соответственно.
На фиг. 1 показана матрица логических элементов до осуществления разводки по обеспечению соответствующей функции, вид сверху; на фиг.2-4 - то же, поперечный разрез, выполненный по линиям II-II, III-III и IV-IV соответственно, представленным на фиг.1; на фиг.5 - принципиальная электрическая схема логического элемента "ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ"; на фиг.6 - схематичный вариант осуществления логического элемента, представленного в матрице логических элементов, показанной на фиг.1.
На горизонтальной проекции схемы, представленной на фиг.1, и на поперечных разрезах, отображенных на фиг.2-4, часть схемы матрицы логических элементов показана на стадии изготовления, когда транзисторы исполняются на полупроводниковой подложке и устройство готово к выполнению специфической функции, определяемой посредством дальнейшей разводки.
Устройство содержит монокристаллическую полупроводниковую подложку 1, которая может быть изготовлена из любого приемлемого полупроводникового материала, в данном случае из кремния, например, с удельной проводимостью р-типа. На поверхности 2 подложки 1 обеспечиваются система 3 транзисторов с каналом n-типа и система 4 транзисторов с каналом р-типа. Система 3 включает в себя первый ряд 5 и параллельный второй ряд 6 полевых транзисторов с каналом n-типа, имеющих общие электроды затвора 7, которые располагаются под прямыми углами к направлению обоих рядов 5 и 6. Аналогично система 4 содержит первый ряд 8 и второй ряд 9 полевых транзисторов с каналом р-типа, имеющих общие электроды затвора 10. Транзисторы с каналом n-типа рядов 5 и 6 характеризуются одинаковой или по крайней мере почти одинаковой шириной канала Wn. Транзисторы с каналом р-типа рядов 8 и 9 также имеют одинаковую или по крайней мере почти одинаковую ширину канала Wр.
В соответствии с изобретением каждая из систем 3 и 4 содержит, кроме упомянутых рядов, дополнительный третий ряд 11 и 12 транзисторов с каналом n-типа и транзисторов с каналом р-типа соответственно, ширина которых по крайней мере равна трехкратной ширине Wn и Wр соответственно. Электроды затворов 11 и 12 одновременно являются электродами затворов транзисторов с каналом n-типа 11 и транзисторов с каналом р-типа 12 соответственно.
Как видно из поперечного разреза, представленного на фиг.2, n-канальные транзисторы ряда содержат последовательность соседних зон удельной проводимости n-типа 13. Части подложки удельной проводимости р-типа между зонами 13 образуют канальные области, которые отделены с помощью тонкого слоя 14 оксида, являющегося изолирующим слоем затвора, от электродов затвора 7. При данной конфигурации транзистор может быть образован таким образом, что электрод затвора 7 и зоны с удельной проводимостью n-типа 13 с левой и правой сторон этих электродов соответствующим образом подсоединяются друг к другу. Этот транзистор может быть изолирован как в случае необходимости, так и по желанию, причем таким образом, что на соседние электроды затворов подается очень низкий потенциал (изоляция затвора).
Ряды транзисторов с каналом р-типа содержат зону 15 с удельной проводимостью n-типа, которая образуется в подложке 1 с удельной проводимостью р-типа и обычно проектируется в виде "кармана" или "потенциальной ямы" (фиг. 3). В зоне 15 обеспечивается последовательность поверхностных зон с удельной проводимостью р-типа, с помощью которых можно образовать транзисторы по той же технологии, что и в случае зон 13, вместе с промежуточными частями зоны с удельной проводимостью n-типа 15, образующей каналы с затворами 10. Изоляция между каналами транзисторов может быть обеспечена таким образом, что на соседние электроды 10 подается высокое положительное напряжение.
На фиг.4 схематично отображена ширина каналов для транзисторов с каналом n-типа и транзисторов с каналом р-типа, где показанный поперечный разрез схемы произведен по линии вдоль электрода затвора 7 и электрода затвора 10. В левой части фиг.4 показан поперечный разрез системы транзисторов с каналом n-типа. В центре чертежа размещен ряд 11, содержащий полевые транзисторы, имеющие сравнительно большую ширину канала. С каждой стороны ряда 11 расположены ряды 5 и 6, содержащие транзисторы, имеющие сравнительно небольшую ширину канала. Таким же образом в правой части фиг.4 показана ширина транзисторов с каналом р-типа ряда 12, размещенного в центре, и всех транзисторов с каналом р-типа рядов 8 и 9.
Как следует из фиг.4, области, в которых расположены ряды 5, 6, 8, 9, 11 и 12, по окончании технологического процесса ограничиваются сравнительно толстым защитным слоем оксида 16, который частично погружается в подложку 1 и имеет значительно большую толщину, чем изолирующий слой затвора 14. На защитном слое оксида 16 (фиг.1) размещаются контактные поверхности 17 электродов затвора 7 и 10, от которых идут соединения к другим токопроводящим дорожкам, возможно обеспечиваемым на последующих стадиях технологического процесса.
Для рядов транзисторов системы 4 транзисторов с каналами р-типа обеспечивается общий пакет с удельной электрической проводимостью n-типа. В случае необходимости также могут быть обеспечены три ряда 8, 9 и 12, каждый предусмотренный в отдельном пакете 15.
Ширина рядов 11 и 12 по меньшей мере в три раза превышает ширину рядов 5, 6 и 8, 9 соответственно. В результате этого имеется возможность широкого выбора эффективных значений ширины. В конкретном варианте реализации изобретения ширина рядов 5, 6, 8 и 9 составляла 2 мкм, тогда как ширина ряда 11 была равной 9 мкм, а ширина ряда 12 равнялась 12 мкм. При этом имеется возможность получить даже большее значение соотношения ширины каналов.
На фиг.5 показана электрическая принципиальная схема, которая в данном примере имеет два входа. Входные сигналы обозначены как сигналы а и b, тогда как инверсные сигналы обозначены через и соответственно. Схема содержит четыре транзистора с каналом n-типа Т1, Т2, Т3 и Т4 и четыре транзистора с каналом р-типа Т5, Т6, Т7 и Т8. Линия питания (например, напряжения величиной 5 В) обозначена как Vdd, тогда как линия заземления обозначена через Vss. Транзисторы Т1, Т3, Т5 и Т7 образуют первое последовательное плечо, расположенное между линиями питания Vdd и заземления Vss, а транзисторы Т2, Т4, Т6 и Т8 образуют второе последовательное плечо. Стоковые области полевых транзисторов Т5 и Т6 подключены друг к другу, а также к выводу выходной клеммы Vо. Стоковые области полевых транзисторов Т3 и Т4 также подсоединены к выводу Vо. Входной сигнал а подается к затворам полевых транзисторов Т1 и Т8, тогда как входной сигнал b подается к затворам полевых транзисторов Т2 и Т6. Инверсные сигналы и подаются к затворам полевых транзисторов Т4 и Т5 и к затворам полевых транзисторов Т3 и Т7 соответственно.
Если входные сигналы а и b равны, т.е. когда они оба одновременно являются сигналами логической "1" или "0", то выходной сигнал Vоявляется сигналом высокого логического уровня. В других случаях выходной сигнал имеет низкий логический уровень (ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ).
Для формирования различных сигналов и требуется предусмотреть две инвертирующие схемы. Инвертирующая схема, предназначенная для формирования сигнала b, содержит транзистор с каналом n-типа Т9 и транзистор с каналом р-типа Т10. Истоковые зоны полевых транзисторов Т9 и Т10 подсоединены к выводу линии заземления Vss и к выводу питания Vddсоответственно. Стоковые зоны транзисторов Т9 и Т10 подсоединены к электродам затворов полевых транзисторов Т3 и Т7. Входной сигнал подается к электродам затворов полевых транзисторов Т9 и Т10. Выходной сигнал формируется в стоковых областях полевых транзисторов Т9 и Т10 и подается к электродам затворов полевых транзисторов Т3 и Т7. Аналогично производится инвертирование входного сигнала с помощью инвертирующей схемы, выполненной на транзисторах Т11 и Т12, где транзистор Т11 является полевым транзистором с каналом n-типа, а транзистор Т12 является полевым транзистором с каналом р-типа.
Размеры транзисторов Т9 и Т19 могут быть очень небольшими, поскольку инвертирующие схемы практически не нагружаются. Транзисторы Т1-Т8 выбираются гораздо больших размеров.
На фиг.6 показан возможный вариант осуществления схемы, представленной на фиг. 5. Этот вариант схемы является очень компактным благодаря организации системы из одного ряда широких (больших размеров) транзисторов и двух рядов узких (малых размеров) транзисторов. Там, где соединения пересекаются друг с другом, они могут образовывать два различных слоя соединений разводки, электрически изолированные друг от друга. В варианте осуществления изобретения, рассматриваемом здесь, достаточно иметь два слоя соединений разводки помимо вышеупомянутого поликристаллического кремниевого слоя, в котором образовываются электроды затворов. Контакты, расположенные между слоями соединений разводки, и зоны или электроды затворов обозначены точкой.
В нижней части и в верхней части фиг.6 показаны две линии, которые используются в качестве линии заземления Vss и линии питания Vddсоответственно.
Линия заземления Vss подсоединена к затворам 7.1 и 7.6 системы транзисторов с каналом n-типа. Под этими логическими элементами не могут быть образованы проводящие каналы, в результате чего между схемой и соседними схемами обеспечивается эффективная электрическая изоляция. Для того, чтобы изолировать схему системы транзисторов с каналом р-типа, линия питания Vdd подсоединяется к затворам 10.1 и 10.6. Кроме того, затвор 7.2 подсоединяется к затвору 10.2, тогда как затвор 7.3 подсоединяется к затвору 10.3, а затворы 7.4 и 7.5 подсоединяются к затворам 10.4 и 10.5 соответственно. Входные сигналы а и b подаются, например, по сигнальным линиям (не показанным на чертеже) к затворам 7.3/10.3 и 7.4/10.4 соответственно. Потенциал напряжения Vss подается к зонам удельной электрической проводимости n-типа 18 и 19 узкого ряда транзисторов с каналом n-типа и к зоне удельной проводимости n-типа 20 широкого ряда транзисторов с каналом n-типа. Потенциал напряжения Vddподается к зонам удельной электрической проводимости р-типа 21, 22 узких рядов транзисторов с каналом р-типа и к зоне удельной проводимости р-типа 23 широкого центрального ряда. Транзистор с каналом n-типа Т11 образуется затвором 7,3 узкой зоной удельной проводимости n-типа 18, образующей истоковую зону полевого транзистора, и узкой зоной удельной проводимости n-типа 24, образующей стоковую область. Зона 24 подсоединена через затворы 7.5 и 10.5 к зоне удельной проводимости р-типа 25 ряда 9. Эта зона образует стоковую область полевого транзистора с каналом р-типа 12, затвор которого образуется электродом 10,3 и истоковая область которого образуется зоной удельной проводимости р-типа 21. Транзистор с каналом n-типа Т9 располагается в узком ряду 6 и содержит затвор 7,4 и зоны удельной проводимости n-типа 19 и 26, образующие стоковую и истоковую области соответственно. Зона 26, с которой подается инвертирующий сигнал , подсоединена к электродам затворов 7.2 и 10.2 и к зоне удельной проводимости р-типа 27, расположенной в узком ряду 8. Зона 27 является стоковой областью транзистора с каналом р-типа Т10, затвор которого является затвором 10.4 и исток которого образован зоной удельной проводимости р-типа 22.
Для транзисторов с каналом n-типа Т1-Т4 используются зоны удельной электрической проводимости n-типа широкого ряда 11, тогда как для транзисторов с каналом р-типа Т5-Т8 используются зоны удельной проводимости р-типа широкого ряда 12. Таким образом, транзистор с каналом n-типа Т1 содержит зону удельной проводимости n-типа 20 в качестве истока, зону удельной проводимости n-типа 28 как стоковую область и электрод затвора 7.3, к которому подается сигнал а. В то же время зона 28 является истоком транзистора с каналом n-типа Т3, имеющего затвор 7,2, предназначенный для сигнала b, и зону удельной проводимости n-типа 29, используемую в качестве истока. Транзистор с каналом n-типа Т2 содержит истоковую область 20, затвор 7,4 и стоковую область 30. Последняя область является одновременно истоком транзистора с каналом n-типа Т4, электрод затвора которого содержит затвор 7.5 и исток которого образуется зоной удельной проводимости n-типа 31. Истоковые области 29 и 31 соединены между собой с помощью соединения 32, которое может подводиться к выводной клемме Vо для формирования и подачи выходного сигнала.
Транзистор с каналом р-типа Т7 образуется как исток (широкой) зоны удельной проводимости р-типа 23, электрод затвора 10,2 и как стоковая область зоны удельной проводимости р-типа 33. Транзистор с каналом р-типа Т8 также содержит как исток зоны 23, электрод затвора 10.3, так и сток - зону удельной проводимости р-типа 34. Стоковые области 33 и 34 параллельно включенных транзисторов Т7 и Т8 подсоединены друг к другу и к зоне удельной проводимости р-типа 35, которая образует истоковую область транзистора с каналом р-типа Т5. Электрод затвора полевого транзистора Т5 образуется затвором 10,5 (сигнал ), а стоковая область образуется зоной удельной проводимости р-типа 36. Эта зона одновременно образует стоковую область транзистора с каналом р-типа Т6, который имеет электрод затвора 10,4 и истоковая область которого образуется зоной удельной проводимости р-типа 34. Зона 36 подсоединена к выводу 32, с которого может сниматься напряжение сигнала Vо.
Благодаря системе как области дырочной электропроводности, так и области электронной электропроводности двух очень узких рядов транзисторов и одного очень широкого ряда, может быть получена очень компактная структура, при реализации которой требуемое количество пространства главным образом определяется шириной транзисторов Т1-Т8. Четыре транзистора Т9-Т12, предназначенные для инвертирования входных сигналов а и b, в основном не требуют обеспечения дополнительного пространства.
Хотя имеется возможность расположить узкие ряды 5/6 и/или 8/9 рядом друг за другом, рассмотренная конфигурация, при которой узкие ряды располагаются с каждой стороны широких рядов, имеет дополнительные преимущества благодаря высокой гибкости при разработке схемы.
Изобретение не ограничивается рассмотренным здесь вариантом, но в рамках объема изобретения специалисты в данной области технически могут внести многочисленные дополнительные изменения. Например, как в области электронной электропроводности, так и в области дырочной электропроводности можно расположить больше трех упомянутых рядов, если корпус позволяет предусмотреть ширину узких рядов.
Claims (2)
1. ИНТЕГРАЛЬНАЯ СХЕМА НА КОМПЛЕМЕНТАРНЫХ МОП-ТРАНЗИСТОРАХ, содержащая полупроводниковую подложку, в которой сформированы два ряда параллельно расположенных n - канальных МОП - транзисторов, а в кармане N - типа проводимости сформированы два ряда параллельно расположенных p - канальных МОП - транзисторов, при этом каждая пара рядов с соответствующим типом проводимости канала включает общие электроды затворов в виде токопроводящих дорожек, расположенных перпендикулярно направлению общих рядов, отличающаяся тем, что в нее дополнительно введены третий ряд N - канальных МОП - транзисторов и третий ряд P - канальных МОП - транзисторов, расположенных параллельно соответствующей паре рядов транзисторов с N - и P - каналами, при этом затворы первого и второго рядов транзисторов каждой пары одновременно являются затворами дополнительно введенных рядов, а ширина каналов транзисторов дополнительно введенных рядов по крайней мере равна утроенной ширине каналов первого и второго рядов транзисторов каждой пары.
2. Схема по п.1, отличающаяся тем, что дополнительно введенные ряды МОП - транзисторов расположены между первым и вторым рядами транзисторов каждой пары с соответствующим типом проводимости канала.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
NL8902629 | 1989-10-24 | ||
NL8902629A NL8902629A (nl) | 1989-10-24 | 1989-10-24 | Geintegreerde cmos-schakeling. |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2025829C1 true RU2025829C1 (ru) | 1994-12-30 |
Family
ID=19855506
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU4831588/25A RU2025829C1 (ru) | 1989-10-24 | 1990-10-22 | Интегральная схема на комплементарных моп-транзисторах |
Country Status (8)
Country | Link |
---|---|
EP (1) | EP0425032B1 (ru) |
JP (1) | JP3060235B2 (ru) |
KR (1) | KR0185976B1 (ru) |
AT (1) | ATE147543T1 (ru) |
DE (1) | DE69029642T2 (ru) |
NL (1) | NL8902629A (ru) |
RU (1) | RU2025829C1 (ru) |
UA (1) | UA27693C2 (ru) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5391943A (en) * | 1994-01-10 | 1995-02-21 | Mahant-Shetti; Shivaling S. | Gate array cell with predefined connection patterns |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60130140A (ja) * | 1983-12-17 | 1985-07-11 | Toshiba Corp | 半導体集積回路装置 |
JPH0695570B2 (ja) * | 1985-02-07 | 1994-11-24 | 三菱電機株式会社 | 半導体集積回路装置 |
-
1989
- 1989-10-24 NL NL8902629A patent/NL8902629A/nl not_active Application Discontinuation
-
1990
- 1990-10-19 AT AT90202798T patent/ATE147543T1/de not_active IP Right Cessation
- 1990-10-19 EP EP90202798A patent/EP0425032B1/en not_active Expired - Lifetime
- 1990-10-19 DE DE69029642T patent/DE69029642T2/de not_active Expired - Fee Related
- 1990-10-22 JP JP2284126A patent/JP3060235B2/ja not_active Expired - Fee Related
- 1990-10-22 RU SU4831588/25A patent/RU2025829C1/ru not_active IP Right Cessation
- 1990-10-22 KR KR1019900016859A patent/KR0185976B1/ko not_active IP Right Cessation
- 1990-10-22 UA UA4831588A patent/UA27693C2/ru unknown
Non-Patent Citations (1)
Title |
---|
1. Патент США N 4764798, кл. H 01L 29/72, 1988. * |
Also Published As
Publication number | Publication date |
---|---|
ATE147543T1 (de) | 1997-01-15 |
UA27693C2 (ru) | 2000-10-16 |
DE69029642T2 (de) | 1997-07-10 |
JP3060235B2 (ja) | 2000-07-10 |
DE69029642D1 (de) | 1997-02-20 |
KR910008818A (ko) | 1991-05-31 |
NL8902629A (nl) | 1991-05-16 |
EP0425032A1 (en) | 1991-05-02 |
JPH03152970A (ja) | 1991-06-28 |
EP0425032B1 (en) | 1997-01-08 |
KR0185976B1 (en) | 1999-04-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4412237A (en) | Semiconductor device | |
KR890003147B1 (ko) | 게이트 에레이 | |
US6084255A (en) | Gate array semiconductor device | |
US4516312A (en) | Method for constructing delay circuits in a master slice IC | |
EP0080361B1 (en) | Complementary metal-oxide semiconductor integrated circuit device of master slice type | |
EP0177336B1 (en) | Gate array integrated device | |
US4365263A (en) | Semiconductor integrated circuit device composed of insulated gate field-effect transistor | |
EP0348998B1 (en) | Semiconductor integrated circuit including differential transistor circuit having a pair of FETs | |
US4771327A (en) | Master-slice integrated circuit having an improved arrangement of transistor elements for simplified wirings | |
EP0290672B1 (en) | A semiconductor integrated circuit device | |
US6486007B2 (en) | Method of fabricating a memory cell for a static random access memory | |
KR100302529B1 (ko) | 박막반도체집적회로 | |
US4219828A (en) | Multidrain metal-oxide-semiconductor field-effect | |
EP0137257B1 (en) | Resistive gate field effect transistor logic family | |
US4231055A (en) | Complementary MOS transistors without an isolation region | |
RU2025829C1 (ru) | Интегральная схема на комплементарных моп-транзисторах | |
US4223333A (en) | Charge pumping semiconductor memory | |
US4853562A (en) | Programmable logic array using single transistor to generate true or complement signal | |
EP0092176B1 (en) | Basic cell for integrated-circuit gate arrays | |
US5250823A (en) | Integrated CMOS gate-array circuit | |
JPH0113223B2 (ru) | ||
EP0146356B1 (en) | Static memory cell having electrical elements on two levels | |
EP0457150A2 (en) | BICMOS compacted logic array | |
US4143390A (en) | Semiconductor device and a logical circuit formed of the same | |
EP0318869B1 (en) | Substrate potential detecting circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20031023 |