KR970071268A - 전자제어장치용 감시시스템 - Google Patents

전자제어장치용 감시시스템 Download PDF

Info

Publication number
KR970071268A
KR970071268A KR1019970013095A KR19970013095A KR970071268A KR 970071268 A KR970071268 A KR 970071268A KR 1019970013095 A KR1019970013095 A KR 1019970013095A KR 19970013095 A KR19970013095 A KR 19970013095A KR 970071268 A KR970071268 A KR 970071268A
Authority
KR
South Korea
Prior art keywords
output
signal
reset pulse
prun
fault
Prior art date
Application number
KR1019970013095A
Other languages
English (en)
Other versions
KR100296984B1 (ko
Inventor
다카시 기무라
준스케 이노
Original Assignee
하나와 요시카즈
닛산지도샤 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 하나와 요시카즈, 닛산지도샤 가부시키가이샤 filed Critical 하나와 요시카즈
Publication of KR970071268A publication Critical patent/KR970071268A/ko
Application granted granted Critical
Publication of KR100296984B1 publication Critical patent/KR100296984B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/2215Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test error correction or detection circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • G06F11/0754Error or fault detection not based on redundancy by exceeding limits
    • G06F11/0757Error or fault detection not based on redundancy by exceeding limits by exceeding a time limit, i.e. time-out, e.g. watchdogs

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Safety Devices In Control Systems (AREA)
  • Debugging And Monitoring (AREA)
  • Testing And Monitoring For Control Systems (AREA)

Abstract

전원 온에 수방하여 전원 ON리세트발생회로로부터의 전원 ON리세트 펄스가 CPU 및 고장판정회로로 입력된다. 상기 전원 ON리세트펄스의 수신후 상기 고장판정회로는 고장검출신호를 의도적으로 출력한다. CPU는 상기 고장검출신호를 확인한 후 의도적으로 PRUN 신호의 출력을 정지한다. WDT는 상기 CPU로부터의 PRUN 신호가 소정의 시간 T로 정지되는 것을 확인하여 PRUN 이상신호를 출력한다. 리세트펄스발생회로는 상기 PRUN 이상신호가 WDT로부터 출력되는 것을 확인하여 리세트신호를 출력한다. 고장판정되는 리세트펄스를 수신하여 고장검출신호의 출력을 정지한다. 상기 고장검출회로가 고장검출신호의 출력을 정지하면 CPU는 WDT, 리세트펄스 발생회로 및 고장검출회로가 정상상태에 있다고 판정하므로 본 발명의 전자제어장치용 감시시스템이 자기진단과 동시에 WDT, 리세트펄스발생회로 및 고장판정회로를 진단할 수 있다.

Description

전자제어장치용 감시시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 따른 전자제어장치용 감시시스템의 일 실시예에 대한 구조를 도시하는 블록도.

Claims (6)

  1. 전원 온에 수반되는 전원 ON리세트펄스를 발생하는 전원 ON리세트발생수단; 감시수단, 리세트펄스발생수단 및 고장판정수단이 정상 가동하는지를 판정하는 제어수단으로서, 상기 고장 판정수단이 전원 ON리세트펄스를 수신한 후 고장검출신호를 출력하는 것, 그리고 상기 고장 판정 수단이 제어수단이 정상적으로 가하는 것을 나타내도록 PRUN 신호의 출력을 의도적으로 정지한 후 고장검출신호의 출력을 정지하는 것을 확인한 경우 상기 정상가동을 판정하는 제어수단을 구비하는데, 상기 감시수단은 상기 제어수단으로부터의 PRUN 신호의 출력이 제1의 소정의 시간 간격에서 정지되는 것을 확인하면 PRUN 이상신호를 출력하며; 상기 리세트펄스발생수단은 사이 감지수단으로부터 PRUN 이상신호가 출력되는 것을 확인한 후 리세트펄스를 출력하며; 상기 고장판정수단은 전원 ON 리세트펄스가 입력되면 고장검출신호를 출력하며, 상기 리세트펄스가 입력되면 고장검출신호의 출력을 정지하는 것을 특징으로 하는 전자 제어장치용 감시 시스템.
  2. 제1항에 있어서, 상기 제어수단은 상기 고정판정수단이 PRUN 신호의 출력을 의도적으로 정지한 후 제2소정의 시간간격내에서 고장신호의 검출을 정지하지 않은 경우 상기 고장판정수단이 고장에 있다는 것으로 판정하는 것을 특징으로 하는 전자 제어장치용 감시시스템.
  3. 제1항에 있어서, 상기 제어수단은, 상기 리세트펄스발생수단으로부터 출력된 리세트펄스를 수신하도록 구성되는 것을 특징으로 하는 전자 제어장치용 감시 시스템.
  4. 제3항에 있어서, 상기 제어수단은 PRUN 신호의 출력을 의도적으로 정지한 후 제2의 소정의 시간간격내에서 리세트펄스가 입력되지 않은 경우 상기 감시수단 또는 리세트펄스발생회로가 고장상태에 있다고 판정하는 것을 특징으로 하는 전자 제어장치용 감시 시스템.
  5. 제1항에 있어서, 상기 고장판정수단은 상기 감시수단으로부터 상기 PRUN 이상 신호출력을 수신하도록 구성되는 것을 특징으로 하는 전자 제어장치용 감시 시스템.
  6. 제5항에 있어서, 상기 고정판정수단은 상기 전원 ON리세트펄스가 리세트단자에 입력되는 출력단의 플립 플롭; 한 입력단자에 PRUN 이상신호를 입력받으며, 다른 입력단자에 출력단 플립플롭의 출력신호를 입력받는 AND게이트; 직렬접속의 플립플롭으로서, 각각의 클록입력단자에 리세트펄스가 입력되며, 최종단의 출력신호가 출력단의 플립플롭의 입력단자에 입력되도록 된 복수의 플립플롭을 구비하는데, 상기 출력단 플립플롭의 출력신호가 고장검출신호의 형태로 출력되는 것을 특징으로 하는 전자 제어장치용 감시시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019970013095A 1996-04-09 1997-04-09 전자제어장치용감시시스템 KR100296984B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP11204796A JP3520662B2 (ja) 1996-04-09 1996-04-09 電子コントロールユニットの監視装置
JP96-112047 1996-04-09

Publications (2)

Publication Number Publication Date
KR970071268A true KR970071268A (ko) 1997-11-07
KR100296984B1 KR100296984B1 (ko) 2001-10-24

Family

ID=14576699

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970013095A KR100296984B1 (ko) 1996-04-09 1997-04-09 전자제어장치용감시시스템

Country Status (3)

Country Link
US (1) US6076172A (ko)
JP (1) JP3520662B2 (ko)
KR (1) KR100296984B1 (ko)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040117631A1 (en) * 1998-06-04 2004-06-17 Z4 Technologies, Inc. Method for digital rights management including user/publisher connectivity interface
US6629265B1 (en) * 2000-04-18 2003-09-30 Cypress Semiconductor Corp. Reset scheme for microcontrollers
US6345002B1 (en) * 2000-09-22 2002-02-05 Oki Electric Industry Co., Ltd. RAS monitor circuit and field memory using the same
DE10049441B4 (de) * 2000-10-06 2008-07-10 Conti Temic Microelectronic Gmbh Verfahren zum Betrieb eines von einem Prozessor gesteuerten Systems
US6792527B1 (en) * 2000-12-22 2004-09-14 Xilinx, Inc. Method to provide hierarchical reset capabilities for a configurable system on a chip
JP4194748B2 (ja) * 2000-12-26 2008-12-10 株式会社ホンダエレシス 演算制御装置
ITRM20010522A1 (it) * 2001-08-30 2003-02-28 Micron Technology Inc Sequenziale di "power-on-reset" condizionato e robusto a potenza ultrabassa per circuiti integrati.
JP3908020B2 (ja) * 2001-11-30 2007-04-25 株式会社デンソー 車両用電子制御装置
JP2003248598A (ja) * 2002-02-22 2003-09-05 Oki Electric Ind Co Ltd マイクロコントローラ及びマイクロコントローラの故障検出方法
KR100619010B1 (ko) 2003-12-09 2006-08-31 삼성전자주식회사 스텝 모터 제어 장치 및 방법
JP4353081B2 (ja) * 2004-11-29 2009-10-28 セイコーエプソン株式会社 電子機器及びその制御方法
FR2894548B1 (fr) * 2005-12-13 2008-02-01 Renault Sas Procede de controle du fonctionnement d'un vehicule base sur une strategie de diagnostic embarque definissant differents types de pannes
JP4750564B2 (ja) * 2006-01-26 2011-08-17 富士通セミコンダクター株式会社 リセット信号生成回路
DE102007010886B3 (de) * 2007-03-06 2008-06-26 Siemens Ag Steuergerät für ein Fahrzeug
JP2008234280A (ja) * 2007-03-20 2008-10-02 Matsushita Electric Ind Co Ltd 電子機器
CN101465635B (zh) * 2009-01-06 2012-07-04 苏州达方电子有限公司 重置方法及应用其的电子***
JP5739290B2 (ja) * 2011-09-14 2015-06-24 株式会社ケーヒン 電子制御装置
KR101332022B1 (ko) * 2011-12-29 2013-11-25 전자부품연구원 Ecu 모니터링 시스템 및 방법
JP5549685B2 (ja) * 2012-01-10 2014-07-16 株式会社デンソー スイッチング素子の駆動装置
KR101352149B1 (ko) * 2013-01-31 2014-01-15 부산대학교 산학협력단 리셋 신호 경로상의 버퍼를 이용한 광학 오류 주입 탐지 회로
JP7143797B2 (ja) * 2019-03-20 2022-09-29 株式会社デンソー 車載カメラモジュールの電源制御装置
CN116880153B (zh) * 2023-09-07 2024-01-09 比亚迪股份有限公司 二取二***及其控制方法、轨道车辆

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5456740A (en) * 1977-10-14 1979-05-08 Toyota Motor Co Ltd Method of monitoring malfunction of control system using computer
JPS58201108A (ja) * 1982-05-19 1983-11-22 Nissan Motor Co Ltd マイクロコンピユ−タを用いた車両用電子制御システムの監視装置
JPS60212028A (ja) * 1984-04-05 1985-10-24 Mitsubishi Electric Corp リセツト回路
EP0410030A1 (en) * 1989-07-25 1991-01-30 Unisia Jecs Corporation Method and apparatus for preventing failure of a CPU
US5247163A (en) * 1990-04-20 1993-09-21 Mitsubishi Denki Kabushiki Kaisha IC card having a monitor timer and a reset signal discrimination circuit
JPH04291634A (ja) * 1991-03-20 1992-10-15 Matsushita Electric Works Ltd マイコンの故障検知回路
JP3684590B2 (ja) * 1994-04-25 2005-08-17 カシオ計算機株式会社 リセット制御装置及びリセット制御方法

Also Published As

Publication number Publication date
JP3520662B2 (ja) 2004-04-19
JPH09282024A (ja) 1997-10-31
KR100296984B1 (ko) 2001-10-24
US6076172A (en) 2000-06-13

Similar Documents

Publication Publication Date Title
KR970071268A (ko) 전자제어장치용 감시시스템
FI62795B (fi) Digital databehandlingsanordning saerskilt foer jaernvaegssaekerhetsteknik
KR20020069143A (ko) 클록 신호 주기 이상의 검출
KR890013537A (ko) 정보 취급 및 제어 시스템
JPS61141022A (ja) キ−ボ−ド・インタ−フエ−ス回路の試験装置
KR20050116873A (ko) 철도 신호 계전기의 스위칭 소자 진단 제어회로
JPH11143841A (ja) 照合回路
KR960017353A (ko) 폭주검지회로의 진단회로
SU1332322A1 (ru) Устройство дл контрол логических блоков
KR960012981B1 (ko) 전송시스템의 장애 발생/해제 실시간 처리회로
JPH0630534B2 (ja) 電源装置の故障検出回路
JP2707614B2 (ja) 電源電圧検出装置
KR940006652Y1 (ko) 접점신호 입력장치
SU1339459A1 (ru) Устройство дл контрол индукционных датчиков
JPS6138500B2 (ko)
JPH0433054B2 (ko)
KR970058098A (ko) 전자교환기에서의 보드 실탈장 감지장치
JPS6266341A (ja) Cpuの暴走検出回路
JPH0611533A (ja) 複数の電子回路接続のフェールセーフ回路
JPH0684984B2 (ja) 論理回路パッケージ
KR960038609A (ko) 시스템 자기진단장치 및 그 제어방법
KR940011958A (ko) 전광표시 장치에서의 고장 자체 진단회로
JPH09185562A (ja) 信号入出力装置の自己診断方法
JPH0141071B2 (ko)
KR970002360A (ko) 엔코더 신호선 이상감지회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090508

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee