KR970012792A - 입력 버퍼 회로 - Google Patents

입력 버퍼 회로 Download PDF

Info

Publication number
KR970012792A
KR970012792A KR1019960036229A KR19960036229A KR970012792A KR 970012792 A KR970012792 A KR 970012792A KR 1019960036229 A KR1019960036229 A KR 1019960036229A KR 19960036229 A KR19960036229 A KR 19960036229A KR 970012792 A KR970012792 A KR 970012792A
Authority
KR
South Korea
Prior art keywords
signal
transition time
output
logic threshold
inverter
Prior art date
Application number
KR1019960036229A
Other languages
English (en)
Other versions
KR100260989B1 (ko
Inventor
다카유키 시라이
Original Assignee
가네꼬 히사시
닛폰 덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가네꼬 히사시, 닛폰 덴키 가부시키가이샤 filed Critical 가네꼬 히사시
Publication of KR970012792A publication Critical patent/KR970012792A/ko
Application granted granted Critical
Publication of KR100260989B1 publication Critical patent/KR100260989B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • H03K3/3565Bistables with hysteresis, e.g. Schmitt trigger

Landscapes

  • Logic Circuits (AREA)
  • Manipulation Of Pulses (AREA)
  • Dram (AREA)

Abstract

제1실시예에 따른 입력 버퍼 회로는 전원 공급 단자(11)와 접지 단자(12) 사이에 접속된 P-채널 및 N-채널 FETs(P1, N1)를 포함하는 CMOS 인버터, 전원 공급 단자(11)와 접지 단자(12)사이에 직렬로 접속된 P-채널 FETs(P3,P2) 및 N-채널 FETs(N2,N3)를 포함하는 논리 임계 제어기, FETs(P1,N1)사이의 접합부와 FETs(P1, N1) 사이의 접합부에 공통으로 접속된 제1스테이지 출력 단자(5), 제1스테이지 출력 단자(5)로부터 입력된 신호를 반전시켜 반전된 신호를 출력하는 인버터(13), 인버터(13)로부터 입력된 신호를 지연시켜 지연된 신호를 FETs(P2,N2)의 게이트에 출력하는 한 쌍의 지연 회로(3), (4), 한 메모리 셀(16)에 저장된 논리값을 증폭 및 판독하는 감지 증폭기(17)의 출력 신호로부터 최종 출력 신호의 천이 시간을 검출하는 최종 출력 천이 시간 검출 회로(19)와, 최종 출력 천이 시간 검출 회로(19)의 출력 신호(10)를 반전시켜 FET(N3)의 게이트에 반전된 출력 신호를 출력하는 인버터(2)를 포함한다. 또한, 최종 출력 천이 시간 검출 회로(19)의 출력신호(1)는 FET(P3)의 게이트에 공급된다. 제2실시예에 따라, 다수의 FETs(P4,P5,P6)는 FET(P3)에 병렬로 접속되고, 다수의 FETs(N4,N5,N6)는 FET(N3)에 병렬로 접속되어, 출력 천이 비트 수 검출 회로(61)를 통해 다수의 최종 출력 천이 시간 검출 회로(21,22,23,24)로부터 출력 신호가 그들 게이트에 공급된다.

Description

입력 버퍼 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제6도는 본 발명의 제1실시예에 따른 입력 버퍼 회로의 블록 다이어그램,
제7도는 제6도에 도시된 입력 버퍼 회로의 최종 출력 천이 검출 회로의 블록 다이어그램,
제8도는 제6도에 도시된 입력 버퍼 회로의 동작을 설명하는 타이밍 챠트.

Claims (7)

  1. 입력 버퍼에 있어서, 입력 신호를 수신하는 제1인버터; 상기 제1인버터로부터 출력 신호를 수신하는 제2인버터; 최종 출력 신호의 천이 시간을 검출하여 천이 시간의 검출 레벨에 따른 지연에 대한 제어 신호를 출력하는 천이 시간 검출 수단; 상기 천이 시간 검출 수단으로부터의 제어 신호를 상기 제2인버터의 입력 단자에 역으로 제공하여, 상기 입력 신호에 응답하여 발생된 출력 신호의 논리 임계의 시프트 량을 제어하는 논리 임계 제어 수단과; 상기 제2인버터로부터 출력 신호를 지연하여 상기 논리 임계 제어 수단에 지연된 출력 신호를 입력하는 지연 회로를 포함하는 것을 특징으로 하는 입력 버퍼 회로.
  2. 제1항에 있어서, 상기 천이 시간 검출 수단은 다수의 천이 비트를 사용하여 최종 출력 신호의 천이 시간을 검출하여 다수의 각각의 제어 신호를 출력하는 다수의 천이 시간 검출 수단을 포함하고, 상기 논리 임계 제어 수단은 상기 천이 시간 검출 수단에 의해 출력된 상기 제어 신호를 이용하여, 상기 입력 신호에 응답하여 생성된 출력 신호의 논리 임계 시프트 량을 변화시키는 수단을 포함하는 것을 특징으로 하는 입력 버퍼 회로.
  3. 입력 버퍼 회로에 있어서, 입력 신호를 수신하는 각각의 게이트를 갖는 P-채널 및 N-채널 FETs를 포함하는 COMS 인버터; 상기 CMOS 인버터에 의해 공유된 전원 공급 단자에 직렬로 접속된 제1 및 제2P-채널 FETs 사이의 접합부와 상기 논리 임계 제어 수단의 제2P-채널 및 N-채널 FETs 사이의 접합부에 공통으로 접속된 제1스테이지 출력 단자; 상기 제1스테이지 출력 단자로부터 입력된 신호를 반전시켜 반전된 신호를 출력하는 제2인버터; 상기 제2인버터로부터 입력된 신호를 지연시켜 상기 논리 임계 제어 수단의 제2P-채널 및 N-채널 FETs의 게이트에 지연된 신호를 출력하는 한 쌍의 지연 회로; 최종 출력 신호의 천이 시간을 검출하여, 상기 논리 임계 제어 수단의 제1P-채널 FET의 한 게이트에 천이 시간의 검출된 레벨에 따른 지연에 대한 제어 신호를 역으로 제공하는 천이 시간 검출 수단과; 상기 천이 시간 검출 수단으로부터의 출력 신호를 반전시켜, 상기 논리 임계 제어 수단의 제1N-채널 FET의 한 게이트에 반전된 출력 신호를 출력하는 제3인버터를 포함하는 것을 특징으로 하는 입력 버퍼 회로.
  4. 제3항에 있어서, 상기 논리 임계 제어 수단은 서로 병렬된 접속된 다수의 쌍의 FETs를 포함하고, 각각의 쌍 내의 상기 FETs는 제1P-채널 FET 및 상기 제1N-채널 FET를 포함하며, 상기 천이 시간 검출 수단은 다수의 천이 비트를 이용하여 최종 출력 신호의 천이 시간을 검출하여 선정된 지연 시간으로 검출된 신호를 출력하는 수단을 포함하고, 상기 입력 버퍼 회로는 상기 천이 시간 검출 수단으로부터 출력된 검출 신호에 의해 표현된 천이 비트의 수에 따라 상기 논리 임계 제어 수단의 제1FETs를 여기 시키는 천이 비트 수 검출 회로를 더 포함하는 것을 특징으로 하는 입력 버퍼 회로.
  5. 입력 신호의 논리 임계를 제어하기 위해 출력 신호의 천이 시간을 검출하여, 신호 입력 스테이지에 검출된 천이 시간을 역으로 제공하는 입력 버퍼 회로의 논리 임계를 제어하기 위한 방법에 있어서, 최종 신호 출력 스테이지 내의 출력 신호의 천이 시간을 검출하는 단계와; 최종 신호 출력 스테이지 내의 검출된 천이 시간에 따라 논리 임계의 시프트 량을 제어하는 단계를 포함하는 것을 특징으로 하는 입력 회로 논리 임계 제어 방법.
  6. 제5항에 있어서, 논리 임계의 시프트 량을 제어하는 시간이 임의 전원 공급 라인에 발생된 노이즈가 최대로 되는 시간과 일치되게 되도록 최종 신호 출력 스테이지 내에 검출된 천이 시간에 따른 지연을 조정하는 단계를 더 포함하는 것을 특징으로 하는 입력 회로 논리 임계 제어 방법.
  7. 제5항에 있어서, 최종 출력 스테이지 내의 다수의 천이 비트를 이용하여 출력 신호의 천이 시간을 검출하는 단계와, 천이 비트의 수가 보다 크게될 때 논리 임계의 시프트 량이 보다 크게 되는 천이 비트의 수에 따른 검출된 천이 시간의 지연을 조정하는 단계를 더 포함하는 것을 특징으로 하는 입력 회로 논리 임계 제어 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960036229A 1995-08-30 1996-08-29 입력 버퍼 회로 KR100260989B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP95-222385 1995-08-30
JP7222385A JP2743878B2 (ja) 1995-08-30 1995-08-30 入力バッファ回路

Publications (2)

Publication Number Publication Date
KR970012792A true KR970012792A (ko) 1997-03-29
KR100260989B1 KR100260989B1 (ko) 2000-07-01

Family

ID=16781537

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960036229A KR100260989B1 (ko) 1995-08-30 1996-08-29 입력 버퍼 회로

Country Status (5)

Country Link
US (1) US6140835A (ko)
EP (1) EP0762290B1 (ko)
JP (1) JP2743878B2 (ko)
KR (1) KR100260989B1 (ko)
DE (1) DE69620323T2 (ko)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3173489B2 (ja) * 1998-12-28 2001-06-04 日本電気株式会社 半導体集積回路
EP1071215A1 (en) * 1999-07-19 2001-01-24 STMicroelectronics S.r.l. Input stage with dynamic hysteresis
US7187721B1 (en) * 2000-02-09 2007-03-06 Rambus Inc. Transition-time control in a high-speed data transmitter
US6489809B2 (en) * 2000-11-30 2002-12-03 Infineon Technologies Ag Circuit for receiving and driving a clock-signal
DE10302128B3 (de) * 2003-01-21 2004-09-09 Infineon Technologies Ag Pufferverstärkeranordnung
US20080054943A1 (en) * 2006-09-06 2008-03-06 Ravindraraj Ramaraju Variable switching point circuit
JP2008211707A (ja) * 2007-02-28 2008-09-11 Nec Electronics Corp 入力回路
KR100951658B1 (ko) * 2007-11-13 2010-04-07 주식회사 하이닉스반도체 신호 라인 제어 회로 및 그의 제어 방법
US7868666B2 (en) * 2009-04-08 2011-01-11 Fairchild Semiconductor Corporation Low-quiescent-current buffer
US8350612B2 (en) * 2009-10-30 2013-01-08 Himax Technologies Limited Circuit for resetting system and delay circuit
KR101062891B1 (ko) * 2010-02-26 2011-09-07 주식회사 하이닉스반도체 반도체 집적회로
US20120249184A1 (en) * 2011-03-30 2012-10-04 Qualcomm Incorporated Narrow pulse filter
US8902677B2 (en) * 2012-12-10 2014-12-02 Freescale Semiconductor, Inc. Reducing the power consumption of memory devices
US8942332B2 (en) * 2012-12-17 2015-01-27 Taiwan Semiconductor Manufacturing Co., Ltd. System and method for data serialization and inter symbol interference reduction
US10033359B2 (en) * 2015-10-23 2018-07-24 Qualcomm Incorporated Area efficient flip-flop with improved scan hold-margin
US9966953B2 (en) 2016-06-02 2018-05-08 Qualcomm Incorporated Low clock power data-gated flip-flop
KR102665085B1 (ko) * 2022-02-08 2024-05-13 주식회사 피델릭스 히스테리시스 기능을 가지는 입력 버퍼 회로
US20230327652A1 (en) * 2022-04-11 2023-10-12 Renesas Electronics Corporation Semiconductor device and input signal controlling method

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1460194A (en) * 1974-05-17 1976-12-31 Rca Corp Circuits exhibiting hysteresis
JPS59181829A (ja) * 1983-03-31 1984-10-16 Toshiba Corp 半導体素子の出力バツフア回路
US4672243A (en) * 1985-05-28 1987-06-09 American Telephone And Telegraph Company, At&T Bell Laboratories Zero standby current TTL to CMOS input buffer
JPH0389624A (ja) * 1989-08-31 1991-04-15 Fujitsu Ltd 半導体集積回路
JP3028569B2 (ja) * 1990-08-20 2000-04-04 日本電気株式会社 入力バッファ回路
JPH04139870A (ja) * 1990-10-01 1992-05-13 Nec Corp 入力バッファ回路
US5336942A (en) * 1992-08-12 1994-08-09 Western Digital (Singapore) Pty, Ltd. High speed Schmitt trigger with process, temperature and power supply independence
US5341033A (en) * 1992-11-23 1994-08-23 Analog Devices, Inc. Input buffer circuit with deglitch method and apparatus
JPH0729377A (ja) * 1993-07-08 1995-01-31 Sharp Corp 半導体記憶装置
US5654645A (en) * 1995-07-27 1997-08-05 Cypress Semiconductor Corp. Buffer with controlled hysteresis

Also Published As

Publication number Publication date
KR100260989B1 (ko) 2000-07-01
US6140835A (en) 2000-10-31
EP0762290B1 (en) 2002-04-03
DE69620323T2 (de) 2002-10-10
JP2743878B2 (ja) 1998-04-22
DE69620323D1 (de) 2002-05-08
EP0762290A1 (en) 1997-03-12
JPH0962423A (ja) 1997-03-07

Similar Documents

Publication Publication Date Title
KR970012792A (ko) 입력 버퍼 회로
US6366149B1 (en) Delay circuit having variable slope control and threshold detect
US5949721A (en) Data output related circuit which is suitable for semiconductor memory device for high -speed operation
TW353247B (en) Output buffer device
US4728820A (en) Logic state transition detection circuit for CMOS devices
KR100246336B1 (ko) 메모리의 출력회로
JP3867218B2 (ja) 半導体メモリ素子の感知増幅器インエーブル信号発生回路
US6459317B1 (en) Sense amplifier flip-flop
JPH08116249A (ja) データ出力バッファ
KR0153067B1 (ko) 단일 전원 차동 회로
US5005156A (en) Semiconductor device having output buffer circuit controlled by output control signal
US5528178A (en) Sense and hold amplifier
US5430391A (en) Data input/output control circuit
US5986956A (en) Repair control circuit
KR850004690A (ko) 펄스 발신 회로
KR0143578B1 (ko) 멀티비트 집적회로의 출력 버퍼 동작 제어 회로
US5291078A (en) Gate circuits in transition detection input buffers
US5822260A (en) Semiconductor memory device
KR100358135B1 (ko) 단일 위상 클럭을 이용한 프로그램가능 논리 어레이
KR100249176B1 (ko) 출력 버퍼 회로
KR930002591B1 (ko) 어드레스 천이 검출회로(Address Transition Detector)
KR100444316B1 (ko) 반도체 메모리장치의 입력버퍼
KR100980401B1 (ko) 반도체 장치용 데이타 처리 장치
KR100290475B1 (ko) 센스 증폭기의 노이즈 감쇠 회로
KR100428688B1 (ko) 전원 전압에 따른 지연 장치

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B701 Decision to grant
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee