KR910000929B1 - 금속 산화물 반도체 전계 효과 트랜지스터 - Google Patents
금속 산화물 반도체 전계 효과 트랜지스터 Download PDFInfo
- Publication number
- KR910000929B1 KR910000929B1 KR1019860002745A KR860002745A KR910000929B1 KR 910000929 B1 KR910000929 B1 KR 910000929B1 KR 1019860002745 A KR1019860002745 A KR 1019860002745A KR 860002745 A KR860002745 A KR 860002745A KR 910000929 B1 KR910000929 B1 KR 910000929B1
- Authority
- KR
- South Korea
- Prior art keywords
- dopant
- field effect
- metal oxide
- effect transistor
- oxide semiconductor
- Prior art date
Links
- 230000000694 effects Effects 0.000 title description 10
- 239000002784 hot electron Substances 0.000 title description 6
- 239000004065 semiconductor Substances 0.000 claims description 41
- 239000002019 doping agent Substances 0.000 claims description 30
- 238000000034 method Methods 0.000 claims description 25
- 230000005669 field effect Effects 0.000 claims description 22
- 229910044991 metal oxide Inorganic materials 0.000 claims description 19
- 150000004706 metal oxides Chemical class 0.000 claims description 19
- 125000006850 spacer group Chemical group 0.000 claims description 15
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 claims description 10
- 229910052698 phosphorus Inorganic materials 0.000 claims description 10
- 239000011574 phosphorus Substances 0.000 claims description 10
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 10
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 9
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 9
- 229910052710 silicon Inorganic materials 0.000 claims description 8
- 239000010703 silicon Substances 0.000 claims description 8
- 229910052785 arsenic Inorganic materials 0.000 claims description 7
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 claims description 7
- 239000000758 substrate Substances 0.000 claims description 7
- 238000009792 diffusion process Methods 0.000 claims description 6
- 229920005591 polysilicon Polymers 0.000 claims description 6
- 238000004519 manufacturing process Methods 0.000 claims description 5
- 229910052751 metal Inorganic materials 0.000 claims description 5
- 239000002184 metal Substances 0.000 claims description 5
- 238000002513 implantation Methods 0.000 claims description 3
- 239000000463 material Substances 0.000 claims description 2
- 230000008569 process Effects 0.000 description 9
- 230000005684 electric field Effects 0.000 description 8
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 7
- 238000005468 ion implantation Methods 0.000 description 6
- 238000002347 injection Methods 0.000 description 4
- 239000007924 injection Substances 0.000 description 4
- 238000005530 etching Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000004888 barrier function Effects 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 239000007772 electrode material Substances 0.000 description 2
- 238000010893 electron trap Methods 0.000 description 2
- 230000001747 exhibiting effect Effects 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 230000000873 masking effect Effects 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- UNRFQJSWBQGLDR-UHFFFAOYSA-N methane trihydrofluoride Chemical compound C.F.F.F UNRFQJSWBQGLDR-UHFFFAOYSA-N 0.000 description 1
- 230000000116 mitigating effect Effects 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 230000002265 prevention Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000004513 sizing Methods 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/86—Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
- H01L29/92—Capacitors having potential barriers
- H01L29/94—Metal-insulator-semiconductors, e.g. MOS
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/26506—Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
- H01L21/26513—Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors of electrically active species
- H01L21/2652—Through-implantation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/22—Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities
- H01L21/225—Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities using diffusion into or out of a solid from or into a solid phase, e.g. a doped oxide layer
- H01L21/2251—Diffusion into or out of group IV semiconductors
- H01L21/2252—Diffusion into or out of group IV semiconductors using predeposition of impurities into the semiconductor surface, e.g. from a gaseous phase
- H01L21/2253—Diffusion into or out of group IV semiconductors using predeposition of impurities into the semiconductor surface, e.g. from a gaseous phase by ion implantation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66568—Lateral single gate silicon transistors
- H01L29/66575—Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate
- H01L29/6659—Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate with both lightly doped source and drain extensions and source and drain self-aligned to the sides of the gate, e.g. lightly doped drain [LDD] MOSFET, double diffused drain [DDD] MOSFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- High Energy & Nuclear Physics (AREA)
- Toxicology (AREA)
- Health & Medical Sciences (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
내용 없음.
Description
제1도는 본 발명에 따라 제조된 MOSFET 소자의 측단면도.
* 도면의 주요부분에 대한 부호의 설명
99 : 기판 100 : p도프형 웰
115 : 필드 산화물층 116 : 게이트 산화물
117' : 스페이서 130 : 게이트 전극
본 발명은 전계 효과 트랜지스터에 관한 것으로 특히, 게이트 산화물과 반도체 몸체 사이의 인터페이스 경계부에서 전기장 세기 레벨이 감소되는 차등적으로 도프된 표면 내부의 구조를 갖춘 전계 효과 트랜지스터에 관한 것이다.
가장 유용하고 장점이 많은 전기적 소자중의 하나가 전계 효과 트랜지스터(FET)이다. 초대 단위 집적 회로(VLSI)는 금속-산화물 반도체(MOS) 전계 효과 소자를 사용하여 생산되어 왔다. 이러한 소위 MOSFET 소자는 그 이름을 게이트 부근에 있는 소자의 구조로부터 따왔다. 게이트 전극은 전형적으로 실리콘 산화물층에 의해 산화물 아래 있는 도프된 반도체 층으로부터 절연되는 금속층을 구비한다. 본 발명에 있어, 논의하고자 하는 문제는 게이트 산화물 영역에서의 특히, 소자 드레인에 인접한 영역에서의 열(hot) 또는 활성 전자의 트랩핑(trapping)에 관한 것이다.
저렴한 비용과 개선된 성능은 금속 산화물 반도체 소자를 더욱 소형화시키는데 원동력을 제공한다. 리토그래피(lithography) 및 에칭 분야의 계속된 발전은 소자 크기에 있어 상당한 축소를 가능하게 할 것이다. 불행하게도, 기존 시스템과의 호환성 등의 이유로, 상기와 같은 소자에 사용된 전원 공급 전압은 회로 밀도의 증가와 더불어 감소를 시킬 수가 없다. 이상적인 크기 설정에 관한 상기 문제점으로 인해, 소자내의 전기장 세기 레벨은 기하학적인 거리 축소에 따라 증가된다. MOS 소자내의 높은 전계 효과는 캐리어 이동성 감소와, MOSFET, 특히 n채널 MOSFET 또는 NMOSFET에서 채널 열 전자 불안정성을 가져오게 된다. n채널 FET의 소스 영역에서 드레인 영역으로 흐르는 전자의 측방 전기장 성분으로부터 에너지를 얻는다. 전기장의 상기 성분은 실리콘 반도체와 게이트 전극 아래의 실리콘 산화물 절연층과의 사이의 인터페이스에 평행하다. 활성 전자는 실리콘/실리콘 산화물 에너지 장벽을 넘어가려는 경향이 있으며, 산화물 게이트 절연체내에 트랩되거나 또는 아직 충분히 밝혀지지 않은 작용에 의해 바람직하지 못한 인터페이스 상태를 발생시킨다.
채널 전류에서 나오는 열 또는 활성 전자는 반도체와 산화물 게이트 사이의 장벽을 넘기 위한 충분한 에너지를 얻으려는 경향이 있으며, 그 결과 산화물내로 주입이 된다. 주입된 전자의 계속적인 트랩핑은 임계 전압변이 및 상호 콘덕턴스 저하와 같은 소자의 불안정성을 일으키기 쉽다. 그래서, 상기와 같은 불안정성을 방지하기 위한 열 전자 방지 MOSFET가 고안되는 것이 아주 바람직한 것이다. 상기와 같은 불안정성은 VLSI회로에서 MOSFET 소자의 소형화를 제한하는 구실을 하게 된다.
열 전자 효과 문제에서의 개선은 게이트 산화물의 두께를 증가시킴으로서 부분적으로 해소될 수 있지만, 이 방법은 게이트 제어 효과를 감소시켜 소자의 작동을 느리게 하기 때문에 바람직하지 못하다.
열 전자 문제는 확실히 바람직하지 못한 것으로, 결국 MOSFET에 대한 최소 게이트 길이를 제한한다는 것을 알 수 있다. 열 전자 트랩핑 효과에 관하여 절연체 품질을 개선하는 것이 가능할지라도, 채널 열 전자 신뢰도를 개선하는데 있어서 최대의 노력은 FET 채널내에서 측방 전기장 세기를 감소시키는데 집중되고 있다. 그러한 노력에는 경사진 소스/드레인 접합, 이중 확산 소스/드레인 영역, 게이트 전극 및 산화물에 인접한 산화물 측벽 스페이서등이 포함된다. 이러한 모든 방법은 n+-p 드레인-채널 전이가 급격하지 않게 함으로서 측방 전기장 세기를 감소시키는 것이다. 본 발명자는 산화물 측벽 스페이서가 최대 안전 작동 전압을 2볼트정도 증가시킬 수 있다는 것을 발견하였다. 스페이서 길이의 1000옹그스트롬당 1.5볼트의 최대 이득을 얻는 것이 가능하다. 또한 열 전자 효과 문제를 경감시키는 것에 관한 방법 또는 구조는 현재 VLSI 반도체 처리 단계와 호환성이 있어야 한다는 사실을 알아야겠다.
본 발명의 양호한 실시예에 따르면, 매립된 스페이서를 사용하여 실리콘/실리콘 산화물 인터페이스 경계부로부터 떨어져 고밀도 전류가 흐르게 한다. 특히, 게이트 전극의 어느 한쪽편상의 소스 또는 드레인 영역에서(바람직하기로는 양편 모두에서) 고압 전기장을 이용한 이온 주입에 의해 약하게 도프된 영역이 만들어진다. 상기 약하게 도프된 영역은 실리콘/실리콘 산화물 경계로부터 간격을 두고 떨어져 하부에 놓인다. 상기 약하게 도프된 영역은 먼저 고압에서 인과 같은 매우 확산적인 도펀트를 주입하여 형성된다. 비소와 같은 제2, 저농도 도펀트가 또한 상기와 동일한 매립된 영역내에 주입된다. 그러나 인의 확산성이 더 크기 때문에, 점차적으로 경사진 채널 구조가 만들어진다. 게이트 전극의 양측면의 실리콘 산화물 스페이서는 반응 이온 에칭과 같은 비등방성인 공정에 의해 형성된다. 두번째 이온 주입은 증가된 도펀트 농도로 실행되지만, 이온 주입 전기장 세기는 낮은 상태에서 실행된다. 어쨌든, 도펀트 농도가 높으면 더 깊이 반도체를 침투하게 된다. 상기 공정의 결과로 인해, 약하게 도프된 경사진 영역이 반도체 표면 아래의 소스 및 드레인 영역으로부터 연장된다. 가장 높은 전류 밀도가 생기기 쉬운 곳이 상기 소스와 드레인 연장부 사이이다. 그결과 게이트 전극의 부근에서는 열 전자 생성이 감소하게 된다. 측방 전기장의 세기, 특히 게이트 산화물 바로 아래의 전기장 세기는 상당히 감소된다.
따라서, 본 발명의 목적은 열 전자 효과가 거의 나타나지 않는 MOSFET 소자의 제조 방법을 제공하려는 것이다.
또한, 본 발명의 목적은 개선된 NMOSFET 제조 공정을 제공하려는 것이다.
본 발명의 또다른 목적은 MOSFET 소자에서 게이트 산화물 아래의 측방 전기장 세기를 감소시키는 수단을 제공하려는 것이다.
본 발명의 또다른 목적은 열 전자 효과를 악화시키지 않고 MOSFET 회로 크기를 감소시키는 방법을 제공하려는 것이다.
마지막으로, 본 발명의 목적이 여기에 한정되는 것은 아니지만, 본 발명의 목적은 열 전자 효과가 상당히 완화된 MOSFET, 특히 NMOSFET를 제공하려는 것이다.
본 발명은 첨부된 도면을 참고로하여 기술된 다음 설명을 참고로 하여 보다 명백하게 이해될 수 있을 것이다.
도면은 본 발명에 따른 NMOSFET 소자를 도시한다. 본 발명의 목적을 실행하는데 이용된 특정한 처리 공정을 제외하면, 소자 제조는 종래의 방식으로 이루어진다. 도면은 특히 하부에 놓여 있는 n 도프형 기판(99)을 표시한다. 종래의 공정에 따라서, 필드 산화물층(115)은 기판을 고온에서 산소에 노출시킴으로서 기판(99)상에서 성장하여 실리콘 산화물의 절연층(115)을 형성한다. 상기 층은 칩 또는 웨이퍼상에서 활성 영역을 설정하기 위해 패턴화된 방식으로 에칭이 된다. 그 다음 p 도프형 웰(100)이 통상적으로 필드 산화물에 있는 활성 영역 구멍을 통해 이온 주입에 의해 형성된다. 다음, 얇은 실리콘 산화물층이 전체 기판에 걸쳐 성장이 된다. 상기 산화물층은 궁극적으로 앞서 논의된 열 전자 트랩핑 효과를 받기 쉬운 구조를 구비하는 게이트 산화물(116)을 형성한다. 상기 얇은 산화물층 위에는, 다결정 실리콘층이 증착되며 n형 도펀트로 강하게 도프되어 높은 전기 전도도를 나타내는 재질을 제공한다. 상기 층은 궁극적으로 게이트 전극(130)을 형성한다. 이와달리, 도프된 다결정 실리콘이 아닌 금속을 게이트 전극 재질로 사용할 수 있다. 하여튼, 본 공정의 상기 단계에서, 게이트 전극을 만들고 필요한 곳에 전극 상호 연결 패턴을 만들기 위해 일반적으로 마스크가 이용된다. 이들 패턴은 다결정 실리콘 또는 금속 게이트 전극 재질을 선택적으로 제거하여 통상적으로 활성 영역에 얇은 산화물층이 남게하여 만들어지는 것이다.
반도체 제조 공정의 상기 단계에서, 도면에 도시된 구조의 형성을 위해 특수한 고정 단계가 사용된다. 특히, 이때 본 공정에서 낮은 농도의 인과 같은 n형 도펀트가 매립층에 증착된다. 상기 증착은 약 90KeV의 전압에서 이온 주입에 의해 이루어진다. 이 결과 실리콘/산화물 인터페이스 아래 약 1000옹그스트로 깊이에 약하게 도프된 영역(103,104)(전선 사이)이 형성된다. 인의 확산성 때문에, 약하게 도프된 n-영역(103 및 104)은 게이트 영역을 향해 내부로 연장하여 확산된 돌출부(105 및 106)를 형성한다. 상기 돌출부는 본 발명의 매립된 채널 소자에서 우수한 경사 특성을 제공한다. 본 발명에 따르면, 두번째의 약한 비소 도핑이 대략 200KeV의 전위에서 실행된다. 따라서, 영역(103 및 104)에는 낮은 농도의 비소 및 인 모두가 도프된다. 그러나, 인은 비소 도펀트보다 더 큰 확산 이동성을 가지고 있기 때문에, 확산된 경사진 구조(105 및 106)가 생긴다. 영역(103,104,105,106)은 필드 산화물(115)로부터 게이트 전극(130)의 좌측 및 우측 모서리를 향해 내부로 연장하는 것을 알 수 있다. 상기 도핑은 소스 또는 드레인 영역의 제곱센티당 약 1012내지 1014개의 도펀트 원자의 주입량으로 실시된다. 이와 반대로, 종래 기술의 도핑 공정 단계는 그러한 경사진 구조를 제공하는 것이 실행되지 않는다.
이 단계의 공정에서, 또다른 실리콘 산화물층이 웨이퍼 또는 칩의 기판상에 증착된다. 그러나 산화물층을 증착하기 위한 다른 방법과는 대조적으로, 본 공정 단계에서는 화학 증기 증착을 이용한다. 왜냐하면, 소자의 전체 표면을 덮을 수 있어야 하기 때문이다. 다음 반응 이온 에칭 단계가 통상적으로 3불화 메탄(CHF3)의 분위기에서 수행이 되어, 게이트 전극(130)의 어느 한쪽 측면상에서와 같이 급격한 수직 전이를 나타내는 영역을 제외하고는 상기 실리콘층의 대부분을 비등방성으로 에칭시킨다. 비등방성 에칭은 게이트 전극(130)의 어느 한쪽편에 산화물 스페이서(117')를 남기는 점이 유익하다.
상기 스페이서는 게이트 아래의 산화물/반도체 인터페이스 부근에서, 특히 게이트와 소자 드레인 사이의 부근에서 발생되는 열 전자 효과를 완화시키는데 중요한 역활을 한다. 또한 스페이서(117')는 소스 및 드레인 영역의 이온 주입 또는 확산을 시키는 다음 공정 단계를 위한 자체 정렬 마스크의 형태를 제공한다. 본 발명에 따르면, 아주 강한 n+도핑이 활성 영역의 소스 및 드레인 영역에 인가된다. 전형적으로, 상기 제2도핑 공정 단계는 평방 센티당 약 8×1015개의 도펀트 원자의 주입량으로 수행이 된다. 그결과 제1도의 영역(101 및 102)이 형성되는데, 상기 영역은 전형적으로 약 1500 내지 4000옹그스트롬 사이의 깊이로 연장이 된다. 스페이서(117')에 의해 발생된 마스킹 효과 때문에, 소스 및 드레인의 작은 부분의 n-도프된 영역만이 영역(101,102)으로부터 내부로 연장된다. 이들은 도시된 바와같이 층(103 및 104)의 일부를 형성하는 영역(105 및 106)이다. 전형적으로, 각 게이트측의 스페이서(117')는 폭이 1.0 내지 0.2미크론 사이이다. 따라서, 소스 및 드레인 영역중 약하게 도프된 부분은 약 0.1 내지 0.2미크론 사이의 대응 거리만큼 게이트쪽 내부로 연장된다.
본 발명에 따르면, 폴리실리콘 재질로된 게이트 스페이서(117')를 이용하는 것도 가능하다.
상기 실시예에서, 약하게 도프된 영역(103,104,105,106)은 통상적인 전압 레벨 즉, 예를들어 말하자면 90KeV로 주입이 될 수 있다. 상기 실시예에서, 매립된 채널은 도프된 폴리실리콘 또는 금속 스페이서가 도프된 폴리실리콘 게이트를 통해 정전압으로 바이어스될때 형성이 된다. 도프된 폴리실리콘 스페이서를 사용하고저 하는 경우, 반응 이온 에칭을 이용하여 공정의 게이트 마스킹 부분에서 폴리실리콘을 제거한다.
본 발명에 있어서, 인 주입 및 후속 확산 공정은 비소를 주입하기 전이나 후, 또는 소스/드레인을 주입할시에 실행된다는 것을 알게 된다. 약하게 도프된 n 연장된 드레인을 경사지게 하는데 필요한 인 농도는 강하게 도프된 n 드레인을 경사지게 하는데 필요한 농도보다 상당히 적기 때문에, 본 발명은 더욱 잘 제어된 경사진 접합부를 갖는 장점이 있다.
그래서, 본 발명의 방법 및 구조는 MOSFET 소자의 산화물층에서 열 전자가 트랩되는 문제에 대한 실행가능한 해결 방법을 제공하는 것을 알 수 있다. 그리고 또한 본 발명은 종래 공정의 방법론을 벗어나지 않고 원하는 구조적 주입 변경을 실시하기 위한 단순한 공정을 제공하는 것을 알 수 있다. 또한, 본 발명은 공급 전압의 강하 필요가 없이 현재 달성할 수 있는 것보다 훨씬 큰 고밀도화된 MOSFET 회로의 소형화를 이룰 수 있다는 것을 알 수 있다. 그래서 본 발명에 따라 제조된 소자는 현재의 기존 시스템에 쉽게 설치될 수 있다. 또한, 본 발명의 소자는 상당한 소자의 특성 손상이 없이 전압 부하에 보다 잘 견디는 것을 알 수 있다. 또한 일반적으로 소스 및 드레인 영역 모두가 본 발명의 매립 채널 구조를 갖는 것이 바람직하지만, 이들 영역의 하나에서만 상기 구조를 갖는 것도 가능하다는 사실에 유의햐여야 한다. 그러나 전류 흐름이 단방향성인 트랜지스터에서는, 드레인 영역에만 상기 구조를 사용하는 것이 일반적으로 바람직하다.
본 발명은 특정의 양호한 실시예에 따라 상세히 설명되어 있지만, 본 기술에 숙련된 사람에 의해 여러가지 변형 및 변환이 가능하다. 따라서, 첨부된 청구범위는 본 발명의 사상과 범위에 해당하는 모든 변형 및 변환을 포함하는 것으로 여기고자 한다.
Claims (20)
- 금속 산화물 반도체 전계 효과 트랜지스터에 있어서, 제1극성의 도펀트로 도프된 반도체 몸체(100)와; 상기 몸체(100)의 일부분위에 배치된 절연층(116)과; 상기 반도체 몸체(100)로부터 전기적으로 절연되도록 상기 절연층(116)상에 배치된 전기적 전도성 게이트 전극(130)을 구비하며; 상기 반도체 몸체(100)는 제2극성의 도펀트로 강하게 도프된 소스 영역(101)과 제2극성의 도펀트로 강하게 도프된 드레인 영역(102)을 가지며, 상기 소스(101) 및 드레인(102) 영역은 상기 게이트 전극(130)의 양측면에서 특정 깊이로 상기 반도체 몸체(100)에 배치되어 있으며; 상기 반도체 몸체는 또한 상기 소스(101) 및 드레인(102) 영역중 최소한 하나로부터 연장되는 약하게 도프된 돌출부(103,104)를 가지며, 상기 돌출부(103)내의 도펀트는 제2극성의 도펀트이며, 상기 돌출부(103) 각각은 상기 반도체 몸체(100)의 표면 아래에 배치되어 상기 게이트 전극(103) 아래에 있는 영역쪽으로 연장되고, 상기 돌출부(103) 각각은 상기 반도체 몸체(100)와 상기 절연층(116) 사이의 경계부로부터 간격을 두고 떨어져 있으며, 상기 돌출부(103) 각각은 사실상 상기 돌출부(103,104)를 에워싸고 있는 경사진 영역(105,106)을 구비하며, 상기 돌출부(103)는 또한 차등적인 확산 특성을 보이는 적어도 두 개의 제2극성 도펀트를 포함하는 것을 특징으로 하는 금속 산화물 반도체 전계 효과 트랜지스터.
- 제1항에 있어서, 상기 트랜지스터는 상기 게이트 전극(130)의 양측면에 스페이서(117')를 포함하는 것을 특징으로 하는 금속 산화물 반도체 전계 효과 트랜지스터.
- 제2항에 있어서, 상기 스페이서(117')는 폭이 약 0.1 내지 0.2미크론인 것을 특징으로 하는 금속 산화물 반도체 전계 효과 트랜지스터.
- 제1항에 있어서, 상기 돌출부(103,104)는 약 0.1 내지 0.2미크론의 거리만큼 인접한 강하게 도프된 영역(101,102)으로부터 외부쪽으로 연장되는 것을 특징으로 하는 금속 산화물 반도체 전계 효과 트랜지스터.
- 제1항에 있어서, 상기 돌출부(103,104)는 상기 산화물(116)과 반도체 몸체(100) 사이의 인터페이스 아래 약 1000옹그스트롬에 배치되는 것을 특징으로 하는 금속 산화물 반도체 전계 효과 트랜지스터.
- 제1항에 있어서, 상기 강하게 도프된 영역(101,102)은 상기 반도체 몸체(100)의 표면으로부터 약 1500 내지 4000옹그스트롬 사이의 깊이로 연장되는 것을 특징으로 하는 금속 산화물 반도체 전계 효과 트랜지스터.
- 제1항에 있어서, 상기 제1극성의 도펀트는 p형 도펀트이며 상기 제2극성의 도펀트는 n형 도펀트인 것을 특징으로 하는 금속 산화물 반도체 전계 효과 트랜지스터.
- 제1항에 있어서, 상기 트랜지스터는 n채널 소자인 것을 특징으로 하는 금속 산화물 반도체 전계 효과 트랜지스터.
- 제1항에 있어서, 상기 약한 도펀트중의 하나는 비소로 되어 있는 것을 특징으로 하는 금속 산화물 반도체 전계 효과 트랜지스터.
- 제1항에 있어서, 상기 약한 도펀트중의 하나는 인으로 이루어지는 것을 특징으로 하는 금속 산화물 반도체 전계 효과 트랜지스터.
- 제1항에 있어서, 상기 반도체 몸체(100)는 실리콘으로 이루어지는 것을 특징으로 하는 금속 산화물 반도체 전계 효과 트랜지스터.
- 제1항에 있어서, 상기 반도체 몸체는 p 도프형 웰(100)을 포함하는 n 도프형 반도체 기판으로 이루어지는 것을 특징으로 하는 금속 산화물 반도체 전계 효과 트랜지스터.
- 제1항에 있어서, 상기 절연층(116)은 실리콘 산화물로 이루어지는 것을 특징으로 하는 금속 산화물 반도체 전계 효과 트랜지스터.
- 제1항에 있어서, 상기 전기적 전도성 게이트(130)는 금속 및 도프된 폴리실리콘으로 구성된 그룹으로부터 선택된 재질을 구비하는 것을 특징으로 하는 금속 산화물 반도체 전계 효과 트랜지스터.
- 제1항에 있어서, 상기 강하게 도프된 영역(101,102)은 평방센티당 약 8×1015개의 원자의 도펀트 주입량으로 형성되는 것을 특징으로 하는 금속 산화물 반도체 전계 효과 트랜지스터.
- 제1항에 있어서, 상기 약하게 도프된 영역(103,104)은 평방센티당 약 1012내지 1014개 사이의 도펀트 원자가 주입되어 형성되는 것을 특징으로 하는 금속 산화물 반도체 전계 효과 트랜지스터.
- MOSFET 소자에서 매립된 경사진 채널을 제조하는 방법에 있어서, 반도체 몸체의 표면 아래 일정한 거리로 약한 농도의 제1극성 도펀트를 주입하는 단계와:상기 제1도펀트와 사실상 동일한 영역에 같은 극성의 약한 제2도펀트를 주입하는 단계로 이루어지며, 상기 제1도펀트는 제2도펀트보다 더 높은 확산성을 갖는 것을 특징으로 매립된 경사진 채널 제조 방법.
- 제17항에 있어서, 상기 높은 확산성의 도펀트가 먼저 주입되는 것을 특징으로 하는 매립된 경사진 채널 제조 방법.
- 제17항에 있어서, 상기 높은 확산성의 도펀트는 인을 포함하는 것을 특징으로 하는 매립된 경사진 채널 제조 방법.
- 제17항에 있어서, 상기 낮은 확산성의 도펀트는 비소를 포함하는 것을 특징으로 하는 매립된 경사진 채널 제조 방법.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US722640 | 1985-04-12 | ||
US722,640 | 1985-04-12 | ||
US06/722,640 US4680603A (en) | 1985-04-12 | 1985-04-12 | Graded extended drain concept for reduced hot electron effect |
Publications (2)
Publication Number | Publication Date |
---|---|
KR860008623A KR860008623A (ko) | 1986-11-17 |
KR910000929B1 true KR910000929B1 (ko) | 1991-02-18 |
Family
ID=24902724
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019860002745A KR910000929B1 (ko) | 1985-04-12 | 1986-04-11 | 금속 산화물 반도체 전계 효과 트랜지스터 |
Country Status (5)
Country | Link |
---|---|
US (1) | US4680603A (ko) |
EP (1) | EP0198335B1 (ko) |
JP (1) | JPH0620132B2 (ko) |
KR (1) | KR910000929B1 (ko) |
DE (1) | DE3675416D1 (ko) |
Families Citing this family (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4727038A (en) * | 1984-08-22 | 1988-02-23 | Mitsubishi Denki Kabushiki Kaisha | Method of fabricating semiconductor device |
EP0187016B1 (en) * | 1984-12-27 | 1991-02-20 | Kabushiki Kaisha Toshiba | Misfet with lightly doped drain and method of manufacturing the same |
JPS61216364A (ja) * | 1985-03-20 | 1986-09-26 | Fujitsu Ltd | 半導体装置 |
US4859620A (en) * | 1985-04-12 | 1989-08-22 | General Electric Company | Graded extended drain concept for reduced hot electron effect |
US4843023A (en) * | 1985-09-25 | 1989-06-27 | Hewlett-Packard Company | Process for forming lightly-doped-drain (LDD) without extra masking steps |
JPS62229976A (ja) * | 1986-03-31 | 1987-10-08 | Toshiba Corp | 半導体装置およびその製造方法 |
US4746624A (en) * | 1986-10-31 | 1988-05-24 | Hewlett-Packard Company | Method for making an LDD MOSFET with a shifted buried layer and a blocking region |
US4923824A (en) * | 1988-04-27 | 1990-05-08 | Vtc Incorporated | Simplified method of fabricating lightly doped drain insulated gate field effect transistors |
JPH0666329B2 (ja) * | 1988-06-30 | 1994-08-24 | 株式会社東芝 | 半導体装置の製造方法 |
JP2773159B2 (ja) * | 1988-10-31 | 1998-07-09 | 日本電気株式会社 | 半導体集積回路 |
US5034789A (en) * | 1988-11-21 | 1991-07-23 | Harris Corporation | Dielectric isolation for SOI island side wall for reducing leakage current |
US5053353A (en) * | 1988-11-21 | 1991-10-01 | Harris Corporation | Fabricating dielectric isolation of SOI island side wall for reducing leakage current |
US5270226A (en) * | 1989-04-03 | 1993-12-14 | Matsushita Electric Industrial Co., Ltd. | Manufacturing method for LDDFETS using oblique ion implantion technique |
JPH0330370A (ja) * | 1989-06-27 | 1991-02-08 | Sony Corp | Mis型半導体装置 |
US5170232A (en) * | 1989-08-24 | 1992-12-08 | Nec Corporation | MOS field-effect transistor with sidewall spacers |
JPH03155662A (ja) * | 1989-08-24 | 1991-07-03 | Nec Corp | Mos電界効果トランジスタ |
US5012306A (en) * | 1989-09-22 | 1991-04-30 | Board Of Regents, The University Of Texas System | Hot-carrier suppressed sub-micron MISFET device |
US5134447A (en) * | 1989-09-22 | 1992-07-28 | At&T Bell Laboratories | Neutral impurities to increase lifetime of operation of semiconductor devices |
US5093275A (en) * | 1989-09-22 | 1992-03-03 | The Board Of Regents, The University Of Texas System | Method for forming hot-carrier suppressed sub-micron MISFET device |
JPH03209728A (ja) * | 1989-10-11 | 1991-09-12 | Mitsubishi Electric Corp | 半導体装置 |
US5264384A (en) * | 1991-08-30 | 1993-11-23 | Texas Instruments Incorporated | Method of making a non-volatile memory cell |
JPH05206459A (ja) * | 1992-01-29 | 1993-08-13 | Nec Corp | 半導体装置およびその製造方法 |
KR960002100B1 (ko) * | 1993-03-27 | 1996-02-10 | 삼성전자주식회사 | 전하결합소자형 이미지센서 |
US5744372A (en) | 1995-04-12 | 1998-04-28 | National Semiconductor Corporation | Fabrication of complementary field-effect transistors each having multi-part channel |
KR0172793B1 (ko) * | 1995-08-07 | 1999-02-01 | 김주용 | 반도체소자의 제조방법 |
US7391087B2 (en) * | 1999-12-30 | 2008-06-24 | Intel Corporation | MOS transistor structure and method of fabrication |
TW548850B (en) * | 2002-05-29 | 2003-08-21 | Toppoly Optoelectronics Corp | Low-temperature polysilicon TFT of LDD structure and process for producing same |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5636585B2 (ko) * | 1973-07-02 | 1981-08-25 | ||
US4028717A (en) * | 1975-09-22 | 1977-06-07 | Ibm Corporation | Field effect transistor having improved threshold stability |
DE2706623A1 (de) * | 1977-02-16 | 1978-08-17 | Siemens Ag | Mis-fet fuer hohe source-drain-spannungen |
DE2834724A1 (de) * | 1978-08-08 | 1980-02-14 | Siemens Ag | Mos-feldeffekttransistoren fuer hoehere spannungen |
US4366613A (en) * | 1980-12-17 | 1983-01-04 | Ibm Corporation | Method of fabricating an MOS dynamic RAM with lightly doped drain |
JPS57112075A (en) * | 1980-12-29 | 1982-07-12 | Fujitsu Ltd | Insulating gate fet |
JPS5832462A (ja) * | 1981-08-21 | 1983-02-25 | Toshiba Corp | 半導体装置 |
US4613882A (en) * | 1985-04-12 | 1986-09-23 | General Electric Company | Hybrid extended drain concept for reduced hot electron effect |
EP0197501A3 (en) * | 1985-04-12 | 1986-12-17 | General Electric Company | Extended drain concept for reduced hot electron effect |
-
1985
- 1985-04-12 US US06/722,640 patent/US4680603A/en not_active Expired - Lifetime
-
1986
- 1986-04-02 EP EP86104509A patent/EP0198335B1/en not_active Expired - Lifetime
- 1986-04-02 DE DE8686104509T patent/DE3675416D1/de not_active Expired - Fee Related
- 1986-04-07 JP JP61078415A patent/JPH0620132B2/ja not_active Expired - Lifetime
- 1986-04-11 KR KR1019860002745A patent/KR910000929B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
EP0198335B1 (en) | 1990-11-07 |
JPH0620132B2 (ja) | 1994-03-16 |
DE3675416D1 (de) | 1990-12-13 |
KR860008623A (ko) | 1986-11-17 |
JPS61259576A (ja) | 1986-11-17 |
EP0198335A2 (en) | 1986-10-22 |
US4680603A (en) | 1987-07-14 |
EP0198335A3 (en) | 1986-12-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR910000929B1 (ko) | 금속 산화물 반도체 전계 효과 트랜지스터 | |
KR100473901B1 (ko) | SiGe층을포함하는반도체전계효과디바이스 | |
JP4738562B2 (ja) | 半導体装置の製造方法 | |
US6426279B1 (en) | Epitaxial delta doping for retrograde channel profile | |
KR0178824B1 (ko) | 반도체장치 및 그 제조방법 | |
EP0181091B1 (en) | Schottky gate field effect transistor and manufacturing method thereof | |
US4859620A (en) | Graded extended drain concept for reduced hot electron effect | |
KR910000279B1 (ko) | 금속 산화물 반도체 전계효과 트랜지스터 및 이 트랜지스터의 소스 및 드레인 영역 형성방법 | |
US5132238A (en) | Method of manufacturing semiconductor device utilizing an accumulation layer | |
EP0487220B1 (en) | SOI-Field effect transistor and method of manufacturing the same | |
KR910002037B1 (ko) | 반도체장치 및 그 제조방법 | |
JPH06291311A (ja) | 高電圧トランジスタ | |
JPH02250331A (ja) | 半導体装置およびその製造方法 | |
US5386133A (en) | LDD FET with polysilicon sidewalls | |
KR970000720B1 (ko) | 반도체 장치 및 그 제조 방법 | |
US4737469A (en) | Controlled mode field effect transistors and method therefore | |
US4691433A (en) | Hybrid extended drain concept for reduced hot electron effect | |
KR900008153B1 (ko) | 고신뢰성 반도체 장치와 그 제조 방법 | |
US5159417A (en) | Semiconductor device having short channel field effect transistor with extended gate electrode structure and manufacturing method thereof | |
KR20050029564A (ko) | 고내압 전계효과 트랜지스터 및 이를 형성하는 방법 | |
JPS60247974A (ja) | 半導体装置 | |
US5215936A (en) | Method of fabricating a semiconductor device having a lightly-doped drain structure | |
EP0197501A2 (en) | Extended drain concept for reduced hot electron effect | |
KR100219063B1 (ko) | 반도체 소자 제조방법 | |
KR100206193B1 (ko) | 전력반도체장치 및 그의 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20020216 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |