KR900003744A - 데이터처리시스템 - Google Patents

데이터처리시스템 Download PDF

Info

Publication number
KR900003744A
KR900003744A KR1019890011221A KR890011221A KR900003744A KR 900003744 A KR900003744 A KR 900003744A KR 1019890011221 A KR1019890011221 A KR 1019890011221A KR 890011221 A KR890011221 A KR 890011221A KR 900003744 A KR900003744 A KR 900003744A
Authority
KR
South Korea
Prior art keywords
update
instruction
main memory
buffer memory
command
Prior art date
Application number
KR1019890011221A
Other languages
English (en)
Other versions
KR950000088B1 (ko
Inventor
마사부미 시바다
아끼라 이시야마
마사다까 히라마쓰
Original Assignee
미다 가쓰시게
가부시기가이샤 히다찌세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미다 가쓰시게, 가부시기가이샤 히다찌세이사꾸쇼 filed Critical 미다 가쓰시게
Publication of KR900003744A publication Critical patent/KR900003744A/ko
Application granted granted Critical
Publication of KR950000088B1 publication Critical patent/KR950000088B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • G06F13/1673Details of memory controller using buffers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/12Replacement control

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Advance Control (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

내용 없음

Description

데이터처리시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 3 도는 본원 발명에 의해 구성된 데이터처리시스템의 블록도.
제 4 도 및 제 5 도는 제 3 도의 시스템의 동작을 규정하는 타이밍챠트.

Claims (12)

  1. 파이프라인제어방식을 채용한 데이터처리시스템으로서, 주기억메모리와, 이 주기억메모리의 일부의 코피를 유지하는 버퍼메모리와, 상기 주기억메모리의 정보를 갱신하는 갱신명령의 명령처리를 할때, 이 갱신명령에 선행하는 명령의 처리완료전에 상기 갱신명령의 명령처리중 상기 버퍼메모리의 정보갱신 동작을 행하도록 제어하는 제어수단을 설치하고, 상기 제어수단은 상기 갱신명령에 의한 상기 주기억메모리의 갱신 동작을 상기 선행하는 명령의 처리완료후에 행하도록 제어하는 것을 특징으로 하는 데이터처리시스템.
  2. 제 1 항에 있어서, 상기 갱신명령에 의한 상기 버퍼메모리의 갱신동작후에 당해 갱신명령의 중단된 경우 이 중단을 검출하는 검출수단과, 이 중단검출수단의 출력에 대응하여 상기 버퍼메모리내의 갱신된 정보를 무효화하는 수단을 설치한 것을 특징으로 하는 데이터처리시스템.
  3. 파이프라인제어방식을 채용한 데이터처리시스템으로서, 주기억메모리와, 이 주기억메모리의 일부의 코피를 유지하는 버퍼메모리와, 상기 주기억메모리의 정보를 갱신하는 갱신명령의 명령처리를 할 때, 이 갱신명령에 후속하는 명령의 오퍼랜드 독해동작전에 상기 갱신명령의 명령처리중 상기 버퍼메모리의 정보 갱신동작을 행하도록 제어하는 제어수단을 설치한 것을 특징으로 하는 데이터처리시스템.
  4. 제 3 항에 있어서, 상기 제어수단은 상기 갱신명령에 의한 상기 주기억메모리의 갱신동작을 상기 선행하는 명령의 처리완료후에 행하도록 제어하는 것을 특징으로 하는 데이터처리시스템.
  5. 제 3 항에 있어서, 상기 갱신명령에 의한 상기 버퍼메모리의 갱신동작후에 당해 갱신명령이 중단된 경우 이 중단을 검출하는 검출수단과, 이 중단검출수단의 출력에 대응하여 상기 버퍼메모리내의 갱신된 정보를 무효화하는 수단을 설치하는 것을 특징으로 하는 데이터처리시스템.
  6. 파이프라인제어방식을 채용한 데이터처리시스템으로서, 주기억메모리와, 이 주기억메모리의 일부의 코피를 유지하는 버퍼메모리와, 상기 주기억메모리의 정보를 갱신하는 갱신명령의 명령처리를 할 때, 이 갱신명령에 선행하는 명령의 처리완료전에 또한 상기 갱신명령에 후속하는 명령의 오퍼랜드 독해동작전에 상기 갱신명령의 명령처리중 상기 버퍼메모리의 정보갱신 동작을 행하도록 제어하는 제어수단을 설치한 것을 특징으로 하는 데이터처리시스템.
  7. 제 6 항에 있어서, 상기 제어수단은 상기 갱신명령에 의한 상기 주기억메모리의 갱신동작을 상기 선행하는 명령의 처리완료후에 행하도록 제어하는 것을 특징으로 하는 데이터처리시스템.
  8. 제 6 항에 있어서, 상기 갱신명령에 의한 상기 버퍼메모리의 갱신동작후에 당해 갱신명령이 중단된 경우 이 중단을 검출하는 검출수단과, 이 중단검출수단의 출력에 대응하여 상기 버퍼메모리내의 갱신된 정보를 무효화하는 수단을 설치한 것을 특징으로 하는 데이터처리시스템.
  9. 파이프라인제어방식을 채용한 데이터처리시스템으로서, 주기억메모리와, 이 주기억메모리의 일부의 코피를 유지하는 버퍼메모리와, 상기 주기억메모리에 데이터를 격납하는 스토어명령의 명령처리를 할때, 파이프라인제어의 복수의 스테이지중 오퍼랜드데이터의 독해스테이지에서 상기 버퍼메모리에의 데이터의 격납동작을 행하도록 제어하는 제어수단을 설치한 것을 특징으로 하는 데이터처리시스템.
  10. 제 9 항에 있어서, 상기 제어수단은 상기 주기억메모리에의 데이터의 격납동작을 상기 파이프라인제어의 복수의 스테이지중 최종 스테이지에서 행하도록 제어하는 것을 특징으로 하는 데이터처리시스템.
  11. 제 9 항에 있어서, 상기 스토어명령에 의한 상기 버퍼메모리의 데이터 격납동작후에 당해 스토어명령이 중단된 경우 이 중단을 검출하는 검출수단과, 이 중단검출수단의 출력에 대응하여 상기 버퍼메모리내의 격납된 데이터를 무효화하는 수단을 설치한 것을 특징으로 하는 데이터처리시스템.
  12. 파이프라인제어방식을 채용한 데이터처리시스템으로서, 주기억메모리와, 이 주기억메모리의 일부의 코피를 유지하는 버퍼메모리와, 상기 주기억메모리의 정보를 갱신하는 갱신명령의 명령처리를 할 때, 이 갱신명령에 선행하는 명령의 처리완료전에 상기 갱신명령의 명령처리중 상기 버퍼메모리의 정보갱신 동작을 행하도록 제어하는 제어수단과, 갱신명령에 선행하는 명령의 처리결과를 일시 격납하는 범용 레지스터를 설치하고, 상기 제어수단은 갱신명령에 선행하는 명령의 처리완료전에 상기 범용 레지스터로부터 버퍼메모리에의 정보갱신 동작을 행하도록 제어하는 것을 특징으로 하는 데이터처리시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890011221A 1988-08-10 1989-08-07 데이터처리시스템 KR950000088B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP63199359A JP2783285B2 (ja) 1988-08-10 1988-08-10 情報処理装置
JP88-199359 1988-08-10

Publications (2)

Publication Number Publication Date
KR900003744A true KR900003744A (ko) 1990-03-27
KR950000088B1 KR950000088B1 (ko) 1995-01-09

Family

ID=16406451

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890011221A KR950000088B1 (ko) 1988-08-10 1989-08-07 데이터처리시스템

Country Status (2)

Country Link
JP (1) JP2783285B2 (ko)
KR (1) KR950000088B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100578143B1 (ko) * 2004-12-21 2006-05-10 삼성전자주식회사 버퍼 메모리에 저장된 데이터를 무효화시키는 스킴을 갖는저장 시스템 및 그것을 포함한 컴퓨팅 시스템
US8122193B2 (en) 2004-12-21 2012-02-21 Samsung Electronics Co., Ltd. Storage device and user device including the same

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6807624B1 (en) 1998-12-17 2004-10-19 Fujitsu Limited Instruction control device and method therefor

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0810430B2 (ja) * 1986-11-28 1996-01-31 株式会社日立製作所 情報処理装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100578143B1 (ko) * 2004-12-21 2006-05-10 삼성전자주식회사 버퍼 메모리에 저장된 데이터를 무효화시키는 스킴을 갖는저장 시스템 및 그것을 포함한 컴퓨팅 시스템
US8051258B2 (en) 2004-12-21 2011-11-01 Samsung Electronics Co., Ltd. Apparatus and methods using invalidity indicators for buffered memory
US8122193B2 (en) 2004-12-21 2012-02-21 Samsung Electronics Co., Ltd. Storage device and user device including the same
US8533391B2 (en) 2004-12-21 2013-09-10 Samsung Electronics Co., Ltd. Storage device and user device including the same

Also Published As

Publication number Publication date
JP2783285B2 (ja) 1998-08-06
JPH0248733A (ja) 1990-02-19
KR950000088B1 (ko) 1995-01-09

Similar Documents

Publication Publication Date Title
KR950020218A (ko) 저전력데이타처리장치
KR960029967A (ko) 디지탈 신호 처리 방법 및 장치, 및 메모리 셀 독출 방법
KR900008394A (ko) 데이터 처리장치
ATE244417T1 (de) Echtzeitprogramm-sprachbeschleuniger
KR860002049A (ko) 캐쉬 메모리 제어회로
KR930002935A (ko) 정보 처리 장치
KR960042329A (ko) 프로그램의 코드크기의 축소화를 지원하는 마이크로 프로세서
KR900003744A (ko) 데이터처리시스템
KR930023830A (ko) 하이스루풋 단일포트 다중갱신 유니트 태그제어기
KR900016865A (ko) 파이프라인방식의 분기명령제어장치
KR910005155A (ko) 마이크로 프로세서
JPS6049340B2 (ja) 分岐命令先取り方式
US5819081A (en) Method of executing a branch instruction of jumping to a subroutine in a pipeline control system
KR950025532A (ko) 연산 처리 장치
KR930004861A (ko) 정보처리 시스템
JPH05241827A (ja) 命令バッファ制御装置
JPS57100680A (en) Page fault processing system
KR0128511B1 (ko) 분기제어장치 및 그 제어방법
KR880011669A (ko) 데이터 처리 방법과 장치
JPH0387937A (ja) トレース制御方式
JP2798492B2 (ja) リストベクトル処理装置
JPS5734254A (en) Information processing device
KR900010550A (ko) 명령어 페취장치
JPH0535558A (ja) プログラムロード方式
JPH01284941A (ja) 情報処理装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J2X1 Appeal (before the patent court)

Free format text: APPEAL AGAINST DECISION TO DECLINE REFUSAL

G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030107

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee