KR890007162A - 데이타 처리장치 - Google Patents

데이타 처리장치 Download PDF

Info

Publication number
KR890007162A
KR890007162A KR1019880012195A KR880012195A KR890007162A KR 890007162 A KR890007162 A KR 890007162A KR 1019880012195 A KR1019880012195 A KR 1019880012195A KR 880012195 A KR880012195 A KR 880012195A KR 890007162 A KR890007162 A KR 890007162A
Authority
KR
South Korea
Prior art keywords
data processing
register
processing apparatus
memory
address
Prior art date
Application number
KR1019880012195A
Other languages
English (en)
Other versions
KR970004513B1 (ko
Inventor
스스무 가네꼬
게이이찌 구라까즈
Original Assignee
미다가쓰시게
가부시기가이샤 히다찌세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미다가쓰시게, 가부시기가이샤 히다찌세이사꾸쇼 filed Critical 미다가쓰시게
Publication of KR890007162A publication Critical patent/KR890007162A/ko
Application granted granted Critical
Publication of KR970004513B1 publication Critical patent/KR970004513B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/71Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information
    • G06F21/74Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information operating in dual or compartmented mode, i.e. at least one secure mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/14Protection against unauthorised use of memory or access to memory
    • G06F12/1458Protection against unauthorised use of memory or access to memory by checking the subject access rights
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/455Emulation; Interpretation; Software simulation, e.g. virtualisation or emulation of application or operating system execution engines
    • G06F9/45533Hypervisors; Virtual machine monitors

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Storage Device Security (AREA)
  • Microcomputers (AREA)

Abstract

내용 없음

Description

데이타 처리장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1 도는 본 발명을 마이크로 프로세서에 적용한 경우의 제 1 실시예를 도시한 블럭도.
제 2 도는 본 발명에 관한 마이크로 프로세서의 제 2 실시예를 도시한 블럭도.
제 3 도는 본 발명의 관한 마이크로 프로세서의 제 3 의 실시예를 도시한 블럭도.

Claims (12)

  1. 제 1 의 동작모드와 상기 제 1 의 동작모드와는 다른 제 2 의 동작모드를 갖고, 그 어느 한 쪽의 모드에서 동작하여 동작중의 모드를 나타내는 상태 레지스터를 갖는 데이타 처리장치에 있어서, 상기 제 2 의 동작모드에서 메모리를 사용할 수 있는가 없는가를 표시하는 기억수단과, 상기 기억수단의 내용과 상기 상태 레지스터의 내용에 따라서 상기 메모리가 사용 가능한가 아닌가 판정하는 엑세스 레벨 판정수단을 포함하는 데이타 처리장치.
  2. 특허청구의 범위 제 1 항에 있어서, 또 상기 상태 레지스터를 갖는 마이크로 프러세서를 포함하는 데이타 처리장치.
  3. 주어진 모든 명령과 내부 레지스터를 사용할 수 있는 상위 동작모드와 특정한 명령과 일부의 내부 레지스터를 사용할 수 없는 하위동작 모드중 어느 한쪽의 상태에서 동작하여 중앙처리부에 마련된 상태 레지스터에 그 동작상태가 반영되도록된 데이타 처리장치에 있어서, 상기 하위 동작모드에서 중앙처리부가 메모리를 사용할 수 있는가 없는가를 표시하는 플래그 또는 레지스터와, 상기 플래그 또는 레지스터의 내용과 상기 중앙처리부내의 상태 레지스터의 내용에 따라서 상기 메모리가 가능한가 아닌가를 판정하는 액세스 레벨 판정회로를 포함하는 데이타 처리장치.
  4. 특허청구의 버무이 제 3 항에 있어서, 상기 플래그 또는 레지스터는 상위 동작모드에서만 사용 가능한 명령에 의해 설정할 수 있도록 구성되어 있는 데이타 처리장치.
  5. 특허청구의 범위 제 3 항에 있어서, 또 메모리의 어드레스 범위를 설정하는 어드레스 레지스터와, 상기 어드레스 레지스터에 설정된 어드레스 범위와 버스상의 어드레스 신호를 비교하여, 비교회로의 비교결과를 상기 어드레스 레벨 판정회로에 공급하는 어드레스 비교회로(17)을 포함하는 데이타 처리장치.
  6. 특허청구의 범위 제 3 항에 있어서, 상기 액세스 레벨 판정회로에 의해 액세스 레벨 위반이 검출되었을때, 상기 메모리의 선택신호가 무효상태로 되는 데이타 처리장치.
  7. 특허청구의 범위 제 3 항에 있어서, 상기 액세스 레벨 판정회로에 의해 액세스 위반이 검출되었을 때, 상기 상위 동작모드로 이행해서 원래 상태로 복귀하는 처리를 실행하는 데이타 처리장치.
  8. 특허청구의 범위 제 3 항에 있어서, 상기 플래그 또는 레지스터가 어드레스 버스상의 신호를 디코드하는 디코더(DEC)에 의해 선택되도록 되어 있는 데이타 처리장치.
  9. 특허청구의 범위 제 3 항에 있어서, 상기 메모리가 중앙처리부와 동일한 반도체 칩상에 형성된 RAM인 데이타 처리장치.
  10. 특허청구의 범위 제 3 항에 있어서, 상기 RAM이 중앙처리부의 범용 레지스터군을 구성하는 메모리인 데이타 처리장치.
  11. 특허청구의 범위 제10항에 있어서, 또 상기 중앙처리부내에 상기 RAM을 어드레스 공간상에 있어서 재배치가 가능하게 하기 위한 레지스터를 포함하고 있는 데이타 처리장치.
  12. 특허청구의 범위 제 9 항에 있어서, 또 상기 중앙처리부내에 상기 내장 RAM상의 레지스터 뱅크의 사용상태를 제어하는 콘트롤 레지스터를 포함하며, 상기 레지스터는 상기 RAM의 액세스 레벨 지정용 비트를 갖고 있는 데이타 처리장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019880012195A 1987-10-09 1988-09-21 데이타 처리장치 KR970004513B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP87-255180 1987-10-09
JP62-255180 1987-10-09
JP62255180A JP3023425B2 (ja) 1987-10-09 1987-10-09 データ処理装置

Publications (2)

Publication Number Publication Date
KR890007162A true KR890007162A (ko) 1989-06-19
KR970004513B1 KR970004513B1 (ko) 1997-03-28

Family

ID=17275149

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880012195A KR970004513B1 (ko) 1987-10-09 1988-09-21 데이타 처리장치

Country Status (6)

Country Link
US (1) US5305460A (ko)
EP (1) EP0312194B1 (ko)
JP (1) JP3023425B2 (ko)
KR (1) KR970004513B1 (ko)
DE (1) DE3853759T2 (ko)
HK (1) HK27696A (ko)

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5335325A (en) * 1987-12-22 1994-08-02 Kendall Square Research Corporation High-speed packet switching apparatus and method
US5282201A (en) * 1987-12-22 1994-01-25 Kendall Square Research Corporation Dynamic packet routing network
US5055999A (en) 1987-12-22 1991-10-08 Kendall Square Research Corporation Multiprocessor digital data processing system
CA2019300C (en) * 1989-06-22 2001-06-12 Kendall Square Research Corporation Multiprocessor system with shared memory
US5596751A (en) * 1990-06-05 1997-01-21 Siemens Aktiengesellschaft Method for processing a user program on a parallel computer system
DE4018012A1 (de) * 1990-06-05 1991-12-12 Siemens Ag Verfahren zur bearbeitung eines benutzerprogramms auf einem parallelrechnersystem
JPH04346127A (ja) 1991-05-23 1992-12-02 Sony Corp 電子装置
CA2078312A1 (en) 1991-09-20 1993-03-21 Mark A. Kaufman Digital data processor with improved paging
US5623665A (en) * 1992-01-13 1997-04-22 Sony Corporation Electronic apparatus for patching a read-only memory
JP3230262B2 (ja) * 1992-01-24 2001-11-19 ソニー株式会社 電子装置及びその固定情報修正方法
US5208389A (en) * 1992-04-01 1993-05-04 Ethyl Corporation Process for high purity tetrabromobisphenol-A
JPH06318261A (ja) * 1992-09-18 1994-11-15 Sony Corp 電子装置
JP3284614B2 (ja) * 1992-09-19 2002-05-20 ソニー株式会社 電子装置
JP3810805B2 (ja) * 1992-09-19 2006-08-16 ソニー株式会社 情報修正システム
US5748981A (en) * 1992-10-20 1998-05-05 National Semiconductor Corporation Microcontroller with in-circuit user programmable microcode
US5737566A (en) * 1993-12-20 1998-04-07 Motorola, Inc. Data processing system having a memory with both a high speed operating mode and a low power operating mode and method therefor
US5557743A (en) * 1994-04-05 1996-09-17 Motorola, Inc. Protection circuit for a microprocessor
JP3563768B2 (ja) * 1994-05-31 2004-09-08 株式会社ルネサステクノロジ Romプログラム変更装置
US5737760A (en) * 1995-10-06 1998-04-07 Motorola Inc. Microcontroller with security logic circuit which prevents reading of internal memory by external program
JP4312272B2 (ja) * 1995-10-06 2009-08-12 モトローラ・インコーポレイテッド 内部メモリへのアクセスを制限するマイクロコントローラ
GB0005535D0 (en) * 2000-03-09 2000-04-26 Smiths Industries Plc Processing systems
JP3710671B2 (ja) 2000-03-14 2005-10-26 シャープ株式会社 1チップマイクロコンピュータ及びそれを用いたicカード、並びに1チップマイクロコンピュータのアクセス制御方法
JP4547771B2 (ja) * 2000-04-28 2010-09-22 ソニー株式会社 情報処理システム、情報処理方法、情報処理装置
JP2002215460A (ja) * 2001-01-15 2002-08-02 Hitachi Kokusai Electric Inc 情報端末
JP2002342166A (ja) * 2001-05-15 2002-11-29 Fujitsu Ltd 情報処理装置及びアクセスレベル制御方法
US6976160B1 (en) * 2002-02-22 2005-12-13 Xilinx, Inc. Method and system for controlling default values of flip-flops in PGA/ASIC-based designs
WO2004015553A1 (en) * 2002-08-13 2004-02-19 Nokia Corporation Computer architecture for executing a program in a secure of insecure mode
DE102004003323A1 (de) * 2004-01-22 2005-08-18 Infineon Technologies Ag Halbleiterspeichervorrichtung und Schaltungsanordnung
DE102004048945B4 (de) * 2004-10-07 2007-10-11 Nec Electronics (Europe) Gmbh Systemüberwachungseinheit
US8533777B2 (en) * 2004-12-29 2013-09-10 Intel Corporation Mechanism to determine trust of out-of-band management agents
EP1801700B1 (en) * 2005-12-23 2013-06-26 Texas Instruments Inc. Method and systems to restrict usage of a DMA channel
CN108959110B (zh) * 2011-12-29 2023-05-30 太浩研究有限公司 一种用于防止用户模式指令的管理员模式执行的处理器及其方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
USRE28109E (en) * 1969-02-28 1974-08-13 Selective data handling apparatus
US3828327A (en) * 1973-04-30 1974-08-06 Ibm Simplified storage protection and address translation under system mode control in a data processing system
US4393459A (en) * 1980-07-17 1983-07-12 International Business Machines Corp. Status reporting with ancillary data
JPS57174755A (en) * 1981-04-21 1982-10-27 Toshiba Corp 1-chip microprocessor
JPS58109957A (ja) * 1981-12-23 1983-06-30 Nec Corp シングルチツプマイクロコンピユ−タシステム
US4519032A (en) * 1982-06-09 1985-05-21 At&T Bell Laboratories Memory management arrangement for microprocessor systems
JPS5914062A (ja) * 1982-07-15 1984-01-24 Hitachi Ltd 二重化共有メモリ制御方法
JPS6074059A (ja) * 1983-09-30 1985-04-26 Fujitsu Ltd 記憶装置アクセス制御方式
US4825358A (en) * 1985-04-10 1989-04-25 Microsoft Corporation Method and operating system for executing programs in a multi-mode microprocessor
JPS6265149A (ja) * 1985-09-14 1987-03-24 Casio Comput Co Ltd メモリ管理ユニツト書き換え方式
US4887204A (en) * 1987-02-13 1989-12-12 International Business Machines Corporation System and method for accessing remote files in a distributed networking environment

Also Published As

Publication number Publication date
JPH0196747A (ja) 1989-04-14
EP0312194A3 (en) 1991-04-24
US5305460A (en) 1994-04-19
EP0312194B1 (en) 1995-05-10
KR970004513B1 (ko) 1997-03-28
HK27696A (en) 1996-02-23
DE3853759D1 (de) 1995-06-14
DE3853759T2 (de) 1995-11-16
EP0312194A2 (en) 1989-04-19
JP3023425B2 (ja) 2000-03-21

Similar Documents

Publication Publication Date Title
KR890007162A (ko) 데이타 처리장치
KR910006856A (ko) 어드레스 레지스터를 이용하여 동적으로 버스제어를 실행하는 마이크로컴퓨터
KR940012147A (ko) 마이크로컴퓨터 시스템
KR890010709A (ko) 정보처리장치
KR870011524A (ko) 마이크로프로세서칩의 스택프레임캐시
KR860002049A (ko) 캐쉬 메모리 제어회로
KR860004356A (ko) 데이타 처리장치
KR870003507A (ko) 집적회로 메모리 시스템
KR960705271A (ko) 데이타 처리 명령의 실행(execution of data processing instructions)
KR970049498A (ko) 논 캐셔블 반복 연산 명령을 갖는 중앙 처리 장치
KR860000595A (ko) 정보처리장치를 위한 메모리액세스 제어방식
KR880013073A (ko) 메모리 시스템
KR900006853A (ko) 마이크로 프로세서
KR870001524A (ko) 마이크로 컴퓨우터를 사용하는 데이터처리 시스템
KR880011676A (ko) 캐쉬 메모리를 사용한 블록 액세스 방식
KR860004349A (ko) 시이퀀스 제어기의 프로세스 입출력장치
KR950009451A (ko) 데이타처리 시스템
KR910014812A (ko) 내부 메모리 맵 레지스터를 관측하는 방법 및 장치
KR910005152A (ko) 정보처리 장치
KR890015130A (ko) 마이크로 프로세서
KR950034262A (ko) 저 전력 소비 반도체 메모리 장치
KR950015104A (ko) 버스 감시기를 이용한 불가분 싸이클 지원방법
JPH05143366A (ja) 割込制御回路
KR890005613A (ko) 메모리 액세스 제어방식
KR940007684A (ko) 작은 물리적 크기의 태그메노리를 갖는 캐시메모리 시스템

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19971223

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee