KR20240013257A - 표시 패널 - Google Patents

표시 패널 Download PDF

Info

Publication number
KR20240013257A
KR20240013257A KR1020240007620A KR20240007620A KR20240013257A KR 20240013257 A KR20240013257 A KR 20240013257A KR 1020240007620 A KR1020240007620 A KR 1020240007620A KR 20240007620 A KR20240007620 A KR 20240007620A KR 20240013257 A KR20240013257 A KR 20240013257A
Authority
KR
South Korea
Prior art keywords
area
display
line
lines
data lines
Prior art date
Application number
KR1020240007620A
Other languages
English (en)
Inventor
최민희
윤영수
인윤경
차현지
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020240007620A priority Critical patent/KR20240013257A/ko
Publication of KR20240013257A publication Critical patent/KR20240013257A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/85Arrangements for extracting light from the devices
    • H10K50/858Arrangements for extracting light from the devices comprising refractive means, e.g. lenses
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/86Arrangements for improving contrast, e.g. preventing reflection of ambient light
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/40OLEDs integrated with touch screens
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/60OLEDs integrated with inorganic light-sensitive elements, e.g. with inorganic solar cells or inorganic photodiodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/90Assemblies of multiple devices comprising at least one organic light-emitting element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K77/00Constructional details of devices covered by this subclass and not covered by groups H10K10/80, H10K30/80, H10K50/80 or H10K59/80
    • H10K77/10Substrates, e.g. flexible substrates
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133528Polarisers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0804Sub-multiplexed active matrix panel, i.e. wherein one active driving circuit is used at pixel level for multiple image producing elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14678Contact-type imagers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/842Containers
    • H10K50/8426Peripheral sealing arrangements, e.g. adhesives, sealants
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/868Arrangements for polarized light emission
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1216Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/126Shielding, e.g. light-blocking means over the TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • H10K59/873Encapsulations
    • H10K59/8731Encapsulations multilayered coatings having a repetitive structure, e.g. having multiple organic-inorganic bilayers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/875Arrangements for extracting light from the devices
    • H10K59/879Arrangements for extracting light from the devices comprising refractive means, e.g. lenses

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Sustainable Development (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명의 일 실시예는 제1방향을 따라 상호 이격된 제1영역 및 제2영역을 구비한 기판과, 제1영역 및 기 제2영역에 인접한 표시영역에 배치된 복수의 표시요소들, 및 제1방향과 교차하는 제2방향을 따라 연장되되 복수의 표시요소들과 전기적으로 연결된 복수의 라인들을 포함하며, 복수의 라인들은, 제1영역의 가장자리를 따라 우회하며 서로 이웃하는 제1라인 및 제2라인, 그리고 제2영역의 가장자리를 따라 우회하며 서로 이웃하는 제3라인 및 제4라인을 포함하고, 제1영역 및 상기 제2영역은 크기 및 형상 중 적어도 어느 하나가 서로 다른 표시 패널을 개시한다.

Description

표시 패널{Display panel}
본 발명의 실시예들은 표시 패널, 예컨대 특정 영역을 우회하는 라인들을 포함하는 표시 패널 및 이를 포함하는 표시 장치에 관한 것이다.
근래에 표시 장치는 그 용도가 다양해지고 있다. 또한, 표시 장치의 두께가 얇아지고 무게가 가벼워 그 사용의 범위가 광범위해지고 있는 추세이다.
표시 장치가 다양하게 활용됨에 따라 표시 장치의 형태를 설계하는데 다양한 방법이 있을 수 있고, 또한 표시 장치에 접목 또는 연계할 수 있는 기능이 증가하고 있다.
표시 장치에 접목 또는 연계할 수 있는 기능을 증가하는 방법으로, 표시영역의 내측에 카메라, 센서 등이 배치될 수 있는 복수의 영역을 구비한 표시 패널 및 장치를 제공할 수 있다. 그러나, 이 경우 전술한 복수의 영역들 주변의 배선들이 전술한 영역들을 우회함으로써 데드영역이 증가하는 문제가 있다.
본 발명은 상기와 같은 문제점을 포함하여 여러 문제점들을 해결하기 위한 것으로서, 전술한 복수의 영역들 주변의 데드영역을 줄일 수 있는 구조를 제공할 수 있다. 그러나 이러한 과제는 예시적인 것으로, 이에 의해 본 발명의 범위가 한정되는 것은 아니다.
본 발명의 실시예들에 따르면, 제1방향을 따라 상호 이격된 제1영역 및 제2영역을 구비한 기판; 상기 제1영역 및 상기 제2영역에 인접한 표시영역에 배치된 복수의 표시요소들; 및 상기 제1방향과 교차하는 제2방향을 따라 연장되되, 상기 복수의 표시요소들과 전기적으로 연결된 복수의 라인들;을 포함하는 표시 패널을 개시한다.
상기 복수의 라인들은, 상기 제1영역의 가장자리를 따라 우회하며, 서로 이웃하는 제1라인 및 제2라인; 및 상기 제2영역의 가장자리를 따라 우회하며, 서로 이웃하는 제3라인 및 제4라인을 포함하고, 상기 제1영역 및 상기 제2영역은 크기 및 형상 중 적어도 어느 하나가 서로 다를 수 있다.
상기 제1라인은 상기 제1영역의 제1측을 우회하고, 상기 제2라인은 상기 제2영역의 제2측을 우회할 수 있다.
상기 제1라인과 상기 제2라인은 제1지점을 중심으로 서로 반대방향을 따라 연장되되, 상기 제1지점은 상기 제1영역의 중심을 지나는 가상의 선 상에 위치할 수 있다.
상기 제3라인은 상기 제2영역의 제1측을 우회하고, 상기 제4라인은 상기 제2영역의 제2측을 우회할 수 있다.
상기 제3라인과 상기 제4라인은 제2지점을 중심으로 서로 반대방향을 따라 연장되되, 상기 제2지점은 상기 제2영역의 중심을 지나는 가상의 선으로부터 이격될 수 있다.
상기 복수의 라인들은 데이터라인들 또는 스캔라인들을 포함할 수 있다.
상기 제1 및 제2영역과 상기 표시영역 사이의 중간영역을 더 포함하며, 상기 제1 및 제2영역은 상기 중간영역으로 둘러싸일 수 있다.
상기 중간영역 중 상기 제1영역과 상기 제2영역 사이의 폭은, 상기 제1영역과 상기 중간영역의 제1단부 사이의 폭, 또는 상기 제2영역과 상기 중간영역의 단부 사이의 폭 보다 클 수 있다.
상기 중간영역에서 상기 제1영역과 상기 제2영역 사이의 라인들의 개수는, 상기 중간영역의 제1단부와 상기 제1영역 사이의 라인들의 개수 및 상기 중간영역의 제2단부와 상기 제2영역 사이의 신호라인들의 개수의 합 보다 클 수 있다.
상기 제1영역 및 제2영역 중 적어도 어느 하나에 해당하는 개구를 더 포함할 수 있다.
본 발명의 다른 실시에는, 제1방향을 따라 상호 이격된 제1영역 및 제2영역, 상기 제1영역 및 상기 제2영역을 둘러싸는 표시영역, 상기 제1 및 제2영역과 상기 표시영역 사이의 중간영역을 구비한 기판; 상기 표시영역에 배치된 복수의 표시요소들; 상기 표시요소들을 커버하는 봉지부재; 및 상기 제1방향과 교차하는 방향을 따라 연장되며, 상기 복수의 표시요소들과 전기적으로 연결된 복수의 라인들;
을 포함하고, 상기 제1영역 및 상기 제2영역은 크기 및 형상 중 적어도 어느 하나가 서로 다르며, 상기 복수의 라인들은 상기 중간영역에서 상기 제1영역 또는 상기 제2영역을 우회하는 라인들을 포함하는, 표시 패널을 개시할 수 있다.
상기 제1영역과 상기 제2영역 사이를 지나는 라인들의 개수는, 상기 중간영역을 지나는 라인들의 전체 개수의 절반 보다 많을 수 있다.
상기 복수의 라인들은, 상기 제1영역과 상기 제2영역 사이를 지나는 이웃하는 라인들을 포함하고, 상기 이웃하는 라인들의 상기 중간영역에서의 간격은, 상기 이웃하는 라인들의 상기 표시영역에서의 간격 보다 작을 수 있다.
상기 우회하는 라인들은 서로 이웃하는 제1라인 및 제2라인을 포함하고, 상기 제1라인은 상기 제1영역의 제1측 가장자리를 따라 연장되고, 상기 제2라인은 상기 제2영역의 제2측 가장자리를 따라 연장될 수 있다.
상기 제1라인 및 상기 제2라인은 상기 제1영역의 중심을 지나는 가상의 선에 대하여 대칭일 수 있다.
상기 제1영역의 중심에 대한 상기 제1라인의 우회 부분의 중심각과 상기 제1영역의 중심에 대한 상기 제2라인의 우회 부분의 중심각은 서로 동일할 수 있다
상기 우회하는 라인들은 서로 이웃하는 제3라인 및 제4라인을 포함하고, 상기 제3라인은 상기 제2영역의 제1측을 우회하고, 상기 제4라인은 상기 제2영역의 제2측을 우회할 수 있다.
상기 제3라인과 상기 제4라인은 상기 제2영역의 중심을 지나는 가상의 선에 대하여 비대칭일 수 있다.
상기 제2영역의 중심에 대한 상기 제3라인의 우회 부분의 중심각과 상기 제2영역의 중심에 대한 상기 제4라인의 우회 부분의 중심각은 서로 다를 수 있다.
상기 복수의 라인들은 데이터라인들 또는 스캔라인들을 포함할 수 있다.
본 발명의 실시예들에 따르면, 센서나 카메라 등과 같은 컴포넌트와 대응되는 영역 주변의 라인들이 비대칭적으로 배치되므로, 표시영역과 전술한 영역 사이의 데드영역을 줄일 수 있다. 그러나, 전술한 효과는 예시적인 것으로, 실시예들에 따른 효과는 후술하는 내용을 통해 자세하게 설명한다.
전술한 것 외의 다른 측면, 특징, 이점이 이하의 도면, 특허청구범위 및 발명의 상세한 설명으로부터 명확해질 것이다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 개략적으로 도시한 사시도이다.
도 2a 내지 도 2c는 본 발명의 실시예들에 따른 표시 장치를 간략하게 나타낸 단면도들이다.
도 3a 내지 도 3c는 본 발명의 실시예들에 따른 표시 패널을 개략적으로 나타낸 단면도들이다.
도 4a 내지 도 4c는 본 발명의 다른 실시예들에 따른 표시 패널을 개략적으로 나타낸 단면도들이다.
도 5는 본 발명의 일 실시예에 따른 표시 패널의 평면도이다.
도 6은 본 발명의 일 실시예에 따른 표시 패널 중 어느 한 화소를 나타낸 등가회로도이다.
도 7a는 본 발명의 일 실시예에 따른 표시 패널의 어느 한 화소를 나타낸 평면도이다.
도 7b는 도 7a의 A-A'선 및 B-B'선에 따른 단면도이다.
도 8은 본 발명의 일 실시예에 따른 표시 패널 중 중간영역에 배치된 제1라인들을 나타낸 평면도이다.
도 9a는 도 8에서 일부 제1라인들을 발췌하여 나타낸 평면도이다.
도 9b는 도 9a의 변형 실시예에 따른 평면도이다.
도 10a 및 도 10b는 각각 본 발명의 일 실시예에 따른 표시 패널 중 중간영역에 배치된 제1라인들을 개략적으로 나타낸 단면도이다.
도 11은 본 발명의 일 실시예에 따른 표시 패널 중 중간영역에 배치된 제2라인들을 나타낸 평면도이다.
도 12는 본 발명의 다른 실시예에 따른 표시 패널 중 중간영역에 배치된 제1라인들을 나타낸 평면도이다.
도 13은 본 발명의 다른 실시예에 따른 표시 패널 중 중간영역에 배치된 제2라인들을 나타낸 평면도이다.
도 14는 도 13에서 제2라인들을 발췌하여 나타낸 평면도이다.
도 15는 본 발명의 다른 실시예에 따른 표시 패널 중 중간영역에 배치된 제1라인들을 나타낸 평면도이다.
도 16은 본 발명의 다른 실시예에 따른 표시 패널 중 중간영역에 배치된 제1라인들을 나타낸 평면도이다.
도 17은 본 발명의 다른 실시예에 따른 표시 패널 중 중간영역에 배치된 제1라인들을 나타낸 평면도이다.
도 18은 본 발명의 다른 실시예에 따른 표시 패널 중 중간영역에 배치된 제2라인들을 나타낸 평면도이다.
도 19는 본 발명의 다른 실시예에 따른 표시 패널 중 중간영역에 배치된 제2라인들을 나타낸 평면도이다.
본 발명은 다양한 변환을 가할 수 있고 여러 가지 실시예를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 상세한 설명에 상세하게 설명하고자 한다. 본 발명의 효과 및 특징, 그리고 그것들을 달성하는 방법은 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 다양한 형태로 구현될 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예들을 상세히 설명하기로 하며, 도면을 참조하여 설명할 때 동일하거나 대응하는 구성 요소는 동일한 도면부호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다.
이하의 실시예에서, 제1, 제2 등의 용어는 한정적인 의미가 아니라 하나의 구성 요소를 다른 구성 요소와 구별하는 목적으로 사용되었다.
이하의 실시예에서, 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
이하의 실시예에서, 포함하다 또는 가지다 등의 용어는 명세서상에 기재된 특징, 또는 구성요소가 존재함을 의미하는 것이고, 하나 이상의 다른 특징들 또는 구성요소가 부가될 가능성을 미리 배제하는 것은 아니다.
이하의 실시예에서, 막, 영역, 구성 요소 등의 부분이 다른 부분 위에 또는 상에 있다고 할 때, 다른 부분의 바로 위에 있는 경우뿐만 아니라, 그 중간에 다른 막, 영역, 구성 요소 등이 개재되어 있는 경우도 포함한다.
도면에서는 설명의 편의를 위하여 구성 요소들이 그 크기가 과장 또는 축소될 수 있다. 예컨대, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다.
어떤 실시예가 달리 구현 가능한 경우에 특정한 공정 순서는 설명되는 순서와 다르게 수행될 수도 있다. 예를 들어, 연속하여 설명되는 두 공정이 실질적으로 동시에 수행될 수도 있고, 설명되는 순서와 반대의 순서로 진행될 수 있다.
이하의 실시예에서, 막, 영역, 구성 요소 등이 연결되었다고 할 때, 막, 영역, 구성 요소들이 직접적으로 연결된 경우뿐만 아니라 막, 영역, 구성요소들 중간에 다른 막, 영역, 구성 요소들이 개재되어 간접적으로 연결된 경우도 포함한다. 예컨대, 본 명세서에서 막, 영역, 구성 요소 등이 전기적으로 연결되었다고 할 때, 막, 영역, 구성 요소 등이 직접 전기적으로 연결된 경우뿐만 아니라, 그 중간에 다른 막, 영역, 구성 요소 등이 개재되어 간접적으로 전기적 연결된 경우도 포함한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 개략적으로 도시한 사시도이다.
도 1을 참조하면, 표시 장치(1)는 제1영역(RA1) 및 제2영역(RA2)을 둘러싸는 표시영역(DA)을 포함한다. 제1영역(RA1) 및 제2영역(RA2)은 서로 다른 크기(면적) 및/또는 형상을 가질 수 있다. 예컨대, 제1영역(RA1)은 원형이고 제2영역(RA2)은 타원형 또는 코너가 라운드진 사각형의 형상일 수 있다. 또는, 제1영역(RA1) 및 제2영역(RA2)은 크기가 다른 닮음꼴의 형상일 수 있다.
표시영역(DA)은 표시영역(DA)상에 배치된 복수의 화소들에서 방출되는 빛을 이용하여 소정의 이미지를 제공할 수 있다. 제1 및 제2영역(RA1, RA2)과 표시영역(DA) 사이에는 중간영역(MA)이 배치되며, 표시영역(DA)은 외곽영역(PA)에 의해 둘러싸일 수 있다. 중간영역(MA) 및 외곽영역(PA)은 화소들이 배치되지 않은 일종의 비표시영역일 수 있다. 중간영역(MA)은 표시영역(DA)에 의해 전체적으로 둘러싸이고, 표시영역(DA)은 외곽영역(PA)에 의해 전체적으로 둘러싸일 수 있다.
이하에서는, 본 발명의 일 실시예에 따른 표시 장치(1)로서, 유기 발광 표시 장치를 예로 하여 설명하지만, 본 발명의 표시 장치는 이에 제한되지 않는다. 다른 실시예로서, 무기 발광 표시 장치(또는 무기 EL 표시 장치, Inorganic Light Emitting Display), 퀀텀닷 발광 표시 장치(Quantum dot Light Emitting Display) 등과 같이 다양한 방식의 표시 장치가 사용될 수 있다.
도 2a 내지 도 2c는 본 발명의 실시예들에 따른 표시 장치를 간략하게 나타낸 단면도로서, 도 1의 II-II'선에 따른 단면에 대응할 수 있다.
도 2a를 참조하면, 표시 장치(1)는 표시 패널(10), 표시 패널(10) 상에 배치되는 입력감지층(40), 및 광학 기능층(50)을 포함할 수 있으며, 이들은 윈도우(60)로 커버될 수 있다. 표시 장치(1)는 휴대폰(mobile phone), 노트북, 스마트 워치와 같은 다양한 전자 기기일 수 있다.
표시 패널(10)은 이미지를 표시할 수 있다. 표시 패널(10)은 표시영역(DA)에 배치된 화소들을 포함한다. 화소들은 표시요소 및 이와 연결된 화소회로를 포함할 수 있다. 표시요소는 유기발광다이오드를 포함할 수 있다. 또는, 표시요소는 무기발광다이오드, 또는 퀀텀닷 발광다이오드 등을 포함할 수 있다.
입력감지층(40)은 외부의 입력, 예컨대 터치 이벤트에 따른 좌표정보를 획득한다. 입력감지층(40)은 감지전극(sensing electrode 또는 touch electrode) 및 감지전극과 연결된 신호라인(trace line)들을 포함할 수 있다. 입력감지층(40)은 표시 패널(10) 위에 배치될 수 있다. 입력감지층(40)은 뮤추얼 캡 방식 또는/및 셀프 캡 방식으로 외부 입력을 감지할 수 있다.
입력감지층(40)은 표시 패널(10) 상에 직접 형성되거나, 별도로 형성된 후 광학 투명 점착제(OCA, optical clear adhesive)와 같은 점착층을 통해 결합될 수 있다. 예컨대, 입력감지층(40)은 표시 패널(10)을 형성하는 공정 이후에 연속적으로 이뤄질 수 있으며, 이 경우 점착층은 입력감지층(40)과 표시 패널(10) 사이에 개재되지 않을 수 있다. 도 2a에는 입력감지층(40)이 표시 패널(10)과 광학 기능층(50) 사이에 개재된 것을 도시하지만, 다른 실시예로서 입력감지층(40)은 광학 기능층(50) 위에 배치될 수 있다.
광학 기능층(50)은 반사 방지층을 포함할 수 있다. 반사 방지층은 윈도우(60)를 통해 외부에서 표시 패널(10)을 향해 입사하는 빛(외부광)의 반사율을 감소시킬 수 있다. 반사 방지층은 위상지연자(retarder) 및 편광자(polarizer)를 포함할 수 있다. 위상지연자는 필름타입 또는 액정 코팅타입일 수 있고, λ/2 위상지연자 및/또는 λ/4 위상지연자를 포함할 수 있다. 편광자 역시 필름타입 또는 액정 코팅타입일 수 있다. 필름타입은 연신형 합성수지 필름을 포함하고, 액정 코팅타입은 소정의 배열로 배열된 액정들을 포함할 수 있다. 위상지연자 및 편광자는 보호필름을 더 포함할 수 있다. 위상지연자 및 편광자 자체 또는 보호필름이 반사방지 층의 베이스층으로 정의될 수 있다.
다른 실시예로, 반사 방지층은 블랙매트릭스와 컬러필터들을 포함할 수 있다. 컬러필터들은 표시 패널(10)의 화소들 각각에서 방출되는 빛의 색상을 고려하여 배열될 수 있다. 또 다른 실시예로, 반사 방지층은 상쇄간섭 구조물을 포함할 수 있다. 상쇄간섭 구조물은 서로 다른 층 상에 배치된 제1 반사층과 제2 반사층을 포함할 있다. 제1 반사층 및 제2 반사층에서 각각 반사된 제1 반사광과 제2 반사광은 상쇄 간섭될 수 있고, 그에 따라 외부광 반사율이 감소될 수 있다.
광학 기능층(50)은 렌즈층을 포함할 수 있다. 렌즈층은 표시 패널(10)에서 방출되는 빛의 출광 효율을 향상시키거나, 색편차를 줄일 수 있다. 렌즈층은 오목하거나 볼록한 렌즈 형상을 가지는 층을 포함하거나, 또는/및 굴절률이 서로 다른 복수의 층을 포함할 수 있다. 광학 기능층(50)은 전술한 반사 방지층 및 렌즈층을 모두 포함하거나, 이들 중 어느 하나를 포함할 수 있다.
표시 패널(10), 입력감지층(40), 및 광학 기능층(50)은 각각 제1 및 제2영역(RA1, RA2)에 위치하는 개구를 포함할 수 있다. 이와 관련하여, 도 2a에는 표시 패널(10), 입력감지층(40), 및 광학 기능층(50)이 각각 제1 내지 제3개구(10H, 40H, 50H)를 포함하며, 제1 내지 제3개구(10H, 40H, 50H)들이 서로 중첩되는 것을 도시한다. 제1 내지 제3개구(10H, 40H, 50H)들은 제1 및 제2영역(RA1, RA2)에 각각 대응하도록 위치하며, 제1 및 제2영역(RA1, RA2)은 일종의 개구영역일 수 있다. 제1 내지 제3개구(10H, 40H, 50H)의 크기(또는 직경)은 서로 같거나 서로 다를 수 있다. 다른 실시예로, 표시 패널(10), 입력감지층(40), 및/또는 광학 기능층(50) 중 적어도 하나는 개구를 포함하지 않을 수 있다.
표시 패널(10) 중 제1 및 제2영역(RA1, RA2) 중 어느 하나의 영역에만 제1개구(10H)가 구비될 수 있다. 이와 관련하여, 도 2b에는 제1영역(RA1)과 대응하는 표시 패널(10), 입력감지층(40), 및/또는 광학 기능층(50)이 제1 내지 제3개구(10H, 40H, 50H)를 포함하고, 제2영역(RA2)에는 제1 내지 제3개구(10H, 40H, 50H)가 구비되지 않은 것을 도시한다. 다른 실시예로, 도 2c에 도시된 바와 같이 표시 패널(10), 입력감지층(40), 및/또는 광학 기능층(50)은 제1 및 제2영역(RA1, RA2)과 대응하는 위치에 개구를 포함하지 않을 수 있다.
제1 및 제2영역(RA1, RA2)은 표시 장치(1)에 다양한 기능을 부가하기 위한 컴포넌트가 위치하는 일종의 컴포넌트 영역(예, 센서 영역, 카메라 영역, 스피커 영역 등)일 수 있다. 제1 및 제2영역(RA1, RA2)에 각각 배치된 제1 및 제2컴포넌트(21, 22)는 도 2a에 도시된 바와 같이 제1 내지 제3개구(10H, 40H, 50H) 내에 위치할 수 있다. 또는, 도 2b에 도시된 바와 같이, 제1컴포넌트(21)은 제1 내지 제3개구(10H, 40H, 50H) 내에 위치하고, 제2컴포넌트(22)는 표시 패널(10)의 아래에 배치될 수 있다. 또는, 도 2c에 도시된 바와 같이, 제1 및 제2컴포넌트(21, 22)는 각각 표시 패널(10)의 아래에 배치될 수 있다.
제1 및 제2컴포넌트(21, 22)는 전자요소를 포함할 수 있다. 예컨대, 제1 및 제2컴포넌트(21, 22)는 빛이나 음향을 이용하는 전자요소일 수 있다. 예컨대, 전자요소는 적외선 센서와 같이 빛을 이용하는 센서, 빛을 수광하여 이미지를 촬상하는 카메라 또는 렌즈와 같은 카메라 어셈블리, 빛이나 음향을 출력하고 감지하여 거리를 측정하거나 지문 등을 인식하는 센서, 빛을 출력하는 소형 램프이거나, 소리를 출력하는 스피커 등을 포함할 수 있다. 빛을 이용하는 전자요소의 경우, 가시광, 적외선광, 자외선광 등과 같이 다양한 파장 대역의 빛을 이용할 수 있다. 일부 실시예에서, 제1 및 제2영역(RA1, RA2)은 제1 및 제2컴포넌트(21, 22)로부터 외부로 출력되거나 및/또는 외부로부터 전자요소를 향해 진행하는 빛 또는/및 음향이 투과할 수 있는 투과영역(transmission area)으로 이해될 수 있다.
다른 실시예로, 표시 장치(1)가 스마트 워치나 차량용 계기판으로 이용되는 경우, 제1 및 제2컴포넌트(21, 22)는 시계 바늘이나 소정의 정보(예, 차량 속도 등)를 지시하는 바늘 등을 포함하는 부재일 수 있다. 표시 장치(1)가 시계 바늘이나 차량용 계기판용 바늘을 포함하는 경우, 전술한 바늘은 윈도우(60)를 관통하여 외부로 노출될 수 있으며, 윈도우(60)는 개구를 포함할 수 있다. 또는, 제1 및 제2컴포넌트(21, 22)가 스피커를 포함하는 경우에도 윈도우(60)는 개구를 포함할 수 있다.
제1 및 제2컴포넌트(21, 22)는 전술한 바와 같이 표시 패널(10)의 기능과 관계된 구성요소(들)를 포함하거나, 표시 패널(10)의 심미감을 증가시키는 액세서리와 같은 구성요소 등을 포함할 수 있다. 도 2a 내지 도 2c에는 도시되지 않았으나 윈도우(60)와 광학 기능층(50) 사이에는 광학 투명 점착제 등을 포함하는 층이 위치할 수 있다.
제1 및 제2컴포넌트(21, 22)는 같은 종류의 전자요소를 포함하거나, 서로 다른 종류의 전자요소를 포함할 수 있다. 예컨대, 제1 및 제2컴포넌트(21, 22)는 각각 카메라를 포함할 수 있으며, 이 경우 표시 장치(1)는 듀얼 카메라를 이용한 다양한 어플리케이션을 제공할 수 있다. 또는, 제1 및 제2컴포넌트(21, 22) 중 어느 하나는 센서를, 다른 하나는 카메라를 포함할 수 있다. 또는, 제1 및 제2컴포넌트(21, 22) 중 하나는 램프를, 다른 하나는 카메라를 포함하는 것과 같이 다양하게 변경될 수 있다.
도 3a 내지 도 3c는 본 발명의 실시예들에 따른 표시 패널을 개략적으로 나타낸 단면도들이다.
도 3a를 참조하면, 표시 패널(10)은 기판(100) 상에 배치된 표시층(200)을 포함한다. 기판(100)은 글래스재를 포함하거나 고분자 수지를 포함할 수 있다. 기판(100)은 다층으로 형성될 수 있다. 예컨대, 기판(100)은 도 3a의 확대도에 도시된 바와 같이, 제1베이스층(101), 제1배리어층(102), 제2베이스층(103), 및 제2배리어층(104)을 포함할 수 있다.
제1 및 제2베이스층(101, 103)은 각각 고분자 수지를 포함할 수 있다. 예컨대, 제1 및 제2베이스층(101, 103)은 폴리에테르술폰(PES, polyethersulfone), 폴리아릴레이트(PAR, polyarylate), 폴리에테르 이미드(PEI, polyetherimide), 폴리에틸렌 나프탈레이트(PEN, polyethyelenene napthalate), 폴리에틸렌 테레프탈레이드(PET, polyethyeleneterepthalate), 폴리페닐렌 설파이드(polyphenylene sulfide: PPS), 폴리아릴레이트(polyallylate), 폴리이미드(polyimide: PI), 폴리카보네이트(PC), 셀룰로오스 트리 아세테이트(TAC), 셀룰로오스 아세테이트 프로피오네이트(cellulose acetate propionate: CAP) 등과 같은 고분자 수지를 포함할 수 있다. 전술한 고분자 수지는 투명할 수 있다.
제1 및 제2배리어층(102, 104)은 각각, 외부 이물질의 침투를 방지하는 배리어층으로서, 실리콘나이트라이드(SiNx), 실리콘옥사이드(SiOx)와 같은 무기물을 포함하는 단층 또는 다층일 수 있다.
표시층(200)은 복수의 화소를 구비한다. 표시층(200)은 각 화소마다 배치되는 표시요소들을 포함하는 표시요소층(200A), 및 각 화소마다 배치되는 화소회로와 절연층들을 포함하는 화소회로층(200B)을 포함할 수 있다. 각 화소회로는 박막트랜지스터 및 스토리지 커패시터를 포함할 수 있으며, 각 표시요소는 유기발광다이오드(organic light-emitting diode, OLED)를 포함할 수 있다.
표시층(200)의 표시요소들은 박막봉지층과 같은 봉지부재(300)로 커버될 수 있으며, 박막봉지층은 적어도 하나의 무기봉지층 및 적어도 하나의 유기봉지층을 포함한다. 무기봉지층은 예컨대 실리콘나이트라이드, 실리콘옥사이드, 실리콘옥시나이트라이드 등을 포함할 수 있다. 유기봉지층은 폴리머(polymer)계열의 물질을 포함할 수 있다. 폴리머 계열의 소재로는 아크릴계 수지, 에폭시계 수지, 폴리이미드 및 폴리에틸렌 등을 포함할 수 있다.
표시 패널(10)이 다층인 기판(100) 및 박막봉지층과 같은 봉지부재(300)를 포함하는 경우, 표시 패널(10)의 유연성(flexibility)을 향상시킬 수 있다. 표시 패널(10)은 표시 패널(10)을 관통하는 제1개구(10H)들를 포함할 수 있다. 제1개구(10H)들은 각각 제1 및 제2영역(RA1, RA2)에 위치할 수 있다. 도 3a는 기판(100), 표시층(200), 및 박막봉지층인 봉지부재(300)가 각각 표시 패널(10)의 제1개구(10H)에 대응하는 관통홀(100H, 200H, 300H)을 포함하는 것을 도시한다.
다른 실시예로, 도 3b에 도시된 바와 같이 제1영역(RA1)은 제1개구(10H)를 포함하고, 제2영역(RA2)은 개구를 포함하지 않을 수 있다. 제2영역(RA2)에는 제1개구(10H)가 형성되지 않으며, 화소가 배치되지 않을 수 있다. 예컨대, 표시요소층(200A)은 제2영역(RA2)에 위치하지 않을 수 있다. 또는, 도 3c에 도시된 바와 같이, 제2영역(RA2)에는 보조 화소를 포함하는 보조표시요소층(200c)이 위치할 수 있다. 보조표시요소층(200C)은 표시요소층(200A)의 표시요소와 다른 구조 또는/및 다른 방식으로 동작하는 표시요소를 포함할 수 있다. 일 실시예로, 표시요소층(200A)의 각 화소는 능동형 유기발광다이오드를 포함하고 보조표시요소층(200C)의 각 화소는 수동형 유기발광다이오드를 포함할 수 있다. 보조표시요소층(200C)이 수동형 유기발광다이오드의 표시요소를 포함하는 경우, 해당 표시요소 아래에는 화소회로를 이루는 구성요소들이 존재하지 않을 수 있다. 예컨대, 화소회로층(200B) 중 보조표시요소층(200C) 아래에는 각 화소마다 배치되는 트랜지스터 및 스토리지 커패시터가 존재하지 않을 수 있다.
또 다른 실시예로, 보조표시요소층(200C)은 표시요소층(200A)과 동일한 타입(예, 능동형 유기발광다이오드)의 표시요소를 포함할 수 있으나, 그 아래의 화소회로의 구조 등이 다를 수 있다. 예컨대, 보조표시요소층(200C) 아래의 화소회로(예, 기판과 트랜지스터 사이에 차광막을 갖는 화소회로 등)는 표시요소층(200A) 아래의 화소회로와 다른 구조를 포함할 수 있다. 보조표시요소층(200C)의 표시요소들은 표시요소층(200A)의 표시요소들과 다른 제어 신호에 따라 동작할 수 있다.
보조표시요소층(200C)이 배치된 제2영역(RA2)에는 비교적 높은 투과율을 요하지 않는 컴포넌트(예컨대, 적외선 센서 등)가 배치될 수 있다. 이 경우, 제2영역(RA2)은 컴포넌트 영역이자 보조 표시영역으로 이해될 수 있다. 표시요소층(200A) 및 보조표시요소층(200C)은 박막봉지층인 봉지부재(300)로 커버될 수 있다.
도 3a 내지 도 3c는 봉지부재(300)로서 박막봉지층을 포함하는 것을 도시하나 본 발명은 이에 한정되지 않는다. 봉지부재는 다른 구조를 가질 수 있으며, 이에 대해서는 도 4a 내지 도 4c를 참조하여 설명한다.
도 4a 내지 도 4c는 본 발명의 다른 실시예들에 따른 표시 패널을 개략적으로 나타낸 단면도들이다.
도 4a 내지 도 4c를 참조하면, 봉지 부재(300')는 봉지 기판(340)을 포함한다. 봉지 기판(340)은 기판(100)과 마주보도록 배치되며, 표시층(200)은 봉지 기판(340) 및 기판(100) 사이에 위치한다. 봉지 기판(340)과 기판(100) 사이에는 실링재(350)이 배치되며, 실링재(350)는 표시층(200)의 측면을 둘러쌀 수 있다. 예컨대, 평면상에서, 실링재(350)는 외곽영역(PA) 및 중간영역(MA)에서 표시층(200), 예컨대 표시요소층(200A)을 둘러쌀 수 있다. 도 4a 내지 도 4c는 단면도로서, 중간영역(MA)의 실링재(350)가 제1개구(10H)의 양측에 이격된 것을 도시하나, 평면상에서 중간영역(MA)의 실링재(350)는 제1개구(10H)를 둘러싸는 고리 형상일 수 있다. 외곽영역(PA)에 위치한 실링재(350)와 중간영역(MA)에 위치한 실링재(350)은 서로 이격될 수 있다.
도 4a에 도시된 바와 같이 제1 및 제2영역(RA1, RA2)에는 각각 제1개구(10H)가 형성될 수 있으며, 각 제1개구(10H)는 실링재(350)로 둘러싸일 수 있다. 다른 실시예로, 도 4c에 도시된 바와 같이 제2영역(RA2)에 제1개구(10H)가 형성되지 않은 경우, 실링재(350)는 중간영역(MA)에서 제1영역(RA1)에 대응하는 제1개구(10H)를 둘러쌀 수 있다. 제2영역(RA2)에는 화소, 예컨대 표시요소층(200A)이 배치되지 않을 수 있다. 다른 실시예로, 제2영역(RA2)에는 도 4c에 도시된 바와 같이 보조표시요소층(200C)이 배치될 수 있다. 보조표시요소층(200C)는 전술한 바와 같이 표시요소층(200A)의 표시요소와 다른 구조 또는/및 다른 방식으로 동작하는 표시요소를 포함할 수 있다.
도 5는 본 발명의 일 실시예에 따른 표시 패널의 평면도이다.
도 5를 참조하면, 표시 패널(10)은 제1 및 제2영역(RA1, RA2), 표시영역(DA), 중간영역(MA) 및 외곽영역(PA)을 포함할 수 있다. 도 5는 표시 패널(10) 중 기판(100)의 모습일 수 있다. 예컨대, 기판(100)이 제1 및 제2영역(RA1, RA2), 표시영역(DA), 중간영역(MA) 및 외곽영역(PA)을 갖는 것으로 이해될 수 있다.
표시 패널(10)은 표시영역(DA)에 배치된 복수의 화소(P)들을 포함한다. 화소(P)들은 각각 유기발광다이오드와 같은 표시요소를 포함할 수 있다. 각 화소(P)는 유기발광다이오드를 통해 예컨대, 적색, 녹색, 청색 또는 백색의 빛을 방출할 수 있다. 본 명세서에서의 화소(P)라 함은 전술한 바와 같이 적색, 녹색, 청색, 백색 중 어느 하나의 색상의 빛을 방출하는 화소로 이해할 수 있다. 표시영역(DA)의 내측에는 제1 및 제2영역(RA1, RA2)이 배치되며, 제1 및 제2영역(RA1, RA2)과 표시영역(DA) 사이에는 중간영역(MA)이 위치한다.
중간영역(MA)은 제1 및 제2영역(RA1, RA2)을 둘러쌀 수 있다. 외곽영역(PA)은 표시영역(DA)를 둘러쌀 수 있다. 중간영역(MA) 및 외곽영역(PA)은 빛을 방출하는 유기발광다이오드와 같은 표시요소가 배치되지 않은 일종의 비표시영역이다. 중간영역(MA) 및 외곽영역(PA)은 화소(P)들에 신호를 제공하는 신호라인들 또는/및 전원라인들이 배치될 수 있다.
와곽영역(PA)에는 제1외곽 구동회로(110), 제2외곽 구동회로(120), 단자(140), 데이터 구동회로(150), 제1전원공급배선(160), 및 제2전원공급배선(170)이 배치될 수 있다.
제1외곽 구동회로(110)는 스캔 및 제어 구동회로를 포함할 수 있다. 제1외곽 구동회로(110)는 스캔라인(SWL) 및 발광제어라인(EL)을 통해 각 화소(P)에 스캔 신호 및 발광제어신호를 각각 제공할 수 있다. 제2외곽 구동회로(120)도 스캔 및 제어 구동회로를 포함할 수 있다. 제2외곽 구동회로(120)는 표시영역(DA)을 사이에 두고 제1외곽 구동회로(110)와 나란하게 배치될 수 있다. 제2외곽 구동회로(120)도 제1외곽 구동회로(110)와 마찬가지로 스캔라인(SWL) 및 발광제어라인(EL)을 통해 각 화소(P)에 스캔 신호 및 발광제어신호를 각각 제공할 수 있다.
단자(140)는 제2비표시영역(NDA2)의 일 측에 배치될 수 있다. 단자(140)는 절연층에 의해 덮이지 않고 노출되어 인쇄회로기판(PCB)과 전기적으로 연결될 수 있다. 인쇄회로기판(PCB)의 단자(PCB-P)는 표시 패널(10)의 단자(140)와 전기적으로 연결될 수 있다. 인쇄회로기판(PCB)은 제어부의 신호 또는 전원을 표시 패널(10)로 전달한다. 제어부에서 생성된 제어 신호는 인쇄회로기판(PCB)을 통해 제1 및 제2 외곽 구동회로(110, 120)에 각각 전달될 수 있다. 제어부는 제1 및 제2연결배선(161, 171)을 통해 제1 및 제2전원공급배선(160, 170)에 각각 제1 및 제2 전원(ELVDD, ELVSS, 후술할 도 6 참조)을 제공할 수 있다. 제1전원(ELVDD)은 제1전원공급배선(160)과 연결된 구동전압라인(PL)을 통해 각 화소(P)에 제공되고, 제2전원(ELVSS)은 제2전원공급배선(170)과 연결된 화소(P)의 대향전극에 제공될 수 있다.
데이터 구동회로(150)는 데이터라인(DL)에 전기적으로 연결된다. 데이터 구동회로(150)의 데이터 신호는 단자(140)에 연결된 연결배선(151) 및 연결배선(151)과 연결된 데이터라인(DL)을 통해 각 화소(P)에 제공될 수 있다. 도 5는 데이터 구동회로(150)가 인쇄회로기판(PCB)에 배치된 것을 도시하지만, 다른 실시예로, 데이터 구동회로(150)는 기판(100) 상에 배치될 수 있다. 예컨대, 데이터 구동회로(150)는 단자(140)와 제1전원공급배선(160) 사이에 배치될 수 있다.
제1전원공급배선(160, first power supply line)은 표시영역(DA)을 사이에 두고 x방향을 따라 나란하게 연장된 제1서브배선(162) 및 제2서브배선(163)을 포함할 수 있다. 제2전원공급배선(170, second power supply line)은 일측이 개방된 루프 형상으로 표시영역(DA)을 부분적으로 둘러쌀 수 있다.
도 6은 본 발명의 일 실시예에 따른 표시 패널 중 어느 한 화소를 나타낸 등가회로도이다.
도 6을 참조하면, 화소(P)는 화소회로(PC) 및 화소회로(PC)에 연결된 유기발광다이오드(OLED)를 포함한다. 화소회로(PC)는 복수의 박막트랜지스터들 및 스토리지 커패시터(storage capacitor)를 포함할 수 있다. 박막트랜지스터들 및 스토리지 커패시터는 신호라인(SWL, SIL, EL, DL), 초기화전압라인(VIL), 및 구동전압라인(PL)에 연결될 수 있다.
도 6에서는 각 화소(P)가 신호라인(SWL, SIL, EL, DL), 초기화전압라인(VIL), 및 구동전압라인(PL)에 연결된 것을 도시하고 있으나, 본 발명은 이에 한정되지 않는다. 또 다른 실시예로서, 신호라인(SWL, SIL, EL, DL) 중 적어도 어느 하나, 초기화전압라인(VIL)과 구동전압라인(PL) 등은 이웃하는 화소들에서 공유될 수 있다.
복수의 박막트랜지스터는 구동 박막트랜지스터(driving TFT, T1), 스위칭 박막트랜지스터(switching TFT, T2), 보상 박막트랜지스터(T3), 제1초기화 박막트랜지스터(T4), 동작제어 박막트랜지스터(T5), 발광제어 박막트랜지스터(T6) 및 제2초기화 박막트랜지스터(T7)를 포함할 수 있다.
신호라인은 스캔신호(GW)를 전달하는 스캔라인(SWL), 제1초기화 박막트랜지스터(T4)와 제2초기화 박막트랜지스터(T7)에 이전 스캔신호(SI)를 전달하는 이전 스캔라인(SIL), 동작제어 박막트랜지스터(T5) 및 발광제어 박막트랜지스터(T6)에 발광제어신호(EM)를 전달하는 발광제어라인(EL), 스캔라인(SWL)과 교차하며 데이터신호(Dm)를 전달하는 데이터라인(DL)을 포함한다. 구동전압라인(PL)은 구동 박막트랜지스터(T1)에 구동전압(ELVDD)을 전달하며, 초기화전압라인(VIL)은 구동 박막트랜지스터(T1) 및 화소전극을 초기화하는 초기화전압(Vint)을 전달한다.
구동 박막트랜지스터(T1)의 구동 게이트전극(G1)은 스토리지 커패시터(Cst)의 제1스토리지 축전판(Cst1)에 연결되어 있고, 구동 박막트랜지스터(T1)의 구동 소스전극(S1)은 동작제어 박막트랜지스터(T5)를 경유하여 구동전압라인(PL)에 연결되어 있으며, 구동 박막트랜지스터(T1)의 구동 드레인전극(D1)은 발광제어 박막트랜지스터(T6)를 경유하여 유기발광소자(OLED)의 화소전극과 전기적으로 연결되어 있다. 구동 박막트랜지스터(T1)는 스위칭 박막트랜지스터(T2)의 스위칭 동작에 따라 데이터신호(Dm)를 전달받아 유기발광소자(OLED)에 구동전류(IOLED)를 공급한다.
스위칭 박막트랜지스터(T2)의 스위칭 게이트전극(G2)은 스캔라인(SWL)에 연결되어 있고, 스위칭 박막트랜지스터(T2)의 스위칭 소스전극(S2)은 데이터라인(DL)에 연결되어 있으며, 스위칭 박막트랜지스터(T2)의 스위칭 드레인전극(D2)은 구동 박막트랜지스터(T1)의 구동 소스전극(S1)에 연결되어 있으면서 동작제어 박막트랜지스터(T5)를 경유하여 구동전압라인(PL)에 연결되어 있다. 스위칭 박막트랜지스터(T2)는 스캔라인(SWL)을 통해 전달받은 스캔신호(GW)에 따라 턴-온되어 데이터라인(DL)으로 전달된 데이터신호(Dm)를 구동 박막트랜지스터(T1)의 구동 소스전극(S1)으로 전달하는 스위칭 동작을 수행한다.
보상 박막트랜지스터(T3)의 보상 게이트전극(G3)은 스캔라인(SWL)에 연결되어 있고, 보상 박막트랜지스터(T3)의 보상 소스전극(S3)은 구동 박막트랜지스터(T1)의 구동 드레인전극(D1)에 연결되어 있으면서 발광제어 박막트랜지스터(T6)를 경유하여 유기발광소자(OLED)의 화소전극과 연결되어 있고, 보상 박막트랜지스터(T3)의 보상 드레인전극(D3)은 스토리지 커패시터(Cst)의 제1스토리지 축전판(Cst1), 제1초기화 박막트랜지스터(T4)의 제1초기화 드레인전극(D4) 및 구동 박막트랜지스터(T1)의 구동 게이트전극(G1)에 연결되어 있다. 보상 박막트랜지스터(T3)는 스캔라인(SWL)을 통해 전달받은 스캔신호(GW)에 따라 턴-온되어 구동 박막트랜지스터(T1)의 구동 게이트전극(G1)과 구동 드레인전극(D1)을 전기적으로 연결하여 구동 박막트랜지스터(T1)를 다이오드 연결시킨다.
제1초기화 박막트랜지스터(T4)의 제1초기화 게이트전극(G4)은 이전 스캔라인(SIL)에 연결되어 있고, 제1초기화 박막트랜지스터(T4)의 제1초기화 소스전극(S4)은 제2초기화 박막트랜지스터(T7)의 제2초기화 드레인전극(D7)과 초기화전압라인(VIL)에 연결되어 있으며, 제1초기화 박막트랜지스터(T4)의 제1초기화 드레인전극(D4)은 스토리지 커패시터(Cst)의 제1스토리지 축전판(Cst1), 보상 박막트랜지스터(T3)의 보상 드레인전극(D3) 및 구동 박막트랜지스터(T1)의 구동 게이트전극(G1)에 연결되어 있다. 제1초기화 박막트랜지스터(T4)는 이전 스캔라인(SIL)을 통해 전달받은 이전 스캔신호(GI)에 따라 턴-온되어 초기화전압(Vint)을 구동 박막트랜지스터(T1)의 구동 게이트전극(G1)에 전달하여 구동 박막트랜지스터(T1)의 구동 게이트전극(G1)의 전압을 초기화시키는 초기화동작을 수행한다.
동작제어 박막트랜지스터(T5)의 동작제어 게이트전극(G5)은 발광제어라인(EL)에 연결되어 있으며, 동작제어 박막트랜지스터(T5)의 동작제어 소스전극(S5)은 구동전압라인(PL)과 연결되어 있고, 동작제어 박막트랜지스터(T5)의 동작제어 드레인전극(D5)은 구동 박막트랜지스터(T1)의 구동 소스전극(S1) 및 스위칭 박막트랜지스터(T2)의 스위칭 드레인전극(D2)과 연결되어 있다.
발광제어 박막트랜지스터(T6)의 발광제어 게이트전극(G6)은 발광제어라인(EL)에 연결되어 있고, 발광제어 박막트랜지스터(T6)의 발광제어 소스전극(S6)은 구동 박막트랜지스터(T1)의 구동 드레인전극(D1) 및 보상 박막트랜지스터(T3)의 보상 소스전극(S3)에 연결되어 있으며, 발광제어 박막트랜지스터(T6)의 발광제어 드레인전극(D6)은 제2초기화 박막트랜지스터(T7)의 제2초기화 소스전극(S7) 및 유기발광소자(OLED)의 화소전극에 전기적으로 연결되어 있다.
동작제어 박막트랜지스터(T5) 및 발광제어 박막트랜지스터(T6)는 발광제어라인(EL)을 통해 전달받은 발광제어신호(EM)에 따라 동시에 턴-온되어, 구동전압(ELVDD)이 유기발광소자(OLED)에 전달되어 유기발광소자(OLED)에 구동전류(IOLED)가 흐르도록 한다.
제2초기화 박막트랜지스터(T7)의 제2초기화 게이트전극(G7)은 이전 스캔라인(SIL)에 연결되어 있고, 제2초기화 박막트랜지스터(T7)의 제2초기화 소스전극(S7)은 발광제어 박막트랜지스터(T6)의 발광제어 드레인전극(D6) 및 유기발광소자(OLED)의 화소전극에 연결되어 있으며, 제2초기화 박막트랜지스터(T7)의 제2초기화 드레인전극(D7)은 제1초기화 박막트랜지스터(T4)의 제1초기화 소스전극(S4) 및 초기화전압라인(VIL)에 연결되어 있다. 제2초기화 박막트랜지스터(T7)는 이전 스캔라인(SIL)을 통해 전달받은 이전 스캔신호(GI)에 따라 턴-온되어 유기발광소자(OLED)의 화소전극을 초기화시킨다.
도 6에서는 제1초기화 박막트랜지스터(T4)와 제2초기화 박막트랜지스터(T7)가 이전 스캔라인(SIL)에 연결된 경우를 도시하였으나, 본 발명은 이에 한정되지 않는다. 또 다른 실시예로서, 제1초기화 박막트랜지스터(T4)는 이전 스캔라인(SIL)에 연결되어 이전 스캔신호(GI)에 따라 구동하고, 제2초기화 박막트랜지스터(T7)는 별도의 신호라인(예컨대, 이후 스캔라인)에 연결되어 상기 신호라인에 전달되는 신호에 따라 구동될 수 있다.
스토리지 커패시터(Cst)의 제2스토리지 축전판(Cst2)은 구동전압라인(PL)에 연결되어 있으며, 유기발광소자(OLED)의 대향전극은 공통전압(ELVSS)에 연결되어 있다. 이에 따라, 유기발광소자(OLED)는 구동 박막트랜지스터(T1)로부터 구동전류(IOLED)를 전달받아 발광함으로써 화상을 표시할 수 있다.
도 6에서는 보상 박막트랜지스터(T3)와 제1초기화 박막트랜지스터(T4)가 듀얼 게이트전극을 갖는 것으로 도시하고 있으나, 보상 박막트랜지스터(T3)와 제1초기화 박막트랜지스터(T4)는 한 개의 게이트전극을 가질 수 있다.
도 6은 화소회로(PC)가 7개의 박막트랜지스터와 1개의 스토리지 커패시터를 포함하는 것을 설명하였으나, 본 발명은 이에 한정되지 않는다. 박막트랜지스터 및 스토리지 커패시터의 개수는 화소회로(PC)의 디자인에 따라 6개 이하이거나 8개 이상인 것과 같이 다양하게 변경될 수 있으나, 이하에서는 설명의 편의를 위하여 도 6에 도시된 화소회로(PC)로 설명한다.
도 7a는 본 발명의 일 실시예에 따른 표시 패널의 어느 한 화소를 나타낸 평면도이고, 도 7b는 도 7a의 A-A'선 및 B-B'선에 따른 단면도이다.
도 7a 및 도 7b를 참조하면, 구동 박막트랜지스터(T1), 스위칭 박막트랜지스터(T2), 보상 박막트랜지스터(T3), 제1초기화 박막트랜지스터(T4), 동작제어 박막트랜지스터(T5), 발광제어 박막트랜지스터(T6) 및 제2초기화 박막트랜지스터(T7)는, 반도체층(1130)을 따라 배치된다. 반도체층(1130)은 도 7b에 도시된 바와 같이 기판(100) 상에 위치하며, 반도체층(1130)의 아래에는 실리콘옥사이드, 실리콘나이트라이드, 실리콘옥시나이트라이드와 같은 무기물을 포함하는 버퍼층(2111)이 형성된다.
반도체층(1130)의 일부 영역들은, 구동 박막트랜지스터(T1), 스위칭 박막트랜지스터(T2), 보상 박막트랜지스터(T3), 제1초기화 박막트랜지스터(T4), 동작제어 박막트랜지스터(T5), 발광제어 박막트랜지스터(T6) 및 제2초기화 박막트랜지스터(T7)의 반도체층들에 해당한다. 바꾸어 말하면, 구동 박막트랜지스터(T1), 스위칭 박막트랜지스터(T2), 보상 박막트랜지스터(T3), 제1초기화 박막트랜지스터(T4), 동작제어 박막트랜지스터(T5), 발광제어 박막트랜지스터(T6) 및 제2초기화 박막트랜지스터(T7)의 반도체층들은 서로 연결되며 다양한 형상으로 굴곡진 것으로 이해할 수 있다. 도 7b에는 반도체층(1130) 중 일부 영역에 해당하는 구동 박막트랜지스터(T1)의 구동 반도체층(1130a), 보상 박막트랜지스터(T3)의 보상 반도체층(1130c), 및 발광제어 박막트랜지스터(T6)의 발광제어 반도체층(1130f)을 도시한다.
반도체층(1130)은 채널영역 및 채널영역 양측의 소스영역 및 드레인영역을 포함하는데, 소스영역 및 드레인영역은 해당하는 박막트랜지스터의 소스전극 및 드레인전극으로 이해될 수 있다. 이하는 편의상, 소스영역 및 드레인영역을 각각 소스전극 및 드레인전극으로 부른다.
구동 박막트랜지스터(T1)는 구동 채널영역에 중첩하는 구동 게이트전극(G1) 및 구동 채널영역 양측의 구동 소스전극(S1) 및 구동 드레인전극(D1)을 포함한다. 구동 게이트전극(G1)과 중첩하는 구동 채널영역은 오메가 형상과 같이 절곡된 형상을 가짐으로써 좁은 공간 내에 긴 채널길이를 형성할 수 있다. 구동 채널영역의 길이가 긴 경우 게이트 전압의 구동 범위(driving range)가 넓어지게 되어 유기발광다이오드(OLED)에서 방출되는 빛의 계조를 보다 정교하게 제어할 수 있으며, 표시 품질을 향상시킬 수 있다.
스위칭 박막트랜지스터(T2)는 스위칭 채널영역에 중첩하는 스위칭 게이트전극(G2) 및 스위칭 채널영역 양측의 스위칭 소스전극(S2) 및 스위칭 드레인전극(D2)을 포함한다. 스위칭 드레인전극(D2)은 구동 소스전극(S1)과 연결될 수 있다.
보상 박막트랜지스터(T3)는 듀얼 박막트랜지스터일 수 있다. 보상 박막트랜지스터(T3)는 2개의 보상 채널영역에 중첩하는 보상 게이트전극(G3)들을 구비할 수 있으며, 양 측에 배치된 보상 소스전극(S3) 및 보상 드레인전극(D3)을 포함할 수 있다. 보상 박막트랜지스터(T3)는 후술할 노드연결선(1174)을 통해 구동 박막트랜지스터(T1)의 구동 게이트전극(G1)과 연결될 수 있다.
제1초기화 박막트랜지스터(T4)는 듀얼 박막트랜지스터로, 2개의 제1초기화 채널영역에 중첩하는 제1초기화 게이트전극(G4)을 구비하며, 양측에 배치된 제1초기화 소스전극(S4) 및 제1초기화 드레인전극(D4)을 포함할 수 있다.
동작제어 박막트랜지스터(T5)는 동작제어 채널영역에 중첩하는 동작제어 게이트전극(G5) 및 양측에 위치하는 동작제어 소스전극(S5) 및 동작제어 드레인전극(D5)을 포함할 수 있다. 동작제어 드레인전극(D5)은 구동 소스전극(S1)과 연결될 수 있다.
발광제어 박막트랜지스터(T6)는 발광제어 채널영역에 중첩하는 발광제어 게이트전극(G6), 및 양측에 위치하는 발광제어 소스전극(S6) 및 발광제어 드레인전극(D6)을 포함할 수 있다. 발광제어 소스전극(S6)은 구동 드레인전극(D1)과 연결될 수 있다.
제2초기화 박막트랜지스터(T7)는 제2초기화 채널영역에 중첩하는 제2초기화 게이트전극(G7), 및 양측에 위치하는 제2초기화 소스전극(S7) 및 제2초기화 드레인전극(D7)을 포함할 수 있다.
전술한 박막트랜지스터들은 신호라인(SWL, SIL, EL, DL), 초기화전압라인(VIL) 및 구동전압라인(PL)에 연결될 수 있다.
전술한 반도체층(1130) 상에는 게이트 절연층(2141, 도 7b 참조)이 배치되고, 게이트 절연층(2141) 상에는 스캔라인(SWL), 이전 스캔라인(SIL), 발광제어라인(EL), 구동 게이트전극(G1), 및 초기화전압라인(VIL)이 배치될 수 있다. 게이트 절연층(2141)은 실리콘옥사이드, 실리콘나이트라이드, 실리콘옥시나이트라이드와 같은 무기물을 포함할 수 있다. 스캔라인(SWL), 이전 스캔라인(SIL), 발광제어라인(EL), 구동 게이트전극(G1), 및 초기화전압라인(VIL)은, 몰리브데늄(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 및 이들의 합금과 같은 금속을 포함할 수 있다.
스캔라인(SWL)은 x방향을 따라 연장될 수 있다. 스캔라인(SWL)의 일 영역들은 스위칭 및 보상 게이트전극(G2, G3)에 해당할 수 있다. 예컨대, 스캔라인(SWL) 중 스위칭 및 보상 박막트랜지스터(T2, T3)의 채널영역들과 중첩하는 영역이 각각 스위칭 및 보상 게이트전극(G2, G3)일 수 있다.
이전 스캔라인(SIL)은 x방향을 따라 연장되되, 일부 영역들은 각각 제1 및 제2초기화 게이트전극(G4, G7)에 해당할 수 있다. 예컨대, 이전 스캔라인(SIL) 중 제1 및 제2초기화 구동 박막트랜지스터(T4, T7)의 채널영역들과 중첩하는 영역이 각각 제1 및 제2초기화 게이트전극(G4, G7)일 수 있다.
발광제어라인(EL)은 x방향을 따라 연장된다. 발광제어라인(EL)의 일 영역들은 각각 동작제어 및 발광제어 게이트전극(G5, G6)에 해당할 수 있다. 예컨대, 발광제어라인(EL) 중 동작제어 및 발광제어 구동박막트랜지스터(T6, T7)의 채널영역들과 중첩하는 영역이 각각 동작제어 및 발광제어 게이트전극(G5, G6)일 수 있다.
구동 게이트전극(G1)은 아일랜드 형상으로, 노드연결선(1174)을 통해 보상 박막트랜지스터(T3)와 연결될 수 있다.
초기화전압라인(VIL)은 x방향으로 연장된다. 초기화전압라인(VIL)은 후술할 초기화연결선(1173)을 통해 제1 및 제2초기화 구동 박막트랜지스터(T4, T7)에 연결될 수 있다.
이상에서는 초기화전압라인(VIL)이 제1층간 절연층(2143) 상에 배치된 것을 설명하였으나, 다른 실시예에서 초기화전압라인(VIL)은 후술할 평탄화 절연층(2180, 도 7b) 상에 배치되며 화소전극(210)과 동일한 물질을 포함할 수 있다.
전술한 스캔라인(SWL), 이전 스캔라인(SIL), 발광제어라인(EL), 구동 게이트전극(G1) 및 초기화전압라인(VIL) 상에는 무기물을 포함하는 제1층간 절연층(2143, 도 7b)을 사이에 두고 전극전압라인(HPL)이 배치될 수 있다.
전극전압라인(HPL)은 도 7a에 도시된 바와 같이 데이터라인(DL) 및 구동전압라인(PL)과 교차하도록 x방향을 따라 연장될 수 있다. 전극전압라인(HPL)의 일부는 구동 게이트전극(G1)의 적어도 일부를 커버하며, 구동 게이트전극(G1)과 함께 스토리지 커패시터(Cst)를 형성할 수 있다. 예컨대, 구동 게이트전극(G1)은 스토리지 커패시터(Cst)의 제1스토리지 축전판(Cst1)이 되고 전극전압라인(HPL)의 일부는 스토리지 커패시터(Cst)의 제2스토리지 축전판(Cst2)이 될 수 있다.
구동전압라인(PL) 및 제2스토리지 축전판(Cst2)은 구동전압라인(PL)과 전기적으로 연결된다. 이와 관련하여, 도 7a는 전극전압라인(HPL)이 전극전압라인(HPL) 상에 배치된 구동전압라인(PL)과 콘택홀(1158)을 통해 접속된 것을 도시한다. 전극전압라인(HPL)은 구동전압라인(PL)과 동일한 전압 레벨(예,정전압)을 가질 수 있다. 전극전압라인(HPL)은 일종의 횡방향 구동전압라인으로 이해할 수 있다.
구동전압라인(PL)은 y방향을 따라 연장되고, 구동전압라인(PL)과 전기적으로 연결된 전극전압라인(HPL)은 y방향에 교차하는 x방향을 따라 연장되므로, 표시영역에서 복수의 구동전압라인(PL)들과 전극전압라인(HPL)들은 그물 구조(mesh structure)를 이룰 수 있다.
제2스토리지 축전판(Cst2) 및 전극전압라인(HPL) 상에는 무기물을 포함하는 제2층간 절연층(2150, 도 7b)을 사이에 두고 데이터라인(DL), 구동전압라인(PL), 초기화연결선(1173), 및 노드연결선(1174)이 배치될 수 있다. 데이터라인(DL), 구동전압라인(PL), 초기화연결선(1173), 및 노드연결선(1174)은 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하며, 다층 또는 단층으로 형성될 수 있다. 일 실시예로, 구동전압라인(PL) 및 데이터라인(DL) 등은 Ti/Al/Ti의 다층 구조로 이루어질 수 있다.
데이터라인(DL)은 y방향으로 연장되며, 콘택홀(1154)을 통해 스위칭 박막트랜지스터(T2)의 스위칭 소스전극(S2)에 접속될 수 있다. 데이터라인(DL)의 일부는 스위칭 소스전극으로 이해될 수 있다.
구동전압라인(PL)은 y방향으로 연장되며, 전술한 바와 같이 콘택홀(1158)을 통해 전극전압라인(HPL)에 접속된다. 또한, 콘택홀(1155)을 통해 동작제어 박막트랜지스터(T5)에 연결될 수 있다. 구동전압라인(PL)은 콘택홀(1155)을 통해 동작제어 드레인전극(D5)에 접속될 수 있다.
초기화연결선(1173)의 일단은 콘택홀(1152)을 통해 제1 및 제2초기화 박막트랜지스터(T4, T7)에 연결되고, 타단은 콘택홀(1151)을 통해 전술한 초기화전압라인(VIL)과 연결될 수 있다.
노드연결선(1174)의 일단은 콘택홀(1156)을 통해 보상 드레인전극(D3)에 연결되고, 타단은 콘택홀(1157)을 통해 구동 게이트전극(G1)에 접속할 수 있다.
데이터라인(DL), 구동전압라인(PL), 초기화연결선(1173), 및 노드연결선(1174) 상에는 유기절연물을 포함하는 평탄화 절연층(2180)이 위치하며, 평탄화 절연층(2180) 상에는 화소전극(210)이 배치된다.
도 7를 참조하면, 화소전극(210)의 끝단은 평탄화 절연층(2180) 상의 화소정의막(2190)으로 커버되며, 화소전극(210)의 중앙영역은 화소정의막(2190)의 개구를 통해 노출될 수 있다. 화소전극(210)은 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크로뮴(Cr) 또는 이들의 화합물을 포함하는 반사막을 포함할 수 있다. 또 다른 실시예로, 화소전극(210)은 전술한 반사막의 위/아래에 ITO, IZO, ZnO 또는 In2O3로 형성된 막을 더 포함할 수 있다. 개구를 통해 노출된 화소전극(210) 상에는 중간층(220)이 배치된다.
중간층(220)은 화소정의막(2190)의 개구를 통해 노출된 화소전극(210) 상의 발광층(222)을 포함한다. 발광층(222)은 소정의 색상의 빛을 방출하는 고분자 또는 저분자 유기물을 포함할 수 있다. 일 실시예로, 중간층(220)은 도 7b에 도시된 바와 같이 발광층(222)의 아래에 배치된 제1기능층(221) 및/또는 발광층(222)의 위에 배치된 제2기능층(223)을 포함할 수 있다.
제1기능층(221)은 단층 또는 다층일 수 있다. 예컨대 제1기능층(221)이 고분자 물질로 형성되는 경우, 제1기능층(221)은 단층구조인 홀 수송층(HTL: Hole Transport Layer)으로서, 폴리에틸렌 디히드록시티오펜(PEDOT: poly-(3,4)-ethylene-dihydroxy thiophene)이나 폴리아닐린(PANI: polyaniline)으로 형성할 수 있다. 제1기능층(221)이 저분자 물질로 형성되는 경우, 제1기능층(221)은 홀 주입층(HIL: Hole Injection Layer)과 홀 수송층(HTL)을 포함할 수 있다.
제2기능층(223)은 반드시 구비되는 것은 아니다. 예컨대, 제1기능층(221)과 발광층(222)을 고분자 물질로 형성하는 경우, 유기발광다이오드(OLED)의 특성이 우수해지도록 하기 위해, 제2기능층(223)을 형성하는 것이 바람직하다. 제2기능층(223)은 단층 또는 다층일 수 있다. 제2기능층(223)은 전자 수송층(ETL: Electron Transport Layer) 및/또는 전자 주입층(EIL: Electron Injection Layer)을 포함할 수 있다.
대향전극(230)은 중간층(220)을 사이에 두고 화소전극(210)과 마주보도록 배치된다. 대향전극(230)은 일함수가 낮은 도전성 물질로 이루어질 수 있다. 예컨대, 대향전극(230)은 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크로뮴(Cr), 리튬(Li), 칼슘(Ca) 또는 이들의 합금 등을 포함하는 (반)투명층을 포함할 수 있다. 또는, 대향전극(230)은 전술한 물질을 포함하는 (반)투명층 상에 ITO, IZO, ZnO 또는 In2O3과 같은 층을 더 포함할 수 있다.
도 7b를 참조하여 설명한 표시층(200), 예컨대 버퍼층(2111)으로부터 대향전극(230)까지의 층들은 앞서 도 3a 내지 도 4c를 참조하여 설명한 박막봉지층 또는 봉지 기판으로 커버될 수 있음은 물론이다.
도 8은 본 발명의 일 실시예에 따른 표시 패널 중 중간영역에 배치된 제1라인들을 나타낸 평면도이다. 이하에서는, 일 실시예로서 제1라인들이 데이터라인들을 포함하는 것을 설명한다.
도 8을 참조하면, 제1영역(RA1)과 제2영역(RA2)은 소정의 간격으로 이격될 수 있다. 예컨대 제1영역(RA1)과 제2영역(RA2)은 x방향을 따라 상호 이격될 수 있다. 제1영역(RA1)과 제2영역(RA2)을 둘러싸는 중간영역(MA)에는 x방향과 교차하는 방향(예, y방향)을 따라 연장된 제1라인(또는 수직 라인, vertical lines)들이 배치될 수 있다. 도 8은 제1라인들의 일 실시예로서, 데이터라인(DLa, DLb, DLc, DLd, DLe)들 중 일부 데이터라인(DLa, DLb, DLc)들이 중간영역(MA)을 지나는 것을 도시한다.
이하에서는 설명의 편의를 위하여, 중간영역(MA)을 지나는 데이터라인들 중 제1 및 제2영역(RA1, RA2) 사이를 지나는 데이터라인(DLa)들을 제1그룹이라 한다. 중간영역(MA)을 지나는 데이터라인들 중 제1그룹의 데이터라인(DLa)들의 일 측, 예컨대 도 8의 좌측에 위치하는 데이터라인(DLb)들을 제2그룹이라 하고, 제1그룹의 데이터라인(DLa)들의 타 측, 예컨대 도 8의 우측에 위치하는 데이터라인(DLc)들을 제3그룹이라 한다. 그리고, 중간영역(MA) 중 제1그룹의 데이터라인(DLa)들이 위치하는 영역을 제1서브중간영역(SMA1)이라 하고, 제2그룹의 데이터라인(DLb)들이 위치하는 영역을 제2서브중간영역(SMA2)이라 하며, 제3그룹의 데이터라인(DLc)들이 위치하는 영역을 제3서브중간영역(SMA3)이라 한다. 제1 내지 제3서브중간영역(SMA1, SMA2, SMA3)은 x방향을 따라 배열될 수 있다. 제1서브중간영역(SMA1)은 후술할 제1지점(VCP1)과 제2지점(VCP2) 사이의 영역이고, 제2서브중간영역(SMA2)은 제1지점(VCP1)과 중간영역(MA)의 좌측 끝단 사이의 영역이며, 제3서브중간영역(SMA3)은 제2지점(VCP2)과 중간영역(MA)의 우측 끝단 사이의 영역일 수 있다.
제1 내지 제3그룹의 데이터라인(DLa, DLb, DLc)들은 평면상에서 중간영역(MA)의 위와 아래에 위치한 화소들에 신호를 제공하도록 y방향을 따라 연장되되, 중간영역(MA)에서 제1영역(RA1) 또는 제2영역(RA2)의 가장자리를 따라 우회할 수 있다. 제1내지 제3그룹의 데이터라인(DLa, DLb, DLc)들 중 중간영역(MA)에서 이웃하는 데이터라인들 사이의 피치(또는 간격, Δd)는, 표시영역(DA)에서 이웃하는 데이터라인들 사이의 피치(또는 간격, Δp) 보다 작을 수 있다. 예컨대, 이웃하는 데이터라인들 중 제1 및 제2영역(RA1, RA2) 사이의 피치(또는 간격, Δd)는, 이웃하는 데이터라인들 중 표시영역(DA)에서의 피치(또는 간격, Δp) 보다 작을 수 있다.
제1영역(RA1) 주변을 살펴보면, 제1그룹의 데이터라인(DLa)들 중 일부 데이터라인들은 제1영역(RA1)의 일 측(예컨대, 도 8에서 제1영역의 우측)의 가장자리를 따라 우회하고, 제2그룹의 데이터라인(DLb)들은 제1영역(RA1)의 타 측(예컨대, 도 8에서 제1영역의 좌측)의 가장자리를 따라 우회할 수 있다. 제1그룹의 데이터라인(DLa)들 중 일부 데이터라인들과 제2그룹의 데이터라인(DLb)들은 제1지점(VCP1)에서 서로 반대 방향으로 연장된 채 제1영역(RA1)의 주변을 우회할 수 있다. 제1지점(VCP1)은 제1영역(RA1)의 제1중심(C1)을 지나 y방향으로 연장된 제1수직가상선(VCL1) 상에 위치할 수 있다.
제1영역(RA1)을 우회하는 데이터라인들, 예컨대 제2그룹의 데이터라인(DLb)들과 제1그룹의 데이터라인(DLa)들 중 일부 데이터라인들은 제1수직가상선(VCL1)을 중심으로 대칭적으로 배치될 수 있다.
제2영역(RA2) 주변을 살펴보면, 제1그룹의 데이터라인(DLa)들 중 일부 데이터라인들은 제2영역(RA2)의 일 측(예컨대, 도 8에서 제2영역의 좌측)의 가장자리를 따라 우회하고, 제3그룹의 데이터라인(DLc)들은 제2영역(RA2)의 타 측(예컨대, 도 8에서 제2영역의 우측)의 가장자리를 따라 우회할 수 있다. 제1그룹의 데이터라인(DLa)들 중 일부 데이터라인들과 제3그룹의 데이터라인(DLc)들은 제2지점(VCP2)에서 서로 반대 방향으로 연장된 채 제2영역(RA2) 주변을 우회할 수 있다. 제2지점(VCP2)은 제2영역(RA2)의 제2중심(C2)을 지나 y방향으로 연장된 제2수직가상선(VCL2) 상에 위치하지 않는다. 제2지점(VCP2)은 제2수직가상선(VCL2)으로부터 x방향을 따라 오프셋될 수 있다. 예컨대, 도 8에 도시된 바와 같이 제2지점(VCP2)은 제2수직가상선(VCL2)으로부터 x방향을 따라 이격되되, 제1영역(RA1)에서 멀어지도록 배치될 수 있다. 예컨대, 도 8에서 제2지점(VCP2)은 제2수직가상선(VCL2)의 우측에 위치할 수 있다.
제2영역(RA2)을 우회하는 데이터라인들, 예컨대 제3그룹의 데이터라인(DLc)들과 제1그룹의 데이터라인(DLa)들 중 일부 데이터라인들은 제2수직가상선(VCL2)을 중심으로 비대칭적으로 배치될 수 있다.
제2지점(VCP2)이 제2수직가상선(VCL2)으로부터 x방향을 따라 오프셋됨으로써, 제2영역(RA2)을 우회하는 데이터라인들 중 상대적으로 많은 수의 데이터라인들이 제1서브중간영역(SMA1)에 위치할 수 있다. 제1서브중간영역(SMA1)에 위치하는 제1그룹의 데이터라인(DLa)들의 개수는, 중간영역(MA)을 지나는 데이터라인(DLa, DLb, DLc)들의 개수의 합의 절반 보다 많을 수 있다. 예컨대, 제1서브중간영역(SMA1)에 위치하는 제1그룹의 데이터라인(DLa)들의 개수는, 제2 및 제3서브중간영역(SMRA2, SMRA3)에 배치되는 제2 및 제3그룹의 데이터라인(DLb, DLc)의 개수의 합 보다 많을 수 있다.
중간영역(MA)을 지나는 데이터라인들 중 상대적으로 많은 수의 데이터라인들을 제1서브중간영역(SMA1)에 배치함으로써, 제2 및 제3서브중간영역(SMRA2, SMRA3) 각각의 제2 및 제3폭(W2, W3)을 줄일 수 있다. 제2 및 제3서브중간영역(SMRA2, SMRA3) 각각의 제2및 제3폭(W2, W3)은 제1서브중간영역(SMA1)의 제1폭(W1)보다 작을 수 있다. 제2 서브중간영역(SMRA2)의 제2폭(W2)과 제3서브중간영역(SMRA3)의 제3폭(W3)의 합은 제1서브중간영역(SMA1)의 제1폭(W1) 보다 작을 수 있다(W2+W3 < W1). 여기서, 제1폭(W1)은 제1영역(RA1)과 제2영역(RA2) 사이의 최단 폭, 예컨대 제1영역(RA1)의 제1중심(C1)과 제2영역(RA2)의 제2중심(C2)을 연결하는 선의 최단 거리일 수 있다. 제2폭(W2)은 중간영역(MA)의 끝단(바운더리)과 제1영역(RA1) 사이의 최단 폭이고 제3폭(W3)은 중간영역(MA)의 끝단(바운더리)과 제3영역(RA3) 사이의 최단 폭일 수 있다. 일 실시예로, 제2 및 제3폭(W2, W3)은 전술한 제1중심(C1)과 제2중심(C2)을 연결하는 선 상에서 측정할 수 있다. 일 실시예로, 중간영역(MA)의 바운더리는 표시영역(DA) 중 중간영역(MA)에 가장 인접한 화소들이 중간영역(MA)을 둘러싸도록 배열되면서 이루는 폐루프의 형상으로 정의될 수 있다.
도 9a는 도 8에서 제1라인들을 발췌하여 나타낸 평면도이고, 도 9b는 도 9a의 변형 실시예에 해당한다. 도 9a 및 도9b에서는 일 실시예로서 제1라인들이 데이터라인들을 포함하는 것을 설명한다.
도 9a 및 도 9b에 도시된 제1데이터라인(DL1)은 앞서 도 8을 참조하여 설명한 제2그룹의 데이터라인(DLb)들 중 어느 하나이고, 제2데이터라인(DL2)은 앞서 도 8을 참조하여 설명한 제1그룹의 데이터라인(DLa)들 중 제1영역(RA1)을 우회하는 어느 하나이다. 도 9a 및 도 9b에 도시된 제3데이터라인(DL3)은 앞서 도 8을 참조하여 설명한 제1그룹의 데이터라인(DLa)들 중 제2영역(RA2)을 우회하는 어느 하나이고, 제4데이터라인(DL4)은 앞서 도 8을 참조하여 설명한 제3그룹의 데이터라인(DLc)들 중 어느 하나이다.
도 9a를 참조하면, 제1데이터라인(DL1)과 제2데이터라인(DL2)은 이웃하게 배치된다. 제1데이터라인(DL1)과 제2데이터라인(DL2) 사이에 제1지점(VCP1)이 위치할 수 있다. 제1지점(VCP1)은 제1수직가상선(VCL1) 상에 위치할 수 있다. 제1데이터라인(DL1)은 제1지점(VCP1)에서 제1영역(RA1)의 좌측 가장자리를 우회하도록 연장되고, 제2데이터라인(DL2)은 제1지점(VCP1)에서 제1영역(RA1)의 우측 가장자리를 우회하도록 연장된다. 제1데이터라인(DL1)의 우회부분(DL1-C)의 중심각(α1)은 제2데이터라인(DL2)의 우회부분(DL2-C)의 중심각(α2)과 동일할 수 있다.
제3데이터라인(DL3)과 제4데이터라인(DL4)은 이웃하게 배치되며, 제3데이터라인(DL3)과 제4데이터라인(DL4) 사이에 제2지점(VCP2)이 위치할 수 있다. 제2지점(VCP2)은 제2수직가상선(VCL2)으로부터 소정의 간격 오프셋될 수 있다. 제3데이터라인(DL3)은 제2지점(VCP2)에서 제2영역(RA2)의 좌측 가장자리를 우회하도록 연장되고, 제4데이터라인(DL4)은 제2지점(VCP2)에서 제2영역(RA2)의 우측 가장자리를 우회하도록 연장된다. 제3데이터라인(DL3)의 우회부분(DL3-C)의 중심각(β1)은 제4데이터라인(DL4)의 우회부분(DL4-C)의 중심각(β2)과 서로 다를 수 있다. 예컨대, 제3데이터라인(DL3)의 우회부분(DL3-C)의 중심각(β1)은 제4데이터라인(DL4)의 우회부분(DL4-C)의 중심각(β2) 보다 클 수 있다.
전술한 중심각(α1, α2, β1, β2)은 해당하는 우회부분(DL1-C, DL2-C, DL3-C, DL4-C)들의 양 단부와 제1 또는 제2중심(C1, C2)를 연결한 호의 중심각일 수 있다.
도 9a에서는 제1 내지 제4데이터라인(DL1, DL2, DL3, DL4)의 우회부분(DL1-C, DL2-C, DL3-C, DL4-C)이 커브진 곡선으로 도시되어 있으나, 본 발명은 이에 한정되지 않는다. 다른 실시예로서, 전술한 우회부분(DL1-C, DL2-C, DL3-C, DL4-C)들은 지그재그로 요철을 갖는 선일 수 있다.
도 9a를 참조하면, 제1 내지 제4데이터라인(DL1, DL2, DL3, DL4)의 우회부분(DL1-C, DL2-C, DL3-C, DL4-C)들은 직선 부분(DL1-L, DL2-L, DL3-L, DL4-L)들과 일체로 형성될 수 있다. 다른 실시예로, 제1 내지 제4데이터라인(DL1, DL2, DL3, DL4) 중 하나 또는 그 이상의 데이터라인의 우회부분(DL1-C, DL2-C, DL3-C, DL4-C)은 해당하는 직선 부분(DL1-L, DL2-L, DL3-L, DL4-L)들과 다른 층 상에 위치할 수 있으며, 콘택홀을 통해 접속될 수 있다. 이와 관련하여, 도 9b는 제1 내지 제4데이터라인(DL1, DL2, DL3, DL4) 각각의 우회부분(DL1-C, DL2-C, DL3-C, DL4-C)이 상응하는 직선 부분(DL1-L, DL2-L, DL3-L, DL4-L)들과 콘택홀(CNT)을 통해 연결된 것을 도시한다.
도 10a 및 도 10b는 각각 본 발명의 일 실시예에 따른 표시 패널에서 중간영역에 배치된 제1라인들을 개략적으로 나타낸 단면도로서, 도 8의 Xa- Xa'선 및 Xb- Xb'선에 따른 단면에 해당할 수 있다. 도 10a 및 도 10b에서는 일 실시예로서 제1라인들이 데이터라인들을 포함하는 것을 설명한다.
도 10a를 참조하면, 제1그룹의 데이터라인(DLa)들 및 제2그룹의 데이터라인(DLb)들은 각각 동일한 층 상에 배치된다. 제1그룹의 데이터라인(DLa)들 및 제2그룹의 데이터라인(DLb)들은 각각 제2층간 절연층(2015) 상에 위치할 수 있다.
제1그룹의 데이터라인(DLa)들은 제1피치(Δd1)를 갖도록 배치될 수 있으며, 제2그룹의 데이터라인(DLb)들은 제2피치(Δd2)를 갖도록 배치될 수 있다. 제1피치(Δd1)와 제2피치(Δd2)는 앞서 도 8을 참조하여 설명한 피치(Δd )에 해당할 수 있다. 제1피치(Δd1)와 제2피치(Δd2)는 서로 동일하거나, 서로 다를 수 있다.
도 10b를 참조하면, 제1 및 제2그룹의 데이터라인(DLa, DLb)들 중 이웃한 데이터라인들은 서로 다른 층 상에 위치할 수 있다. 예컨대, 제1그룹의 이웃하는 데이터라인(DLa) 중 하나는 제2층간 절연층(2150) 상에 위치하고, 다른 하나는 제3층간 절연층(2160) 상에 위치할 수 있다. 마찬가지로, 제2그룹의 이웃하는 데이터라인(DLb)들 중 하나는 제2층간 절연층(2150) 상에 위치하고, 다른 하나는 제3층간 절연층(2160) 상에 위치할 수 있다. 또는, 제2그룹의 이웃하는 데이터라인(DLb)들 중 하나는 제1층간 절연층(2143) 상에 위치하고, 다른 하나는 제2층간 절연층(2150) 상에 위치할 수 있다. 마찬가지로, 제3그룹의 이웃하는 데이터라인(DLc)들도 이들 사이에 절연층을 개재한 채 서로 다른 층 상에 배치될 수 있다.
도 10b에는 도 10a에 비하여 제3층간 절연층(2160)이 더 포함된 것을 도시하지만, 다른 실시예로서, 제1그룹의 이웃하는 데이터라인(DLa) 중 하나는 제1층간 절연층(2143) 상에 위치하고, 다른 하나는 제2층간 절연층(2150) 상에 위치할 수 있다.
이웃하는 데이터라인들이 서로 다른 층 상에 위치하는 경우, 제1그룹의 데이터라인(DLa)들 사이의 제1피치(또는 제1간격, Δd1')는 도 10a를 참조하여 설명한 제1피치(또는 제1간격, Δd1) 보다 작을 수 있다. 마찬가지로, 제2그룹의 데이터라인(DLb)들 사이의 제2피치(또는 제2간격, Δd2')는 도 10a를 참조하여 설명한 제2피치(또는 제2간격, Δd2) 보다 작을 수 있다. 도 10b에서, 제1피치(Δd1')와 제2피치(Δd2')는 동일하거나 서로 다를 수 있다.
도 11은 본 발명의 일 실시예에 따른 표시 패널 중 중간영역에 배치된 제2라인들을 나타낸 평면도이다. 도 11은 일 실시예로, 제2라인들이 스캔라인들을 포함하는 것을 설명한다.
도 11을 참조하면, x방향을 따라 상호 이격된 제1영역(RA1)과 제2영역(RA2) 주변의 중간영역(MA)에는 x방향을 따라 연장된 제2라인(또는 수평 라인, horizontal lines)들이 배치될 수 있다. 도 11은 제2라인들의 일 실시예로서, 중간영역(MA)을 지나는 제1그룹의 스캔라인(SWLa)들 및 제2그룹의 스캔라인(SWLb)들을 도시한다.
제1 및 제2그룹의 스캔라인(SWLa, SWLb)들은 평면상에서 중간영역(MA)의 좌측과 우측 위치한 화소들에 신호를 제공하도록 x방향을 따라 연장되되, 중간영역(MA)에서 제1영역(RA1) 및 제2영역(RA2)의 가장자리를 따라 우회할 수 있다. 제1 및 제2그룹의 스캔라인(SWLa, SWLb)들 중 중간영역(MA)에서 이웃하는 스캔라인들 사이의 피치(간격, Δd')는, 표시영역(DA)에서 이웃하는 스캔라인들 사이의 피치(간격, Δp') 보다 작을 수 있다.
제1그룹의 스캔라인(SWLa)들 및 제2그룹의 스캔라인(SWLb)들은 각각 제1 및 제2중심(C1, C2)을 지나는 제1 및 제2수평가상선(HCL1, HCL2)을 중심으로 대칭적으로 배치될 수 있다. 예컨대, 제1그룹의 스캔라인(SWLa)들은 제3 및 제4지점(HCP1, HCP2)에서 제1 및 제2영역(RA1, RA2)의 각각의 하측 가장자리를 우회하도록 연장되고, 제2그룹의 스캔라인(SWLb)들은 제3 및 제4지점(HCP1, HCP2)에서 제1 및 제2영역(RA1, RA2)의 각각의 상측 가장자리를 우회하도록 연장될 수 있다. 제1그룹의 스캔라인(SWLa)들의 개수와 제2그룹의 스캔라인(SWLb)들의 개수는 서로 동일할 수 있다.
도 11에는 제1그룹의 스캔라인(SWLa)들 및 제2그룹의 스캔라인(SWLb)들의 우회부분이 커브진 곡선으로 도시되어 있으나, 본 발명은 이에 한정되지 않는다. 다른 실시예로서, 전술한 우회부분들은 지그재그로 요철을 갖는 선일 수 있다.
도 8 및 도 11을 함께 고려하면, 제1 및 제2영역(RA1, RA2) 주변을 지나는 제1라인들, 예컨대 데이터라인들은 제1 및 제2영역(RA1, RA2) 중 어느 하나인 제2영역(RA2)에 대하여 비대칭적으로 배치되고, 제1 및 제2영역(RA1, RA2) 주변을 지나는 제2라인들, 예컨대 스캔라인들은 제1 및 제2영역(RA1, RA2)에 대하여 대칭적으로 배치될 수 있다.
도 12는 본 발명의 다른 실시예에 따른 표시 패널 중 중간영역에 배치된 제1라인들을 나타낸 평면도이고, 도 13은 본 발명의 다른 실시예에 따른 표시 패널 중 중간영역에 배치된 제2라인들을 나타낸 평면도이다.
도 8을 참조하여 설명한 제1 및 제2영역(RA1, RA2)은 x방향을 따라 상호 이격된 데 반해 도 12 및 도 13에 도시된 제1 및 제2영역(RA1, RA2)은 x방향 및 y방향에 비스듬한 ob방향을 따라 상호 이격될 수 있다. 도 12에서는 제1라인들이 데이터라인들이고, 도 13에서는 제2라인들이 스캔라인들인 경우로 설명한다.
도 12를 참조하면, 비스듬한 방향(ob방향)을 따라 배열된 제1 및 제2영역(RA1, RA2) 주변에는 제1 내지 제3그룹의 데이터라인(DLa, DLb, DLc)들이 위치한다. 제1 내지 제3그룹의 데이터라인(DLa, DLb, DLc)들은 비스듬한 방향(ob방향)과 교차하는 y방향을 따라 연장되되, 제1 또는 제2영역(RA1, RA2)의 가장자리를 따라 우회할 수 있다. 제1 내지 제3그룹의 데이터라인(DLa, DLb, DLc)들의 구조는 앞서 도 8 내지 도 10b를 참조하여 설명한 바와 동일하다. 예컨대, 제1그룹의 데이터라인(DLa)들 중 일부 데이터라인들과 제2그룹의 데이터라인(DLb)들은 제1지점(VCP1)에서 서로 반대 방향으로 연장된 채 제1영역(RA1)의 주변을 우회할 수 있다. 제1그룹의 데이터라인(DLa)들 중 일부 데이터라인들과 제3그룹의 데이터라인(DLc)들은 제2지점(VCP2)에서 서로 반대 방향으로 연장된 채 제2영역(RA2)의 주변을 우회할 수 있다. 제1지점(VCP1)은 제1영역(RA1)의 제1중심(C1)을 지나 y방향으로 연장된 제1수직가상선(VCL1) 상에 위치할 수 있고, 제2지점(VCP2)은 제2영역(RA2)의 제2중심(C2)을 지나 y방향으로 연장된 제2수직가상선(VCL2) 상에 위치할 수 있다. 제1 및 제2영역(RA1, RA2) 중 제2영역(RA2)을 우회하는 데이터라인들은 비대칭적으로 배치될 수 있음은 앞서 도 8을 참조하여 설명한 바와 같다. 제1서브중간영역(SMA1)에 위치하는 제1그룹의 데이터라인(DLa)들의 개수는, 제2 및 제3서브중간영역(SMRA2, SMRA3)에 배치되는 제2 및 제3그룹의 데이터라인(DLb, DLc)의 개수의 합 보다 많을 수 있다.
도 13을 참조하면, 비스듬한 방향(ob방향)을 따라 배열된 제1 및 제2영역(RA1, RA2) 주변에는 제1 내지 제3그룹의 스캔라인(SWLa, SWLb, SWLc)들이 위치한다. 제1 내지 제3그룹의 스캔라인(SWLa, SWLb, SWLc)들은 각각 제1 내지 제3서브중간영역(SMA1', SMA2', SMA3')에 위치할 수 있다. 제1 내지 제3서브중간영역(SMA1', SMA2', SMA3')은 도 13에서 y방향을 따라 배열될 수 있다. 제1서브중간영역(SMA1')은 제3지점(HCP1)과 제4지점(HCP2) 사이의 영역이고, 제2서브중간영역(SMA2')은 제3지점(HCP1)과 중간영역(MA)의 하측 끝단 사이의 영역이며, 제3서브중간영역(SMA3')은 제4지점(HCP2)과 중간영역(MA)의 상측 끝단 사이의 영역일 수 있다.
제1 내지 제3그룹의 스캔라인(SWLa, SWLb, SWLc)들은 각각 비스듬한 방향(ob방향)과 교차하는 x방향을 따라 연장되되, 제1 또는 제2영역(RA1, RA2)의 가장자리를 따라 우회할 수 있다.
제1영역(RA1) 주변을 살펴보면, 제1그룹의 스캔라인(SWLa)들 중 일부 스캔라인들은 제1영역(RA1)의 일 측(예컨대, 도 13에서 제1영역의 상측)의 가장자리를 따라 우회하고, 제2그룹의 스캔라인(SWLb)들은 제1영역(RA1)의 타 측(예컨대, 도 13에서 제1영역의 하측)의 가장자리를 따라 우회할 수 있다. 제1그룹의 스캔라인(SWLa)들 중 일부 스캔라인들과 제2그룹의 스캔라인(SWLb)들은 제3지점(HCP1)에서 서로 반대 방향으로 연장된 채 제1영역(RA1)의 주변을 우회할 수 있다. 제3지점(HCP1)은 제1영역(RA1)의 제1중심(C1)을 지나 x방향으로 연장된 제1수평가상선(HCL1) 상에 위치할 수 있다.
제1영역(RA1)을 우회하는 스캔라인들, 예컨대 제2그룹의 스캔라인(SWLb)들과 제1그룹의 스캔라인(SWLa)들 중 일부 스캔라인들은 제1수평가상선(HCL1)을 중심으로 대칭적으로 배치될 수 있다.
제2영역(RA2) 주변을 살펴보면, 제1그룹의 스캔라인(SWLa)들 중 일부 스캔라인들은 제2영역(RA2)의 일 측(예컨대, 도 13에서 제2영역의 하측)의 가장자리를 따라 우회하고, 제3그룹의 스캔라인(SWLc)들은 제2영역(RA2)의 타 측(예컨대, 도 13에서 제2영역의 상측)의 가장자리를 따라 우회할 수 있다. 제1그룹의 스캔라인(SWLa)들 중 일부 스캔라인들과 제3그룹의 스캔라인(SWLc)들은 제4지점(HCP2)에서 서로 반대 방향으로 연장된 채 제2영역(RA2) 주변을 우회할 수 있다. 제4지점(HCP2)은 제2영역(RA2)의 제2중심(C2)을 지나 x방향으로 연장된 제2수평가상선(HCL2) 상에 위치하지 않는다. 제4지점(HCP2)은 제2수평가상선(HCL2)으로부터 y방향을 따라 오프셋될 수 있다. 예컨대, 도 13에 도시된 바와 같이 제4지점(HCP2)은 제2수평가상선(HCL2)으로부터 y방향을 따라 이격되되, 제1영역(RA1)에서 멀어지도록 배치될 수 있다. 예컨대, 도 13에서 제4지점(HCP2)은 제2수평가상선(HCL2)의 상측에 위치할 수 있다.
제2영역(RA2)을 우회하는 스캔라인들, 예컨대 제3그룹의 스캔라인(SWLc)들과 제1그룹의 스캔라인(SWLa)들 중 일부 스캔라인들은 제2수평가상선(HCL2)을 중심으로 비대칭적으로 배치될 수 있다.
제4지점(HCP2)이 제2수평가상선(HCL2)으로부터 y방향을 따라 오프셋됨으로써, 제2영역(RA2)을 우회하는 스캔라인들 중 상대적으로 많은 수의 스캔라인들이 제1서브중간영역(SMA1')에 위치할 수 있다.
제1서브중간영역(SMA1')에 위치하는 제1그룹의 스캔라인(SWLa)들의 개수는, 중간영역(MA)을 지나는 스캔라인(SWLa, SWLb, SWLc)들의 개수의 합의 절반 보다 많을 수 있다. 예컨대, 제1서브중간영역(SMA1')에 위치하는 제1그룹의 스캔라인(SWLa)들의 개수는, 제2 및 제3서브중간영역(SMRA2', SMRA3')에 배치되는 제2 및 제3그룹의 스캔라인(SWLb, SWLc)의 개수의 합 보다 많을 수 있다.
도 14는 도 13에서 제2라인들을 발췌하여 나타낸 평면도이다. 도 14에서의 제2라인은 도 13을 참조하여 설명한 스캔라인들을 포함할 수 있다.
도 14에 도시된 제1스캔라인(SWL1)은 앞서 도 13을 참조하여 설명한 제2그룹의 스캔라인(SWLb)들 중 어느 하나이고, 제2스캔라인(SWL2)은 앞서 도 13을 참조하여 설명한 제1그룹의 스캔라인(SWLa)들 중 제1영역(RA1)을 우회하는 어느 하나이다. 제3스캔라인(SWL3)은 앞서 도 13을 참조하여 설명한 제1그룹의 스캔라인(SWLa)들 중 제2영역(RA2)을 우회하는 어느 하나이고, 제4스캔라인(SWL4)은 앞서 도 13을 참조하여 설명한 제3그룹의 스캔라인(SWLc)들 중 어느 하나이다.
도 14를 참조하면, 제1스캔라인(SWL1)과 제2스캔라인(SWL2)은 이웃하게 배치된다. 제1스캔라인(SWL1)과 제2스캔라인(SWL2) 사이에 제3지점(HCP1)이 위치할 수 있다. 제3지점(HCP1)은 제1수평가상선(HCL1) 상에 위치할 수 있다. 제1스캔라인(SWL1)은 제3지점(HCP1)에서 제1영역(RA1)의 하측 가장자리를 우회하고, 제2스캔라인(SWL2)은 제3지점(HCP1)에서 제1영역(RA1)의 상측 가장자리를 우회한다. 제1스캔라인(SWL1)의 우회부분(SWL1-C)의 중심각(α3)은 제2스캔라인(SWL2)의 우회부분(SWL2-C)의 중심각(α4)과 동일할 수 있다.
제3스캔라인(SWL3)과 제4스캔라인(SWL4)은 이웃하게 배치되며, 제3스캔라인(SWL3)과 제4스캔라인(SWL4) 사이에 제4지점(HCP2)이 위치할 수 있다. 제4지점(HCP2)은 제2수평가상선(HCL2)으로부터 소정의 간격 오프셋될 수 있다. 제3스캔라인(SWL3)은 제4지점(HCP2)에서 제2영역(RA2)의 하측 가장자리를 우회하고, 제4스캔라인(SWL4)은 제4지점(HCP2)에서 제2영역(RA2)의 상측 가장자리를 우회한다. 제3스캔라인(SWL3)의 우회부분(SWL3-C)의 중심각(β3)은 제4스캔라인(SWL4)의 우회부분(SWL4-C)의 중심각(β4)과 서로 다를 수 있다. 예컨대, 제3스캔라인(SWL3)의 우회부분(SWL3-C)의 중심각(β3)은 제4스캔라인(SWL4)의 우회부분(SWL4-C)의 중심각(β4) 보다 클 수 있다.
전술한 중심각(α3, α4, β3, β4)은 해당하는 우회부분(SWL1-C, SWL2-C, SWL3-C, SWL4-C)들의 양 단부와 제1 또는 제2중심(C1, C2)를 연결한 호의 중심각일 수 있다.
도 14에는 제1 내지 제4스캔라인(SWL1, SWL2, SWL3, SWL4)의 우회부분(SWL1-C, SWL2-C, SWL3-C, SWL4-C)이 커브진 곡선으로 도시되어 있으나, 다른 실시예로서, 전술한 우회부분(SWL1-C, SWL2-C, SWL3-C, SWL4-C)들은 지그재그로 요철을 갖는 선일 수 있다.
제1 내지 제4스캔라인(SWL1, SWL2, SWL3, SWL4)의 우회부분(SWL1-C, SWL2-C, SWL3-C, SWL4-C)들은 직선 부분과 동일한 층에 위치할 수 있다. 또는, 앞서 도 9b를 참조하여 설명한 데이터라인들과 유사하게, 제1 내지 제4스캔라인(SWL1, SWL2, SWL3, SWL4)의 우회부분(SWL1-C, SWL2-C, SWL3-C, SWL4-C)들은 직선 부분과 서로 다른 층 상에 위치하며, 콘택홀을 통해 접속될 수 있다.
도 15 및 도 16은 각각 본 발명의 다른 실시예에 따른 표시 패널 중 중간영역에 배치된 제1라인들을 나타낸 평면도이다. 도 15 및 도 16은 일 실시예로서 제1라인들이 데이터라인들을 포함하는 것을 설명한다.
도 15 및 도 16을 참조하면, 제1영역(RA1)과 제2영역(RA2) 사이에 제3영역(RA3)이 위치할 수 있다. 제1 및 제2영역(RA1, RA2)를 중심으로 한 제1 내지 제3그룹의 데이터라인(DLa, DLb, DLc)들의 구조 및 특징은 앞서 도 8 내지 도 10b를 참조하여 설명한 내용과 동일하다. 이하에서는 제3영역(RA3)을 중심으로 한 데이터라인들을 설명한다.
도 15를 참조하면, 제3영역(RA3) 주변에는 제1그룹의 데이터라인(DLa)들이 위치한다. 제1그룹의 데이터라인(DLa)들 중 일부의 데이터라인은 제5지점(VCP3)에서 왼쪽으로 연장되어 제3영역(RA3)의 좌측 가장자리를 우회하고, 제1그룹의 데이터라인(DLa)들 중 일부의 데이터라인은 제5지점(VCP3)에서 오른쪽으로 연장되어 제3영역(RA3)의 우측 가장자리를 우회할 수 있다. 제5지점(VCP3)은 제3영역(RA3)의 제3중심(C3)을 지나는 제3수직가상선(VCL3) 상에 위치할 수 있다.
제3영역(RA3)을 우회하는 데이터라인들, 예컨대 제1그룹의 데이터라인(DLa)들 중 일부 데이터라인들은 제3수직가상선(VCL3)을 중심으로 대칭적으로 배치될 수 있다.
다른 실시예로서, 도 16을 참조하면 제3영역(RA3)을 우회하는 데이터라인들, 예컨대 제1그룹의 데이터라인(DLa)들 중 일부 데이터라인들은 제3수직가상선(VCL3)을 중심으로 비대칭적으로 배치될 수 있다. 이 경우, 제5지점(VCP3)은 제3영역(RA3)의 제3중심(C3)을 지나는 제3수직가상선(VCL3)으로부터 오프셋될 수 있다. 도 16에는 제5지점(VCP3)이 제2영역(RA2)에 인접하게 제3수직가상선(VCL3)으로부터 오프셋된 것을 도시한다. 즉, 제5지점(VCP3)은 제3수직가상선(VCL3)의 우측에 위치할 수 있다. 다른 실시예로서 제5지점(VCP3)은 제1영역(RA1)에 인접하게 제3수직가상선(VCL3)으로부터 오프셋될 수 있다.
도 15 및 도 16와 같이 제3영역(RA3)을 더 포함하는 경우, 제2라인들, 예컨대 스캔라인들은 앞서 도 11을 참조하여 설명한 바와 같이 배치될 수 있다.
도 15 및 도 16에는 하나의 제3영역(RA3)이 제1 및 제2영역(RA1, RA2) 사이에 위치하는 것을 도시하나, 제1 및 제2영역(RA1, RA2) 사이에는 2개 이상의 제3영역(RA3)이 위치할 수 있다.
도 17은 본 발명의 다른 실시예에 따른 표시 패널 중 중간영역에 배치된 제1라인들을 나타낸 평면도이고, 도 18은 본 발명의 다른 실시예에 따른 표시 패널 중 중간영역에 배치된 제2라인들을 나타낸 평면도이다.
도 17 및 도 18을 참조하면, 제1 및 제2영역(RA1, RA2)은 x방향 및 y방향에 비스듬한 ob방향으로 배열된다. 제3영역(RA3)은 ob방향을 따라 제1 및 제2영역(RA1, RA2) 사이에 위치할 수 있다. 예컨대, 제3영역(RA3)은 x방향 및 y방향으로 제1 및 제2영역(RA1, RA2) 사이에 위치할 수 있다.
ob방향으로 배열된 제1 및 제2영역(RA1, RA2) 주변의 데이터라인들은 앞서 도 12를 참조하여 설명한 바와 동일하므로, 이하에서는 제3영역(RA3) 주변의 데이터라인들을 설명한다.
도 17을 참조하면, 제3영역(RA3) 주변에는 제1그룹의 데이터라인(DLa)들이 위치한다. 제1그룹의 데이터라인(DLa)들 중 일부의 데이터라인은 제5지점(VCP3)에서 제3영역(RA3)의 좌측 가장자리를 우회하도록 연장되고, 제1그룹의 데이터라인(DLa)들 중 일부의 데이터라인은 제5지점(VCP3)에서 제3영역(RA3)의 우측 가장자리를 우회하도록 연장될 수 있다. 도 17은 제5지점(VCP3)이 제3영역(RA3)을 제3중심(C3)을 지나는 제3수직가상선(VCL3)과 동일한 선 상에 위치하는 것을 도시하나 본 발명은 이에 한정되지 않는다. 다른 실시예로, 제5지점(VCP3)은 제3수직가상선(VCL3)으로부터 x방향을 따라 오프셋될 수 있으며, 이 경우 제3영역(RA3) 주변에서 데이터라인은 앞서 도 16을 참조하여 설명한 바와 같을 수 있다.
도 18을 참조하면, ob방향으로 배열된 제1 및 제2영역(RA1, RA2) 주변의 스캔라인들은 앞서 도 13을 참조하여 설명한 바와 동일하므로, 이하에서는 제3영역(RA3) 주변의 스캔라인들을 설명한다.
제3영역(RA3) 주변을 살펴보면, 제1그룹의 스캔라인(SWLa)들 중 일부 스캔라인들은 제3영역(RA3)의 일 측(예컨대, 도 18에서 제3영역의 상측)의 가장자리를 따라 우회하고, 제1그룹의 스캔라인(SWLa)들 중 일부 스캔라인들은 제3영역(RA3)의 타 측(예컨대, 도 18에서 제3영역의 하측)의 가장자리를 따라 우회할 수 있다. 제1그룹의 스캔라인(SWLa)들 중 일부 스캔라인들 중 일부는 제6지점(HCP3)에서 서로 반대 방향으로 연장된 채 제3영역(RA3)의 주변을 우회할 수 있다. 제6지점(HCP3)은 제3영역(RA3)의 제3중심(C3)을 지나 x방향으로 연장된 제3수평가상선(HCL3) 상에 위치할 수 있다. 또는, 제6지점(HCP3)은 제3수평가상선(HCL3)으로부터 y방향을 따라 오프셋될 수 있으며, 이 경우 제3영역(RA3)을 우회하는 스캔라인들은 제3수평가상선(HCL3)을 중심으로 비대칭적으로 배치될 수 있다.
도 19는 본 발명의 다른 실시예에 따른 표시 패널 중 중간영역에 배치된 제2라인들을 나타낸 평면도이다.
도 19를 참조하면, 제1 및 제2영역(RA1, RA2)은 y방향을 따라 상호 이격될 수 있다. 제1영역(RA1)과 제2영역(RA2) 사이에는 제1그룹의 스캔라인(SWLa)들이 배치된다. 제2그룹의 스캔라인(SWLb)들은 제1영역(RA1)을 사이에 두고 제1그룹의 스캔라인(SWLa)들과 인접하게 배치되고, 제3그룹의 스캔라인(SWLc)들은 제2영역(RA2)을 사이에 두고 제1그룹의 스캔라인(SWLa)들과 인접하게 배치될 수 있다.
제1영역(RA1) 주변을 살펴보면, 제1그룹의 스캔라인(SWLa)들 중 일부 스캔라인들과 제2그룹의 스캔라인(SWLb)들은 제3지점(HCP1)에서 서로 반대 방향으로 연장된 채 제1영역(RA1)의 가장자리를 우회할 수 있다. 제3지점(HCP1)은 제1영역(RA1)의 제1중심(C1)을 지나 x방향으로 연장된 제1수평가상선(HCL1) 상에 위치할 수 있다.
제2영역(RA2) 주변을 살펴보면, 제1그룹의 스캔라인(SWLa)들 중 일부 스캔라인들과 제3그룹의 스캔라인(SWLc)들은 제4지점(HCP2)에서 서로 반대 방향으로 연장된 채 제2영역(RA2) 주변을 우회한다. 제4지점(HCP2)은 제2영역(RA2)의 제2중심(C2)을 지나 x방향으로 연장된 제2수평가상선(HCL2) 상에 위치하지 않는다. 제4지점(HCP2)은 제2수평가상선(HCL2)으로부터 y방향을 따라 오프셋될 수 있다.
도 19에서의 제1 내지 제3그룹의 스캔라인(SWLa, SWLb, SWLc)들의 배치는 앞서 도 13을 참조하여 설명한 바와 실질적으로 동일할 수 있다. 도 19에서와 같이 제1 및 제2영역(RA1, RA2)의 배열 방향(y방향)이 스캔라인들의 연장 방향(x방향)과 대략 수직으로 교차하는 경우, 및 도 13에서와 같이 제1 및 제2영역(RA1, RA2)의 배열 방향(ob방향)이 스캔라인들의 연장 방향(x방향)과 예각을 이루도록 교차하는 경우, 중간영역(MA)에서 스캔라인들은 제1 및 제2영역(RA1, RA2) 중 어느 하나를 중심으로 대칭적으로 배치되고, 다른 하나를 중심으로 비대칭적으로 배치될 수 있다.
이상에서는 제1라인이 데이터라인을 포함하고, 제2라인이 스캔라인을 포함하는 것으로 설명하였으나, 본 발명은 이에 한정되지 않는다. 다른 실시예로, 제1라인은 앞서 도 7a를 참조하여 설명한 구동전압라인(PL)을 포함할 수 있다. 그리고 제2라인은 앞서 도 7a를 참조하여 설명한 이전 스캔라인(SIL), 발광제어라인(EL), 전극전압라인(HPL), 또는/및 초기화전압라인(VIL)을 포함할 수 있다.
이와 같이 본 발명은 도면에 도시된 일 실시예를 참고로 하여 설명하였으나 이는 예시적인 것에 불과하며 당해 분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 실시예의 변형이 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.
1: 표시 장치
10: 표시 패널
DA: 표시영역
MA: 중간영역
RA1: 제1영역
RA2: 제2영역
DL1: 제1데이터라인
DL2: 제2데이터라인
DL3: 제3데이터라인
DL4: 제4데이터라인
SWL1: 제1스캔라인
SWL2: 제2스캔라인
SWL3: 제3스캔라인
SWL4: 제4스캔라인

Claims (37)

  1. 원형의 제1영역, 제1방향을 따라 상기 제1영역과 이격된 비원형의 제2영역, 상기 제1영역과 상기 제2영역을 둘러싸는 비표시영역, 및 상기 비표시영역을 둘러싸며 복수의 발광다이오드들이 배열되는 표시영역을 포함하는 기판; 및
    상기 기판 상에 배치되고, 상기 표시영역에서 상기 제1방향에 교차하는 제2방향을 따라 연장되며, 상기 복수의 발광다이오드들에 전기적으로 연결된 복수의 라인들;을 포함하되,
    상기 복수의 라인들은,
    상기 비표시영역에서 상기 제1영역의 제1측을 따라 우회하는 제1라인,
    상기 표시영역에서 상기 제1라인에 인접하되, 상기 비표시영역에서 상기 제1영역의 상기 제1측의 반대편인 상기 제1영역의 제2측을 따라 우회하는 제2라인;
    상기 비표시영역에서 상기 제2영역의 제1측을 따라 우회하는 제3라인; 및
    상기 표시영역에서 상기 제3라인에 인접하되, 상기 비표시영역에서 상기 제2영역의 상기 제1측의 반대편인 상기 제2영역의 제2측을 우회하는 제4라인;을 포함하고,
    상기 제1라인과 상기 제2라인은 상기 제1영역의 중심을 지나는 가상의 중심선에 대하여 실질적으로 대칭이며,
    상기 제3라인과 상기 제4라인은 상기 제2영역의 중심을 지나는 가상의 선에 대하여 비대칭인, 표시 패널.
  2. 제1항에 있어서,
    상기 복수의 라인들은 데이터라인들 또는 스캔라인들인, 표시 패널.
  3. 제1항에 있어서,
    상기 제2영역은 타원 형상 또는 코너가 라운드진 사각형의 형상을 갖는, 표시 패널.
  4. 제1항에 있어서,
    상기 복수의 라인들은,
    상기 제1영역과 상기 제2영역 사이에 배치된 라인들의 제1그룹;
    상기 비표시영역의 제1측과 상기 제1영역 사이에 배치된 라인들의 제2그룹; 및
    상기 비표시영역의 제2측과 상기 제2영역 사이에 배치된 라인들의 제3그룹;을 포함하고,
    상기 제1그룹의 라인들의 수는, 상기 제2그룹의 라인들의 수 및 상기 제3그룹의 라인들의 수의 합보다 큰, 표시 패널.
  5. 제1항에 있어서,
    상기 제1영역의 상기 중심과 상기 제2영역의 상기 중심을 연결하는 가상의 직선을 따라 측정된 상기 제1영역과 상기 제2영역 사이의 제1폭은,
    상기 가상의 직선을 따라 측정된 상기 비표시영역의 제1측과 상기 제1영역 사이의 제2폭보다 크고, 상기 가상의 직선을 따라 측정된 상기 비표시영역의 제2측과 상기 제2영역 사이의 제3폭보다 큰, 표시 패널.
  6. 제1항에 있어서,
    상기 제1라인, 상기 제2라인, 상기 제3라인, 및 상기 제4라인 중에서 선택된 적어도 어느 하나는,
    상기 표시영역에 각각 위치하도록 상호 이격된 제1부분과 제2부분; 및
    상기 비표시영역에 위치하며, 상기 제1부분 및 상기 제2부분과 다른 층 상에 배치되는 우회부분을 포함하고,
    상기 우회부분은 상기 제1부분과 상기 우회부분 사이 및 상기 제2부분과 상기 우회부분 사이에 개재된 절연층을 관통하는 콘택홀들을 통해 상기 제1부분 및 상기 제2부분에 전기적으로 연결된, 표시 패널.
  7. 제1항에 있어서,
    상기 기판은, 상기 제1영역 및 상기 제2영역 중에서 선택된 적어도 어느 하나에 해당하는 개구를 포함하는, 표시 패널.
  8. 제1항에 있어서,
    상기 복수의 라인들 중 상기 표시영역에서 인접한 두 개의 라인들 사이의 피치는, 상기 비표시영역에서 상기 두 개의 라인들 사이의 피치보다 큰, 표시 패널.
  9. 제1항 내지 제8항 중 어느 한 항에 따른 표시 패널; 및
    상기 표시 패널 아래에 배치되며, 상기 표시 패널의 제1영역 및 제2영역 각각에 대응하는 제1컴포넌트 및 제2컴포넌트;를 포함하는, 표시 장치.
  10. 제9항에 있어서,
    상기 제1컴포넌트 및 상기 제2컴포넌트 각각은 센서 또는 카메라를 포함하는, 표시 장치.
  11. 제9항에 있어서,
    상기 표시 장치는 모바일 폰, 노트북 컴퓨터, 또는 스마트 워치인, 표시 장치.
  12. 원형의 제1영역, 제1방향을 따라 상기 제1영역과 이격된 비원형의 제2영역, 상기 제1영역과 상기 제2영역을 둘러싸는 비표시영역, 및 상기 비표시영역을 둘러싸며 복수의 발광다이오드들이 배열되는 표시영역을 포함하는 기판; 및
    상기 기판 상에 배치되고, 상기 표시영역에서 상기 제1방향에 교차하는 제2방향을 따라 연장되며, 상기 복수의 발광다이오드들에 전기적으로 연결된 복수의 데이터라인들;을 포함하되,
    상기 복수의 데이터라인들은,
    상기 비표시영역에서 상기 제1영역의 제1측을 따라 우회하는 제1데이터라인들;
    상기 비표시영역에서 상기 제1영역의 상기 제1측의 반대편인 상기 제1영역의 제2측을 따라 우회하는 제2데이터라인들;
    상기 비표시영역에서 상기 제2영역의 제1측을 따라 우회하는 제3데이터라인들; 및
    상기 비표시영역에서 상기 제2영역의 상기 제1측의 반대편인 상기 제2영역의 제2측을 우회하는 제4데이터라인들;을 포함하고,
    상기 제1데이터라인들의 수는 상기 제2데이터라인들의 수와 동일하며, 상기 제3데이터라인들의 수는 상기 제4데이터라인들의 수와 다른, 표시 패널.
  13. 제12항에 있어서,
    상기 제3데이터라인들의 수는 상기 제4데이터라인들의 수보다 큰, 표시 패널.
  14. 제12항에 있어서,
    상기 비표시영역에서 상기 제2데이터라인들의 우회부분들 및 상기 제3데이터라인들의 우회부분들은 상기 제1영역 및 상기 제2영역 사이에 위치하는, 표시 패널.
  15. 제14항에 있어서,
    상기 제1데이터라인들 중에서 상기 제1영역의 상기 제1측에 가장 가까운 데이터라인의 우회부분 및 상기 제2데이터라인들 중에서 상기 제1영역의 상기 제2측에 가장 가까운 데이터라인의 우회부분은, 상기 제2방향을 따라 상기 제1영역의 중심을 지나는 제1가상선에 대하여 서로 대칭인, 표시 패널.
  16. 제14항에 있어서,
    상기 제1데이터라인들의 우회부분들 또는 상기 제2데이터라인들의 우회부분들 중에서 인접한 두 개의 우회부분들 중 하나는 절연층 아래에 위치하고 다른 하나는 상기 절연층 위에 배치되고,
    상기 제3데이터라인들의 우회부분들 또는 상기 제4데이터라인들의 우회부분들 중에서 인접한 두 개의 우회부분들 중 하나는 상기 절연층 아래에 위치하고 다른 하나는 상기 절연층 위에 배치된, 표시 패널.
  17. 제14항에 있어서,
    상기 제3데이터라인들 중에서 상기 제2영역의 상기 제1측에 가장 가까운 데이터라인의 우회부분 및 상기 제4데이터라인들 중에서 상기 제2영역의 상기 제2측에 가장 가까운 데이터라인의 우회부분은, 상기 제2방향을 따라 상기 제2영역의 중심을 지나는 제2가상선에 대하여 서로 비대칭인, 표시 패널.
  18. 제14항에 있어서,
    상기 비표시영역에 위치한 상기 제2데이터라인들의 우회부분들 중 인접한 두 개의 우회부분들 사이의 피치는, 상기 표시영역에 위치한 상기 제2데이터라인들 중 인접한 두 개의 제2데이터라인 사이의 피치보다 작은, 표시 패널.
  19. 제12항에 있어서,
    상기 제1영역의 중심과 상기 제2영역의 중심을 연결하는 가상의 직선을 따라 측정된 상기 제1영역과 상기 제2영역 사이의 제1폭은,
    상기 가상의 직선을 따라 측정된 상기 비표시영역의 제1측과 상기 제1영역 사이의 제2폭보다 크고, 상기 가상의 직선을 따라 측정된 상기 비표시영역의 제2측과 상기 제2영역 사이의 제3폭보다 큰, 표시 패널.
  20. 제12항에 있어서,
    상기 표시영역에서 상기 제1방향을 따라 연장된 복수의 스캔라인들을 더 포함하고,
    상기 복수의 스캔라인들은,
    상기 제1영역 및 상기 제2영역 각각의 일측에 배치된 제1스캔라인; 및
    상기 제1영역 및 상기 제2영역 각각의 타측에 배치된 제2스캔라인;을 포함하는, 표시 패널.
  21. 제20항에 있어서,
    상기 제2영역은 타원형 또는 코너가 라운드진 사각형의 형상을 갖는, 표시 패널.
  22. 원형의 제1영역, 제1방향을 따라 상기 제1영역과 이격된 비원형의 제2영역, 상기 제1영역과 상기 제2영역을 둘러싸는 비표시영역, 상기 비표시영역을 둘러싸고 복수의 발광다이오드들이 배열되는 표시영역을 포함하는 기판;
    상기 기판 상에 배치되고, 상기 표시영역에서 상기 제1방향에 교차하는 제2방향을 따라 연장되며 상기 복수의 발광다이오드들에 전기적으로 연결된 복수의 데이터라인들; 및
    상기 기판 상에 배치되고, 상기 표시영역에서 상기 제1방향을 따라 연장되며 상기 복수의 발광다이오드들에 전기적으로 연결된 복수의 스캔라인들;을 포함하되,
    상기 복수의 스캔라인들은,
    상기 비표시영역에서 상기 제1영역 및 상기 제2영역 각각의 일측에 배치된 제1스캔라인들; 및
    상기 비표시영역에서 상기 제1영역 및 상기 제2영역 각각의 타측에 배치된 제2스캔라인들;을 포함하는, 표시 패널.
  23. 제22항에 있어서,
    상기 제1스캔라인들의 수와 상기 제2스캔라인들의 수는 동일한, 표시 패널.
  24. 제22항에 있어서,
    상기 비표시영역에 위치한 상기 제1스캔라인들의 우회부분들 중에서 인접한 두 개의 우회부분들 사이의 피치는, 상기 표시영역에 위치한 상기 제1스캔라인들 중에서 인접한 두 개 사이의 피치보다 작고,
    상기 비표시영역에 위치한 상기 제2스캔라인들의 우회부분들 중에서 인접한 두 개의 우회부분들 사이의 피치는, 상기 표시영역에서 상기 제2스캔라인들 중에서 인접한 두 개 사이의 피치보다 작은, 표시 패널.
  25. 제22항에 있어서,
    상기 제1스캔라인들 중에서 상기 제1영역 및 상기 제2영역 각각의 상기 일측에 가장 가까운 스캔라인의 우회부분 및 상기 제2스캔라인들 중에서 상기 제1영역 및 상기 제2영역 각각의 상기 타측에 가장 가까운 스캔라인의 우회부분은, 상기 제1방향을 따라 상기 제1영역 및 상기 제2영역 각각의 중심을 지나는 가상선에 대하여 서로 대칭인. 표시 패널.
  26. 제25항에 있어서,
    상기 제1영역의 상기 중심과 상기 제2영역의 상기 중심을 연결하는 가상의 직선을 따라 측정된 상기 제1영역과 상기 제2영역 사이의 제1폭은, 상기 가상의 직선을 따라 측정된 상기 비표시영역의 제1측과 상기 제1영역 사이의 제2폭보다 크고, 상기 가상의 직선을 따라 측정된 상기 비표시영역의 제2측과 상기 제2영역 사이의 제3폭보다 큰, 표시 패널.
  27. 제22항에 있어서,
    상기 복수의 데이터라인들은,
    상기 비표시영역에서 상기 제1영역의 제1측을 따라 우회하는 제1데이터라인들;
    상기 비표시영역에서 상기 제1영역의 상기 제1측의 반대편인 상기 제1영역의 제2측을 따라 우회하는 제2데이터라인들;
    상기 비표시영역에서 상기 제2영역의 제1측을 따라 우회하는 제3데이터라인들; 및
    상기 비표시영역에서 상기 제2영역의 상기 제1측의 반대편인 상기 제2영역의 제2측을 우회하는 제4데이터라인들;을 포함하는, 표시 패널.
  28. 제27항에 있어서,
    상기 비표시영역에서 상기 제2데이터라인들의 우회부분들 및 상기 제3데이터라인들의 우회부분은 상기 제1영역과 상기 제2영역 사이에 위치하는, 표시 패널.
  29. 제28항에 있어서,
    상기 제1데이터라인들의 수는 상기 제2데이터라인들의 수와 동일한, 표시 패널.
  30. 제28항에 있어서,
    상기 제2영역의 상기 제1측은 상기 제1영역을 향하되 상기 제2영역의 상기 제2측은 상기 제2영역의 상기 제1측보다 상기 제1영역으로부터 멀고, 상기 제3데이터라인들의 수는 상기 제4데이터라인들의 수보다 큰, 표시 패널.
  31. 제28항에 있어서,
    상기 제1데이터라인들 중에서 상기 제1영역의 상기 제1측에 가장 가까운 데이터라인의 우회부분 및 상기 제2데이터라인들 중에서 상기 제1영역의 상기 제2측에 가장 가까운 데이터라인의 우회부분은, 상기 제2방향을 따라 상기 제1영역의 중심을 지나는 제1가상선에 대하여 서로 대칭인, 표시 패널.
  32. 제28항에 있어서,
    상기 제3데이터라인들 중에서 상기 제2영역의 상기 제1측에 가장 가까운 데이터라인의 우회부분 및 상기 제4데이터라인들 중에서 상기 제2영역의 상기 제2측에 가장 가까운 데이터라인의 우회부분은, 상기 제2방향을 따라 상기 제2영역의 중심을 지나는 제2가상선에 대하여 서로 비대칭인, 표시 패널.
  33. 제27항에 있어서,
    상기 제1데이터라인들의 우회부분들 또는 상기 제2데이터라인들의 우회부분들 중에서 인접한 두 개의 우회부분들 중 하나는 절연층 아래에 위치하고 다른 하나는 상기 절연층 위에 배치되고,
    상기 제3데이터라인들의 우회부분들 또는 상기 제4데이터라인들의 우회부분들 중에서 인접한 두 개의 우회부분들 중 하나는 상기 절연층 아래에 위치하고 다른 하나는 상기 절연층 위에 배치된, 표시 패널.
  34. 제22항에 있어서,
    상기 제2영역은 타원형 또는 코너가 라운드진 사각형의 형상을 갖는, 표시 패널.
  35. 제12항 내지 제34항 중 어느 한 항에 따른 표시 패널; 및
    상기 표시 패널 아래에 배치되며, 상기 표시 패널의 제1영역 및 제2영역 각각에 대응하는 제1컴포넌트 및 제2컴포넌트;를 포함하는, 표시 장치.
  36. 제35항에 있어서,
    상기 제1컴포넌트 및 상기 제2컴포넌트 각각은 센서 또는 카메라를 포함하는, 표시 장치.
  37. 제35항에 있어서,
    상기 표시 장치는 모바일 폰, 노트북 컴퓨터, 또는 스마트 워치인, 표시 장치.
KR1020240007620A 2018-11-27 2024-01-17 표시 패널 KR20240013257A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020240007620A KR20240013257A (ko) 2018-11-27 2024-01-17 표시 패널

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020180148770A KR102627937B1 (ko) 2018-11-27 2018-11-27 표시 패널
KR1020240007620A KR20240013257A (ko) 2018-11-27 2024-01-17 표시 패널

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020180148770A Division KR102627937B1 (ko) 2018-11-27 2018-11-27 표시 패널

Publications (1)

Publication Number Publication Date
KR20240013257A true KR20240013257A (ko) 2024-01-30

Family

ID=68583274

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020180148770A KR102627937B1 (ko) 2018-11-27 2018-11-27 표시 패널
KR1020240007620A KR20240013257A (ko) 2018-11-27 2024-01-17 표시 패널

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020180148770A KR102627937B1 (ko) 2018-11-27 2018-11-27 표시 패널

Country Status (4)

Country Link
US (3) US10923552B2 (ko)
EP (1) EP3660911A3 (ko)
KR (2) KR102627937B1 (ko)
CN (1) CN111223893A (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200105565A (ko) * 2019-02-28 2020-09-08 삼성디스플레이 주식회사 표시 장치
JP7204550B2 (ja) * 2019-03-19 2023-01-16 株式会社ジャパンディスプレイ 表示装置
CN110047901B (zh) * 2019-04-28 2021-08-31 厦门天马微电子有限公司 一种显示面板和电子设备
CN115101555A (zh) * 2019-04-29 2022-09-23 武汉天马微电子有限公司 显示面板和显示装置
KR20200131396A (ko) * 2019-05-13 2020-11-24 삼성디스플레이 주식회사 표시 장치
KR20210044920A (ko) * 2019-10-15 2021-04-26 삼성디스플레이 주식회사 폴더블 표시 장치
CN110850652A (zh) * 2019-11-06 2020-02-28 鸿富锦精密工业(深圳)有限公司 阵列基板、显示面板及显示装置
KR20210079614A (ko) * 2019-12-20 2021-06-30 엘지디스플레이 주식회사 유기발광 표시장치
KR20210149284A (ko) * 2020-06-01 2021-12-09 삼성디스플레이 주식회사 표시 장치 및 전자 기기
KR20220000440A (ko) * 2020-06-25 2022-01-04 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조 방법
WO2022087852A1 (zh) * 2020-10-27 2022-05-05 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置
GB2610947A (en) * 2021-02-10 2023-03-22 Boe Technology Group Co Ltd Display substrate and manufacturing method therefor, and display device
CN114677925A (zh) * 2022-03-07 2022-06-28 云谷(固安)科技有限公司 显示面板及显示装置

Family Cites Families (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4104489B2 (ja) * 2002-05-17 2008-06-18 東芝松下ディスプレイテクノロジー株式会社 表示装置及びその製造方法
JP2010080341A (ja) 2008-09-26 2010-04-08 Toshiba Mobile Display Co Ltd 表示装置
TWI490829B (zh) 2013-01-11 2015-07-01 Au Optronics Corp 顯示面板與顯示裝置
KR102047002B1 (ko) 2013-05-31 2019-11-21 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그의 수리 방법
US9825253B2 (en) 2013-06-28 2017-11-21 Samsung Display Co., Ltd. Organic light-emitting display apparatus and method of manufacturing the same
JP5914426B2 (ja) * 2013-07-18 2016-05-11 京セラ株式会社 電子機器
KR102208441B1 (ko) * 2014-06-13 2021-01-27 삼성전자주식회사 화면을 포함하는 전자 장치
KR102238994B1 (ko) * 2014-07-17 2021-04-12 엘지디스플레이 주식회사 표시장치
KR102256049B1 (ko) * 2014-12-12 2021-05-25 삼성전자주식회사 전자 장치의 버튼 장치
KR102315671B1 (ko) * 2015-01-19 2021-10-21 삼성디스플레이 주식회사 표시 장치
KR102343277B1 (ko) * 2015-03-26 2021-12-24 삼성디스플레이 주식회사 반사층을 포함하는 표시 장치
KR102369089B1 (ko) * 2015-04-17 2022-03-02 삼성디스플레이 주식회사 가요성 표시 장치
KR20170113066A (ko) * 2016-03-24 2017-10-12 삼성전자주식회사 디스플레이를 가진 전자 장치 및 그의 이미지 표시 방법
KR20170111827A (ko) * 2016-03-29 2017-10-12 삼성전자주식회사 디스플레이 및 카메라를 포함하는 전자 장치
KR102483956B1 (ko) * 2016-03-31 2023-01-03 삼성디스플레이 주식회사 디스플레이 장치
KR102504129B1 (ko) * 2016-03-31 2023-02-28 삼성디스플레이 주식회사 표시 장치
KR102526110B1 (ko) * 2016-04-12 2023-04-27 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조 방법
KR20180049296A (ko) 2016-10-31 2018-05-11 엘지디스플레이 주식회사 관통 홀을 구비한 평판 표시장치
KR102653367B1 (ko) 2016-12-08 2024-04-02 삼성전자 주식회사 벤디드 디스플레이를 구비한 전자 장치 및 그 제어 방법
EP3579077A4 (en) * 2017-03-07 2020-01-22 Guangdong Oppo Mobile Telecommunications Corp., Ltd. TERMINAL
KR102385610B1 (ko) * 2017-03-30 2022-04-12 엘지전자 주식회사 전자장치
US11057554B2 (en) * 2017-05-22 2021-07-06 Sharp Kabushiki Kaisha Display device with hollowed part in backlight
JP2019012098A (ja) * 2017-06-29 2019-01-24 株式会社ジャパンディスプレイ 表示装置
KR102436655B1 (ko) * 2017-09-22 2022-08-26 삼성디스플레이 주식회사 표시 장치
KR102450621B1 (ko) * 2017-10-12 2022-10-06 삼성디스플레이 주식회사 표시 장치
JP7002908B2 (ja) * 2017-10-13 2022-01-20 株式会社ジャパンディスプレイ 表示装置
CN107643638B (zh) * 2017-10-18 2020-05-15 厦门天马微电子有限公司 阵列基板和显示面板
KR102509610B1 (ko) * 2017-11-08 2023-03-14 삼성디스플레이 주식회사 지문 센서 및 이를 구비한 표시 장치
CN107888726A (zh) * 2017-11-22 2018-04-06 广东欧珀移动通信有限公司 显示屏组件及电子设备
KR102572136B1 (ko) * 2018-01-08 2023-08-29 삼성디스플레이 주식회사 윈도우를 갖는 전계 발광 장치
US10620665B2 (en) * 2018-02-05 2020-04-14 Guangdong Oppo Mobile Telecommunications Corp., Lt Terminal display assembly and mobile terminal
KR102576994B1 (ko) * 2018-06-28 2023-09-12 삼성디스플레이 주식회사 디스플레이 장치
CN108847415B (zh) 2018-06-29 2020-08-11 厦门天马微电子有限公司 一种阵列基板、栅极驱动电路以及显示面板
WO2020066011A1 (ja) * 2018-09-28 2020-04-02 シャープ株式会社 表示デバイス

Also Published As

Publication number Publication date
US11605698B2 (en) 2023-03-14
EP3660911A2 (en) 2020-06-03
US20200168691A1 (en) 2020-05-28
KR102627937B1 (ko) 2024-01-23
US10923552B2 (en) 2021-02-16
EP3660911A3 (en) 2020-06-24
CN111223893A (zh) 2020-06-02
KR20200063409A (ko) 2020-06-05
US20210134937A1 (en) 2021-05-06
US20230217754A1 (en) 2023-07-06

Similar Documents

Publication Publication Date Title
KR102627937B1 (ko) 표시 패널
US11839121B2 (en) Display panel
KR20200066501A (ko) 표시 패널
KR20200140440A (ko) 표시장치
KR20200145902A (ko) 표시 패널
KR20200100238A (ko) 표시 패널
KR20200094877A (ko) 표시장치
US11631729B2 (en) Display device
KR20210024292A (ko) 표시 장치
US11507151B2 (en) Display apparatus
US11430852B2 (en) Display device having component area with crossing signal lines and method of manufacturing the same
KR20210034747A (ko) 디스플레이 패널 및 이를 포함하는 디스플레이 장치
KR20220027350A (ko) 표시 장치
KR20210086908A (ko) 디스플레이 장치
US11683965B2 (en) Display device
KR20210025160A (ko) 디스플레이 패널 및 이를 포함하는 디스플레이 장치
KR20200104978A (ko) 표시 패널
US20220285477A1 (en) Display panel and electronic apparatus including the same
KR20220039974A (ko) 표시 장치

Legal Events

Date Code Title Description
A107 Divisional application of patent
E902 Notification of reason for refusal