KR20140108940A - 이미지 센서 및 이의 형성 방법 - Google Patents

이미지 센서 및 이의 형성 방법 Download PDF

Info

Publication number
KR20140108940A
KR20140108940A KR1020130022858A KR20130022858A KR20140108940A KR 20140108940 A KR20140108940 A KR 20140108940A KR 1020130022858 A KR1020130022858 A KR 1020130022858A KR 20130022858 A KR20130022858 A KR 20130022858A KR 20140108940 A KR20140108940 A KR 20140108940A
Authority
KR
South Korea
Prior art keywords
substrate
region
pixel
device isolation
bias line
Prior art date
Application number
KR1020130022858A
Other languages
English (en)
Other versions
KR102034482B1 (ko
Inventor
구준모
김남길
문창록
박병준
신종철
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020130022858A priority Critical patent/KR102034482B1/ko
Priority to US14/191,670 priority patent/US9524995B2/en
Publication of KR20140108940A publication Critical patent/KR20140108940A/ko
Priority to US15/349,227 priority patent/US9754994B2/en
Priority to US15/630,498 priority patent/US9780142B1/en
Priority to US16/592,515 priority patent/USRE48878E1/en
Application granted granted Critical
Publication of KR102034482B1 publication Critical patent/KR102034482B1/ko
Priority to US17/566,169 priority patent/USRE49793E1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14689MOS based technologies
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • H01L27/14614Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor having a special gate structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1462Coatings
    • H01L27/14623Optical shielding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1463Pixel isolation structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1464Back illuminated imager structures
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/63Noise processing, e.g. detecting, correcting, reducing or removing noise applied to dark current

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

본 발명은 이미지 센서 및 이의 제조 방법을 제공한다. 이 이미지 센서에는 각각의 화소 영역들을 분리하는 화소 분리부가 깊은 소자분리막과 채널 스탑 영역을 포함한다.

Description

이미지 센서 및 이의 형성 방법{Image sensor and method of forming the same}
본 발명은 이미지 센서 및 이의 형성 방법에 관한 것이다.
이미지 센서는 광학 영상(Optical image)을 전기신호로 변환하는 반도체 소자이다. 상기 이미지 센서는 CCD(Charge coupled device) 형 및 CMOS(Complementary metal oxide semiconductor) 형으로 분류될 수 있다. 상기 CMOS 형 이미지 센서는 CIS(CMOS image sensor)라고 약칭된다. 상기 CIS는 2차원적으로 배열된 복수개의 화소들을 구비한다. 상기 화소들의 각각은 포토 다이오드(photodiode, PD)를 포함한다. 상기 포토다이오드는 입사되는 광을 전기 신호로 변환해주는 역할을 한다.
반도체 소자가 고집적화됨에 따라 이미지 센서도 고집적화고 있다. 고집적화에 의하여 화소들 각각의 크기가 작아져, 화소들 간의 크로스 토크(cross talk) 발생위험이 증가하고 있다.
따라서, 본 발명이 해결하고자 하는 과제는 암전류 특성을 개선할 수 있는 고집적화된 이미지 센서 및 이의 제조 방법을 제공하는 데 있다.
상기 과제를 달성하기 위한 본 발명에 따른 이미지 센서는, 제 1 면과, 상기 제 1 면에 대항되며 빛이 입사되는 제 2 면, 및 복수의 화소 영역들을 포함하는 기판; 상기 화소 영역들의 각각에서 상기 기판 내에 형성된 광전변환부; 상기 광전 변환부 상에 배치되는 게이트 전극; 및 상기 기판 내에 배치되며, 상기 화소 영역들을 분리하는 화소 분리부를 포함하되, 상기 화소분리부는 깊은 소자분리막과 상기 깊은 소자분리막 내에 배치되는 공통 바이어스 라인을 포함하며, 상기 공통 바이어스 라인에는 음의 전압이 인가된다.
상기 공통 바이어스 라인은 평면적으로 그물망 형태를 가질 수 있다.
상기 공통 바이어스 라인의 상부면 또는 하부면은 굴곡지거나 요철구조를 가질 수 있다.
상기 공통 바이어스 라인은 상기 기판으로부터 절연될 수 있다.
상기 공통 바이어스 라인의 하부면은 상기 제 1 면에 인접하며 외부 전압 인가 배선과 전기적으로 연결될 수 있다. 또는 상기 공통 바이어스 라인의 상부면은 상기 제 2 면에 인접하며 외부 전압 인가 배선과 전기적으로 연결될 수 있다.
일 예에 있어서, 상기 기판은 상기 화소 영역과 이격된 광학 블랙(Optical black) 영역을 더 포함하며, 상기 이미지 센서는 상기 광학 블랙 영역에 배치되는 광학 블랙 패턴을 더 포함하되, 상기 광학 블랙 패턴과 상기 외부 전압 인가 배선은 동일한 물질을 포함할 수 있다.
또는, 상기 기판은 상기 화소 영역과 이격된 패드 영역을 더 포함하며, 상기 이미지 센서는 상기 패드 영역에 배치되는 관통 비아를 더 포함하되, 상기 관통 비아와 상기 외부 전압 인가 배선은 동일한 물질을 포함할 수 있다.
상기 화소 분리부는 상기 깊은 소자분리막과 접하는 채널 스탑 영역을 더 포함할 수 있다.
상기 이미지 센서는 상기 제 1 면과 접하며 상기 깊은 소자분리막의 길이보다 얕은 깊이를 가지되 상기 깊은 소자분리막과 이격된 얕은 소자분리막을 더 포함할 수 있으며, 상기 채널 스탑 영역은 상기 깊은 소자분리막과 상기 얕은 소자분리막 사이에 배치될 수 있다.
상기 다른 과제를 달성하기 위한 본 발명에 따른 이미지 센서의 제조 방법은, 제 1 면과, 상기 제 1 면에 대항되며 빛이 입사되는 제 2 면을 포함하는 기판에 화소 분리부를 형성하여 화소 영역들을 정의하는 단계; 및 각각의 상기 화소 영역에 광전 변환부와 게이트 전극을 형성하는 단계를 포함하되, 상기 화소분리부는 깊은 소자분리막과 상기 깊은 소자분리막 내에 배치되며 음의 전압이 인가되는 공통 바이어스 라인을 포함하도록 형성될 수 있다.
상기 화소 분리부를 형성하는 단계는, 상기 제 1 면에 인접한 상기 기판을 식각하여 깊은 트렌치를 형성하는 단계; 상기 깊은 트렌치의 측벽과 바닥을 콘포말하게 덮는 상기 깊은 소자분리막을 형성하는 단계; 및 상기 깊은 트렌치를 채우는 상기 공통 바이어스 라인을 형성하는 단계를 포함할 수 있다.
또는, 상기 화소 분리부를 형성하는 단계는, 상기 제 2 면에 인접한 상기 기판을 식각하여 깊은 트렌치를 형성하는 단계; 상기 깊은 트렌치의 측벽과 바닥을 콘포말하게 덮는 상기 깊은 소자분리막을 형성하는 단계; 및 상기 깊은 트렌치를 채우는 상기 공통 바이어스 라인을 형성하는 단계를 포함할 수 있다.
일 예에 있어서, 상기 기판은 상기 화소 영역과 이격된 광학 블랙(Optical black) 영역을 더 포함하며, 상기 방법은 상기 제 2 면을 덮는 절연막을 형성하는 단계; 및 상기 광학 블랙 영역에서 상기 절연막 내에 배치되는 광학 블랙 패턴을 형성하고 상기 공통 바이어스 라인과 접하는 외부 전압 인가 배선을 형성하는 단계를 더 포함할 수 있다. 상기 광학 블랙 패턴과 상기 외부 전압 인가 배선은 동시에 형성될 수 있다.
또는 상기 기판은 상기 화소 영역과 이격된 패드 영역을 더 포함하며, 상기 방법은, 상기 제 2 면을 덮는 절연막을 형성하는 단계; 및 상기 패드 영역에서 상기 절연막과 상기 기판을 관통하는 관통비아를 형성하고 상기 공통 바이어스 라인과 접하는 외부 전압 인가 배선을 형성하는 단계를 더 포함할 수 있다. 상기 관통비아와 상기 외부 전압 인가 배선은 동시에 형성될 수 있다.
본 발명의 일 예에 따른 이미지 센서는 음의 전압이 인가되는 공통 바이어스 라인이 깊은 소자분리막 내에 배치되므로, 깊은 소자분리막의 측벽에 존재할 수 있는 정공을 잡아주어 암전류 특성을 개선할 수 있다.
도 1은 본 발명의 일 예에 따른 이미지 센서의 회로도이다.
도 2는 본 발명의 실시예 1에 따른 이미지 센서의 레이아웃이다.
도 3a 및 3b는 본 발명의 실시예 1에 따라 도 2를 각각 A-A 선 및 B-B선으로 자른 단면도들이다.
도 4a 내지 9a는 도 3a의 단면을 가지는 이미지 센서를 제조하는 과정을 순차적으로 나타내는 단면도들이다.
도 4b 내지 9b는 도 3b의 단면을 가지는 이미지 센서를 제조하는 과정을 순차적으로 나타내는 단면도들이다.
도 10은 본 발명의 실시예 2에 따른 이미지 센서의 레이아웃이다.
도 11은 본 발명의 실시예 2에 따라 도 10을 C-C'선으로 자른 단면도이다.
도 12 내지 17은 도 11의 단면을 가지는 이미지 센서를 제조하는 과정을 순차적으로 나타내는 단면도들이다.
도 18은 본 발명의 실시예 3에 따라 도 10을 C-C'선으로 자른 단면도이다.
도 19는 본 발명의 실시예에 따른 이미지 센서를 포함하는 전자장치를 도시한 블록도이다.
도 20 내지 도 24는 본 발명의 실시 예들에 따른 이미지 촬영 장치가 적용된 멀티미디어 장치의 예들을 보여준다.
이상의 본 발명의 목적들, 다른 목적들, 특징들 및 이점들은 첨부된 도면과 관련된 이하의 바람직한 실시예들을 통해서 쉽게 이해될 것이다. 그러나 본 발명은 여기서 설명되는 실시예들에 한정되지 않고 다른 형태로 구체화될 수도 있다. 오히려, 여기서 소개되는 실시예들은 개시된 내용이 철저하고 완전해질 수 있도록 그리고 당업자에게 본 발명의 사상이 충분히 전달될 수 있도록 하기 위해 제공되는 것이다.
본 명세서에서, 어떤 구성 요소가 다른 구성 요소 상에 있다고 언급되는 경우에 그것은 다른 구성요소 상에 직접 형성될 수 있거나 또는 그들 사이에 제 3의 구성요소가 개재될 수도 있다는 것을 의미한다. 또한, 도면들에 있어서, 구성요소들의 두께는 기술적 내용의 효과적인 설명을 위해 과장된 것이다.
본 명세서에서 기술하는 실시예들은 본 발명의 이상적인 예시도인 단면도 및/또는 평면도들을 참고하여 설명될 것이다. 도면들에 있어서, 막 및 영역들의 두께는 기술적 내용의 효과적인 설명을 위해 과장된 것이다. 따라서, 제조 기술 및/또는 허용 오차 등에 의해 예시도의 형태가 변형될 수 있다. 따라서, 본 발명의 실시예들은 도시된 특정 형태로 제한되는 것이 아니라 제조 공정에 따라 생성되는 형태의 변화도 포함하는 것이다. 예를 들면, 직각으로 도시된 식각 영역은 라운드지거나 소정 곡률을 가지는 형태일 수 있다. 따라서, 도면에서 예시된 영역들은 속성을 가지며, 도면에서 예시된 영역들의 모양은 소자의 영역의 특정 형태를 예시하기 위한 것이며 발명의 범주를 제한하기 위한 것이 아니다. 본 명세서의 다양한 실시예들에서 제1, 제2 등의 용어가 다양한 구성요소들을 기술하기 위해서 사용되었지만, 이들 구성요소들이 이 같은 용어들에 의해서 한정되어서는 안 된다. 이들 용어들은 단지 어느 구성요소를 다른 구성요소와 구별시키기 위해서 사용되었을 뿐이다. 여기에 설명되고 예시되는 실시예들은 그것의 상보적인 실시예들도 포함한다.
본 명세서에서 사용된 용어는 실시예들을 설명하기 위한 것이며 본 발명을 제한하고자 하는 것은 아니다. 본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다. 명세서에서 사용되는 '포함한다(comprises)' 및/또는 '포함하는(comprising)'은 언급된 구성요소는 하나 이상의 다른 구성요소의 존재 또는 추가를 배제하지 않는다.
이하, 도면들을 참조하여, 본 발명의 실시예들에 대해 상세히 설명하기로 한다.
도 1은 본 발명의 일 예에 따른 이미지 센서의 회로도이다.
도 1을 참조하면, 상기 이미지 센서의 단위 화소들 각각은 광전변환 영역(PD), 트랜스퍼 트랜지스터(Tx), 소스 팔로워 트랜지스터(Sx), 리셋 트랜지스터(Rx), 및 선택 트랜지스터(Ax)를 포함할 수 있다. 상기 트랜스퍼 트랜지스터(Tx), 소스 팔로워 트랜지스터(Sx), 리셋 트랜지스터(Rx), 및 선택 트랜지스터(Ax)는 각각 트랜스퍼 게이트(TG), 소스 팔로워 게이트(SF), 리셋 게이트(RG) 및 선택 게이트(SEL)을 포함한다. 상기 광전변환 영역(PD)에, 광전변환부가 제공된다. 상기 광전변환부는 N형 불순물 영역과 P형 불순물 영역을 포함하는 포토다이오드일 수 있다. 상기 트랜스퍼 트랜지스터(Tx)의 드레인은 부유확산 영역(FD)으로 이해될 수 있다. 상기 부유확산 영역(FD)은 상기 리셋 트랜지스터(Rx, reset transistor)의 소오스일 수 있다. 상기 부유확산 영역(FD)은 상기 소스 팔로워 트랜지스터(Sx, source follower transistor)의 소스 팔로워 게이트(SF)와 전기적으로 연결될 수 있다. 상기 소스 팔로워 트랜지스터(Sx)는 상기 선택 트랜지스터(Ax, selection transistor)에 연결된다. 상기 리셋 트랜지스터(Rx), 상기 소스 팔로워 트랜지스터(Sx) 및 상기 선택 트랜지스터(Ax)는 이웃하는 화소들에 의해 서로 공유될 수 있으며, 이에 의해 집적도가 향상될 수 있다.
상기 이미지 센서의 동작을 도 1을 참조하여 설명하면 다음과 같다. 먼저, 빛이 차단된 상태에서 상기 리셋 트랜지스터(Rx)의 드레인과 상기 소스 팔로워 트랜지스터(Sx)의 드레인에 전원전압(VDD)을 인가하고 상기 리셋 트랜지스터(Rx)를 턴온시켜 상기 부유확산 영역(FD)에 잔류하는 전하들을 방출시킨다. 그 후, 상기 리셋 트랜지스터(Rx)를 오프(OFF)시키고, 외부로부터의 빛을 상기 광전변환 영역(PD)에 입사시키면, 상기 광전변환 영역(PD)에서 전자-정공 쌍이 생성된다. 정공은 상기 P형 불순물 주입 영역쪽으로, 전자는 상기 N형 불순물 주입 영역으로 이동하여 축적된다. 상기 트랜스퍼 트랜지스터(Tx)를 온(ON) 시키면, 이러한 전자와 같은 전하는 상기 부유확산 영역(FD)으로 전달되어 축적된다. 축적된 전하량에 비례하여 상기 소스 팔로워 트랜지스터(Sx)의 게이트 바이어스가 변하여, 상기 소스 팔로워 트랜지스터(Sx)의 소오스 전위의 변화를 초래하게 된다. 이때 상기 선택 트랜지스터(Ax)를 온(ON) 시키면, 칼럼 라인으로 전하에 의한 신호가 읽히게 된다.
도 2는 본 발명의 일 예에 따른 이미지 센서의 레이아웃이다. 도 3a 및 3b는 본 발명의 실시예 1에 따라 도 2를 각각 A-A 선 및 B-B선으로 자른 단면도들이다.
도 1, 2, 3a 및 3b를 참조하면, 단위 화소 영역들(UP)을 포함하는 기판(2)이 제공된다. 상기 기판(2)은 실리콘 웨이퍼이거나 SOI(Silicon on insulator) 기판 또는 반도체 에피택시얼층일 수 있다. 상기 기판(2)은 서로 대향되는 제 1 면(2a)과 제 2 면(2b)을 포함한다. 상기 제 2 면(2b)으로는 빛이 입사될 수 있다.
상기 기판(2)에는 화소분리부(12)가 배치되어 단위 화소 영역들(UP)을 각각 분리시킨다. 상기 화소분리부(12)는 평면상 그물망 구조를 가질 수 있다. 상기 화소분리부(12)는 상기 기판(2)의 두께에 대응되는 높이를 가질 수 있다. 상기 화소분리부(12)는 상기 기판(2)의 상기 제 1 면(2a)과 상기 제 2 면(2b)을 연결시킬 수 있다. 상기 화소분리부(12)는 서로 접하는 깊은 소자분리막(11)와 상기 깊은 소자분리막(11) 내에 배치되는 공통 바이어스 라인(13)을 포함할 수 있다. 상기 화소분리부(12)는 상기 깊은 소자분리막(11)과 접하는 채널 스탑 영역(10)을 더 포함할 수 있다. 상기 깊은 소자분리막(11)는 상기 기판(2)과 굴절률이 다른 절연물질로 형성될 수 있다. 예를 들면, 상기 깊은 소자 분리막(DTI)은 실리콘 산화막, 실리콘질화막 및 실리콘산화질화막 중에 선택되는 적어도 하나의 물질로 형성될 수 있다. 본 실시예 1에서 상기 깊은 소자분리막(11)는 상기 제 1 면(2a)과 접하며 상기 제 2 면(2b)으로부터 이격될 수 있다. 상기 깊은 소자분리막(11)의 제 2 면(2b)에 인접한 상부면은 굴곡지거나 요철구조를 가질 수 있다. 이웃하는 2개의 화소 영역들(UP) 사이에서의 상기 제 2 면(2b)으로부터 상기 깊은 소자분리막(11)의 상부면(6)까지의 제 1 거리(D1)는 이웃하는 4개의 상기 화소 영역들(UP)이 동시에 인접한 곳에서의 상기 제 2 면(2b)으로부터 상기 깊은 소자분리막(11)의 상부면(6a) 까지의 제 2 거리(D2)와 같거나 보다 멀다.
상기 공통 바이어스 라인(13)은 불순물이 도핑되거나 도핑되지 않은 폴리실리콘, 금속 실리사이드 및 금속 함유막 중에 적어도 하나로 형성될 수 있다. 상기 깊은 소자분리막(11)의 상부면이 굴곡지거나 요철구조를 가지므로 상기 공통 바이어스 라인(13)의 상부면도 굴곡지거나 요철구조를 가질 수 있다. 상기 공통 바이어스 라인(13)의 일 단부에 라인 가장자리부(13a)가 배치될 수 있다. 상기 가장 자리부(13a)는 상기 제 1 면(2a)에 인접한 가장자리 콘택(130)과 외부 전압 인가 배선(132)과 전기적으로 연결될 수 있다. 상기 외부 전압 인가 배선(132)을 통해 상기 공통 바이어스 라인(13)에 음의 전압이 인가될 수 있다. 이로써 상기 깊은 소자분리막(11)의 표면에 존재할 수 있는 정공들을 잡아주어 암전류 특성을 개선시킬 수 있다.
상기 채널 스탑 영역(10)은 상기 제 2 면(2b)과 접할 수 있다. 예를 들면 상기 광전변환부(PD)에는 N형의 불순물이 도핑되고 상기 채널 스탑 영역(10)에는 P형의 불순물이 도핑될 수 있다. 상기 화소분리부(12)가 상기 기판(2) 내에 제 1 면(2a)으로부터 제 2 면(2b)까지 걸쳐 형성되므로, 화소 영역(UP) 별로 확실히 분리시킬 수 있어, 경사지게 입사되는 빛의 크로스 토크를 확실히 방지할 수 있다. 또한 상기 광전 변환부(PD)가 상기 화소분리부(12)의 측벽과 접하며 면적이 각 화소 영역(UP)의 면적과 동일하게 되므로, 수광 면적이 넓어져 필 팩터(fill factor)를 개선시킬 수 있다.
상기 제 1 면(2a)에는 복수의 트랜지스터들(Tx1, Tx2, Rx, Dx, Sx)과 배선들이 배치된다. 상기 광전 변환부(PD) 상에는 웰 영역(PW)이 배치된다. 예를 들면 상기 웰 영역(PW)에는 P형의 불순물이 도핑될 수 있다. 상기 웰 영역(PW) 상에는 얕은 소자 분리막들(STI)이 배치되어 상기 트랜지스터들(Tx1, Tx2, Rx, Dx, Sx)의 활성 영역(AR)을 정의한다. 상기 얕은 소자분리막(STI)은 상기 깊은 소자분리막(11)보다 얕은 깊이를 가질 수 있다. 일부 영역에서는 상기 얕은 소자분리막(STI)과 상기 깊은 소자분리막(11)가 서로 하나로 연결될 수 있다. 도 3a에서 화소 영역들(UP) 사이에서 상기 얕은 소자분리막(STI)과 상기 깊은 소자분리막(11)은 역'T'자 형태를 이룰 수 있다.
각각의 화소 영역(UP)에서 상기 기판(2)의 상기 제 1 면(2a) 상에는 트랜스퍼 트랜지스터(Tx1)의 게이트 전극인 트랜스퍼 게이트(TG)이 배치된다. 상기 트랜스퍼 게이트(TG)과 상기 기판(2) 사이에는 게이트 절연막(24)이 개재된다. 상기 트랜스퍼 게이트(TG)의 상부면은 상기 기판(2)의 상기 제 1 면(1a) 보다 높으며 하부면은 상기 기판(2) 속의 상기 웰(PW) 내에 배치된다. 즉, 상기 트랜스퍼 게이트(TG)는 상기 기판(2) 상으로 돌출된 돌출부(21)와 상기 기판(2) 속으로 연장된 함몰부(22)를 포함한다. 상기 함몰부(22)의 일 상부 측벽과 상기 얕은 소자 분리막(STI) 사이의 상기 기판(2)에는 부유 확산 영역(FD)이 배치된다. 상기 부유 확산 영역(FD)에는 상기 웰 영역(PW)에 도핑된 불순물의 도전형과 반대되는 도전형의 불순물이 도핑될 수 있다. 상기 부유 확산 영역(FD)에는 예를 들면 N형의 불순물이 도핑될 수 있다.
상기 얕은 소자 분리막(STI)에 의해 상기 트랜스퍼 게이트(TG)와 이격된 활성 영역(AR)에는 접지용 불순물 주입 영역(26)이 배치된다. 상기 접지용 불순물 주입 영역(26)에는 상기 웰 영역(PW)에 도핑된 불순물의 도전형과 같은 도전형의 불순물이 도핑될 수 있다. 예를 들면, 상기 접지용 불순물 주입 영역(26)에는 P형의 불순물이 도핑될 수 있다. 이때 상기 접지용 불순물 주입 영역(26)에 도핑된 불순물의 농도는 상기 웰 영역(PW)에 도핑된 불순물의 농도보다 높을 수 있다. 상기 부유 확산 영역(FD)와 상기 불순물 주입 영역(26)은 상기 제 1 면(2a) 상에 배치되는 복수개의 콘택 및 배선들(30)과 전기적으로 연결될 수 있다. 상기 제 1 면(2a)은 복수개의 층간절연막들(32)로 덮일 수 있다.
상기 제 2 면(2b)의 전면은 반사방지막(38)으로 덮일 수 있다. 각각의 화소 영역(UP)에서 상기 반사방지막(38) 상에는 칼라필터(42)와 마이크로렌즈(44)가 배치될 수 있다. 컬러 필터(42)는 매트릭스 형태로 배열된 컬러 필터 어레이에 포함될 수 있다. 일 실시예에서, 상기 컬러 필터 어레이는 레드 필터, 그린 필터 및 블루 필터를 포함하는 베이어 패턴(Bayer pattern)을 가질 수 있다. 다른 실시예에서, 상기 컬러 필터 어레이는 옐로우 필터, 마젠타 필터 및 시안 필터를 포함할 수 있다. 또한, 상기 컬러 필터 어레이는 화이트 필터를 추가적으로 구비할 수 있다.
도 4a 내지 9a는 도 3a의 단면을 가지는 이미지 센서를 제조하는 과정을 순차적으로 나타내는 단면도들이다. 도 4b 내지 9b는 도 3b의 단면을 가지는 이미지 센서를 제조하는 과정을 순차적으로 나타내는 단면도들이다.
도 4a 및 4b를 참조하면, 서로 대향되는 제 1 면(2a)과 제 2 면(2b)을 가지는 기판(2)을 준비한다. 상기 기판(2)은 실리콘 웨이퍼, 또는 이 위에 형성된 실리콘 에피택시얼층 또는 SOI(Silicon on insulator) 기판일 수 있다. 상기 기판(2)에는 예를 들면 P형의 불순물이 도핑될 수 있다. 상기 기판(2)에 이온 주입 공정을 진행하여 광전변환부(PD)와 웰 영역(PW)을 형성할 수 있다. 상기 광전변환부(PD)는 예를 들면 N형의 불순물을 도핑하여 형성될 수 있고 상기 웰 영역(PW)은 예를 들면 P형의 불순물을 도핑하여 형성될 수 있다. 상기 광전변환부(PD) 및/또는 상기 웰 영역(PW)의 형성 순서는 후속의 화소분리부(12)를 형성한 후에 진행될 수도 있다. 상기 제 1 면(2a) 상에 제 1 마스크 패턴(3)을 형성한다. 상기 제 1 마스크 패턴(3)을 식각마스크로 이용하여 상기 제 1 면(2a)에 인접한 상기 기판(2)을 식각하여 제 1 깊이(D3)의 제 1 트렌치(4)를 형성한다.
도 5a 및 5b를 참조하면, 상기 제 1 트렌치(4)를 채우는 절연막을 형성하고 평탄화 식각 공정을 진행하여 상기 제 1 면(2a)을 노출시키고 얕은 소자분리막(STI)을 형성한다.
도 6a 및 6b를 참조하면, 상기 제 1 면(1a)을 덮으며 상기 화소 영역들(UP)을 정의하는 제 2 마스크 패턴(5)을 형성한다. 상기 제 2 마스크 패턴(5)을 식각 마스크로 이용하여 상기 얕은 소자분리막(STI)과 상기 기판(2)을 식각하여 제 2 깊이(D4)의 제 2 트렌치(6)를 형성한다. 상기 제 2 트렌치(6)는 복수개의 서로 교차하는 그루브들이 모여있는 그물 형태로 형성될 수 있다. 이때 이웃하는 두개의 화소 영역들(UP) 사이에서 상기 기판(2)이 식각되는 양보다 이웃하는 네개의 화소 영역들(UP) 사이에서 상기 기판(2)이 식각되는 양이 더욱 많을 수 있다. 즉, 상기 그루브들이 교차하는 지점에서 상기 기판(2)의 식각량이 더욱 많을 수 있다. 이로써 이 지점에서 상기 제 2 트렌치(6)는 상기 제 2 깊이(D4)와 같거나 보다 깊은 제 3 깊이(D5)를 가질 수 있다. 이로써 상기 제 2 트렌치(6)의 하부면은 굴곡지거나 요철구조를 가질 수 있다. 즉, 이웃하는 두개의 화소 영역들(UP) 사이에서의 상기 제 2 면(2b)으로부터 상기 제 2 트렌치(6)의 하부면(6)의 제 1 높이(H1)는 이웃하는 네개의 화소 영역들(UP) 사이에서의 상기 제 2 면(2b)으로부터 상기 제 2 트렌치(6)의 하부면(6a)의 제 2 높이(H2)와 같거나 보다 높을 수 있다. 상기 제 2 마스크 패턴(5)으로 덮이고 상기 제 2 트렌치(6)가 형성된 상태에서 상기 기판(2)에 대하여 이온주입 공정(P1)을 진행하여 상기 제 2 트렌치(6)의 하부면에 채널 스탑 영역(10)을 형성한다. 상기 채널 스탑 영역(10)은 예를 들면 P형의 불순물을 도핑하여 형성될 수 있다.
도 7a 및 7b를 참조하면, 상기 제 2 마스크 패턴(5)을 제거한 후에, 절연막(11)을 콘포말하게 적층하여 상기 제 2 트렌치(6)의 측벽과 바닥을 덮는다. 그리고 도전막(13)을 적층하여 상기 제 2 트렌치(6)를 채운다. 평탄화식각 공정을 진행하여 상기 제 2 트렌치(6) 안에 깊은 소자분리막(11)과 공통 바이어스 라인(13) 및 라인 가장자리부(13a)을 형성하고 상기 제 1 면(2a)을 노출시킨다. 이로써 상기 깊은 소자분리막(11)과 채널 스탑 영역(10) 및 상기 공통 바이어스 라인(13)을 포함하는 화소분리부(12)가 형성되고 이로 인해 화소 영역들(UP)이 분리될 수 있다.
도 8a 및 8b를 참조하면, 상기 제 1 면(2a) 상에 게이트 절연막(24)과 트랜스퍼 게이트(TG)을 형성하고, 부유 확산 영역(FD)와 접지용 이온 주입 영역(26)을 형성한다. 상기 제 1 면(2a) 상에 컨택과 배선들(30)과 층간절연막들(32)을 형성한다. 이때 상기 라인 가장자리부(13a)과 접하는 가장자리 콘택(130)과 외부 전압 인가 배선(132)을 동시에 형성할 수 있다.
도 8a, 8b, 9a 및 9b를 참조하면, 상기 기판(2)을 뒤집어 상기 제 2 면(2b)이 위를 향하도록 한다. 그라인딩 또는 CMP(chemicla mechanical polishing) 공정을 진행하여 상기 제 2 면(2b)에 인접한 상기 기판(2)을 제 1 두께(T1) 만큼 제거하고 상기 채널 스탑 영역(10)을 노출시킨다. 만약 상기 화소 분리부(12)가 상기 깊은 소자분리막(11)만으로 형성될 경우, 상기 제 2 트렌치(6) 형성시 깊이에 산포가 발생할 수 있다. 이로 인해 상기 깊은 소자분리막(11)의 하부면의 깊이에도 산포가 발생할 수 있고, 이러한 깊이의 산포에 의해 상기 그라인딩 또는 CMP 공정시 최종적으로 형성되는 상기 기판(2)의 제 2 면(2b)의 표면 평탄도 또는 균일도가 저하될 수 있다. 또한 상기 그라인딩 또는 CMP 공정 동안 상기 기판(2)과 상기 깊은 소자분리막(11) 사이 계면에 스트레스가 작용하여 결함이 증가될 수 있다. 이러한 표면 균일도 저하나 결함 증가로 인해 화소별 색상 차이나 암전류 특성이 저하될 수 있다. 그러나 본 발명에서는 상기 그라인딩 또는 CMP 공정시 상기 깊은 소자분리막(11)이 노출되지 않고 상기 채널 스탑 영역(10)이 노출되므로 상기 그라인동 또는 CMP 공정시, 표면 균일도를 향상시키고 결함 발생을 줄일 수 있다. 이로써 암전류 특성을 개선하고 고화질의 이미지 센서를 구현할 수 있다.
후속으로 도 3a 및 3b를 참조하면, 상기 제 2 면(2b) 상에 반사방지막(38), 제 1 절연막(39), 제 2 절연막(40), 컬러 필터(42) 및 마이크로 렌즈(44)를 형성한다.
<실시예 2>
도 10은 본 발명의 실시예 2에 따른 이미지 센서의 레이아웃이다. 도 11은 본 발명의 실시예 2에 따라 도 10을 C-C'선으로 자른 단면도이다.
도 10 및 11을 참조하면, 본 실시예 2에 따른 이미지 센서에 포함되는 기판(2)은 단위 화소 영역들(UP)이 배치되는 화소부(PR), 상기 화소부(PR)와 각각 이격되는 광학 블랙 영역(OB)와 패드 영역(TR) 및 상기 라인 가장자리부(13a)가 배치되는 가장자리 영역(ER)를 포함한다. 화소 분리부(12)는 깊은 소자분리막(11), 공통 바이어스 라인(13), 채널 스탑 영역(10) 및 얕은 소자분리막(STI)을 포함한다. 이때 상기 깊은 소자분리막(11)은 제 2 면(2b)과 접하되 상기 제 1 면(2a)과는 이격될 수 있다. 상기 채널 스탑 영역(10)은 상기 얕은 소자분리막(STI)과 상기 깊은 소자분리막(11) 사이에 배치될 수 있다. 상기 깊은 소자분리막(11)과 상기 공통 소오스 라인(13)의 하부면은 굴곡지거나 요철구조를 가질 수 있다. 상기 광학 블랙 영역(OB)에는 광학 블랙 패턴(50)이 배치될 수 있다. 상기 패드 영역(TR)에는 상기 제 1 절연막(39), 상기 반사방지막(38) 및 상기 기판(2)을 관통하는 관통 비아(52)가 배치될 수 있다. 상기 관통 비아(52)와 상기 기판(2) 사이에는 절연 스페이서(46)이 개재될 수 있다. 상기 관통 비아(52)에는 솔더볼(54)이 부착될 수 있다. 상기 가장자리 영역(ER)에서 상기 제 1 절연막(39) 내에는 상기 라인 가장자리 부(13a)와 접하는 가장자리 콘택(130)과 외부 전압 인가 배선(132)이 배치될 수 있다. 상기 관통 비아(52), 상기 광학 블랙 패턴(50) 및 상기 외부 전압 인가 배선(132)은 동일한 물질로 예를 들면 텅스텐으로 형성될 수 있다.
상기 광학 블랙 패턴(50)은 그 밑에 배치되는 기준 화소로 입사되는 빛을 차단하는 역할을 한다. 빛이 차단된 광전변환부로부터 발생될 수 있는 전하량을 감지하여 화소 영역들(UP)로부터 감지되는 전하량과 비교하고 상기 단위 전하량과 상기 기준 전하량의 차이값을 계산하여 각 단위 화소로부터 감지되는 신호를 산출할 수 있다.
그 외의 구성은 실시예 1과 동일/유사할 수 있다.
도 12 내지 17은 도 11의 단면을 가지는 이미지 센서를 제조하는 과정을 순차적으로 나타내는 단면도들이다.
도 12를 참조하면, 도 4a와 같이 제 1 트렌치(4)를 형성한 후에, 제 1 마스크 패턴(3)을 덮으며 채널 스탑 영역(10)을 한정하는 제 2 마스크 패턴(5)을 형성한다. 상기 제 2 마스크 패턴(5)을 이온 주입 마스크로 이용하여 상기 기판(2)에 불순물을 도핑하여 상기 채널 스탑 영역(10)을 형성한다. 상기 채널 스탑 영역(10)은 예를 들면 P형의 불순물로 도핑할 수 있다.
도 13을 참조하면, 상기 제 1 및 제 2 마스크 패턴들(3, 5)을 선택적으로 제거하여 제 1 트렌치(4)를 노출시킨다. 절연막을 적층하여 상기 제 1 트렌치(4)를 채우고 평탄화식각하여 얕은 소자분리막(STI)을 형성한다.
도 14를 참조하면, 도 9a를 참조하여 설명한 바와 같이, 상기 기판(2)의 제 1 면(2a)에 게이트 절연막(24), 트랜스퍼 게이트(TG), 부유 확산 영역(FD), 접지용 이온 주입 영역(26), 컨택 및 배선들(30), 그리고 층간절연막들(32)을 형성한다. 이때 도 9a와는 다르게 가장자리 콘택(130)과 외부 전압 인가 배선(132)은 형성되지 않는다.
도 15를 참조하면, 상기 기판(2)을 뒤집고, 그라인딩 또는 CMP 공정을 진행하여 상기 기판(2)의 제 2 면(2b)에 인접한 부분을 소정 두께만큼 제거할 수 있다. 이때 상기 그라인딩 또는 CMP 공정시 깊은 소자분리막(11)이 노출되지 않으므로, 기판의 표면 평탄도 또는 균일도 저하를 막을 수 있고 결함 발생을 줄일 수 있다. 상기 제 2 면(2b)에 인접한 상기 기판(2)을 식각하여 상기 채널 스탑 영역(10)을 노출시키는 제 2 트렌치(6)를 형성한다. 절연막과 도전막을 차례로 적층하여 상기 제 2 트렌치(6)를 채우고 평탄화 식각하여 깊은 소자분리막(11)과 공통 바이어스 라인(13) 및 라인 가장자리부(13a)을 형성한다. 상기 채널 스탑 영역(10)이 존재하므로 상기 제 2 트렌치(6)를 과도하게 깊게 형성할 필요가 없다. 따라서 그만큼 식각해야할 부분이 작아지게 되어 식각 손상을 줄일 수 있다.
도 16을 참조하여, 상기 제 2 면(2b) 상에 반사방지막(38)과 제 1 절연막(39)을 차례로 적층한다. 상기 패드 영역(TR)에서 상기 제 1 절연막(39)과 상기 반사방지막(38) 및 상기 기판(2)을 패터닝하여 상기 배선(30)을 노출시키는 관통비아홀(51a)을 형성한다. 상기 광학 블랙 영역(OB)에서는 상기 제 1 절연막(39)을 패터닝하여 제 1 리세스 영역(51b)을 형성한다. 상기 가장자리 영역(ER)에서는 상기 제 1 절연막(39)과 상기 반사방지막(38)을 패터닝하여 제 2 리세스 영역(51c)을 형성한다.
도 17을 참조하면, 도전막을 적층하고 평탄화하여 상기 관통비아홀(51a), 상기 제 1 리세스 영역(51b) 및 상기 제 2 리세스 영역(51c)을 각각 채우는 관통 비아(52), 광학 블랙 패턴(50) 및 가장자리 콘택(130) 및 외부 전압 인가 배선(132)을 형성한다.
후속으로 실시예 1과 동일/유사한 공정을 진행한다.
<실시예 3>
도 18은 본 발명의 실시예 3에 따라 도 10을 C-C'선으로 자른 단면도이다.
도 18을 참조하면, 실시예 1의 구조와 실시예 2의 구조가 조합된 형태의 이미지 센서를 개시한다. 즉, 화소 분리부(12)의 구조는 실시예 1과 유사하되, 가장자리 콘택(130)과 외부 전압 인가 배선(132)의 배치는 실시예 2와 유사할 수 있다.
도 19는 본 발명의 실시예에 따른 이미지 센서를 포함하는 전자장치를 도시한 블록도이다. 상기 전자장치는 디지털 카메라 또는 모바일 장치일 수 있다. 도 19를 참조하면, 디지털 카메라 시스템은 이미지 센서(100), 프로세서(200), 메모리(300), 디스플레이(400) 및 버스(500)를 포함한다. 도 19에 도시된 바와 같이, 이미지 센서(100)는 프로세서(200)의 제어에 응답하여 외부의 영상 정보를 캡쳐(Capture)한다. 프로세서(200)는 캡쳐된 영상정보를 버스(500)를 통하여 메모리(300)에 저장한다. 프로세서(200)는 메모리(300)에 저장된 영상정보를 디스플레이(400)로 출력한다.
도 20 내지 도 24는 본 발명의 실시 예들에 따른 이미지 촬영 장치가 적용된 멀티미디어 장치의 예들을 보여준다. 본 발명의 실시 예들에 따른 이미지 센서는 이미지 촬영 기능을 구비한 다양한 멀티미디어 장치들에 적용될 수 있다. 예를 들어, 본 발명의 실시 예들에 따른 이미지 센서는, 도 20에 도시된 바와 같이 모바일 폰 또는 스마트 폰(2000)에 적용될 수 있고, 도 21에 도시된 바와 같이 태블릿 또는 스마트 태블릿(3000)에 적용될 수 있다. 또한, 본 발명의 실시 예들에 따른 이미지 촬영 장치(300, 또는 400)는 도 22에 도시된 바와 같이 노트북 컴퓨터(4000)에 적용될 수 있고, 도 23에 도시된 바와 같이 텔레비전 또는 스마트 텔레비전(5000)에 적용될 수 있다. 본 발명의 실시 예들에 따른 이미지 센서는 도 24에 도시된 바와 같이 디지털 카메라 또는 디지털 캠코더(6000)에 적용될 수 있다.
상술한 설명들은 본 발명의 개념을 예시하는 것들이다. 또한, 상술한 내용은 본 발명의 개념을 당업자가 쉽게 이해할 수 있도록 구현한 예들을 나타내고 설명하는 것일 뿐이며, 본 발명은 다른 조합, 변경 및 환경에서 사용될 수 있다. 즉, 본 발명은 본 명세서에 개시된 발명의 범위, 저술한 개시 내용과 균등한 범위 및/또는 당업계의 기술 또는 지식의 범위 내에서 변경 및 수정 등이 가능할 수 있다. 또한, 상술한 실시예들은 당업계에 알려진 다른 상태로의 실시, 그리고 발명의 구체적인 적용 분야 및 용도에서 요구되는 다양한 변경도 가능할 수 있다. 따라서, 상술한 발명의 상세한 설명은 개시된 실시예들은 본 발명을 제한하지 않으며, 첨부된 청구범위는 다른 실시 상태도 포함한다.
11: 깊은 소자 분리막
STI: 얕은 소자 분리막
PD: 광전변환부(포토다이오드)
FD: 부유 확산 영역
26: 접지용 불순물 주입 영역
TG: 트랜스퍼 게이트
RG: 리셋 게이트
SF: 소스 팔로워 게이트
SEL: 선택 게이트
24: 게이트 절연막
21: 돌출부
22: 함몰부
32: 층간절연막
42: 컬러필터
44: 마이크로 렌즈
30: 콘택, 배선

Claims (10)

  1. 제 1 면과, 상기 제 1 면에 대항되며 빛이 입사되는 제 2 면, 및 복수의 화소 영역들을 포함하는 기판;
    상기 화소 영역들의 각각에서 상기 기판 내에 형성된 광전변환부;
    상기 광전 변환부 상에 배치되는 게이트 전극; 및
    상기 기판 내에 배치되어 상기 화소 영역들을 분리하는 화소 분리부를 포함하되,
    상기 화소분리부는 깊은 소자분리막과 상기 깊은 소자분리막 내에 배치되는 공통 바이어스 라인을 포함하며,
    상기 공통 바이어스 라인에는 음의 전압이 인가되는 이미지 센서.
  2. 제 1 항에 있어서,
    상기 공통 바이어스 라인은 평면적으로 그물망 형태를 가지는 이미지 센서.
  3. 제 1 항에 있어서,
    상기 공통 바이어스 라인의 상부면 또는 하부면은 굴곡진 이미지 센서.
  4. 제 3 항에 있어서,
    상기 공통 바이어스 라인은 상기 기판으로부터 절연된 이미지 센서.
  5. 제 1 항에 있어서,
    상기 공통 바이어스 라인의 하부면은 상기 제 1 면에 인접하며 외부 전압 인가 배선과 전기적으로 연결되는 이미지 센서.
  6. 제 1 항에 있어서,
    상기 공통 바이어스 라인의 상부면은 상기 제 2 면에 인접하며 외부 전압 인가 배선과 전기적으로 연결되는 이미지 센서.
  7. 제 6 항에 있어서,
    상기 기판은 상기 화소 영역과 이격된 광학 블랙(Optical black) 영역을 더 포함하며,
    상기 이미지 센서는 상기 광학 블랙 영역에 배치되는 광학 블랙 패턴을 더 포함하되,
    상기 광학 블랙 패턴과 상기 외부 전압 인가 배선은 동일한 물질을 포함하는 이미지 센서.
  8. 제 6 항에 있어서,
    상기 기판은 상기 화소 영역과 이격된 패드 영역을 더 포함하며,
    상기 이미지 센서는 상기 패드 영역에 배치되는 관통 비아를 더 포함하되,
    상기 관통 비아와 상기 외부 전압 인가 배선은 동일한 물질을 포함하는 이미지 센서.
  9. 제 1 항에 있어서,
    상기 화소 분리부는 상기 깊은 소자분리막과 접하는 채널 스탑 영역을 더 포함하는 이미지 센서.
  10. 제 1 항에 있어서,
    상기 제 1 면과 접하며 상기 깊은 소자분리막의 길이보다 얕은 깊이를 가지되 상기 깊은 소자분리막과 이격된 얕은 소자분리막을 더 포함하되,
    상기 채널 스탑 영역은 상기 깊은 소자분리막과 상기 얕은 소자분리막 사이에 배치되는 이미지 센서.
KR1020130022858A 2013-03-04 2013-03-04 이미지 센서 및 이의 형성 방법 KR102034482B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020130022858A KR102034482B1 (ko) 2013-03-04 2013-03-04 이미지 센서 및 이의 형성 방법
US14/191,670 US9524995B2 (en) 2013-03-04 2014-02-27 Image sensors including conductive pixel separation structures
US15/349,227 US9754994B2 (en) 2013-03-04 2016-11-11 Image sensors including conductive pixel separation structures and methods of fabricating the same
US15/630,498 US9780142B1 (en) 2013-03-04 2017-06-22 Image sensors including conductive pixel separation structures
US16/592,515 USRE48878E1 (en) 2013-03-04 2019-10-03 Image sensors including conductive pixel separation structures
US17/566,169 USRE49793E1 (en) 2013-03-04 2021-12-30 Image sensors including conductive pixel separation structures

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130022858A KR102034482B1 (ko) 2013-03-04 2013-03-04 이미지 센서 및 이의 형성 방법

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020190126727A Division KR102109952B1 (ko) 2019-10-14 2019-10-14 이미지 센서 및 이의 형성 방법

Publications (2)

Publication Number Publication Date
KR20140108940A true KR20140108940A (ko) 2014-09-15
KR102034482B1 KR102034482B1 (ko) 2019-10-21

Family

ID=51420545

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130022858A KR102034482B1 (ko) 2013-03-04 2013-03-04 이미지 센서 및 이의 형성 방법

Country Status (2)

Country Link
US (5) US9524995B2 (ko)
KR (1) KR102034482B1 (ko)

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160087427A (ko) * 2015-01-13 2016-07-22 삼성전자주식회사 이미지 센서 및 그 형성 방법
KR20160109514A (ko) * 2015-03-11 2016-09-21 삼성전자주식회사 픽셀 패턴 및 이를 포함하는 이미지 센서
KR20170068310A (ko) * 2015-12-09 2017-06-19 삼성전자주식회사 이미지 센서 및 그 제조 방법
KR20180024072A (ko) * 2016-08-25 2018-03-08 삼성전자주식회사 반도체 소자
KR20180082811A (ko) * 2017-01-11 2018-07-19 삼성전자주식회사 이미지 센서
KR20180110529A (ko) * 2017-03-29 2018-10-10 삼성전자주식회사 이미지 센서
KR20190041830A (ko) * 2017-10-13 2019-04-23 삼성전자주식회사 이미지 센서
KR20190054366A (ko) * 2017-11-13 2019-05-22 삼성전자주식회사 이미지 센싱 소자
KR20190110739A (ko) * 2018-03-21 2019-10-01 에스케이하이닉스 주식회사 Pd 바이어스 패턴들을 갖는 이미지 센서
KR20200026348A (ko) * 2018-08-29 2020-03-11 삼성전자주식회사 이미지 센서
KR20200045327A (ko) * 2018-10-22 2020-05-04 삼성전자주식회사 이미지 센서 및 이의 제조 방법
WO2020092471A1 (en) * 2018-10-30 2020-05-07 Sense Photonics, Inc. High quantum efficiency geiger-mode avalanche diodes including high sensitivity photon mixing structures and arrays thereof
US11978754B2 (en) 2018-02-13 2024-05-07 Sense Photonics, Inc. High quantum efficiency Geiger-mode avalanche diodes including high sensitivity photon mixing structures and arrays thereof

Families Citing this family (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9741754B2 (en) 2013-03-06 2017-08-22 Apple Inc. Charge transfer circuit with storage nodes in image sensors
KR102210675B1 (ko) * 2013-03-29 2021-02-01 소니 주식회사 촬상 소자 및 촬상 장치
US11791432B2 (en) * 2013-05-22 2023-10-17 W&Wsens Devices, Inc. Microstructure enhanced absorption photosensitive devices
US9729806B2 (en) 2015-01-06 2017-08-08 Semiconductor Components Industries, Llc Imaging systems with phase detection pixels
KR102291506B1 (ko) 2015-01-30 2021-08-20 삼성전자주식회사 이미지 센서 및 이를 제조하는 방법
FR3032557A1 (fr) * 2015-02-10 2016-08-12 St Microelectronics Sa Capteur d'images couleur et son procede de fabrication
US9595555B2 (en) * 2015-05-04 2017-03-14 Semiconductor Components Industries, Llc Pixel isolation regions formed with conductive layers
US9683890B2 (en) 2015-06-30 2017-06-20 Semiconductor Components Industries, Llc Image sensor pixels with conductive bias grids
KR102536628B1 (ko) * 2015-08-24 2023-05-26 엘지디스플레이 주식회사 투명표시장치
JP6903584B2 (ja) * 2015-10-26 2021-07-14 ソニーセミコンダクタソリューションズ株式会社 固体撮像装置およびその製造方法、並びに電子機器
KR20170087580A (ko) * 2016-01-20 2017-07-31 삼성전자주식회사 이미지 센서 및 이를 제조하는 방법
TWI785618B (zh) * 2016-01-27 2022-12-01 日商新力股份有限公司 固體攝像元件及電子機器
KR102519343B1 (ko) 2016-02-11 2023-04-06 삼성전자주식회사 이미지 센서
US9806117B2 (en) * 2016-03-15 2017-10-31 Omnivision Technologies, Inc. Biased deep trench isolation
US10700114B2 (en) * 2016-04-25 2020-06-30 Sony Corporation Solid-state imaging element, method for manufacturing the same, and electronic apparatus
JP6862129B2 (ja) * 2016-08-29 2021-04-21 キヤノン株式会社 光電変換装置および撮像システム
KR102635858B1 (ko) * 2017-01-05 2024-02-15 삼성전자주식회사 이미지 센서
US10777597B2 (en) * 2017-03-22 2020-09-15 Sony Semiconductor Solutions Corporation Imaging device
US10461109B2 (en) 2017-11-27 2019-10-29 Taiwan Semiconductor Manufacturing Co., Ltd. Multiple deep trench isolation (MDTI) structure for CMOS image sensor
US10535698B2 (en) * 2017-11-28 2020-01-14 Taiwan Semiconductor Manufacturing Co., Ltd. Image sensor with pad structure
KR102534249B1 (ko) 2018-01-12 2023-05-18 삼성전자주식회사 이미지 센서
KR102506885B1 (ko) 2018-02-27 2023-03-06 삼성전자주식회사 이미지 센서
KR102554417B1 (ko) 2018-06-18 2023-07-11 삼성전자주식회사 이미지 센서
US10848693B2 (en) 2018-07-18 2020-11-24 Apple Inc. Image flare detection using asymmetric pixels
US11019294B2 (en) 2018-07-18 2021-05-25 Apple Inc. Seamless readout mode transitions in image sensors
KR102492304B1 (ko) 2018-10-01 2023-01-27 삼성전자주식회사 반도체 소자
KR20200039924A (ko) 2018-10-08 2020-04-17 삼성전자주식회사 반도체 장치
KR102611170B1 (ko) * 2018-12-28 2023-12-08 에스케이하이닉스 주식회사 수직 핀형 캐패시터 및 이를 포함하는 이미지 센싱 장치
KR20210122775A (ko) * 2019-02-01 2021-10-12 소니 세미컨덕터 솔루션즈 가부시키가이샤 수광 소자, 고체 촬상 장치 및 거리 측정 장치
KR102662233B1 (ko) * 2019-02-28 2024-05-02 삼성전자주식회사 이미지 센서
US11018177B2 (en) * 2019-05-29 2021-05-25 Taiwan Semiconductor Manufacturing Co., Ltd. Backside illuminated global shutter image sensor
US11201124B2 (en) * 2019-07-29 2021-12-14 Omnivision Technologies, Inc. Semiconductor devices, semiconductor wafers, and methods of manufacturing the same
US11309342B2 (en) * 2019-09-23 2022-04-19 Taiwan Semiconductor Manufacturing Company, Ltd. Dummy vertical transistor structure to reduce cross talk in pixel sensor
KR20210044364A (ko) * 2019-10-14 2021-04-23 삼성전자주식회사 이미지 센서
KR20210056478A (ko) 2019-11-08 2021-05-20 삼성전자주식회사 이미지 센서
KR20210131710A (ko) * 2020-04-24 2021-11-03 삼성전자주식회사 이미지 센서 및 그 제조 방법
US11563910B2 (en) 2020-08-04 2023-01-24 Apple Inc. Image capture devices having phase detection auto-focus pixels
KR20220063830A (ko) * 2020-11-10 2022-05-18 삼성전자주식회사 이미지 센서
KR20220070950A (ko) * 2020-11-23 2022-05-31 삼성전자주식회사 이미지 센서
US20220223635A1 (en) * 2021-01-08 2022-07-14 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device including image sensor and method of forming the same
US11546532B1 (en) 2021-03-16 2023-01-03 Apple Inc. Dynamic correlated double sampling for noise rejection in image sensors
CN117393574B (zh) * 2023-12-13 2024-03-01 合肥晶合集成电路股份有限公司 一种半导体结构及其制造方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011054741A (ja) * 2009-09-01 2011-03-17 Toshiba Corp 裏面照射型固体撮像装置
JP2012023207A (ja) * 2010-07-14 2012-02-02 Toshiba Corp 裏面照射型固体撮像装置

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6218691B1 (en) 1998-06-30 2001-04-17 Hyundai Electronics Industries Co., Ltd. Image sensor with improved dynamic range by applying negative voltage to unit pixel
KR20040058689A (ko) 2002-12-27 2004-07-05 주식회사 하이닉스반도체 시모스 이미지센서의 제조방법
KR20040058753A (ko) 2002-12-27 2004-07-05 주식회사 하이닉스반도체 시모스 이미지센서 및 그 제조방법
KR20060093385A (ko) 2005-02-21 2006-08-25 삼성전자주식회사 이미지센서
KR101177553B1 (ko) 2005-07-26 2012-08-27 삼성전자주식회사 씨모스 이미지 센서 및 그 형성 방법
JP2007036118A (ja) 2005-07-29 2007-02-08 Sony Corp 固体撮像デバイスおよびその製造方法
JP2007096271A (ja) 2005-09-05 2007-04-12 Toshiba Corp 固体撮像装置及びその製造方法
KR100730469B1 (ko) 2005-12-29 2007-06-19 매그나칩 반도체 유한회사 픽셀간 크로스토크를 방지한 씨모스이미지센서 및 그의제조 방법
KR100809323B1 (ko) 2006-01-31 2008-03-05 삼성전자주식회사 크로스토크가 감소하고 감도가 증가한 이미지 센서
KR20080014301A (ko) 2006-08-10 2008-02-14 삼성전자주식회사 딥트렌치 소자분리막을 포함하는 이면 조사형 cmos이미지 센서 및 그 제조방법
JP2008084962A (ja) 2006-09-26 2008-04-10 Toshiba Corp 固体撮像装置及びその製造方法
US8440495B2 (en) 2007-03-06 2013-05-14 Taiwan Semiconductor Manufacturing Company, Ltd. Method for reducing crosstalk in image sensors using implant technology
TW200849404A (en) * 2007-06-12 2008-12-16 Promos Technologies Inc Method for forming semiconductor device
JP2009065118A (ja) 2007-08-09 2009-03-26 Panasonic Corp 固体撮像装置
KR101458052B1 (ko) 2008-06-12 2014-11-06 삼성전자주식회사 혼색 방지 구조를 갖는 시모스 이미지 센서 및 그 제조방법
JP2010003928A (ja) 2008-06-20 2010-01-07 Toshiba Corp 固体撮像装置及びその製造方法
US7875948B2 (en) 2008-10-21 2011-01-25 Jaroslav Hynecek Backside illuminated image sensor
US7902618B2 (en) 2008-11-17 2011-03-08 Omni Vision Technologies, Inc. Backside illuminated imaging sensor with improved angular response
EP2216817B1 (fr) 2009-02-05 2014-01-08 STMicroelectronics (Crolles 2) SAS Capteur d'images à semiconducteur à éclairement par la face arrière
JP2010225818A (ja) * 2009-03-23 2010-10-07 Toshiba Corp 固体撮像装置及びその製造方法
KR20110049329A (ko) 2009-11-05 2011-05-12 주식회사 동부하이텍 이미지 센서 및 이미지 센서의 제조 방법
KR101727270B1 (ko) 2009-11-06 2017-04-17 삼성전자주식회사 이미지 센서
US8637910B2 (en) 2009-11-06 2014-01-28 Samsung Electronics Co., Ltd. Image sensor
US8390089B2 (en) 2010-07-27 2013-03-05 Taiwan Semiconductor Manufacturing Company, Ltd. Image sensor with deep trench isolation structure
JP2012123207A (ja) 2010-12-08 2012-06-28 Hitachi High-Technologies Corp 露光装置及び露光方法
FR2974239A1 (fr) * 2011-04-12 2012-10-19 St Microelectronics Crolles 2 Procede de realisation d'un capteur d'images a eclairement par la face arriere
FR2974237A1 (fr) * 2011-04-12 2012-10-19 St Microelectronics Crolles 2 Capteur d'images a eclairement par la face arriere muni d'une electrode transparente
US8804021B2 (en) * 2011-11-03 2014-08-12 Omnivision Technologies, Inc. Method, apparatus and system for providing improved full well capacity in an image sensor pixel
JP5696081B2 (ja) * 2012-03-23 2015-04-08 株式会社東芝 固体撮像装置
US8941204B2 (en) 2012-04-27 2015-01-27 Taiwan Semiconductor Manufacturing Company, Ltd. Apparatus and method for reducing cross talk in image sensors

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011054741A (ja) * 2009-09-01 2011-03-17 Toshiba Corp 裏面照射型固体撮像装置
JP2012023207A (ja) * 2010-07-14 2012-02-02 Toshiba Corp 裏面照射型固体撮像装置

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11075243B2 (en) 2015-01-13 2021-07-27 Samsung Electronics Co., Ltd. Image sensors and methods of forming the same
KR20160087427A (ko) * 2015-01-13 2016-07-22 삼성전자주식회사 이미지 센서 및 그 형성 방법
US11081514B2 (en) 2015-01-13 2021-08-03 Samsung Electronics Co., Ltd. Image sensors and methods of forming the same
KR20160109514A (ko) * 2015-03-11 2016-09-21 삼성전자주식회사 픽셀 패턴 및 이를 포함하는 이미지 센서
KR20170068310A (ko) * 2015-12-09 2017-06-19 삼성전자주식회사 이미지 센서 및 그 제조 방법
US11424285B2 (en) 2015-12-09 2022-08-23 Samsung Electronics Co., Ltd. Image sensor with conductive pixel separation structure and method of manufacturing the same
KR20180024072A (ko) * 2016-08-25 2018-03-08 삼성전자주식회사 반도체 소자
KR20180082811A (ko) * 2017-01-11 2018-07-19 삼성전자주식회사 이미지 센서
KR20180110529A (ko) * 2017-03-29 2018-10-10 삼성전자주식회사 이미지 센서
KR20190041830A (ko) * 2017-10-13 2019-04-23 삼성전자주식회사 이미지 센서
KR20190054366A (ko) * 2017-11-13 2019-05-22 삼성전자주식회사 이미지 센싱 소자
US11978754B2 (en) 2018-02-13 2024-05-07 Sense Photonics, Inc. High quantum efficiency Geiger-mode avalanche diodes including high sensitivity photon mixing structures and arrays thereof
KR20190110739A (ko) * 2018-03-21 2019-10-01 에스케이하이닉스 주식회사 Pd 바이어스 패턴들을 갖는 이미지 센서
KR20200026348A (ko) * 2018-08-29 2020-03-11 삼성전자주식회사 이미지 센서
KR20200045327A (ko) * 2018-10-22 2020-05-04 삼성전자주식회사 이미지 센서 및 이의 제조 방법
WO2020092471A1 (en) * 2018-10-30 2020-05-07 Sense Photonics, Inc. High quantum efficiency geiger-mode avalanche diodes including high sensitivity photon mixing structures and arrays thereof
US11296137B2 (en) 2018-10-30 2022-04-05 Sense Photonics, Inc. High quantum efficiency Geiger-mode avalanche diodes including high sensitivity photon mixing structures and arrays thereof

Also Published As

Publication number Publication date
US20140246707A1 (en) 2014-09-04
USRE48878E1 (en) 2022-01-04
USRE49793E1 (en) 2024-01-09
US20170287975A1 (en) 2017-10-05
US9780142B1 (en) 2017-10-03
US20170062513A1 (en) 2017-03-02
KR102034482B1 (ko) 2019-10-21
US9754994B2 (en) 2017-09-05
US9524995B2 (en) 2016-12-20

Similar Documents

Publication Publication Date Title
USRE49793E1 (en) Image sensors including conductive pixel separation structures
KR102083402B1 (ko) 이미지 센서 및 이의 형성 방법
US9564463B2 (en) Methods of fabricating image sensors having deep trenches including negative charge material
KR102384890B1 (ko) 이미지 센서 및 그 형성 방법
KR101968197B1 (ko) 이미지 센서 및 이의 형성 방법
KR102268714B1 (ko) 이미지 센서 및 이의 제조 방법
US8716769B2 (en) Image sensors including color adjustment path
US8823070B2 (en) Image sensors
KR101997539B1 (ko) 이미지 센서 및 이의 형성 방법
US20220262829A1 (en) Semiconductor device
KR20150122866A (ko) 이미지 센서 및 이의 제조 방법
US11502117B2 (en) Image sensor including conductive connection pattern
KR102109952B1 (ko) 이미지 센서 및 이의 형성 방법
US20220109014A1 (en) Image sensor with trench structures
KR20230138186A (ko) Cmos 이미지 센서
KR20100077986A (ko) 이미지 센서 및 그의 제조 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
X701 Decision to grant (after re-examination)
A107 Divisional application of patent
GRNT Written decision to grant