KR20100013819A - 비휘발성 메모리의 데이터 보호 장치 및 방법 - Google Patents
비휘발성 메모리의 데이터 보호 장치 및 방법 Download PDFInfo
- Publication number
- KR20100013819A KR20100013819A KR1020080075519A KR20080075519A KR20100013819A KR 20100013819 A KR20100013819 A KR 20100013819A KR 1020080075519 A KR1020080075519 A KR 1020080075519A KR 20080075519 A KR20080075519 A KR 20080075519A KR 20100013819 A KR20100013819 A KR 20100013819A
- Authority
- KR
- South Korea
- Prior art keywords
- power
- nonvolatile memory
- data
- input
- line
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/30—Power supply circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/005—Circuit means for protection against loss of information of semiconductor storage devices
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/22—Safety or protection circuits preventing unauthorised or accidental access to memory cells
- G11C16/225—Preventing erasure, programming or reading when power supply voltages are outside the required ranges
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/32—Timing circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/148—Details of power up or power down circuits, standby circuits or recovery circuits
Landscapes
- Engineering & Computer Science (AREA)
- Computer Security & Cryptography (AREA)
- Power Engineering (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
Description
Claims (13)
- 입출력 라인의 전압 강하 시간을 지연 시키기 위한 신호 지연부;시스템의 전원 차단을 감지하는 전원 차단 감지부; 및상기 시스템의 전원 차단 여부에 대응하여 상기 신호 지연부를 제어하는 제어부를 포함하는 비휘발성 메모리의 데이터 보호 장치.
- 제1항에 있어서,상기 입출력 라인은,메인보드와 비휘발성 메모리를 연결하는 명령어 라인, 주소 라인, 및 데이터 라인 중 적어도 하나를 포함하는 것을 특징으로 하는 비휘발성 메모리의 데이터 보호 장치.
- 제1항에 있어서,상기 신호 지연부는,상기 입출력 라인의 전압 강하 시점을 기 설정된 시간 지연시키기 위한 지연회로, 버퍼, 및 커패시터 중 적어도 하나를 포함하고,상기 기 설정된 시간은,비휘발성 메모리에 제공되는 전압이 동작 가능 전압 이하로 변경되는 시간 인 것을 특징으로 하는 비휘발성 메모리의 데이터 보호 장치.
- 제1항에 있어서,상기 전원 차단 감지부는,전원 차단 시 발생하는 디지털 신호를 이용하여 전원의 차단을 감지하는 것을 특징으로 하는 비휘발성 메모리의 데이터 보호 장치.
- 제4항에 있어서,상기 디지털 신호는,CKE(Clock Enable) 및 power down exit mode 중 하나를 포함하는 것을 특징으로 하는 비휘발성 메모리의 데이터 보호 장치.
- 제1항에 있어서,상기 제어부는,상기 시스템의 전원이 차단되는 경우,상기 신호 지연부를 동작시키고,상기 시스템의 전원이 차단되지 않는 경우,상기 신호 지연부가 동작하지 않도록 제어하는 것을 특징으로 하는 비휘발성 메모리의 데이터 보호 장치.
- 시스템의 전원 차단을 감지하는 단계; 및상기 시스템의 전원 차단에 대응하여 입출력 라인의 전압 강하 시간을 지연하는 단계를 포함하는 비휘발성 메모리의 데이터 보호 방법.
- 제7항에 있어서,시스템의 전원 차단을 감지하는 단계는,전원 차단 시 발생하는 디지털 신호를 이용하여 전원의 차단을 감지하는 것을 특징으로 하는 비휘발성 메모리의 데이터 보호 방법.
- 제8항에 있어서,상기 디지털 신호는,CKE(Clock Enable) 및 power down exit mode 중 하나를 포함하는 것을 특징으로 하는 비휘발성 메모리의 데이터 보호 방법.
- 제7항에 있어서,상기 입출력 라인은,메인보드와 비휘발성 메모리를 연결하는 명령어 라인, 주소 라인, 및 데이터 라인 중 적어도 하나를 포함하는 것을 특징으로 하는 비휘발성 메모리의 데이터 보호 방법.
- 제7항에 있어서,상기 전압 강하 시간을 지연하는 단계는,지연회로, 버퍼, 및 커패시터 중 적어도 하나를 이용하여,상기 시스템의 전원이 차단되는 경우, 상기 전합 강하 시간을 기 설정된 시간지연하고,상기 시스템의 전원이 차단되지 않는 경우, 상기 전합 강하 시간을 지연하지 않는 것을 특징으로 하는 비휘발성 메모리의 데이터 보호 방법.
- 제11항에 있어서,상기 기 설정된 시간은,비휘발성 메모리에 제공되는 전압이 동작 가능 전압 이하로 변경되는 시간인 것을 특징으로 하는 비휘발성 메모리의 데이터 보호 방법.
- 제7항 내지 제12항 중 어느 한 항의 방법을 실행하기 위한 프로그램이 기록되어 있는 것을 특징으로 하는 컴퓨터에서 판독 가능한 기록 매체.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080075519A KR100963775B1 (ko) | 2008-08-01 | 2008-08-01 | 비휘발성 메모리의 데이터 보호 장치 및 방법 |
PCT/KR2009/004304 WO2010013979A1 (en) | 2008-08-01 | 2009-07-31 | Device and method for protecting data in non-volatile memory |
US13/057,034 US8446795B2 (en) | 2008-08-01 | 2009-07-31 | Device and method for protecting data in non-volatile memory |
US13/867,233 US8811106B2 (en) | 2008-08-01 | 2013-04-22 | Device and method for protecting data in non-volatile memory |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080075519A KR100963775B1 (ko) | 2008-08-01 | 2008-08-01 | 비휘발성 메모리의 데이터 보호 장치 및 방법 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020100038670A Division KR20100059762A (ko) | 2010-04-26 | 2010-04-26 | 비휘발성 메모리의 데이터 보호 장치 및 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20100013819A true KR20100013819A (ko) | 2010-02-10 |
KR100963775B1 KR100963775B1 (ko) | 2010-06-14 |
Family
ID=41610564
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020080075519A KR100963775B1 (ko) | 2008-08-01 | 2008-08-01 | 비휘발성 메모리의 데이터 보호 장치 및 방법 |
Country Status (3)
Country | Link |
---|---|
US (2) | US8446795B2 (ko) |
KR (1) | KR100963775B1 (ko) |
WO (1) | WO2010013979A1 (ko) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8593752B2 (en) * | 2010-10-08 | 2013-11-26 | HGST Netherlands B.V. | Pulse power during a shut down in a hard disk drive |
ITMI20111201A1 (it) * | 2011-06-29 | 2012-12-30 | St Microelectronics Srl | Sistema di controllo per dispositivo di memoria |
US10846219B2 (en) | 2015-07-31 | 2020-11-24 | Hewlett Packard Enterprise Development Lp | Data copy to non-volatile memory |
CN110196678B (zh) * | 2018-02-23 | 2022-09-30 | 环达电脑(上海)有限公司 | 资料储存决定装置 |
WO2019240751A1 (en) * | 2018-06-11 | 2019-12-19 | Hewlett-Packard Development Company, L.P. | Memory power termination delays |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB9113924D0 (en) * | 1991-06-27 | 1991-08-14 | Thomson Consumer Electronics | Fault protection using microprocessor power up reset |
US6105140A (en) * | 1998-02-10 | 2000-08-15 | Compaq Computer Corporation | Secure power supply |
JP3692313B2 (ja) * | 2001-06-28 | 2005-09-07 | 松下電器産業株式会社 | 不揮発性メモリの制御方法 |
JP3852762B2 (ja) | 2002-05-20 | 2006-12-06 | 株式会社リコー | 画像処理装置 |
US7227803B2 (en) * | 2003-07-31 | 2007-06-05 | Brocade Communications Systems, Inc. | Apparatus for reducing data corruption in a non-volatile memory |
KR100551074B1 (ko) * | 2003-12-30 | 2006-02-10 | 주식회사 하이닉스반도체 | 반도체 메모리 소자의 파워업 회로 |
US8325554B2 (en) * | 2008-07-10 | 2012-12-04 | Sanmina-Sci Corporation | Battery-less cache memory module with integrated backup |
-
2008
- 2008-08-01 KR KR1020080075519A patent/KR100963775B1/ko active IP Right Grant
-
2009
- 2009-07-31 WO PCT/KR2009/004304 patent/WO2010013979A1/en active Application Filing
- 2009-07-31 US US13/057,034 patent/US8446795B2/en active Active
-
2013
- 2013-04-22 US US13/867,233 patent/US8811106B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US8446795B2 (en) | 2013-05-21 |
US20110141839A1 (en) | 2011-06-16 |
KR100963775B1 (ko) | 2010-06-14 |
US8811106B2 (en) | 2014-08-19 |
WO2010013979A1 (en) | 2010-02-04 |
US20130235690A1 (en) | 2013-09-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100963775B1 (ko) | 비휘발성 메모리의 데이터 보호 장치 및 방법 | |
JP2010086523A (ja) | セキュアメモリインターフェース | |
JP2015118423A (ja) | リフレッシュ装置及び電子機器 | |
JP2010204851A (ja) | 記憶装置及び情報処理装置 | |
US9818494B2 (en) | Operation recording circuit and operation method thereof | |
JP2005276255A (ja) | 磁気ディスク装置及び情報処理装置 | |
JPH1091289A (ja) | メモリの初期化装置及び方法 | |
JP2008310896A (ja) | 不揮発性記憶装置、不揮発性記憶システムおよび不揮発性記憶装置の制御方法 | |
US9275709B2 (en) | Electronic apparatus | |
WO2016206263A1 (zh) | 一种防止spi flash开关机时数据破坏的***及方法 | |
KR20100059762A (ko) | 비휘발성 메모리의 데이터 보호 장치 및 방법 | |
JP2006221483A (ja) | ディジタル形保護継電装置 | |
KR100935865B1 (ko) | 플래시 메모리 소거핀을 이용한 플래시 메모리 소거 방법및 시스템 | |
JP2007206775A (ja) | メモリコントローラおよびフラッシュメモリシステム | |
JP2006318105A (ja) | 監視システム | |
JPH0457201A (ja) | 磁気ディスク装置のデータ保護回路 | |
US8132196B2 (en) | Controller based shock detection for storage systems | |
CN100524239C (zh) | 储存装置的数据保护方法 | |
JP2005078489A (ja) | マイクロコントローラ装置及びその制御方法 | |
KR102553275B1 (ko) | 전원 오동작시 메모리의 안정적인 동작을 보장하는 반도체 장치 및 그 방법 | |
JP2008234358A (ja) | 記憶装置、情報処理装置及び不正書込検出方法 | |
JP2009086980A (ja) | ロギングシステム | |
JP2006065384A (ja) | 半導体装置 | |
JP2020038426A (ja) | 記憶デバイス及び記憶デバイスの制御方法 | |
JP4927489B2 (ja) | 不揮発性メモリ制御装置、不揮発性メモリ制御方法、不揮発性メモリ制御プログラムおよび記録媒体 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E601 | Decision to refuse application | ||
J201 | Request for trial against refusal decision | ||
A107 | Divisional application of patent | ||
AMND | Amendment | ||
B701 | Decision to grant | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130410 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20140312 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20150521 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20160520 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20170526 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20180521 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20190527 Year of fee payment: 10 |