KR20090056685A - 플러그 형성 방법 - Google Patents

플러그 형성 방법 Download PDF

Info

Publication number
KR20090056685A
KR20090056685A KR1020070123938A KR20070123938A KR20090056685A KR 20090056685 A KR20090056685 A KR 20090056685A KR 1020070123938 A KR1020070123938 A KR 1020070123938A KR 20070123938 A KR20070123938 A KR 20070123938A KR 20090056685 A KR20090056685 A KR 20090056685A
Authority
KR
South Korea
Prior art keywords
plug
film
insulating film
thickness
forming
Prior art date
Application number
KR1020070123938A
Other languages
English (en)
Inventor
고광덕
Original Assignee
주식회사 동부하이텍
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 동부하이텍 filed Critical 주식회사 동부하이텍
Priority to KR1020070123938A priority Critical patent/KR20090056685A/ko
Publication of KR20090056685A publication Critical patent/KR20090056685A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • H01L21/76844Bottomless liners
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • H01L21/76883Post-treatment or after-treatment of the conductive material

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

본 발명은 플러그 형성 방법에 관한 것으로서, 보다 상세하게는 다층 금속간에 형성되는 절연층의 두께의 조정을 통해 상기 절연층의 토폴로지(Topology)를 개선하여 플러그 리세스를 최소화하는 플러그 형성 방법에 관한 것이다.
본 발명의 플러그 형성 방법은, 제 1배선 상부(1)에 절연막(2)이 반도체 소자에서 요구되는 절연막의 두께(Iw)보다 더 두껍게 증착되는 1 단계;상기 절연막(2)이 반도체 소자에서 요구되는 두께에서 증가된 두께(Ir) 만큼 전면식각되는 2 단계; 상기 절연막(2)의 상부에 감광막(미도시)이 도포되고, 금속배선을 형성하기 위한 감광막패턴(미도시)을 형성되고, 이 감광막 패턴을 마스크로 하여 상기 절연막(2)이 식각된 후, 감광막을 제거하여 콘택트 홀(3)이 형성되는 3 단계; 상기 콘택트 홀(3)이 형성되어 있는 절연막(2) 상부에 식각 베리어로서 티타늄, 또는 질화 티타늄과 같은 금속을 스퍼터링 하여 글루층(glue layer,4)이 형성되는 4 단계; 플러그용 금속막(5)을 증착하여 콘택트 홀(3)이 메워지는 5 단계; 플러그용 금속막(5)이 적정식각(just etch) 되는 6 단계; 잔류하는 플러그용 금속막(5)이 과도 식각(over etch)되는 7 단계;를 포함하는 것을 특징으로 한다.
본 발명에 따른 플러그 형성 방법에 의하면, 다층 금속간에 형성되는 절연층의 두께를 반도체 소자에서 요구되는 두께보다 더 두껍게 형성하고 이를 전면식각하는 것을 통해 토폴로지를 개선하여 오버식각에 의한 플러그 리세스를 최소화할 수 있다. 따라서 반도체 소자의 신뢰성을 확보할 수 있다.
반도체, 플러그, 리세스(recess), 토폴로지

Description

플러그 형성 방법{Method for Forming Plug}
본 발명은 플러그 형성 방법에 관한 것으로서, 보다 상세하게는 다층 금속간에 형성되는 절연층의 두께의 조정을 통해 상기 절연층의 토폴로지(Topology)를 개선하여 플러그 리세스(Plug Recess)를 최소화하는 플러그 형성 방법에 관한 것이다.
일반적으로 다층금속배선은 집적회로에서 배선을 다층화하여, 기판내에 배치 된 각 소자간의 조합도에 자유도를 두어, 고밀도의 디바이스를 형성시키기 위한 것이다.
특히, 다층 금속 배선은 칩 위에 배선을 통과시키는 스페이스를 고려하지 않고 각 소자가 레이아웃 되기 때문에 집적도 및 밀도가 향상되어 칩 사이즈가 축소되며, 배선의 자유도가 증가하고, 패턴 설계가 용이해지는 것과 함께 배선 저항이나 전류용량 등의 설정을 여유를 가지고 할 수 있게 된다.
그러나 다층금속배선은 단층금속배선에 비해 리소그래피 공정 및 증착 공정이 추가되므로 공정이 복잡하며, 특히 층간 배선을 위한 콘택트 홀 내에 금속막과 금속막을 전기적으로 연결하는 플러그 형성시 오버 에칭에 의한 플러그 리세스가 발생하며, 이러한 현상에 의해 소자 작동시 층간 배선의 단선등이 발생하여 소자의 신뢰성을 저하시킬 수 있다는 문제점이 있다.
이하 첨부된 도면을 참고로 하여 종래 공정에 의한 플러그 리세스 형성과정을 도 1a 내지 도 1d를 참조하여 설명하면 다음과 같다.
먼저, 도 1a에 도시된 바와 같이 제 1배선 상부(1)에 절연막(2)을 증착하고,상기 절연막(2)의 상부에 감광막(미도시)을 도포한 다음, 금속배선을 형성하기 위한 감광막패턴(미도시)을 형성하고, 이 감광막 패턴을 마스크로 하여 상기 절연막(2)을 식각한 후, 감광막을 제거하여 콘택트 홀(3)을 형성한다. 이때 상기 제 1 배선내의 소자의 패턴에 의해 단차가 발생한 토폴로지(topology) 영역(9)이 형성된다.
그 다음, 도 1b에 도시된 바와 같이 상기 콘택트 홀(3)이 형성되어 있는 절연막(2) 상부에 식각 베리어로서 티타늄, 또는 질화 티타늄과 같은 금속을 스퍼터링 하여 글루층(4)을 형성한다. 이때 상기 토폴로지 영역에서는 절연막(2)에 형성된 토폴로지와 동일한 형태로 글루층(4)이 증착된다.
이어서, 화학 기상 증착(Chemical Vapor Deposition) 방법으로 플러그용 금속막 막(5)을 증착하여 콘택트 홀(3)을 매립한다.
이 후, 도 1c에 도시된 바와 같이, 상기 플러그용 금속막(5)을 적정 식각(just etch) 하고 상기 적정 식각 이후에는 도 1d에 도시된 바와 같이 잔류하는 플러그용 금속막(5)을 제거하기 위해 과도 식각(over etch)을 한다.
상기 토폴로지 영역(9)에서의 플러그용 금속막(5)을 제거하기 위해서는 과도식각을 하는 시간이 길어질 수 밖에 없어 상기 콘택트 홀(3) 내부에 채워져 있는 플러그용 금속막(5)이 지나치게 과도식각되어 도 1d에 도시된 바와 같이 콘택트 홀(3) 내부에 플러그 리세스(8)가 형성된다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출된 것으로서, 토폴로지를 개선하여 지나친 과도식각으로 인한 플러그 리세스가 없이 배선을 적층함으로서 금속배선 층간의 단락 및 단선을 방지하고, 반도체 소자의 신뢰성을 향상하기 위한 플러그 형성 방법을 제공함에 그 목적이 있다.
상술한 바와 같은 목적을 구현하기 위한 본 발명의 플러그 형성 방법은, 제 1배선 상부에 절연막이 반도체 소자에서 요구되는 절연막의 두께보다 더 두껍게 증착되는 1 단계; 상기 절연막이 반도체 소자에서 요구되는 두께에서 증가된 두께 만큼 전면식각되는 2 단계; 상기 절연막의 상부에 감광막이 도포되고, 금속배선을 형성하기 위한 감광막패턴을 형성되고, 이 감광막 패턴을 마스크로 하여 상기 절연막이 식각된 후, 감광막을 제거하여 콘택트 홀이 형성되는 3 단계; 상기 콘택트 홀이 형성되어 있는 절연막 상부에 식각 베리어로서 티타늄, 또는 질화 티타늄과 같은 금속을 스퍼터링 하여 글루층이 형성되는 4 단계; 플러그용 금속막을 증착하여 콘택트 홀이 메워지는 5 단계; 플러그용 금속막이 적정식각(just etch) 되는 6 단계; 잔류하는 플러그용 금속막이 과도 식각(over etch) 되는 7 단계;를 포함하는 것을 특징으로 한다.
또한, 상기 1 단계에서 상기 절연막은 반도체 소자에서 요구되는 두께보다 2배 내지 3배의 두께로 형성되는 것을 특징으로 한다.
또한, 상기 1 단계에서 상기 절연막은 10000 내지 15000 Å으로 형성되는 것을 특징으로 한다.
또한, 상기 플러그용 금속막은 텅스텐인 것을 특징으로 한다.
또한, 상기 텅스텐은 화학 기상 증착 방법으로 증착되는 것을 특징으로 한다.
본 발명에 따른 플러그 형성 방법에 의하면, 다층 금속간에 형성되는 절연층의 두께를 반도체 소자에서 요구되는 두께보다 더 두껍게 형성하고 이를 전면식각하는 것을 통해 토폴로지를 개선함으로서 오버식각에 의한 플러그 리세스를 최소화할 수 있다. 따라서 반도체 소자의 신뢰성을 확보할 수 있다.
이하 첨부한 도면을 참조하여 본 발명의 바람직한 실시예에 대한 구성 및 작용을 상세히 설명하면 다음과 같다.
도 2는 본 발명에 따른 플러그 형성방법을 나타내는 단면도, 도 3은 토폴로지의 개선을 나타내는 단면도이다. 종래의 기술과 동일한 구성에 대하여는 동일한 번호를 부여하였다.
먼저, 도 2a에 도시된 바와 같이 제 1배선 상부(1)에 절연막(2)을 증착한다.이때 상기 절연막(2)은 반도체 소자에서 요구되는 절연막의 두께(Iw)보다 더 두껍 게 형성된다.
절연막의 두께를 더 두껍게 하여 열공정(예를 들어 BPSG Flow)을 수행하면 경사가 완만한 토폴로지 영역(9)을 형성할 수 있다.
바람직하게는, 상기 절연막(2)의 두께는 반도체 소자에서 요구되는 절연막의 두께(Iw)보다 2배 내지 3배의 두께로 형성될 수 있다. 상기 절연막(2)의 두께는 토폴로지의 정도에 따라 작업자가 조정이 가능하다.
그 다음, 도 2b에 도시된 바와 같이 상기 절연막(2)을 반도체 소자에서 요구되는 두께(Iw)에서 증가된 두께(Ir) 만큼 전면식각을 한다. 상기 전면식각에 의해 토폴로지는 개선된다.
도 3은 상기 절연막(2)의 두께를 조정하여 토폴로지가 개선되는 것을 보여주고 있다.
도 3a에서 반도체 소자에서 요구되는 절연층의 두께(Iw)는 5000Å이고 증가된 절연층의 두께(Ir)는 5000Å이다.
도 3b에는 본래 반도체 소자에서 요구되는 두께의 절연막을 증착하는 경우의 토폴로지(10)와 상기 반도체 소자에서 요구되는 두께의 2배에 해당하는 절연막을 증착하고 증가된 절연막을 전면 식각하여 개선된 토폴로지(20)가 도시되어 있다.
도 3에 도시된 바와 같이 본래 반도체 소자에서 요구되는 절연막의 두께(Iw)의 2배에 해당하는 절연막을 형성한 이후에 증가된 절연막(Ir)을 전면식각하는 경우에는 경사각이 반 이상으로 줄어들어 토폴로지가 상당히 개선되는 것을 알 수 있다.
이어서, 도 2c에 도시된 바와 같이 상기 절연막(2)의 상부에 감광막(미도시)을 도포한 다음, 금속배선을 형성하기 위한 감광막패턴(미도시)을 형성하고, 이 감광막 패턴을 마스크로 하여 상기 절연막(2)을 식각한 후, 감광막을 제거하여 콘택트 홀(3)을 형성한다.
이 후, 콘택트 홀(3)이 형성되어 있는 절연막(2)의 상부에 식각 베리어로서 티타늄, 또는 질화 티타늄과 같은 금속을 스퍼터링 하여 글루층(4)을 형성한다.
이어서, 플러그용 금속막(5)을 증착하여 콘택트 홀(3)을 메운다.
바람직하게는 상기 플러그용 금속막(5)으로 텅스텐이 사용되며 상기 텅스텐은 화학 기상 증착 방법에 의해 증착된다.
그 다음, 도 2d에 도시된 바와 같이 에치 백 공정에 의해 플러그용 금속막 (5)을 전면식각 한다. 상기 전면식각은 건식식각(dry etch)에 의한다. 다만 상기 건식식간에 의한다 하여도 상기 플러그용 금속막(5)의 전 표면이 플라즈마와 동일하게 반응하는 것은 불가능하다.
따라서 상기 전면식각 이후에는 도 2e에 도시된 바와 같이, 오버식각(over etch)이 이루어진다. 상기 오버식각에 의해 상기 글루층(4)의 상부에 형성된 플러그용 금속막(5)은 완전히 제거된다. 종래 상기 오버식각을 하는 경우 토폴로지 영역에서의 오버식각에서 많은 시간이 소요되어 상당한 플러그 리세스를 초래하였으나 본 발명은 상기 절연막을 형성하는 과정에서 토폴로지를 개선하여 상기 오버식각의 시간을 단축함으로서 플러그 리세스는 거의 발생하지 않는다.
본 발명은 상기 실시예에 한정되지 않고 본 발명의 기술적 요지를 벗어나지 아니하는 범위 내에서 다양하게 수정·변형되어 실시될 수 있음은 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 있어서 자명한 것이다.
도 1은 종래 기술에 의한 플러그 리세스 형성과정을 나타내는 단면도,
도 2는 본 발명에 따른 플러그 형성방법을 나타내는 단면도,
도 3은 본 발명에 따른 토폴로지의 개선을 나타내는 단면도.
<도면의 주요 부분에 대한 부호의 설명>
1 : 제 1 배선 상부 2 : 절연막
3 : 콘택트 홀 4 : 글루층
5 : 플러그용 금속막 8 : 플러그 리세스
9 : 토폴로지 영역

Claims (5)

  1. 제 1배선 상부에 절연막이 반도체 소자에서 요구되는 절연막의 두께보다 더 두껍게 증착되는 1 단계;
    상기 절연막이 반도체 소자에서 요구되는 두께에서 증가된 두께 만큼 전면식각되는 2 단계;
    상기 절연막의 상부에 감광막이 도포되고, 금속배선을 형성하기 위한 감광막패턴을 형성되고, 이 감광막 패턴을 마스크로 하여 상기 절연막이 식각된 후, 감광막을 제거하여 콘택트 홀이 형성되는 3 단계;
    상기 콘택트 홀이 형성되어 있는 절연막 상부에 식각 베리어로서 티타늄, 또는 질화 티타늄과 같은 금속을 스퍼터링 하여 글루층이 형성되는 4 단계;
    플러그용 금속막을 증착하여 콘택트 홀이 메워지는 5 단계;
    플러그용 금속막이 적정식각 되는 6 단계;
    잔류하는 플러그용 금속막이 과도 식각 되는 7 단계;
    를 포함하는 것을 특징으로 하는 플러그 형성 방법.
  2. 제 1 항에 있어서, 상기 1 단계에서 상기 절연막은 반도체 소자에서 요구되는 두께보다 2배 내지 3배의 두께로 형성되는 것을 특징으로 하는 플러그 형성 방법.
  3. 제 2 항에 있어서, 상기 1 단계에서 상기 절연막은 10000 내지 15000 Å으로 형성되는 것을 특징으로 하는 플러그 형성 방법.
  4. 제 3 항에 있어서, 상기 플러그용 금속막은 텅스텐인 것을 특징으로 하는 플러그 형성 방법.
  5. 제 4 항에 있어서, 상기 텅스텐은 화학 기상 증착 방법으로 증착되는 것을 특징으로 하는 플러그 형성방법.
KR1020070123938A 2007-11-30 2007-11-30 플러그 형성 방법 KR20090056685A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070123938A KR20090056685A (ko) 2007-11-30 2007-11-30 플러그 형성 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070123938A KR20090056685A (ko) 2007-11-30 2007-11-30 플러그 형성 방법

Publications (1)

Publication Number Publication Date
KR20090056685A true KR20090056685A (ko) 2009-06-03

Family

ID=40988034

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070123938A KR20090056685A (ko) 2007-11-30 2007-11-30 플러그 형성 방법

Country Status (1)

Country Link
KR (1) KR20090056685A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10734309B2 (en) 2014-11-03 2020-08-04 Samsung Electronics Co., Ltd. Semiconductor device having a trench with a convexed shaped metal wire formed therein

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10734309B2 (en) 2014-11-03 2020-08-04 Samsung Electronics Co., Ltd. Semiconductor device having a trench with a convexed shaped metal wire formed therein

Similar Documents

Publication Publication Date Title
JP4338614B2 (ja) 半導体装置およびその製造方法
KR100460771B1 (ko) 듀얼다마신 공정에 의한 다층 배선의 형성 방법
US6806574B2 (en) Semiconductor device having multilevel interconnections and method of manufacturing the same
JP2004253688A (ja) 半導体装置及びその製造方法
KR20090056685A (ko) 플러그 형성 방법
KR100590205B1 (ko) 반도체 장치의 배선 구조체 및 그 형성 방법
KR100914450B1 (ko) 반도체 소자의 금속 배선 형성 방법
KR20020086100A (ko) 다층 배선의 콘택 형성 방법
JP2004311477A (ja) 半導体装置の製造方法
KR100691940B1 (ko) 반도체소자의 배선 및 그 형성방법
KR100422912B1 (ko) 반도체 소자의 접촉부 및 그 형성 방법
KR100695514B1 (ko) 반도체 소자의 금속 배선 형성 방법
KR100729087B1 (ko) 반도체 장치 형성 방법
KR100373706B1 (ko) 반도체 소자의 배선 형성 방법
KR101161665B1 (ko) 반도체 소자의 다층금속배선 형성방법
KR100857989B1 (ko) 반도체 소자의 금속 배선 형성 방법
KR100632041B1 (ko) 반도체 소자의 금속 배선 형성 방법
KR100265972B1 (ko) 반도체장치의다층배선형성방법
KR100383084B1 (ko) 반도체 소자의 플러그 형성 방법
KR100271402B1 (ko) 반도체소자의접촉구형성방법
KR100861838B1 (ko) 반도체 소자의 금속배선 형성 방법
KR100846993B1 (ko) 반도체 소자의 배선 형성 방법
KR100279048B1 (ko) 반도체 소자의 금속 배선층 형성 방법
KR100249321B1 (ko) 반도체 소자의 플러그 형성방법
WO2008031255A1 (fr) Procédé de recouvrement au nitrure de silicium à auto-alignement pour un trou de contact sans bordure basé sur la technologie du cuivre

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application