KR101490477B1 - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR101490477B1
KR101490477B1 KR20080021668A KR20080021668A KR101490477B1 KR 101490477 B1 KR101490477 B1 KR 101490477B1 KR 20080021668 A KR20080021668 A KR 20080021668A KR 20080021668 A KR20080021668 A KR 20080021668A KR 101490477 B1 KR101490477 B1 KR 101490477B1
Authority
KR
South Korea
Prior art keywords
pixel electrode
data line
color filter
substrate
overlapping
Prior art date
Application number
KR20080021668A
Other languages
English (en)
Other versions
KR20090096227A (ko
Inventor
김동규
이성영
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR20080021668A priority Critical patent/KR101490477B1/ko
Priority to US12/243,493 priority patent/US8553183B2/en
Publication of KR20090096227A publication Critical patent/KR20090096227A/ko
Application granted granted Critical
Publication of KR101490477B1 publication Critical patent/KR101490477B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133514Colour filters
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136222Colour filters incorporated in the active matrix substrate

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 제1 기판, 상기 제1 기판 위에 형성되어 있으며 서로 이웃하는 제1 화소 전극 및 제2 화소 전극, 상기 제1 화소 전극 및 상기 제2 화소 전극 하부에 각각 형성되어 있고, 상기 제1 화소 전극과 상기 제2 화소 전극 사이에서 서로 중첩되어 있는 제1 색 필터 및 제2 색 필터, 그리고 상기 제1 색 필터와 상기 제2 색 필터가 중첩된 부분을 중심으로 좌측에 위치하는 제1 부분과 우측에 위치하는 제2 부분을 포함하는 데이터선을 포함하는 표시 장치에 관한 것이다.
데이터선, 색 필터 온 어레이, 셀 갭, 빛샘

Description

표시 장치{DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것이다.
액정 표시 장치는 현재 가장 널리 사용되고 있는 평판 표시 장치 중 하나로서, 전극이 형성되어 있는 두 장의 기판과 그 사이에 삽입되어 있는 액정층으로 이루어져 전극에 전압을 인가하여 액정층의 액정 분자들을 재배열시킴으로써 투과되는 빛의 양을 조절하는 표시 장치이다.
액정 표시 장치 중에서도 현재 주로 사용되는 것은 전기장 생성 전극이 두 표시판에 각각 구비되어 있는 구조이다. 이 중에서도, 하나의 표시판에는 복수의 박막 트랜지스터와 화소 전극이 행렬의 형태로 배열되어 있고, 대향하는 표시판에는 색 필터와 차광 부재가 형성되어 있고 그 전면을 공통 전극이 덮고 있는 구조가 주류이다.
그러나, 이러한 액정 표시 장치는 화소 전극과 색 필터가 각각 다른 표시판에 형성되므로 화소 전극과 색 필터 사이에 정확한 정렬(align)이 곤란하여 정렬 오차가 발생할 수 있다.
이를 해결하기 위하여 화소 전극과 색 필터를 동일한 표시판에 형성하는 색 필터 온 어레이(color filter on array, CoA) 구조가 제안되었다.
색 필터 온 어레이 구조는 일반적으로 색 필터, 화소 전극, 상기 화소 전극에 전압을 인가하기 위한 게이트선과 데이터선 등 복수의 신호선 및 이를 제어하기 위한 스위칭 소자가 하나의 표시판 위에 형성된다.
일반적으로 이웃하는 화소에 형성되어 있는 색 필터는 두 화소의 경계 부근에서 일부 중첩되어 있다. 그런데 색 필터 온 어레이 구조의 경우, 두 화소의 경계 부근에 데이터선과 같은 신호선이 위치하므로, 신호선 위에서 색 필터가 중첩하게 된다. 이 경우 두 화소의 경계 부근에서는 신호선의 두께와 색 필터가 중첩되어 두꺼워진 두께의 합만큼 단차가 높아지게 된다. 이에 따라 두 화소의 경계 부근에서는 색 필터가 형성되어 있는 표시판과 대향하는 표시판 사이의 간격이 작아져서 표시 장치 전체로 볼 때 셀 갭(cell gap)이 불균일해진다.
따라서 본 발명이 해결하고자 하는 과제는 색 필터 온 어레이 구조의 액정 표시 장치에서 색 필터가 중첩하는 부분의 단차를 낮추어 셀 갭의 균일성을 높이는 것이다.
본 발명의 한 실시예에 따른 표시 장치는 제1 기판, 상기 제1 기판 위에 형성되어 있으며 서로 이웃하는 제1 화소 전극 및 제2 화소 전극, 상기 제1 화소 전극 및 상기 제2 화소 전극 하부에 각각 형성되어 있고, 상기 제1 화소 전극과 상기 제2 화소 전극 사이에서 서로 중첩되어 있는 제1 색 필터 및 제2 색 필터, 그리고 상기 제1 색 필터와 상기 제2 색 필터가 중첩된 부분을 중심으로 좌측에 위치하는 제1 부분과 우측에 위치하는 제2 부분을 포함하는 데이터선을 포함한다.
상기 데이터선의 상기 제1 부분은 상기 제1 화소 전극과 중첩하고, 상기 제2 부분은 상기 제2 화소 전극과 중첩할 수 있다.
상기 데이터선의 상기 제1 부분은 상기 제1 화소 전극과 폭 전체가 중첩하는 부분을 포함하고, 상기 제2 부분은 상기 제2 화소 전극과 폭 전체가 중첩하는 부분을 포함할 수 있다.
상기 데이터선의 상기 제1 부분과 상기 제2 부분은 교대로 배치되어 있을 수 있다.
상기 제1 화소 전극과 중첩하는 상기 데이터선의 상기 제1 부분의 면적과 상기 제2 화소 전극과 중첩하는 상기 데이터선의 상기 제2 부분의 면적이 실질적으로 동일할 수 있다.
상기 데이터선의 상기 제1 부분과 상기 제2 부분은 각각 제1 방향으로 뻗어 있으며, 상기 데이터선은 상기 제1 부분과 상기 제2 부분을 연결하는 제3 부분을 더 포함할 수 있다.
상기 표시 장치는 상기 제1 화소 전극의 변 또는 상기 제2 화소 전극의 변과 중첩하며 상기 데이터선의 제1 부분 또는 제2 부분과 나란하게 배치되는 제1 차광 부재를 더 포함할 수 있다.
상기 제1 차광 부재는 상기 제1 색 필터와 상기 제2 색 필터가 중첩된 부분 을 중심으로 하여 상기 데이터선의 제1 부분 또는 상기 데이터선의 제2 부분의 맞은편에 위치할 수 있다.
상기 표시 장치는 상기 데이터선 하부에 형성되어 있으며 상기 데이터선과 실질적으로 동일한 평면 모양을 가지는 반도체, 그리고 상기 반도체 하부에 형성되어 있는 제2 차광 부재를 더 포함할 수 있다.
상기 표시 장치는 상기 제1 기판과 마주하는 제2 기판, 상기 제2 기판 위에 형성되어 있는 제3 차광 부재, 상기 제3 차광 부재 위에 형성되어 있는 공통 전극, 그리고 상기 제1 기판과 상기 제2 기판 사이에 개재되어 있는 액정층을 더 포함하고, 상기 제3 차광 부재의 폭은 상기 데이터선의 폭, 상기 제1 화소 전극과 상기 제2 화소 전극 사이의 간격 및 상기 제1 차광 부재와 상기 제1 화소 전극 또는 상기 제2 화소 전극이 중첩하는 폭을 합한 값과 같거나 클 수 있다.
본 발명의 다른 실시예에 따른 표시 장치는 제1 기판, 상기 제1 기판 위에 형성되어 있으며 서로 이웃하는 제1 화소 전극 및 제2 화소 전극, 그리고 상기 제1 화소 전극과 상기 제2 화소 전극 사이를 지나는 가상의 직선을 중심으로 하여, 상기 제1 화소 전극 쪽에 위치하는 제1 부분과 상기 제2 화소 전극 쪽에 위치하는 제2 부분 및 상기 제1 부분과 상기 제2 부분을 연결하는 제3 부분을 포함하는 데이터선을 포함하고, 상기 데이터선의 상기 제1 부분은 폭 전체가 상기 제1 화소 전극과 중첩하며 상기 데이터선의 상기 제2 부분은 폭 전체가 상기 제2 화소 전극과 중첩할 수 있다.
상기 표시 장치는 상기 제1 화소 전극 및 상기 제2 화소 전극의 하부에 각각 형성되어 있는 제1 색 필터 및 제2 색 필터를 더 포함하고, 상기 제1 색 필터 및 상기 제2 색 필터는 상기 제1 화소 전극과 상기 제2 화소 전극 사이에서 중첩되어 있을 수 있다.
상기 데이터선의 제1 부분 및 제2 부분은 상기 제1 색 필터와 상기 제2 색 필터가 중첩된 부분을 벗어난 위치에 배치되어 있을 수 있다.
상기 데이터선의 제1 부분은 두 개의 상기 데이터선의 제2 부분 사이에 배치되어 있을 수 있다.
상기 데이터선의 제1 부분과 제2 부분은 면적이 실질적으로 동일할 수 있다.
상기 표시 장치는 상기 제1 화소 전극의 변 또는 상기 제2 화소 전극의 변과 일부 중첩하며 상기 데이터선의 제1 부분 또는 제2 부분과 나란히 배치되어 있는 제1 차광 부재를 더 포함할 수 있다.
상기 제1 차광 부재는 상기 제1 색 필터와 상기 제2 색 필터가 중첩된 부분을 중심으로 하여 상기 데이터선의 제1 부분 또는 상기 데이터선의 제2 부분의 맞은편에 위치할 수 있다.
상기 표시 장치는 상기 데이터선 하부에 형성되어 있으며 상기 데이터선과 실질적으로 동일한 평면 모양을 가지는 반도체, 그리고 상기 반도체 하부에 형성되어 있는 제2 차광 부재를 더 포함할 수 있다.
상기 표시 장치는 상기 제1 기판과 마주하는 제2 기판, 상기 제2 기판 위에 형성되어 있는 제3 차광 부재, 상기 제3 차광 부재 위에 형성되어 있는 공통 전극, 그리고 상기 제1 기판과 상기 제2 기판 사이에 개재되어 있는 액정층을 더 포함하 고, 상기 제3 차광 부재의 폭은 상기 데이터선의 폭, 상기 제1 화소 전극과 상기 제2 화소 전극 사이의 간격 및 상기 제1 차단 부재와 상기 제1 화소 전극 또는 상기 제2 화소 전극이 중첩하는 폭을 합한 값과 같거나 클 수 있다.
데이터선이 색 필터의 중첩 부분을 피하여 형성됨으로써 색 필터의 중첩 부분의 단차가 높아지는 것을 방지할 수 있고 이에 따라 셀 갭을 균일하게 할 수 있다.
또한 데이터선 및 차광 부재를 형성함으로써 이웃하는 색 필터가 중첩하는 부분에서 형성된 경사로 인하여 발생하는 빛샘을 방지할 수 있다.
또한 화소 전극이 데이터선의 폭 전체를 덮음으로써 각 화소마다 기생 용량이 불균일해지는 것을 방지할 수 있다.
그러면 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함 한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.
[실시예 1]
먼저, 도 1 및 도 2를 참고하여 본 발명의 한 실시예에 따른 액정 표시 장치에 대하여 설명한다.
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치에서 이웃하는 두 개의 화소를 보여주는 배치도이고, 도 2는 도 1의 액정 표시 장치를 II-II 선을 따라 자른 단면도이다.
도 1 및 도 2를 참고하면, 본 실시예에 따른 액정 표시 장치는 서로 마주하는 박막 트랜지스터 표시판(100)과 공통 전극 표시판(200) 및 이들 두 표시판(100, 200) 사이에 개재되어 있는 액정층(3)을 포함한다.
먼저 박막 트랜지스터 표시판(100)에 대하여 설명한다.
절연 기판(110) 위에 복수의 게이트선(121), 복수의 제1 차광 부재(122) 및 복수의 제2 차광 부재(123)를 포함하는 게이트 도전체가 형성되어 있다.
게이트선(121)은 게이트 신호를 전달하고 주로 가로 방향으로 뻗어 있다. 각 게이트선(121)은 위로 돌출한 게이트 전극(124)과 다른 층 또는 외부 구동 회로와의 접속을 위하여 면적이 넓은 끝 부분(129)을 포함한다.
제1 차광 부재(122)는 게이트선(121)과 분리되어 있으며 세로 방향으로 긴 막대 모양을 가진다. 이 때 두 개의 게이트선(121) 사이에 위치하는 복수 개의 제1 차광 부재(122)는 행 방향으로 일정 간격을 두고 배열되어 있으며 열 방향으로 교대로 어긋나게 배열되어 있다.
제2 차광 부재(123)는 게이트선(121) 및 제1 차광 부재(122)와 분리되어 있으며 주로 세로 방향으로 긴 막대 모양이다. 제2 차광 부재(123)는 제1 차광 부재(122)와 이웃하게 위치한다.
제1 차광 부재(122)와 제2 차광 부재(123)는 각각 플로팅(floating) 되어 있다.
게이트 도전체 위에는 질화규소(SiNx) 또는 산화규소(SiO2) 따위로 만들어진 게이트 절연막(140)이 형성되어 있다.
게이트 절연막(140) 위에는 수소화 비정질 규소 또는 다결정 규소 따위로 만들어진 반도체(151)가 형성되어 있다. 반도체(151)는 주로 세로 방향으로 뻗어 있으나 적어도 두 번 꺾인 모양을 가지며, 게이트 전극(124)을 향하여 뻗어 나온 복수의 돌출부(154)를 포함한다.
반도체(151) 위에는 복수의 선형 및 섬형 저항성 접촉 부재(161, 165)가 형성되어 있다. 선형 저항성 접촉 부재(161)는 복수의 돌출부(163)를 가지며, 이 돌출부(163)와 섬형 저항성 접촉 부재(165)는 쌍을 이루어 반도체(151)의 돌출부(154) 위에 위치한다. 저항성 접촉 부재(161, 165)는 인(P) 따위의 n형 불순물이 고농도로 도핑되어 있는 n+형 수소화 비정질 규소 따위의 물질로 만들어지거나 실리사이드로 만들어질 수 있다.
저항성 접촉 부재(161, 165) 위에는 데이터선(171) 및 드레인 전극(175)이 형성되어 있다.
데이터선(171)은 데이터 신호를 전달하며 주로 세로 방향으로 뻗어 게이트선(121)과 교차한다. 그러나 각 데이터선(171)은 전체에 걸쳐 일직선 상에 있지 않으며 적어도 두 번 꺾여 있다. 즉 각 데이터선(171)은 도 1에서 보는 바와 같이 세로 방향으로 뻗은 제1 세로부(171a), 제1 세로부(171a)에서 오른쪽으로 꺾인 후 가로 방향으로 뻗은 제1 가로부(171c), 제1 가로부(171c)에서 아래쪽으로 꺾인 후 세로 방향으로 뻗은 제2 세로부(171b), 그리고 제2 세로부(171b)에서 왼쪽으로 꺾인 후 가로 방향으로 뻗은 제2 가로부(171d)를 포함한다. 제1 세로부(171a), 제1 가로부(171c), 제2 세로부(171b) 및 제2 가로부(171d)는 여러 번 반복될 수 있다. 그러나 데이터선(171)의 모양 및 꺾인 횟수 따위는 변형될 수 있다.
제1 차광 부재(122)는 데이터선(171)의 제1 세로부(171a)와 제2 세로부(171b)와 각각 나란히 배치되어 있다. 본 실시예에서는 제1 차광 부재(122)가 게이트선(121)과 동일한 층에 형성되어 있지만 데이터선(171)과 동일한 층에 형성될 수도 있다.
각 데이터선(171)은 게이트 전극(124)을 향하여 뻗은 복수의 소스 전극(173)과 다른 층 또는 외부 구동 회로와의 접속을 위하여 면적이 넓은 끝 부분(179)을 포함한다.
드레인 전극(175)은 데이터선(171)과 분리되어 있고 게이트 전극(124)을 중심으로 소스 전극(173)과 마주한다. 각 드레인 전극(175)은 면적이 넓은 한쪽 끝 부분과 막대형인 다른 쪽 끝 부분을 가진다. 막대형 끝 부분은 구부러진 소스 전 극(173)으로 일부 둘러싸여 있다.
하나의 게이트 전극(124), 하나의 소스 전극(173) 및 하나의 드레인 전극(175)은 반도체(151)의 돌출부(154)와 함께 하나의 박막 트랜지스터(thin film transistor, TFT)를 이루며, 박막 트랜지스터의 채널은 소스 전극(173)과 드레인 전극(175) 사이의 반도체(151)의 돌출부(154)에 형성된다.
반도체(151)는 박막 트랜지스터가 위치하는 돌출부(154)를 제외하면 데이터선(171) 및 드레인 전극(175)과 실질적으로 동일한 평면 모양을 가진다.
선형 저항성 접촉 부재(161)는 반도체(151)와 데이터선(171) 사이에 끼어 있으며 데이터선(171)과 실질적으로 동일한 평면 모양을 가진다. 섬형 저항성 접촉 부재(165)는 반도체(151)와 드레인 전극(175) 사이에 끼어 있으며 드레인 전극(175)과 실질적으로 동일한 평면 모양을 가진다.
제2 차광 부재(123)는 반도체(151)의 하부에 위치하며 데이터선(171)과 반도체(151)를 따라 복수 개가 배치되어 있다. 제2 차광 부재(123)는 반도체(151)의 하부에 위치하여 백라이트와 같은 광원으로부터 나오는 빛이 반도체(151)에 유입되는 것을 차단할 수 있다.
데이터선(171) 및 드레인 전극(175) 위에는 질화규소 또는 산화규소 따위로 만들어진 차단층(160)이 형성되어 있다. 차단층(160)은 후술할 색 필터(230)의 안료가 소스 전극(173)과 드레인 전극(175) 사이에 노출되어 있는 반도체(151)의 돌출부(154)로 유입되는 것을 방지할 수 있다.
차단층(160) 위에는 색 필터(230)가 형성되어 있다. 색 필터(230)는 적색 필터(230R), 녹색 필터(230G) 및 청색 필터(230B) 따위의 기본 삼원색 필터를 포함한다. 그러나 여기서는 설명의 편의상 적색 필터(230R), 녹색 필터(230G) 및 청색 필터(230B)만을 예시하지만, 다른 색을 표현하는 색 필터를 포함할 수도 있고 색 필터 대신 색을 표현하지 않는 투명 절연막을 둘 수도 있다.
적색 필터(230R), 녹색 필터(230G) 및 청색 필터(230B)는 주로 세로 방향을 따라 스트라이프(stripe) 형태로 배열되어 있다. 또는 적색 필터(230R), 녹색 필터(230G) 및 청색 필터(230B)는 각 화소별로 교대로 배열될 수도 있다.
색 필터(230)의 양쪽 가장자리는 이웃하는 색 필터(230)와 서로 중첩하게 형성되어 있으며, 예컨대 청색 필터(230B)의 한쪽 가장자리는 이웃하는 녹색 필터(230G)와 중첩되어 있으며 다른 한쪽 가장자리는 이웃하는 적색 필터(230R)와 중첩되어 있다. 이와 같이 이웃하는 색 필터를 중첩하게 형성함으로써 화소 사이에서 누설되는 빛을 차단할 수 있다.
이 때 색 필터가 중첩되어 있는 부분은 다른 부분보다 단차가 높으며, 도면에서는 적색 필터(230R)와 녹색 필터(230G)가 중첩하는 부분, 녹색 필터(230G)와 청색 필터(230B)가 중첩하는 부분 및 청색 필터(230B)와 적색 필터(230R)가 중첩하는 부분의 중심선을 각각 'RG', 'GB' 및 'BR'로 표시하였다.
색 필터의 중첩부(RG, GB, BR)의 하부에는 데이터선(171)의 제1 및 제2 세로부(171a, 171b)가 위치하지 않는다. 즉 데이터선(171)의 제1 세로부(171a)는 색 필터의 중첩부(RG, GB, BR)의 좌측에 위치하고 데이터선(171)의 제2 세로부(171b)는 색 필터의 중첩부(RG, GB, BR)의 우측에 위치한다. 그러나 좌우는 바뀔 수 있 다.
제1 차광 부재(122)는 색 필터의 중첩부(RG, GB, BR)를 중심으로 하여 데이터선(171)의 제1 세로부(171a) 또는 데이터선(171)의 제2 세로부(171b)의 맞은편에 위치할 수 있다.
색 필터(230) 위에는 덮개층(180)이 형성되어 있다. 덮개층(180)은 질화규소 또는 산화규소 따위의 무기 절연 물질로 만들어질 수 있으며, 색 필터(230)가 들뜨는 것을 방지하고 후속 공정에서 색 필터(230)에 식각액 등의 화학액이 유입되는 것을 방지할 수 있다.
덮개층(180), 색 필터(230) 및 차단층(160)에는 드레인 전극(175)과 데이터선(171)의 끝 부분(179)을 각각 드러내는 복수의 접촉 구멍(185, 182)이 형성되어 있고, 덮개층(180), 차단층(160) 및 게이트 절연막(140)에는 게이트선(121)의 끝 부분(129)을 드러내는 복수의 접촉 구멍(181)이 형성되어 있다.
덮개층(180) 위에는 복수의 화소 전극(191) 및 복수의 접촉 보조 부재(81, 82)가 형성되어 있다.
화소 전극(191)은 접촉 구멍(185)을 통하여 드레인 전극(175)과 연결되어 있으며 드레인 전극(175)으로부터 데이터 전압을 인가받는다.
각 화소 전극(191)은 직사각형 모양이며 두 개의 게이트선(121)과 두 개의 데이터선(171)에 의해 정의되는 영역에서 게이트선(121) 및 데이터선(171)과 일부 중첩하게 형성되어 있다.
이 때 화소 전극(191)은 양쪽에 위치한 데이터선(171)과 비대칭적으로 중첩 한다. 예컨대 화소 전극(191)의 한쪽은 데이터선(171)의 제1 세로부(171a)와 중첩하며 다른 한쪽은 데이터선(171)의 제2 세로부(171b)와 중첩한다. 이 때 화소 전극(191)은 데이터선(171)의 제1 세로부(171a)와 제2 세로부(171b)의 폭을 완전히 덮도록 중첩한다.
이와 같이 본 실시예에서는 데이터선(171)의 제1 세로부(171a)와 제2 세로부(171b)가 색 필터의 중첩 부분(RG, GB, BR)의 하부에 위치하지 않고 각각 색 필터의 중첩 부분(RG, GB, BR)의 좌우에 위치하도록 한다. 이와 같이 데이터선(171)이 색 필터의 중첩 부분(RG, GB, BR)을 피하여 형성됨으로써 색 필터의 중첩 부분의 단차가 높아지는 것을 방지할 수 있고 이에 따라 셀 갭을 균일하게 할 수 있다.
만일 색 필터의 중첩 부분(RG, GB, BR)의 하부에 데이터선(171)이 존재하는 경우 이웃하는 색 필터가 중첩되어 두꺼워진 두께에 데이터선(171), 반도체(151) 및 선형 저항성 접촉 부재(161)의 두께만큼 단차가 더 높아지게 되고, 이 경우 두 화소의 경계 부근에서 공통 전극 표시판(200)과의 간격, 즉 셀 갭이 현저하게 작아진다. 두 화소의 경계 부근에서 셀 갭이 현저하게 작아지는 경우 그 부분에서 액정이 채워지지 않을 수 있고 후속 공정 중 세정액 등이 그 부분에 고이게 되어 표시 특성이 불균일해질 수 있다.
본 실시예에서는 데이터선(171)의 제1 세로부(171a)와 제2 세로부(171b)가 색 필터의 중첩 부분(RG, GB, BR)의 하부에 위치하지 않도로 함으로써 셀 갭을 균일하게 할 수 있다.
또한 본 실시예에서 색 필터의 중첩 부분(RG, GB, BR)의 좌우에 위치한 데이 터선(171)의 제1 세로부(171a)와 제2 세로부(171b)는 각각 다른 화소 전극(191)과 중첩한다. 즉 이웃하는 두 화소 전극(191) 사이를 지나는 가상의 직선을 중심으로 할 때 데이터선(171)의 제1 부분(171a)은 좌측의 화소 전극(191) 쪽에 위치할 수 있고 데이터선(171)의 제2 부분(171b)은 우측의 화소 전극(191) 쪽에 위치할 수 있고, 여기서 가상의 직선은 대략 색 필터의 중첩 부분의 중심선이라고 볼 수 있다.
데이터선(171)의 제1 세로부(171a)와 제2 세로부(171b)는 이웃하는 색 필터가 중첩하는 부분에서 형성된 경사로 인하여 발생하는 빛샘을 방지할 수 있다.
이 때 데이터선(171)의 제1 세로부(171a)와 화소 전극(191)이 중첩하는 면적과 데이터선(171)의 제2 세로부(171b)와 화소 전극(191)이 중첩하는 면적은 실질적으로 동일할 수 있다.
또한 본 실시예에서 화소 전극(191)은 데이터선(171)의 제1 세로부(171a) 또는 제2 세로부(171b)의 폭을 완전히 덮도록 중첩함으로써 각 화소마다 데이터선(171)과 화소 전극(191)의 중첩 면적이 다를 때 발생하는 기생 용량의 불균일을 방지할 수 있다.
한편 복수의 제1 차광 부재(122)는 화소 전극(191)의 가장자리 부근 중 데이터선(171)의 제1 부분(171a)과 제2 부분(171b)이 위치하지 않는 부분에 형성됨으로써 색 필터가 중첩하는 부분에서 형성된 경사로 인하여 발생하는 빛샘을 방지할 수 있다. 이 때 제1 차광 부재(122)는 화소 전극(191)의 변과 일부분은 중첩하고 일부분은 중첩하지 않으며, 중첩되지 않은 부분은 화소 전극(191)의 끝단으로부터 약 1 내지 5㎛, 바람직하게는 약 2㎛ 정도 돌출될 수 있다.
다음 공통 전극 표시판(200)에 대하여 설명한다.
절연 기판(210) 위에 소정 간격으로 분리되어 있는 블랙 매트릭스(black matrix)라고 불리는 복수의 제3 차광 부재(220)가 형성되어 있다. 그러나 제3 차광 부재(220)는 박막 트랜지스터 표시판(100)에 형성될 수도 있다.
제3 차광 부재(220)는 세로 방향으로 길게 뻗은 선형부(220a)와 박막 트랜지스터 부분에 대응하는 돌출부(220b)를 가질 수 있으며, 이 때 선형부(220a)는 이웃하는 두 화소 전극(191)의 변을 충분히 덮을 수 있는 폭을 가질 수 있다.
도 2를 참고하면, 제3 차광 부재(220)의 선형부(220a)의 폭(s)은 화소 전극(191)과 중첩된 데이터선(171)의 끝단으로부터 화소 전극(191)의 끝단까지의 거리(p), 이웃하는 화소 전극(191)과 화소 전극(191) 사이의 간격(q) 및 제1 차광 부재(122)와 화소 전극(191)이 중첩하는 폭(r)을 합한 값과 같거나 공정 마진을 고려하여 그보다 넓을 수 있다. 여기서 화소 전극(191)의 끝단으로부터 중첩된 데이터선(171)의 끝단까지의 거리(p)는 데이터선(171)의 폭(p1) 및 공정 마진(p2)을 포함한다.
제3 차광 부재(220)는 색 필터가 중첩하는 부분에서 형성된 경사로 인하여 발생하는 빛샘을 방지할 수 있다.
제3 차광 부재(220) 위에는 평탄화막(250) 및 공통 전극(270)이 형성되어 있다.
박막 트랜지스터 표시판(100)과 공통 전극 표시판(200)의 각 내면에는 배향 막(11, 21)이 각각 형성되어 있고, 각 외면에는 편광판(도시하지 않음)이 부착되어 있다.
박막 트랜지스터 표시판(100)과 공통 전극 표시판(200) 사이에는 복수의 액정 분자(310)를 포함하는 액정층(3)이 개재되어 있다. 액정 분재(310)는 양의 유전율 이방성을 가지며, 전기장이 없는 상태에서 그 장축이 두 표시판(100, 200)의 표면에 대하여 수평을 이루도록 배향되며 공통 전극(270)과 화소 전극(191) 사이에 전기장이 생성되는 경우 소정 방향으로 재배열된다.
[실시예 2]
이하 본 발명의 다른 실시예에 따른 액정 표시 장치에 대하여 도면을 참고하여 설명한다. 본 실시예는 전술한 실시예와 달리 각 화소는 한 쌍의 부화소를 포함한다. 전술한 실시예와 중복되는 설명은 생략하고, 동일한 구성 요소는 동일한 도면 번호를 부여한다.
도 3은 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.
도 3을 참고하면, 본 실시예에 따른 액정 표시 장치는 복수 쌍의 게이트선(121a, 121b), 복수의 데이터선(171) 및 복수의 유지 전극선(131)을 포함하는 신호선과 이에 연결된 복수의 화소(PX)를 포함한다.
각 화소(PX)는 한 쌍의 부화소(PXa/PXb)를 포함하며, 각 부화소(PXa/PXb)는 각각 해당 게이트선(121a/121b) 및 데이터선(171)에 연결되어 있는 스위칭 소자(Qa/Qb)와 이에 연결된 액정 축전기(Clca/Clcb), 그리고 스위칭 소자(Qa/Qb) 및 유지 전극선(131)에 연결되어 있는 유지 축전기(storage capacitor)(Csta/Cstb)를 포함한다.
그러면 도 3에 도시한 액정 표시 장치의 하나의 예에 대하여 도 4 내지 도 7을 참고하여 설명한다.
도 4는 본 발명의 다른 실시예에 따른 액정 표시 장치의 배치도이고, 도 5는 도 4의 액정 표시 장치에서 박막 트랜지스터 표시판의 배치도이고, 도 6은 도 4의 액정 표시 장치에서 공통 전극 표시판의 배치도이고, 도 7은 도 4의 액정 표시 장치를 VII-VII 선을 따라 자른 단면도이다.
먼저 박막 트랜지스터 표시판(100)에 대하여 설명한다.
절연 기판(110) 위에 복수 쌍의 제1 및 제2 게이트선(121a, 121b), 유지 전극선(131), 복수의 제1 차광 부재(122) 및 복수의 제2 차광 부재(123)를 포함하는 게이트 도전체가 형성되어 있다.
제1 게이트선(121a)은 아래로 돌출한 제1 게이트 전극(124a)과 다른 층 또는 외부 구동 회로와의 접속을 위한 넓은 끝 부분(129a)을 포함한다. 제2 게이트선(121b)은 위로 돌출한 제2 게이트 전극(124b)과 다른 층 또는 외부 구동 회로와의 접속을 위한 넓은 끝 부분(129b)을 포함한다.
유지 전극선(131)은 공통 전압 등의 소정의 전압을 인가 받으며, 주로 가로 방향으로 뻗어 있다. 유지 전극선(131)은 제1 게이트선(121a) 및 제2 게이트선(121b) 사이에 위치하며, 아래 위로 확장된 복수의 유지 전극(133)을 포함한다. 그러나 유지 전극(133)을 비롯한 유지 전극선(131)의 모양 및 배치는 여러 형태로 변형될 수 있다.
게이트 도전체 위에는 게이트 절연막(140)이 형성되어 있고, 그 위에는 돌출부(154a, 154b)를 가진 반도체(151), 돌출부(163a, 163b)를 가진 선형 저항성 접촉 부재(161) 및 섬형 저항성 접촉 부재(165a, 165b)가 형성되어 있다.
선형 저항성 접촉 부재(161), 섬형 저항성 접촉 부재(165a, 165b) 및 게이트 절연막(140) 위에는 데이터선(171)과 제1 및 제2 드레인 전극(175a, 175b)을 포함하는 데이터 도전체가 형성되어 있다.
데이터선(171)은 전체에 걸쳐 일직선 상에 있지 않으며, 적어도 두 번 꺾여 있다. 데이터선(171)은 전술한 실시예와 마찬가지로 제1 세로부, 제1 가로부, 제2 세로부 및 제2 가로부가 여러번 반복된다.
각 데이터선(171)은 제1 및 제2 게이트 전극(124a, 124b)을 향하여 각각 뻗은 복수 쌍의 제1 및 제2 소스 전극(173a, 173b)과 다른 층 또는 외부 회로와의 접속을 위하여 면적이 넓은 끝 부분(179)을 포함한다.
제1 및 제2 드레인 전극(175a, 175b)은 서로 분리되어 있고 데이터선(171)과도 분리되어 있다.
제1 및 제2 드레인 전극(175a, 175b)은 제1 및 제2 게이트 전극(124a, 124b)을 중심으로 제1 및 제2 소스 전극(173a, 173b)과 마주하며, 막대형 끝 부분은 구부러진 제1 및 제2 소스 전극(173a, 173b)으로 일부 둘러싸여 있다.
반도체(151)는 박막 트랜지스터가 위치하는 돌출부(154)를 제외하면 데이터선(171) 및 드레인 전극(175)과 실질적으로 동일한 평면 모양을 가진다.
선형 저항성 접촉 부재(161)는 반도체(151)와 데이터선(171) 사이에 끼어 있으며 데이터선(171)과 실질적으로 동일한 평면 모양을 가진다. 섬형 저항성 접촉 부재(165)는 반도체(151)와 드레인 전극(175) 사이에 끼어 있으며 드레인 전극(175)과 실질적으로 동일한 평면 모양을 가진다.
데이터 도전체 위에는 차단층(160)이 형성되어 있고, 그 위에는 적색 필터(230R), 녹색 필터(230G) 및 청색 필터(230B)를 포함하는 색 필터(230)가 형성되어 있다. 색 필터(230)는 유지 전극(133) 위에서 차단층(160)을 드러내는 복수의 개구부(237a, 237b)를 가진다. 개구부(237a, 237b)가 형성됨으로써 유지 전극(133)과 화소 전극(191) 사이에서 유지 용량을 형성하는 유전체의 두께를 얇게 하여 유지 용량을 증가시킬 수 있다.
색 필터(230)의 양쪽 가장자리는 이웃하는 색 필터(230)와 서로 중첩하게 형성되어 있으며, 예컨대 청색 필터(230B)의 한쪽 가장자리는 이웃하는 녹색 필터(230G)와 중첩되어 있으며 다른 한쪽 가장자리는 이웃하는 적색 필터(230R)와 중첩되어 있다. 이 때 색 필터가 중첩되어 있는 부분은 다른 부분보다 단차가 높으며, 도면에서는 적색 필터(230R)와 녹색 필터(230G)가 중첩하는 부분, 녹색 필터(230G)와 청색 필터(230B)가 중첩하는 부분 및 청색 필터(230B)와 적색 필터(230R)가 중첩하는 부분의 중심선을 각각 'RG', 'GB' 및 'BR'로 표시하였다.
색 필터의 중첩부(RG, GB, BR)는 데이터선(171)의 제1 및 제2 세로부와 중첩하지 않으며, 데이터선(171)의 제1 세로부는 색 필터의 중첩부(RG, GB, BR)의 좌측에 위치하고 데이터선(171)의 제2 세로부는 색 필터의 중첩부(RG, GB, BR)의 우측 에 위치한다. 이와 같이 데이터선(171)이 색 필터의 중첩 부분(RG, GB, BR)을 피하여 형성됨으로써 색 필터의 중첩 부분의 단차가 높아지는 것을 방지할 수 있고 이에 따라 셀 갭을 균일하게 할 수 있다.
색 필터(230) 위에는 덮개층(180)이 형성되어 있다.
덮개층(180), 색 필터(230) 및 차단층(160)에는 제1 및 제2 드레인 전극(175a, 175b)을 각각 드러내는 접촉 구멍(185a, 185b)과 데이터선(171)의 끝 부분(179)을 드러내는 접촉 구멍(182)이 형성되어 있다. 또한 덮개층(180), 차단층(160) 및 게이트 절연막(140)에는 게이트선(121)의 끝 부분(129)을 드러내는 복수의 접촉 구멍(181)이 형성되어 있다.
덮개층(180) 위에는 화소 전극(191) 및 복수의 접촉 구멍(81a, 81b, 82)이 형성되어 있다.
각 화소 전극(191)은 서로 분리되어 있는 한 쌍의 제1 및 제2 부화소 전극(191a, 191b)을 포함한다. 한 쌍의 제1 및 제2 부화소 전극(191a, 191b)은 간극(gap)(91, 92a, 92b)을 사이에 두고 서로 맞물려 있다.
제1 부화소 전극(191a)은 대략 밑변이 데이터선(171)과 나란하게 놓인 등변 사다리꼴로서 밑변이 사다리꼴로 움푹 파여 있으며 대부분이 제2 부화소 전극(191b)으로 둘러싸여 있다. 제2 부화소 전극(191b)은 왼쪽 변에서 서로 연결되어 있는 상부, 하부 및 중앙 사다리꼴 부로 이루어져 있다.
제2 부화소 전극(191b)은 상부 사다리꼴부의 윗변에서 오른쪽 변을 향하여 뻗은 절개부(93a, 94a) 및 하부 사다리꼴부의 아래 변에서 오른쪽 변을 향하여 뻗 은 절개부(93b, 94b)를 가진다. 제2 부화소 전극(191b)의 중앙 사다리꼴부는 제1 부화소 전극(191a)의 움푹 파여 있는 밑변에 끼어 있다.
제1 부화소 전극(191a)과 제2 부화소 전극(191b) 사이의 간극(91, 92a, 92b)은 제1 및 제2 게이트선(121a, 121b)과 약 45도를 이루는 두 쌍의 상부 사선부 및 하부 사선부와 세로부를 포함하며, 세로부는 유지 전극선(131)을 가로지른다.
이하에서는 설명의 편의를 위하여 간극(91, 92a, 92b) 또한 절개부로 표현한다. 절개부(91-94b)는 유지 전극선(131)을 중심으로 하여 거의 반전 대칭을 이루며, 이들은 제1 및 제2 게이트선(121a, 121b)에 대하여 약 45도의 각도를 이루며 서로 수직하게 뻗어 있다. 화소 전극(191)은 이들 절개부(91-94b)에 의하여 복수의 영역으로 분할된다.
이 때 영역의 수효 또는 절개부의 수효는 화소 전극(191)의 크기, 화소 전극(191)의 가로변과 세로변의 길이 비, 액정층(3)의 종류나 특성 등 설계 요소에 따라서 달라질 수 있다.
제1 및 제2 부화소 전극(191a, 191b)은 접촉 구멍(185a, 185b)을 통하여 제1 및 제2 드레인 전극(175a, 175b)과 각각 연결되어 있으며, 제1 및 제2 드레인 전극(175a, 175b)으로부터 데이터 전압을 인가 받는다. 한 쌍의 부화소 전극(191a, 191b)에는 하나의 신호에 대하여 미리 설정되어 있는 서로 다른 데이터 전압이 인가되는데, 그 크기는 부화소 전극(191a, 191b)의 크기 및 모양에 따라 설정될 수 있다. 또한 부화소 전극(191a, 191b)은 면적이 서로 다를 수 있는데, 예컨대 제1 부화소 전극(191a)은 제2 부화소 전극(191b)에 비하여 높은 전압을 인가 받으며 제 2 부화소 전극(191b)보다 면적이 작을 수 있다.
접촉 보조 부재(81a, 81b, 82)는 각각 접촉 구멍(181a, 181b, 182)을 통하여 제1 및 제2 게이트선(121a, 121b)의 끝 부분(129a, 129b) 및 데이터선(171)의 끝 부분(179)과 연결된다.
본 실시예에서도 전술한 실시예와 마찬가지로, 화소 전극(191)은 양쪽에 위치한 데이터선(171)과 비대칭적으로 중첩한다. 즉 화소 전극(191)의 한쪽은 데이터선(171)의 제1 세로부와 중첩하며 다른 한쪽은 데이터선(171)의 제2 세로부와 중첩한다. 이 때 데이터선(171)의 제1 세로부(171a)와 제2 세로부(171b)는 이웃하는 색 필터가 중첩하는 부분에서 형성된 경사로 인하여 발생하는 빛샘을 방지할 수 있다.
또한 복수의 제1 차광 부재(122)는 화소 전극(191)의 가장자리 부근 중 데이터선(171)의 제1 부분(171a)과 제2 부분(171b)이 위치하지 않는 부분에 형성됨으로써 색 필터가 중첩하는 부분에서 형성된 경사로 인하여 발생하는 빛샘을 방지할 수 있다. 이 때 제1 차광 부재(122)는 화소 전극(191)의 변과 일부는 중첩하고 일부는 중첩하지 않으며, 중첩되지 않은 부분은 화소 전극(191)의 끝단으로부터 약 1 내지 5㎛, 바람직하게는 약 2㎛ 정도 돌출될 수 있다.
다음 공통 전극 표시판(200)에 대하여 설명한다.
절연 기판(210) 위에 제3 차광 부재(220)가 형성되어 있다. 제3 차광 부재(220)는 세로 방향으로 길게 뻗은 선형부(220a)와 박막 트랜지스터에 대응하는 돌출부(220b)를 포함한다. 제3 차광 부재(220)의 선형부(220a)는 박막 트랜지스터 표시판(100)의 데이터선(171)의 폭, 색 필터가 중첩된 부분 및 제1 차광 부재(122)의 폭의 합과 같거나 그보다 넓은 폭을 가지며, 돌출부(220b)은 박막 트랜지스터에 대응하도록 위치한다.
제3 차광 부재(220)의 폭은 도 3에서 보는 바와 같이 화소 전극(191)과 중첩된 데이터선(171)의 끝단으로부터 화소 전극(191)의 끝단까지의 거리(p), 이웃하는 화소 전극(191)과 화소 전극(191) 사이의 간격(q) 및 제1 차광 부재(122)와 화소 전극(191)이 중첩하는 폭(r)을 합한 값과 같거나 그보다 넓을 수 있다. 여기서 화소 전극(191)의 끝단으로부터 중첩된 데이터선(171)의 끝단까지의 거리(p)는 데이터선(171)의 폭(p1) 및 공정 마진(p2)을 포함한다.
제3 차광 부재(220) 위에는 평탄화막(250)이 형성되어 있고 그 위에는 공통 전극(270)이 형성되어 있다.
공통 전극(270)에는 복수의 절개부(71, 72, 73a, 73b, 74a, 74b, 75a, 75b)가 형성되어 있다. 하나의 절개부 집합(71-75b)은 하나의 화소 전극(191)과 마주하며 중앙 절개부(71, 72), 상부 사선 절개부(73a, 74a), 하부 사선 절개부(73b, 74b) 및 모퉁이 절개부(75a, 75b)를 포함한다. 중앙 절개부(71, 72)는 제1 및 제2 부화소 전극(191a, 191b)의 간극(91, 92a, 92b) 사이에 위치하고, 상부 사선 절개부(73a, 74a)는 제1 및 제2 부화소 전극(191a, 191b)의 절개부(92a, 93a, 94a) 사이에 위치하고, 하부 사선 절개부(73b, 74b)는 제1 및 제2 부화소 전극(191a, 191b)의 절개부(92b, 93b, 94b) 사이에 위치한다. 모퉁이 절개부(75a, 75b)는 제2 부화소 전극(191b)의 모따기된 부분에 위치한다.
절개부(71-75b)의 수효 및 방향 또한 설계 요소에 따라 달라질 수 있다.
표시판(100, 200)의 안쪽 면에는 배향막(11, 21)이 도포되어 있으며 이들은 수직 배향막일 수 있다.
이상에서 본 발명의 바람직한 실시예들에 대하여 상세하게 설명하였지만 본 발명의 권리 범위는 이에 한정되는 것은 아니고 다음의 청구 범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리 범위에 속하는 것이다.
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치에서 이웃하는 두 개의 화소를 보여주는 배치도이고,
도 2는 도 1의 액정 표시 장치를 II-II 선을 따라 자른 단면도이고,
도 3은 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이고,
도 4는 본 발명의 다른 실시예에 따른 액정 표시 장치의 배치도이고,
도 5는 도 4의 액정 표시 장치에서 박막 트랜지스터 표시판의 배치도이고,
도 6은 도 4의 액정 표시 장치에서 공통 전극 표시판의 배치도이고,
도 7은 도 4의 액정 표시 장치를 VII-VII 선을 따라 자른 단면도이다.

Claims (19)

  1. 제1 기판,
    상기 제1 기판 위에 형성되어 있으며 서로 이웃하는 제1 화소 전극 및 제2 화소 전극,
    상기 제1 화소 전극 및 상기 제2 화소 전극 하부에 각각 형성되어 있고, 상기 제1 화소 전극과 상기 제2 화소 전극 사이에서 서로 중첩되어 있는 제1 색 필터 및 제2 색 필터,
    상기 제1 색 필터와 상기 제2 색 필터가 중첩된 부분을 중심으로 좌측에 위치하는 제1 부분과 우측에 위치하는 제2 부분을 포함하는 데이터선, 및
    상기 제1 화소 전극의 변 및 상기 제2 화소 전극의 변 중 어느 하나와 중첩하는 차광 부재를 포함하고,
    상기 차광 부재는 상기 데이터선과 열 방향으로 나란하며, 상기 데이터선과 중첩하지 않는 표시 장치.
  2. 제1항에서,
    상기 데이터선의 상기 제1 부분은 상기 제1 화소 전극과 중첩하고, 상기 제2 부분은 상기 제2 화소 전극과 중첩하는 표시 장치.
  3. 제2항에서,
    상기 데이터선의 상기 제1 부분은 상기 제1 화소 전극과 폭 전체가 중첩하는 부분을 포함하고, 상기 제2 부분은 상기 제2 화소 전극과 폭 전체가 중첩하는 부분을 포함하는 표시 장치.
  4. 제3항에서,
    상기 데이터선의 상기 제1 부분과 상기 제2 부분은 교대로 배치되어 있는 표시 장치.
  5. 제4항에서,
    상기 제1 화소 전극과 중첩하는 상기 데이터선의 상기 제1 부분의 면적과 상기 제2 화소 전극과 중첩하는 상기 데이터선의 상기 제2 부분의 면적은 동일한 표시 장치.
  6. 제4항에서,
    상기 데이터선의 상기 제1 부분과 상기 제2 부분은 각각 제1 방향으로 뻗어 있으며,
    상기 데이터선은 상기 제1 부분과 상기 제2 부분을 연결하는 제3 부분을 더 포함하는 표시 장치.
  7. 제1항에서,
    상기 차광 부재는 상기 데이터선의 제1 부분 또는 제2 부분과 나란하게 배치되는 제1 차광 부재를 더 포함하는 표시 장치.
  8. 제7항에서,
    상기 제1 차광 부재는 상기 제1 색 필터와 상기 제2 색 필터가 중첩된 부분을 중심으로 하여 상기 데이터선의 제1 부분 또는 상기 데이터선의 제2 부분의 맞은편에 위치하는 표시 장치.
  9. 제8항에서,
    상기 데이터선 하부에 형성되어 있으며 상기 데이터선과 동일한 평면 모양을 가지는 반도체, 그리고
    상기 반도체 하부에 형성되어 있는 제2 차광 부재
    를 더 포함하는 표시 장치.
  10. 제8항에서,
    상기 제1 기판과 마주하는 제2 기판,
    상기 제2 기판 위에 형성되어 있는 제3 차광 부재,
    상기 제3 차광 부재 위에 형성되어 있는 공통 전극, 그리고
    상기 제1 기판과 상기 제2 기판 사이에 개재되어 있는 액정층
    을 더 포함하고,
    상기 제3 차광 부재의 폭은 상기 데이터선의 폭, 상기 제1 화소 전극과 상기 제2 화소 전극 사이의 간격 및 상기 제1 차광 부재와 상기 제1 화소 전극 또는 상 기 제2 화소 전극이 중첩하는 폭을 합한 값과 같거나 큰 표시 장치.
  11. 제1 기판,
    상기 제1 기판 위에 형성되어 있으며 서로 이웃하는 제1 화소 전극 및 제2 화소 전극,
    상기 제1 화소 전극과 상기 제2 화소 전극 사이를 지나는 가상의 직선을 중심으로 하여, 상기 제1 화소 전극 쪽에 위치하는 제1 부분과 상기 제2 화소 전극 쪽에 위치하는 제2 부분 및 상기 제1 부분과 상기 제2 부분을 연결하는 제3 부분을 포함하는 데이터선, 및
    상기 제1 화소 전극의 변 및 상기 제2 화소 전극의 변 중 어느 하나와 중첩하는 차광 부재를 포함하고,
    상기 데이터선의 상기 제1 부분은 폭 전체가 상기 제1 화소 전극과 중첩하며 상기 데이터선의 상기 제2 부분은 폭 전체가 상기 제2 화소 전극과 중첩하고,
    상기 차광 부재는 상기 데이터선과 열 방향으로 나란하며, 상기 데이터선과 중첩하지 않는 표시 장치.
  12. 제11항에서,
    상기 제1 화소 전극 및 상기 제2 화소 전극의 하부에 각각 형성되어 있는 제1 색 필터 및 제2 색 필터를 더 포함하고,
    상기 제1 색 필터 및 상기 제2 색 필터는 상기 제1 화소 전극과 상기 제2 화소 전극 사이에서 중첩되어 있는 표시 장치.
  13. 제12항에서,
    상기 데이터선의 제1 부분 및 제2 부분은 상기 제1 색 필터와 상기 제2 색 필터가 중첩된 부분을 벗어난 위치에 배치되어 있는 표시 장치.
  14. 제13항에서,
    상기 데이터선의 제1 부분은 두 개의 상기 데이터선의 제2 부분 사이에 배치되어 있는 표시 장치.
  15. 제14항에서,
    상기 데이터선의 제1 부분과 제2 부분은 면적이 동일한 표시 장치.
  16. 제11항에서,
    상기 차광 부재는 상기 데이터선의 제1 부분 또는 제2 부분과 나란히 배치되어 있는 제1 차광 부재를 더 포함하는 표시 장치.
  17. 제16항에서,
    상기 제1 차광 부재는 상기 제1 색 필터와 상기 제2 색 필터가 중첩된 부분을 중심으로 하여 상기 데이터선의 제1 부분의 맞은편에 형성되어 있는 부분과 상 기 데이터선의 제2 부분의 맞은편에 형성되어 있는 부분을 포함하는 표시 장치.
  18. 제17항에서,
    상기 데이터선 하부에 형성되어 있으며 상기 데이터선과 동일한 평면 모양을 가지는 반도체, 그리고
    상기 반도체 하부에 형성되어 있는 제2 차광 부재
    를 더 포함하는 표시 장치.
  19. 제16항에서,
    상기 제1 기판과 마주하는 제2 기판,
    상기 제2 기판 위에 형성되어 있는 제3 차광 부재,
    상기 제3 차광 부재 위에 형성되어 있는 공통 전극, 그리고
    상기 제1 기판과 상기 제2 기판 사이에 개재되어 있는 액정층
    을 더 포함하고,
    상기 제3 차광 부재의 폭은 상기 데이터선의 폭, 상기 제1 화소 전극과 상기 제2 화소 전극 사이의 간격 및 상기 제1 차단 부재와 상기 제1 화소 전극 또는 상기 제2 화소 전극이 중첩하는 폭을 합한 값과 같거나 큰 표시 장치.
KR20080021668A 2008-03-07 2008-03-07 표시 장치 KR101490477B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR20080021668A KR101490477B1 (ko) 2008-03-07 2008-03-07 표시 장치
US12/243,493 US8553183B2 (en) 2008-03-07 2008-10-01 Display device having reduced step coverage at overlapping portion of color filters

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR20080021668A KR101490477B1 (ko) 2008-03-07 2008-03-07 표시 장치

Publications (2)

Publication Number Publication Date
KR20090096227A KR20090096227A (ko) 2009-09-10
KR101490477B1 true KR101490477B1 (ko) 2015-02-05

Family

ID=41053087

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20080021668A KR101490477B1 (ko) 2008-03-07 2008-03-07 표시 장치

Country Status (2)

Country Link
US (1) US8553183B2 (ko)
KR (1) KR101490477B1 (ko)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101499229B1 (ko) * 2008-04-07 2015-03-05 삼성디스플레이 주식회사 색필터를 포함하는 표시 장치
TWI386743B (zh) * 2009-12-01 2013-02-21 Au Optronics Corp 顯示面板
CN102707511A (zh) * 2011-05-20 2012-10-03 京东方科技集团股份有限公司 蓝相液晶显示装置及其制造方法
CN103279215B (zh) * 2012-12-31 2016-04-13 上海天马微电子有限公司 一种彩膜基板、内嵌式触控显示面板及触控显示装置
KR102243483B1 (ko) * 2014-11-11 2021-04-22 삼성디스플레이 주식회사 표시 장치
KR102240291B1 (ko) * 2014-11-26 2021-04-14 삼성디스플레이 주식회사 액정 표시 장치
KR20160073689A (ko) 2014-12-17 2016-06-27 삼성디스플레이 주식회사 액정 표시 장치
KR102276698B1 (ko) * 2014-12-26 2021-07-13 삼성디스플레이 주식회사 표시 장치용 어레이 기판
KR102281844B1 (ko) * 2015-01-02 2021-07-26 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
KR102314111B1 (ko) * 2015-01-14 2021-10-18 삼성디스플레이 주식회사 액정 표시 장치
KR102272422B1 (ko) * 2015-01-14 2021-07-02 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 그 제조 방법
CN104733456B (zh) * 2015-03-23 2018-04-27 京东方科技集团股份有限公司 一种阵列基板及其制备方法、显示装置
CN104898333B (zh) * 2015-06-17 2017-07-28 合肥鑫晟光电科技有限公司 一种阵列基板及其线不良维修方法、显示装置
TWI582506B (zh) * 2016-06-07 2017-05-11 友達光電股份有限公司 畫素陣列以及畫素結構
JP6662738B2 (ja) * 2016-08-19 2020-03-11 株式会社ジャパンディスプレイ 入力検出装置および電子装置
TWI635343B (zh) * 2017-11-01 2018-09-11 友達光電股份有限公司 畫素結構及其顯示面板
TWI662525B (zh) * 2018-02-07 2019-06-11 友達光電股份有限公司 電子裝置
CN110376813A (zh) * 2019-07-09 2019-10-25 深圳市华星光电半导体显示技术有限公司 一种像素结构及显示面板
CN112782896A (zh) 2021-01-29 2021-05-11 合肥京东方光电科技有限公司 阵列基板及反射式的显示面板

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040021816A1 (en) * 2002-07-31 2004-02-05 Lg. Philips Lcd Co. Ltd. Reflective liquid crystal display device and fabricating method thereof
US20050270445A1 (en) * 2004-05-24 2005-12-08 Lg. Philips Lcd Co., Ltd. Thin film transistor substrate with color filter and method for fabricating the same

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0926603A (ja) * 1995-05-08 1997-01-28 Semiconductor Energy Lab Co Ltd 表示装置
JP4180690B2 (ja) * 1998-06-05 2008-11-12 東芝松下ディスプレイテクノロジー株式会社 液晶表示装置
JP2000267130A (ja) 1999-03-18 2000-09-29 Toshiba Corp アクティブマトリクス型液晶表示装置
JP3829540B2 (ja) 1999-07-22 2006-10-04 セイコーエプソン株式会社 電気光学装置および投射型表示装置
JP3645184B2 (ja) 2000-05-31 2005-05-11 シャープ株式会社 液晶表示装置及びその欠陥修正方法
JP4961077B2 (ja) 2001-03-15 2012-06-27 大日本印刷株式会社 液晶表示装置用の電極基板およびその製造方法
KR100430804B1 (ko) 2001-11-15 2004-05-10 엘지.필립스 엘시디 주식회사 개구율 향상구조 액정표시장치
KR20050000129A (ko) 2003-06-23 2005-01-03 삼성전자주식회사 액정 표시 장치
KR101006436B1 (ko) 2003-11-18 2011-01-06 삼성전자주식회사 표시 장치용 박막 트랜지스터 표시판
KR101046922B1 (ko) 2004-02-06 2011-07-06 삼성전자주식회사 박막 트랜지스터 표시판 및 이를 포함하는 액정 표시 장치
KR100614332B1 (ko) * 2004-03-30 2006-08-18 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 제조방법
KR20060128078A (ko) 2005-06-08 2006-12-14 삼성전자주식회사 표시장치용 기판 및 이의 제조방법
KR20060129808A (ko) 2005-06-13 2006-12-18 삼성전자주식회사 표시장치용 기판과 이의 제조방법 및 액정표시장치
KR101383714B1 (ko) 2005-12-02 2014-04-09 삼성디스플레이 주식회사 액정 표시 장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040021816A1 (en) * 2002-07-31 2004-02-05 Lg. Philips Lcd Co. Ltd. Reflective liquid crystal display device and fabricating method thereof
US20050270445A1 (en) * 2004-05-24 2005-12-08 Lg. Philips Lcd Co., Ltd. Thin film transistor substrate with color filter and method for fabricating the same

Also Published As

Publication number Publication date
US20090225017A1 (en) 2009-09-10
US8553183B2 (en) 2013-10-08
KR20090096227A (ko) 2009-09-10

Similar Documents

Publication Publication Date Title
KR101490477B1 (ko) 표시 장치
KR101965305B1 (ko) 액정 표시 장치 및 그 제조 방법
KR101448001B1 (ko) 액정 표시 장치
KR101352113B1 (ko) 수평 전계 인가형 액정 표시 패널 및 그 제조방법
KR101337257B1 (ko) 표시 장치용 박막 트랜지스터 표시판
JP4238877B2 (ja) Ffsモードの液晶表示パネル
KR101490489B1 (ko) 액정 표시 장치
KR101574127B1 (ko) 액정 표시 장치
KR101542399B1 (ko) 박막 트랜지스터 기판 및 그 제조 방법
CN101685232B (zh) 阵列基底及其制造方法、采用该阵列基底的液晶显示装置
JP2008116484A (ja) 液晶表示装置
WO2021212620A1 (zh) 液晶显示面板及显示装置
KR101554176B1 (ko) 표시 기판 및 이를 갖는 표시 패널
KR101490491B1 (ko) 액정 표시 장치
JP2005055897A (ja) 多重ドメイン液晶表示装置
KR20100024222A (ko) 액정 표시 장치
KR20100095930A (ko) 액정 표시 장치
KR20160086521A (ko) 액정 표시 장치 및 그 제조 방법
US9494838B2 (en) Liquid crystal display device
KR20160086515A (ko) 액정 표시 장치 및 그 제조 방법
KR101566431B1 (ko) 액정 표시 장치
JP5486285B2 (ja) 表示装置及びその製造方法
CN114217483B (zh) 阵列基板、阵列基板的制作方法和显示装置
KR101515381B1 (ko) 표시판
KR20100081504A (ko) 액정 표시 장치

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180102

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20190102

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20191223

Year of fee payment: 6