KR101298278B1 - Signal wire and display substrate having the signal wire - Google Patents

Signal wire and display substrate having the signal wire Download PDF

Info

Publication number
KR101298278B1
KR101298278B1 KR1020060048418A KR20060048418A KR101298278B1 KR 101298278 B1 KR101298278 B1 KR 101298278B1 KR 1020060048418 A KR1020060048418 A KR 1020060048418A KR 20060048418 A KR20060048418 A KR 20060048418A KR 101298278 B1 KR101298278 B1 KR 101298278B1
Authority
KR
South Korea
Prior art keywords
signal line
signal
extension
opening
width
Prior art date
Application number
KR1020060048418A
Other languages
Korean (ko)
Other versions
KR20070114863A (en
Inventor
공민석
한순구
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020060048418A priority Critical patent/KR101298278B1/en
Publication of KR20070114863A publication Critical patent/KR20070114863A/en
Application granted granted Critical
Publication of KR101298278B1 publication Critical patent/KR101298278B1/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2202/00Materials and properties
    • G02F2202/22Antistatic materials or arrangements

Abstract

신호 배선 및 이를 갖는 표시 기판이 개시되어 있다. 표시 기판은 기판에 제1 방향으로 배치되며 제1 구동 신호가 인가되는 제1 신호선, 제1 신호선과 절연되며 제1 신호선과 교차하고 영상을 표시하기 위한 제2 구동 신호가 인가되는 제2 신호선, 제1 및 제2 신호선들의 교차부 부분에 배치되며 제1 구동 신호에 응답하여 제2 구동신호를 화소전극으로 출력하는 스위칭 소자 및 제2 신호선 중 제1 신호선과 교차되는 부분에 배치되며, 제2 신호선의 제1 폭보다 넓은 제2 폭을 갖는 제1 확장부를 포함한다. 이로써, 신호를 전송하는 신호선의 일부를 확장하고, 확장된 확장부에 개구를 형성하여 정전기에 의하여 신호선이 파손 또는 완전히 단선되는 것을 방지하는 효과를 갖는다.A signal wiring and a display substrate having the same are disclosed. The display substrate may include a first signal line disposed in a first direction on the substrate, the first signal line to which the first driving signal is applied, the second signal line to be insulated from the first signal line, to cross the first signal line, and to receive a second driving signal for displaying an image; The first and second signal lines are disposed at the intersection portion of the switching element for outputting the second driving signal to the pixel electrode in response to the first driving signal and the second signal line of the second signal line is disposed in the intersection with the first signal line, the second And a first extension having a second width wider than the first width of the signal line. As a result, a part of the signal line transmitting the signal is expanded, and an opening is formed in the extended extension portion, thereby preventing the signal line from being broken or completely disconnected by static electricity.

신호선, 구동 신호, 스위칭 소자, 화소 전극 Signal line, drive signal, switching element, pixel electrode

Description

신호 배선 및 이를 갖는 표시 기판{SIGNAL WIRE AND DISPLAY SUBSTRATE HAVING THE SIGNAL WIRE}SIGNAL WIRE AND DISPLAY SUBSTRATE HAVING THE SIGNAL WIRE}

도 1은 본 발명의 제1 실시예에 의한 신호 배선을 도시한 단면도이다.1 is a cross-sectional view showing signal wiring according to a first embodiment of the present invention.

도 2는 도 1의 I-I' 선을 따라 절단한 단면도이다.2 is a cross-sectional view taken along line I-I 'of FIG.

도 3은 본 발명의 제2 실시예에 의한 신호 배선을 도시한 평면도이다.3 is a plan view showing signal wiring according to a second embodiment of the present invention.

도 4는 도 3의 II-II' 선을 따라 절단한 단면도이다.4 is a cross-sectional view taken along line II-II 'of FIG.

도 5는 본 발명의 제3 실시예에 의한 신호 배선을 도시한 평면도이다.5 is a plan view showing signal wiring according to a third embodiment of the present invention.

도 6은 도 5의 III-III' 선을 따라 절단한 단면도이다.FIG. 6 is a cross-sectional view taken along the line III-III ′ of FIG. 5.

도 7은 본 발명의 제4 실시예에 의한 표시기판의 평면도이다.7 is a plan view of a display substrate according to a fourth exemplary embodiment of the present invention.

도 8은 본 발명의 제5 실시예에 의한 표시기판을 도시한 평면도이다.8 is a plan view illustrating a display substrate according to a fifth exemplary embodiment of the present invention.

<도면의 주요 부분에 대한 부호의 설명><Explanation of symbols for the main parts of the drawings>

10: 제1 신호선 20: 제2 신호선10: first signal line 20: second signal line

25: 절연층 30: 제2 신호선25: insulating layer 30: second signal line

본 발명은 신호 배선 및 이를 갖는 표시 기판에 관한 것이다. 보다 구체적으 로, 본 발명은 정전기에 의한 단선을 방지할 수 있는 신호 배선 및 이를 갖는 표시 기판에 관한 것이다.The present invention relates to a signal wiring and a display substrate having the same. More specifically, the present invention relates to signal wiring and a display substrate having the same that can prevent disconnection due to static electricity.

최근 들어, 반도체 소자 제조 기술의 개발에 따라 다량의 정보를 단 시간내 처리할 수 있는 정보처리장치(information processing device)가 개발되고 있다. 이에 더하여 최근에는 정보처리장치에서 처리된 전기적 신호 포맷 형태의 데이터를 영상으로 변경하는 표시장치(display device)의 개발도 함께 진행되고 있다.Recently, with the development of semiconductor device manufacturing technology, an information processing device capable of processing a large amount of information in a short time has been developed. In addition, in recent years, development of a display device for converting data of an electrical signal format processed by an information processing apparatus into an image is also in progress.

표시장치는 아날로그 표시장치 및 디지털 표시장치로 구분할 수 있다. 아날로그 표시장치는 음극선관 방식 표시장치(Cathod Ray Tube type display device, CRT)가 대표적이고, 디지털 표시장치는 액정표시장치(liquid crystal display device, LCD), 유기 광발생장치(Organic light emitting device, OLED), 플라즈마 표시 패널(Plasma Display Panel, PDP) 등이 대표적이다.The display device may be classified into an analog display device and a digital display device. An analog display device is a cathode ray tube type display device (CRT), and a digital display device is a liquid crystal display device (LCD) and an organic light emitting device (OLED). ) And a plasma display panel (PDP).

음극선관 방식 표시장치는 전자총으로부터 발생된 전자를 형광면에 주사하여 영상을 표시하고, 디지털 방식 표시장치는 박막 트랜지스터 및 신호선(signal wire)들을 이용하여 영상을 표시한다.The cathode ray tube display device displays an image by scanning electrons generated from an electron gun on a fluorescent surface, and the digital display device displays an image using thin film transistors and signal wires.

특히, 디지털 방식 표시장치들은 공통적으로 기판상에 배치된 구동 신호선들을 포함한다. 구체적으로, 구동 신호선들은 영상을 표시하기 위한 구동 신호가 인가되며, 대체적으로 디지털 방식 표시장치들의 구동 신호선들은 기판상에 격자 형상으로 배치되고, 구동 신호선들에 의하여 형성된 기판의 격자 사이에는 박막 트랜지스터 및 영상을 표시하기 위한 화소 전극이 배치된다.In particular, digital display devices commonly include drive signal lines disposed on a substrate. Specifically, the driving signal lines are applied with a driving signal for displaying an image. In general, the driving signal lines of the digital display devices are disposed in a lattice shape on the substrate, and between the thin film transistor and the lattice of the substrate formed by the driving signal lines. Pixel electrodes for displaying an image are disposed.

그러나, 디지털 방식 표시장치들에서 영상을 표시하기 위해 기판 상에 배치 된 구동 신호선들은 매우 미세한 배선 폭을 갖고 있어, 표시장치의 외부에서 인가된 정전기 또는 표시장치 내부에서 발생된 정전기에 의하여 구동 신호선이 단선될 수 있는 문제점을 갖는다.However, in the digital display devices, the driving signal lines disposed on the substrate for displaying an image have a very small wiring width, so that the driving signal lines may be caused by static electricity applied from the outside of the display device or static electricity generated inside the display device. There is a problem that can be disconnected.

따라서, 본 발명의 하나의 목적은 정전기 등에 의한 파손 및 손상을 억제한 신호 배선을 제공함에 있다.Accordingly, one object of the present invention is to provide a signal wiring which suppresses damage and damage caused by static electricity or the like.

본 발명의 다른 목적은 상기 신호 배선을 포함하는 표시 기판을 제공한다.Another object of the present invention is to provide a display substrate including the signal wiring.

본 발명의 하나의 목적을 구현하기 위한 신호 배선은 제1 신호가 인가되는 제1 신호선 및 제2 신호가 인가되며 제1 신호선과 교차하는 제2 신호선을 포함하며, 제2 신호선 중 제1 신호선과 교차되는 부분에 배치되며, 제2 신호선의 제1 폭보다 넓은 제2 폭을 갖는 제1 확장부를 갖는다.A signal line for implementing one object of the present invention includes a first signal line to which the first signal is applied and a second signal line to which the second signal is applied and intersect the first signal line, and a first signal line of the second signal line. It is disposed in the intersection portion, and has a first extension having a second width wider than the first width of the second signal line.

본 발명의 다른 목적을 구현하기 위한 표시 기판은 기판에 제1 방향으로 배치되며 제1 구동 신호가 인가되는 제1 신호선, 제1 신호선과 절연되며 제1 신호선과 교차하고 영상을 표시하기 위한 제2 구동 신호가 인가되는 제2 신호선, 제1 및 제2 신호선들의 교차부 부분에 배치되며 제1 구동 신호에 응답하여 제2 구동신호를 화소전극으로 출력하는 스위칭 소자 및 제2 신호선 중 제1 신호선과 교차되는 부분에 배치되며, 제2 신호선의 제1 폭보다 넓은 제2 폭을 갖는 제1 확장부를 포함한다.According to another aspect of the present invention, a display substrate is disposed in a first direction on a substrate and is insulated from the first signal line to which the first driving signal is applied, the second signal line is insulated from the first signal line, and crosses the first signal line to display an image. A first signal line of the switching element and the second signal line disposed at an intersection of the second signal line to which the driving signal is applied, the first and second signal lines, and outputting the second driving signal to the pixel electrode in response to the first driving signal; The first expansion unit may be disposed at the crossing portion and have a second width wider than the first width of the second signal line.

이하, 첨부된 도면들을 참조하여 본 발명의 실시예들에 따른 신호 배선 및 이를 갖는 표시장치에 대하여 상세하게 설명하지만, 본 발명이 하기의 실시예들에 제한되는 것은 아니며, 해당 분야에서 통상의 지식을 가진 자라면 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 본 발명을 다양한 다른 형태로 구현할 수 있을 것이다. 첨부된 도면에 있어서, 제1 신호선, 제2 신호선, 스위칭 소자, 제1 확장부, 제2 확장부, 제1 개구, 제2 개구, 제1 내지 제4 폭들 및 기타 구조물들 치수는 본 발명의 명확성을 기하기 위하여 실제보다 확대하여 도시한 것이다. 본 발명에 있어서, 제1 신호선, 제2 신호선, 스위칭 소자, 제1 확장부, 제2 확장부, 제1 개구, 제2 개구, 제1 내지 제4 폭들 및 기타 구조물들이 "상에", "상부에" 또는 "하부"에 형성되는 것으로 언급되는 경우에는 제1 신호선, 제2 신호선, 스위칭 소자, 제1 확장부, 제2 확장부, 제1 개구, 제2 개구, 제1 내지 제4 폭들 및 기타 구조물들이 직접 제1 신호선, 제2 신호선, 스위칭 소자, 제1 확장부, 제2 확장부, 제1 개구, 제2 개구, 제1 내지 제4 폭들 및 기타 구조물들 위에 형성되거나 아래에 위치하는 것을 의미하거나, 다른 제1 신호선, 제2 신호선, 스위칭 소자, 제1 확장부, 제2 확장부, 제1 개구, 제2 개구, 제1 내지 제4 폭들 및 기타 구조물들이 기판상에 추가로 형성될 수 있다. 또한, 제1 신호선, 제2 신호선, 스위칭 소자, 제1 확장부, 제2 확장부, 제1 개구, 제2 개구, 제1 내지 제4 폭들 및 기타 구조물들이, 예를 들어, "제1", "제2"," 제3" 및/또는 "제4" 등으로 언급되는 경우, 이는 이러한 부재들을 한정하기 위한 것이 아니라 단지 제1 신호선, 제2 신호선, 스위칭 소자, 제1 확장부, 제2 확장부, 제1 개구, 제2 개구, 제1 내지 제4 폭들 및 기타 구조물들을 구분하기 위한 것이다. 따라서, 예를 들어, "제1", "제2", "제3" 및/또는 "제4"와 같은 기재는 제1 신호선, 제2 신호선, 스위칭 소자, 제1 확장부, 제2 확장부, 제1 개구, 제2 개구, 제1 내지 제4 폭들 및 기타 구조물들에 대하여 각기 선택적으로 또는 교환적으로 사용될 수 있다.Hereinafter, signal wirings and display devices having the same according to embodiments of the present invention will be described in detail with reference to the accompanying drawings. Persons having the present invention may implement the present invention in various other forms without departing from the spirit of the present invention. In the accompanying drawings, the dimensions of the first signal line, the second signal line, the switching element, the first extension, the second extension, the first opening, the second opening, the first to fourth widths, and other structures are measured according to the present invention. It is shown in an enlarged scale than actual for clarity. In the present invention, the first signal line, the second signal line, the switching element, the first extension, the second extension, the first opening, the second opening, the first to fourth widths and other structures are "on", " When referred to as being formed "upper" or "lower", a first signal line, a second signal line, a switching element, a first extension, a second extension, a first opening, a second opening, first to fourth widths. And other structures are directly formed on or below the first signal line, the second signal line, the switching element, the first extension, the second extension, the first opening, the second opening, the first to fourth widths and other structures. Or other first signal lines, second signal lines, switching elements, first extensions, second extensions, first openings, second openings, first to fourth widths, and other structures on the substrate. Can be formed. In addition, the first signal line, the second signal line, the switching element, the first extension, the second extension, the first opening, the second opening, the first to fourth widths and other structures are, for example, “first”. , “Second”, “third” and / or “fourth”, etc., this is not intended to limit these members, but only the first signal line, second signal line, switching element, first extension, first Second extension, first opening, second opening, first to fourth widths and other structures. Thus, for example, a substrate such as "first", "second", "third" and / or "fourth" may be a first signal line, a second signal line, a switching element, a first extension, a second extension. It can be used selectively or interchangeably with respect to the part, the first opening, the second opening, the first to fourth widths and other structures, respectively.

신호 배선Signal wiring

실시예Example 1 One

도 1은 본 발명의 제1 실시예에 의한 신호 배선을 도시한 단면도이다. 도 2는 도 1의 I-I' 선을 따라 절단한 단면도이다.1 is a cross-sectional view showing signal wiring according to a first embodiment of the present invention. 2 is a cross-sectional view taken along line I-I 'of FIG.

도 1 및 도 2를 참조하면, 신호 배선(100)은 제1 신호선(10), 제2 신호선(20) 및 확장부(30)를 포함한다.1 and 2, the signal wire 100 includes a first signal line 10, a second signal line 20, and an expansion unit 30.

본 실시예에서, 신호 배선(100)은 기판(1) 상에 배치된다. 본 실시예에서, 기판(1)은, 예를 들어, 유리 기판과 같은 투명한 기판일 수 있다.In the present embodiment, the signal wiring 100 is disposed on the substrate 1. In this embodiment, the substrate 1 may be, for example, a transparent substrate such as a glass substrate.

기판(1) 상에 형성된 신호 배선(100)의 제1 신호선(10)은 제1 방향과 평행한 방향으로 배치될 수 있고, 제1 신호선(10)은, 기판(1)의 평면상에서 보았을 때, 제1 폭(W1)을 갖는다.The first signal line 10 of the signal wire 100 formed on the substrate 1 may be arranged in a direction parallel to the first direction, and the first signal line 10 is viewed from the plane of the substrate 1. , Has a first width W1.

본 실시예에서, 제1 신호선(10)을 이루는 물질의 예로서는 알루미늄, 알루미늄 합금 등을 들 수 있다.In this embodiment, examples of the material forming the first signal line 10 include aluminum, aluminum alloy, and the like.

본 실시예에서, 제1 신호선(10)으로 인가되는 제1 신호는, 예를 들면, 박막 트랜지스터(thin film transistor)의 게이트 전극으로 인가되는 게이트 구동 신호일 수 있다.In the present embodiment, the first signal applied to the first signal line 10 may be, for example, a gate driving signal applied to a gate electrode of a thin film transistor.

제2 신호선(20)은 제1 신호선(10)의 상부에 배치되고, 본 실시예에서, 제2 신호선(20)은 제1 신호선(10)과 교차한다. 예를 들어, 제2 신호선(20)은 제1 신호선(10)과 실질적으로 직교하는 제2 방향으로 배치될 수 있고, 제2 신호선(20)은, 기판(1)의 평면상에서 보았을 때, 제2 폭(W2)를 갖는다.The second signal line 20 is disposed above the first signal line 10, and in the present embodiment, the second signal line 20 crosses the first signal line 10. For example, the second signal line 20 may be disposed in a second direction that is substantially orthogonal to the first signal line 10, and the second signal line 20 may be formed in a plan view of the substrate 1. It has two widths W2.

본 실시예에서, 제2 신호선(20)을 이루는 물질의 예로서는 알루미늄, 알루미늄 합금 등을 들 수 있다. 본 실시예에서, 제2 신호선(20)으로 인가되는 제2 신호는, 예를 들면, 박막 트랜지스터(thin film transistor)의 소오스 전극으로 인가되는 데이터 구동 신호일 수 있다.In this embodiment, examples of the material constituting the second signal line 20 include aluminum, aluminum alloy, and the like. In the present exemplary embodiment, the second signal applied to the second signal line 20 may be, for example, a data driving signal applied to a source electrode of a thin film transistor.

제1 신호선(10) 및 제2 신호선(20)의 사이에는 절연층(25)이 개재되고, 절연층(25)은 제1 신호선(10)으로부터 제2 신호선(20)을 절연한다.An insulating layer 25 is interposed between the first signal line 10 and the second signal line 20, and the insulating layer 25 insulates the second signal line 20 from the first signal line 10.

이와 같이 제1 신호선(10) 및 제2 신호선(20)이 교차되어 형성된 교차부로는 정전기에 빈번하게 인가되며, 인가된 고압 정전기에 의하여 제1 신호선(10) 및/또는 제2 신호선(20)이 단선 또는 손상될 수 있다.As such, the intersection formed by the intersection of the first signal line 10 and the second signal line 20 is frequently applied to static electricity, and the first signal line 10 and / or the second signal line 20 is applied by the applied high voltage static electricity. This can be broken or damaged.

본 실시예에서, 제1 신호선(10) 및 제2 신호선(20)이 단선 또는 손상되는 것을 방지하기 위해서, 제1 신호선(10) 및 제2 신호선(20) 중 적어도 하나에는 제1 확장부(30)가 형성된다.In the present embodiment, in order to prevent the first signal line 10 and the second signal line 20 from being disconnected or damaged, at least one of the first signal line 10 and the second signal line 20 may include a first extension part. 30) is formed.

본 실시예에서, 제1 확장부(30)는, 예를 들어, 제1 신호선(10) 및 제2 신호선(20) 중 제2 신호선(20)에 형성된다. 예를 들어, 제1 확장부(30)는 제2 신호선(20) 중 제1 신호선(10)과 교차되는 부분에 형성된다. 제1 확장부(30)는, 예를 들어, 평면상에서 보았을 때, 제2 폭(W2)보다 넓은 제3 폭(W3)을 갖는다.In the present embodiment, the first extension part 30 is formed in the second signal line 20 of the first signal line 10 and the second signal line 20, for example. For example, the first extension part 30 is formed at a portion of the second signal line 20 that crosses the first signal line 10. The first extension part 30 has, for example, a third width W3 that is wider than the second width W2 when viewed in plan view.

본 실시예에서, 제2 신호선(20)에 제1 확장부(30)를 형성함으로써 제1 신호선(10) 및 제2 신호선(20)의 교차부에서 빈번하게 인가되는 정전기에 의해 제2 신호선(20)이 단선 또는 손상되는 것을 방지할 수 있다.In the present embodiment, by forming the first extension part 30 in the second signal line 20, the second signal line () may be formed by static electricity frequently applied at the intersection of the first signal line 10 and the second signal line 20. 20) can be prevented from being disconnected or damaged.

실시예Example 2 2

도 3은 본 발명의 제2 실시예에 의한 신호 배선을 도시한 평면도이다. 도 4는 도 3의 II-II' 선을 따라 절단한 단면도이다. 본 발명의 제2 실시예에 의한 신호 배선은 제1 개구를 제외하면 앞서 설명한 실시예 1의 신호 배선과 실질적으로 동일하다. 따라서, 동일한 구성 요소들에 대해서는 동일한 참조부호를 부여하기로 하며, 동일한 구성 요소들에 대해서는 동일한 명칭 및 참조부호를 부여하기로 한다.3 is a plan view showing signal wiring according to a second embodiment of the present invention. 4 is a cross-sectional view taken along line II-II 'of FIG. The signal wiring according to the second embodiment of the present invention is substantially the same as the signal wiring of the first embodiment described above except for the first opening. Therefore, like reference numerals refer to like elements, and like reference numerals refer to like elements.

도 3 및 도 4를 참조하면, 신호 배선(100)은 제1 신호선(10), 제2 신호선(20) 및 제1 개구(32)를 갖는 제1 확장부(30)를 포함한다.Referring to FIGS. 3 and 4, the signal wire 100 includes a first signal line 10, a second signal line 20, and a first extension part 30 having a first opening 32.

본 실시예에서, 제1 개구(32)는, 기판(1)의 상부에서 보았을 때, 제1 확장부(30)상에 형성되며, 제1 개구(32)는 제1 확장부(30)를 관통하여 형성된다.In this embodiment, the first opening 32 is formed on the first extension 30 when viewed from the top of the substrate 1, and the first opening 32 defines the first extension 30. It is formed through.

본 실시예에서, 제1 개구(32)는, 예를 들어, 장공 형상을 갖고, 제1 개구(32)의 장축은 제2 신호선(20)과 평행하게 배치될 수 있다.In the present embodiment, the first opening 32 may have, for example, a long hole shape, and the long axis of the first opening 32 may be disposed in parallel with the second signal line 20.

제1 확장부(30)에 형성된 제1 개구(32)에 의하여 제1 확장부(30)는 적어도 두 부분으로 구분되고, 이로 인해 정전기에 의하여 적어도 두 부분으로 구분된 제1 확장부(30) 중 어느 한쪽이 단선 또는 손상되더라도 제2 신호는 제1 확장부(30)의 나머지 한쪽을 통해 지정된 위치로 전송될 수 있다.The first extension part 30 is divided into at least two parts by the first opening 32 formed in the first extension part 30, and thus the first extension part 30 divided into at least two parts by static electricity. Even if either of the wires is disconnected or damaged, the second signal may be transmitted to the designated position through the other side of the first expansion unit 30.

이와 같이 제2 신호선(20)이 정전기에 의하여 완전히 단선되는 것을 방지하는 제1 확장부(30)의 제1 개구(32)는, 기판(1)의 평면상에서 보았을 때, 제1 확장부(30)의 중앙 부분에 배치될 수 있다. 이와 다르게, 제1 개구(32)는 제1 확장부(30)의 상기 중앙 부분에 대하여 어느 한쪽으로 치우친 곳에 편심 되도록 형성될 수 있다. 이와 다르게, 제1 개구(32)는 제1 확장부(30)에 적어도 2 개가 형성되어도 무방하다.Thus, the 1st opening part 32 of the 1st expansion part 30 which prevents the 2nd signal line 20 from being completely disconnected by static electricity is the 1st expansion part 30 when it sees on the plane of the board | substrate 1; It can be placed in the center portion of the). Alternatively, the first opening 32 may be formed so as to be eccentric with respect to the central portion of the first extension 30. Alternatively, at least two first openings 32 may be formed in the first extension part 30.

본 실시예에서, 제1 개구(32)의 사이즈에 의하여 제2 신호선(20)을 통과하는 제2 신호의 흐름 및 레벨을 왜곡하지 않도록 제1 개구(32)의 사이즈는 정밀하게 조절되는 것이 바람직하다. 본 실시예에서, 제1 개구(32)의 형상은 장공 형상 이외에 여러 가지 다른 형상을 가질 수 있고, 제1 개구(32)의 위치 역시 자유롭게 변형될 수 있다.In this embodiment, it is preferable that the size of the first opening 32 be precisely adjusted so as not to distort the flow and level of the second signal passing through the second signal line 20 by the size of the first opening 32. Do. In the present embodiment, the shape of the first opening 32 may have various shapes other than the long hole shape, and the position of the first opening 32 may also be freely modified.

실시예Example 3 3

도 5는 본 발명의 제3 실시예에 의한 신호 배선을 도시한 평면도이다. 도 6은 도 5의 III-III' 선을 따라 절단한 단면도이다. 본 발명의 제3 실시예에 의한 신호 배선은 제1 신호선의 제2 확장부 및 제2 개구를 제외하면 앞서 설명한 제2 실시예의 신호 배선과 실질적으로 동일하다. 따라서, 동일한 부분에 대해서는 동일한 명칭 및 참조부호를 부여하기로 하며, 동일한 부분에 대한 중복된 설명은 생략하기로 한다.5 is a plan view showing signal wiring according to a third embodiment of the present invention. FIG. 6 is a cross-sectional view taken along the line III-III ′ of FIG. 5. The signal wiring according to the third embodiment of the present invention is substantially the same as the signal wiring of the second embodiment described above except for the second extension and the second opening of the first signal line. Accordingly, like reference numerals refer to like parts and like reference numerals, and redundant descriptions of like parts will be omitted.

도 5 및 도 6을 참조하면, 신호 배선(100)은 제2 확장부(15)를 갖는 제1 신호선(10), 제1 확장부(30)를 갖는 제2 신호선(20)을 포함한다.5 and 6, the signal wire 100 includes a first signal line 10 having a second extension part 15 and a second signal line 20 having a first extension part 30.

제2 확장부(15)는, 예를 들어, 제1 신호선(10) 중 제2 신호선(20)과 교차되는 부분에 형성된다. 제2 확장부(15)는, 예를 들어, 평면상에서 보았을 때, 제1 폭(W1)보다 넓은 제4 폭(W4)을 갖는다. 제1 신호선(10)에 제2 확장부(15)를 형성함으로써 제1 신호선(10) 및 제2 신호선(20)의 교차부에서 빈번하게 인가되는 정전기에 의해 제1 신호선(10)이 단선 또는 손상되는 것을 방지할 수 있다.For example, the second extension part 15 is formed at a portion of the first signal line 10 that intersects with the second signal line 20. The second extension 15 has, for example, a fourth width W4 that is wider than the first width W1 when viewed on a plane. By forming the second extension part 15 in the first signal line 10, the first signal line 10 is disconnected or disconnected due to static electricity frequently applied at the intersection of the first signal line 10 and the second signal line 20. It can prevent damage.

한편, 제2 확장부(15)의 내부에는 제2 개구(12)를 형성할 수 있다.Meanwhile, the second opening 12 may be formed in the second expansion part 15.

본 실시예에서, 제2 개구(12)는, 기판(1)의 상부에서 보았을 때, 제2 확장부(15)상에 형성되며, 제2 개구(12)는 제2 확장부(15)를 관통하여 형성된다.In this embodiment, the second opening 12 is formed on the second extension 15 when viewed from the top of the substrate 1, and the second opening 12 defines the second extension 15. It is formed through.

본 실시예에서, 제2 개구(12)는, 예를 들어, 장공 형상을 갖고, 제2 개구(12)의 장축은 제1 신호선(10)과 평행하게 배치될 수 있다. 제2 개구(12)에 의하여 제2 확장부(15)는 적어도 2 부분으로 구분되고, 이로 인해 정전기에 의하여 적어도 두 부분으로 구분된 제1 확장부(15) 중 어느 한쪽이 단선 또는 손상되더라도 제1 신호는 제2 확장부(15)의 나머지 한쪽을 통해 지정된 곳으로 전송될 수 있다.In the present embodiment, the second opening 12 may have, for example, a long hole shape, and the long axis of the second opening 12 may be disposed in parallel with the first signal line 10. The second extension part 15 is divided into at least two parts by the second opening 12, so that any one of the first extension parts 15 divided into at least two parts by static electricity may be disconnected or damaged. The first signal may be transmitted to a designated place through the other side of the second extension 15.

이와 같이 제1 신호선(10)이 정전기에 의하여 완전히 단선되는 것을 방지하는 제2 확장부(15)의 제2 개구(12)는, 기판(1)의 평면상에서 보았을 때, 제2 확장부(15)의 중앙 부분에 배치될 수 있다. 이와 다르게, 제2 개구(12)는 제2 확장부(15)의 상기 중앙 부분에 대하여 어느 한쪽으로 치우친 곳에 편심 되도록 형성될 수 있다. 이와 다르게, 제2 개구(12)는 제1 확장부(15)에 적어도 2 개가 형성되어 도 무방하다.Thus, the 2nd opening part 12 of the 2nd extension part 15 which prevents the 1st signal line 10 from being completely disconnected by static electricity is the 2nd extension part 15 when it sees on the plane of the board | substrate 1; It can be placed in the center portion of the). Alternatively, the second opening 12 may be formed so as to be eccentric to one side with respect to the central portion of the second extension 15. Alternatively, at least two second openings 12 may be formed in the first extension 15.

본 실시예에서, 제2 개구(12)의 사이즈는 제1 신호선(10)을 통과하는 제1 신호의 흐름 및 레벨을 왜곡하지 않도록 정밀하게 조절되는 것이 바람직하다. 본 실시예에서, 제2 개구(12)는 장공 형상 이외에 여러 가지 다른 형상을 가질 수 있다.In this embodiment, the size of the second opening 12 is preferably adjusted precisely so as not to distort the flow and level of the first signal passing through the first signal line 10. In the present embodiment, the second opening 12 may have various other shapes in addition to the long hole shape.

표시기판Display board

실시예Example 4 4

도 7은 본 발명의 제4 실시예에 의한 표시기판의 평면도이다.7 is a plan view of a display substrate according to a fourth exemplary embodiment of the present invention.

도 7을 참조하면, 표시기판(200)은 기판(100), 제1 신호선(110), 제2 신호선(120), 스위칭 소자(130), 화소전극(135) 및 제1 확장부(140)를 포함한다.Referring to FIG. 7, the display substrate 200 includes a substrate 100, a first signal line 110, a second signal line 120, a switching element 130, a pixel electrode 135, and a first expansion unit 140. It includes.

제1 신호선(110), 제2 신호선(120), 스위칭 소자(130), 화소전극(135) 및 제1 확장부(140)들은 기판(100) 상에 형성된다. 기판(100)은, 예를 들어, 유리 기판과 같은 투명 기판일 수 있다.The first signal line 110, the second signal line 120, the switching element 130, the pixel electrode 135, and the first extension part 140 are formed on the substrate 100. The substrate 100 may be, for example, a transparent substrate such as a glass substrate.

라인 형상을 갖는 제1 신호선(110)은 기판(110)상에 배치되며, 예를 들어, 제1 방향과 평행한 방향으로 배치된다. 본 실시예에서, 제1 신호선(110)은 제1 신호, 예를 들면, 후술될 박막 트랜지스터인 스위칭 소자(130)의 반도체층을 부도체에서 도체로 턴-온 시키기에 충분한 전압 레벨을 갖는 게이트 구동 신호가 인가되는 게이트 라인일 수 있다.The first signal line 110 having a line shape is disposed on the substrate 110, for example, in a direction parallel to the first direction. In the present embodiment, the first signal line 110 is a gate drive having a voltage level sufficient to turn on the first signal, for example, the semiconductor layer of the switching element 130, which is a thin film transistor to be described later, from the non-conductor to the conductor. It may be a gate line to which a signal is applied.

본 실시예에서, 제2 신호선(120)은 제1 신호선(110)의 상부에 배치된다. 예를 들어, 제2 신호선(120)은 제1 방향에 대하여 실질적으로 수직한 제2 방향과 평 행한 방향으로 배치된다. 본 실시예에서, 제2 신호선(120)은 제1 신호, 예를 들면, 후술될 박막 트랜지스터인 스위칭 소자의 소오스 전극에 연결되며 영상을 표시하기에 적합한 데이터 라인일 수 있다.In the present embodiment, the second signal line 120 is disposed above the first signal line 110. For example, the second signal line 120 is disposed in a direction parallel to a second direction that is substantially perpendicular to the first direction. In the present exemplary embodiment, the second signal line 120 may be a data line connected to a first signal, for example, a source electrode of a switching element which is a thin film transistor to be described later and suitable for displaying an image.

한편, 제2 신호선(120) 및 제1 신호선(110)의 사이에는 절연층(미도시)이 개재된다. 절연층은 제1 신호선(110)으로부터 제2 신호선(120)을 절연한다.Meanwhile, an insulating layer (not shown) is interposed between the second signal line 120 and the first signal line 110. The insulating layer insulates the second signal line 120 from the first signal line 110.

스위칭 소자(130)는 실질적으로 직교하는 제1 신호선(110) 및 제2 신호선(120)의 교차부 부분에 형성된다. 본 실시예에서 스위칭 소자(130)는 박막 트랜지스터로, 스위칭 소자(130)는 절연층 아래에 배치된 게이트 전극(132), 게이트 전극(132)과 마주보도록 절연층 상에 배치된 반도체층(133), 반도체층(133)에 연결된 소오스 전극(135) 및 반도체층(135)에 연결되며 소오스 전극(135)과 이격된 드레인 전극(137)을 포함한다. 본 실시예에서, 스위칭 소자(130)의 게이트 전극(133)은 제1 신호선(110)에 전기적으로 연결되며, 스위칭 소자(130)의 소오스 전극(135)은 제2 신호선(120)에 전기적으로 연결된다.The switching element 130 is formed at an intersection of the first signal line 110 and the second signal line 120 that are substantially orthogonal. In the present embodiment, the switching element 130 is a thin film transistor, and the switching element 130 is a gate electrode 132 disposed under the insulating layer and a semiconductor layer 133 disposed on the insulating layer so as to face the gate electrode 132. ), A source electrode 135 connected to the semiconductor layer 133, and a drain electrode 137 connected to the semiconductor layer 135 and spaced apart from the source electrode 135. In the present embodiment, the gate electrode 133 of the switching element 130 is electrically connected to the first signal line 110, and the source electrode 135 of the switching element 130 is electrically connected to the second signal line 120. Connected.

화소전극(135)은 스위칭 소자(130)의 드레인 전극(137)에 전기적으로 연결된다. 본 실시예에서, 화소 전극(135)은 투명하면서 도전성인 물질을 포함한다. 화소 전극(135)을 이루는 물질의 예로서는 산화 주석 인듐(Indium Tin Oxide, ITO), 산화 아연 인듐(Indium Zinc Oxide, IZO) 및 아몰퍼스 산화 주석 인듐(amorphous Indium Tin Oxide, a-ITO) 등을 들 수 있다.The pixel electrode 135 is electrically connected to the drain electrode 137 of the switching element 130. In this embodiment, the pixel electrode 135 includes a transparent and conductive material. Examples of the material forming the pixel electrode 135 include indium tin oxide (ITO), indium zinc oxide (IZO), and amorphous indium tin oxide (a-ITO). have.

제1 확장부(130)는, 예를 들어, 제1 신호선(110) 및 제2 신호선(120) 중 제2 신호선(120)에 형성된다. 예를 들어, 제1 확장부(130)는 제2 신호선(120) 중 제1 신호선(110)과 교차되는 부분마다 형성된다. 제1 확장부(130)는, 예를 들어, 기판(100)의 평면상에서 보았을 때, 제1 신호선(110)의 폭보다 확장된 폭을 갖는다. 제2 신호선(120)에 제1 확장부(130)를 형성함으로써 제1 신호선(110) 및 제2 신호선(120)의 교차부에서 빈번하게 인가되는 정전기에 의해 제2 신호선(120)이 단선 또는 손상되는 것을 방지할 수 있다.The first extension part 130 is formed in the second signal line 120, for example, of the first signal line 110 and the second signal line 120. For example, the first extension part 130 is formed for each portion of the second signal line 120 that crosses the first signal line 110. For example, the first expansion unit 130 has a width that is larger than the width of the first signal line 110 when viewed on the plane of the substrate 100. By forming the first extension 130 in the second signal line 120, the second signal line 120 is disconnected or disconnected due to the static electricity frequently applied at the intersection of the first signal line 110 and the second signal line 120. It can prevent damage.

이에 더하여, 제1 확장부(130)는 제1 개구(132)를 더 포함할 수 있다. 제1 개구(132)는 제1 확장부(130)를 관통하여 형성된다.In addition, the first extension 130 may further include a first opening 132. The first opening 132 is formed through the first extension 130.

본 실시예에서, 제1 개구(132)는 장공 형상을 갖고, 제1 개구(132)의 장축은 제2 신호선(120)과 평행하게 배치될 수 있다. 제1 개구(132)에 의하여 제1 확장부(130)는 적어도 2 부분으로 구분되고, 이로 인해 정전기에 의하여 적어도 두 부분으로 구분된 제1 확장부(130) 중 어느 한쪽이 단선 또는 손상되더라도 제2 신호는 제1 확장부(130)의 나머지 한쪽을 통해 전송될 수 있다.In the present exemplary embodiment, the first opening 132 may have a long hole shape, and the long axis of the first opening 132 may be disposed in parallel with the second signal line 120. The first extension part 130 is divided into at least two parts by the first opening 132, so that even if any one of the first extension parts 130 divided into at least two parts due to static electricity is disconnected or damaged, The two signals may be transmitted through the other side of the first expansion unit 130.

이와 같이 제2 신호선(120)이 정전기에 의하여 완전히 단선되는 것을 방지하는 제1 확장부(130)의 제1 개구(132)는, 기판(100)의 평면상에서 보았을 때, 제1 확장부(130)의 중앙 부분에 배치될 수 있다. 이와 다르게, 제1 개구(132)는 제1 확장부(130)의 상기 중앙 부분에 대하여 어느 한쪽으로 치우친 곳에 편심 되도록 형성될 수 있다. 이와 다르게, 제1 개구(132)는 제1 확장부(130)에 적어도 2 개가 형성되어도 무방하다.As described above, the first opening 132 of the first expansion unit 130 which prevents the second signal line 120 from being completely disconnected by static electricity is the first expansion unit 130 when viewed from the plane of the substrate 100. It can be placed in the center portion of the). Alternatively, the first opening 132 may be formed to be eccentric with respect to the center portion of the first extension 130. Alternatively, at least two first openings 132 may be formed in the first extension 130.

실시예Example 5 5

도 8은 본 발명의 제5 실시예에 의한 표시기판을 도시한 평면도이다. 본 발명의 제5 실시예에 의한 표시기판은 제1 신호선의 제2 확장부 및 제2 개구를 제외하면 앞서 설명한 제4 실시예의 표시기판과 실질적으로 동일하다. 따라서, 동일한 부분에 대해서는 동일한 명칭 및 참조부호를 부여하기로 하며, 동일한 부분에 대한 중복된 설명은 생략하기로 한다.8 is a plan view illustrating a display substrate according to a fifth exemplary embodiment of the present invention. The display substrate according to the fifth embodiment of the present invention is substantially the same as the display substrate of the fourth embodiment described above except for the second extension and the second opening of the first signal line. Accordingly, like reference numerals refer to like parts and like reference numerals, and redundant descriptions of like parts will be omitted.

도 8을 참조하면, 표시기판(200)의 제2 신호선(110)은 제2 확장부(15)를 갖는다.Referring to FIG. 8, the second signal line 110 of the display substrate 200 has a second extension 15.

제2 확장부(115)는, 예를 들어, 제1 신호선(110) 중 제2 신호선(120)과 교차되는 부분에 형성된다. 제2 확장부(115)는, 예를 들어, 평면상에서 보았을 때, 제1 신호선(110)의 폭보다 다소 넓은 폭을 갖는다. 제1 신호선(110)에 제2 확장부(115)를 형성함으로써 제1 신호선(110) 및 제2 신호선(120)의 교차부에서 빈번하게 인가되는 정전기에 의해 제1 신호선(110)이 단선 또는 손상되는 것을 방지할 수 있다.For example, the second extension unit 115 is formed at a portion of the first signal line 110 that intersects with the second signal line 120. The second extension part 115 has a width that is somewhat wider than the width of the first signal line 110, for example, in a plan view. By forming the second extension 115 in the first signal line 110, the first signal line 110 is disconnected or disconnected due to the static electricity frequently applied at the intersection of the first signal line 110 and the second signal line 120. It can prevent damage.

한편, 제2 확장부(115)의 내부에는 제2 개구(112)를 형성할 수 있다.Meanwhile, a second opening 112 may be formed in the second extension 115.

본 실시예에서, 제2 개구(112)는, 기판(100)의 상부에서 보았을 때, 제2 확장부(115)의 내부에 형성되며, 제2 개구(112)는 제2 확장부(115)를 관통하여 형성된다.In the present embodiment, the second opening 112 is formed inside the second extension 115 when viewed from the top of the substrate 100, and the second opening 112 is the second extension 115. It is formed through.

본 실시예에서, 제2 개구(112)는, 예를 들어, 장공 형상을 갖고, 제2 개구(112)의 장축은 제1 신호선(110)과 평행하게 배치될 수 있다. 제2 개구(112)에 의하여 제2 확장부(115)는 적어도 2 부분으로 구분되고, 이로 인해 정전기에 의하여 적어도 두 부분으로 구분된 제1 확장부(115) 중 어느 한쪽이 단선 또는 손상되 더라도 제1 신호는 제2 확장부(115)의 나머지 한쪽을 통해 전송될 수 있다.In the present embodiment, the second opening 112 may have, for example, a long hole shape, and the long axis of the second opening 112 may be disposed in parallel with the first signal line 110. The second extension part 115 is divided into at least two parts by the second opening 112, so that any one of the first extension parts 115 divided into at least two parts by static electricity is disconnected or damaged. The first signal may be transmitted through the other side of the second extension 115.

이와 같이 제1 신호선(110)이 정전기에 의하여 완전히 단선되는 것을 방지하는 제2 확장부(115)의 제2 개구(112)는, 기판(100)의 평면상에서 보았을 때, 제2 확장부(115)의 중앙 부분에 배치될 수 있다. 이와 다르게, 제2 개구(112)는 제2 확장부(115)의 상기 중앙 부분에 대하여 어느 한쪽으로 치우친 곳에 편심 되도록 형성될 수 있다. 이와 다르게, 제2 개구(112)는 제1 확장부(115)에 적어도 2 개가 형성되어도 무방하다.As described above, the second opening 112 of the second extension part 115, which prevents the first signal line 110 from being completely disconnected by static electricity, is viewed from the plane of the substrate 100. It can be placed in the center portion of the). Alternatively, the second opening 112 may be formed so as to be eccentric with respect to the center portion of the second extension 115. Alternatively, at least two second openings 112 may be formed in the first extension 115.

본 발명의 제4 실시예 및 제5 실시예는 바람직하게, 영상이 표시되는 유효 디스플레이 영역 내의 게이트 라인 및/또는 데이터 라인의 교차부에 제1 확장부 및/또는 제2 확장부를 형성한 기술에 대하여 개시되어 있지만, 이와 다르게, 제1 확장부 및 제2 확장부는 유효 디스플레이 영여과 인접한 게이트 구동 신호 발생 영역에 포함된 복수개의 박막 트랜지스터들에 연결된 신호선들의 교차점에도 적용될 수 있다.The fourth and fifth embodiments of the present invention preferably provide a technique in which the first extension and / or the second extension are formed at the intersection of the gate line and / or the data line in the effective display area where an image is displayed. Alternatively, the first and second extensions may also be applied to the intersection of signal lines connected to the plurality of thin film transistors included in the gate driving signal generation region adjacent to the effective display area.

이상에서 상세하게 설명한 바에 의하면, 신호를 전송하는 신호선의 일부를 확장하고, 확장된 확장부에 개구를 형성하여 정전기에 의하여 신호선이 파손 또는 완전히 단선되는 것을 방지하는 효과를 갖는다.As described above in detail, a portion of the signal line for transmitting the signal is expanded, and an opening is formed in the expanded extension portion, thereby preventing the signal line from being broken or completely disconnected by static electricity.

앞서 설명한 본 발명의 상세한 설명에서는 본 발명의 실시예들을 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자 또는 해당 기술분야에 통상의 지식을 갖는 자라면 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부 터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.Although the detailed description of the present invention has been described with reference to the embodiments of the present invention, those skilled in the art or those skilled in the art will have the spirit and scope of the present invention as set forth in the claims below. It will be appreciated that various modifications and changes can be made in the present invention without departing from the scope of the art.

Claims (11)

제1 신호가 인가되는 제1 신호선 및 제2 신호가 인가되며 상기 제1 신호선과 교차하는 제2 신호선을 포함하며,A first signal line to which a first signal is applied and a second signal line to which a second signal is applied and intersect the first signal line; 상기 제2 신호선 중 상기 제1 신호선과 교차되는 부분에 배치되며, 상기 제2 신호선의 제1 폭보다 넓은 제2 폭을 갖는 제1 확장부를 갖고,A first extension part disposed at a portion of the second signal line that crosses the first signal line, and having a second width wider than a first width of the second signal line; 상기 제1 신호선은 상기 제2 신호선의 상기 제1 확장부와 대응하는 곳에 배치되며, 상기 제1 신호선의 제2 폭보다 넓은 제3 폭을 갖는 제2 확장부를 포함하고,The first signal line includes a second extension part disposed at a position corresponding to the first extension part of the second signal line, and having a third width wider than a second width of the first signal line; 상기 제1 확장부는 상기 제1 확장부를 관통하는 제1 개구를 포함하며, 상기 제2 확장부는 상기 제2 확장부를 관통하는 제2 개구를 포함하고,The first extension includes a first opening penetrating the first extension, the second extension includes a second opening penetrating the second extension, 상기 제1 개구의 길이는 제2 확장부의 폭보다 작게 형성되고, 제2 개구의 길이는 제1 확장부의 폭보다 작게 형성되는 것을 특징으로 하는 신호 배선.And the length of the first opening is smaller than the width of the second extension, and the length of the second opening is smaller than the width of the first extension. 삭제delete 제1항에 있어서, 상기 제1 개구는 상기 제1 확장부의 중앙으로부터 일측으로 편심된 곳에 형성된 것을 특징으로 하는 신호 배선.The signal line according to claim 1, wherein the first opening is formed at a position eccentric to one side from the center of the first extension part. 제1항에 있어서, 상기 제1 개구는 상기 제1 확장부에 복수개가 배치된 것을 특징으로 하는 신호 배선.The signal wiring according to claim 1, wherein a plurality of the first openings are arranged in the first extension part. 삭제delete 삭제delete 기판에 제1 방향으로 배치되며 제1 구동 신호가 인가되는 제1 신호선;A first signal line disposed in the first direction on the substrate and to which the first driving signal is applied; 상기 제1 신호선과 절연되며 상기 제1 신호선과 교차하고 영상을 표시하기 위한 제2 구동 신호가 인가되는 제2 신호선;A second signal line that is insulated from the first signal line and crosses the first signal line and to which a second driving signal for displaying an image is applied; 상기 제1 및 제2 신호선들의 교차부 부분에 배치되며 상기 제1 구동 신호에 응답하여 상기 제2 구동신호를 화소전극으로 출력하는 스위칭 소자; 및A switching element disposed at an intersection of the first and second signal lines and outputting the second driving signal to the pixel electrode in response to the first driving signal; And 상기 제2 신호선 중 상기 제1 신호선과 교차되는 부분에 배치되며, 상기 제2 신호선의 제1 폭보다 넓은 제2 폭을 갖는 제1 확장부를 포함하고,A first extension part disposed at a portion of the second signal line that crosses the first signal line and having a second width wider than a first width of the second signal line; 상기 제1 신호선은 상기 제2 신호선의 상기 제1 확장부와 대응하는 곳에 배치되며, 상기 제1 신호선의 제2 폭보다 넓은 제3 폭을 갖는 제2 확장부를 포함하고,The first signal line includes a second extension part disposed at a position corresponding to the first extension part of the second signal line, and having a third width wider than a second width of the first signal line; 상기 제1 확장부는 상기 제1 확장부를 관통하는 제1 개구를 포함하며, 상기 제2 확장부는 상기 제2 확장부를 관통하는 제2 개구를 포함하고,The first extension includes a first opening penetrating the first extension, the second extension includes a second opening penetrating the second extension, 상기 제1 개구의 길이는 제2 확장부의 폭보다 작게 형성되고, 제2 개구의 길이는 제1 확장부의 폭보다 작게 형성되는 것을 특징으로 하는 표시 기판.And the length of the first opening is smaller than the width of the second extension, and the length of the second opening is smaller than the width of the first extension. 삭제delete 제7항에 있어서, 상기 제1 개구는, 상기 제1 확장부의 표면상에서 보았을 때, 상기 제1 확장부의 중앙으로부터 편심된 곳에 형성된 것을 특징으로 하는 표시 기판.The display substrate according to claim 7, wherein the first opening is formed at a position eccentric from a center of the first expansion portion when viewed from the surface of the first expansion portion. 삭제delete 삭제delete
KR1020060048418A 2006-05-30 2006-05-30 Signal wire and display substrate having the signal wire KR101298278B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060048418A KR101298278B1 (en) 2006-05-30 2006-05-30 Signal wire and display substrate having the signal wire

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060048418A KR101298278B1 (en) 2006-05-30 2006-05-30 Signal wire and display substrate having the signal wire

Publications (2)

Publication Number Publication Date
KR20070114863A KR20070114863A (en) 2007-12-05
KR101298278B1 true KR101298278B1 (en) 2013-08-20

Family

ID=39141398

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060048418A KR101298278B1 (en) 2006-05-30 2006-05-30 Signal wire and display substrate having the signal wire

Country Status (1)

Country Link
KR (1) KR101298278B1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4916578B2 (en) 2008-10-07 2012-04-11 シャープ株式会社 Display device, manufacturing method thereof, and active matrix substrate
KR102514409B1 (en) * 2015-09-15 2023-03-28 삼성디스플레이 주식회사 Display device

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010066243A (en) * 1999-12-31 2001-07-11 구본준, 론 위라하디락사 TFT array panel, Liquid crystal display device
KR20030052026A (en) * 2001-12-20 2003-06-26 엘지.필립스 엘시디 주식회사 A Liquid Crystal Display Device
JP2003302654A (en) * 2002-04-12 2003-10-24 Hitachi Ltd Display device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010066243A (en) * 1999-12-31 2001-07-11 구본준, 론 위라하디락사 TFT array panel, Liquid crystal display device
KR20030052026A (en) * 2001-12-20 2003-06-26 엘지.필립스 엘시디 주식회사 A Liquid Crystal Display Device
JP2003302654A (en) * 2002-04-12 2003-10-24 Hitachi Ltd Display device

Also Published As

Publication number Publication date
KR20070114863A (en) 2007-12-05

Similar Documents

Publication Publication Date Title
US11437463B2 (en) Display device
US10409121B2 (en) Array substrate and display device including the same
JP5917694B2 (en) Display device
CN107195663B (en) AMOLED display panel structure
JP6776060B2 (en) Display device
EP1898389A1 (en) Flat panel display device
KR20170124065A (en) Backplane Substrate and Organic Light Emitting Display Device
KR20090038670A (en) An array substrate of liquid crystal display device and the method for fabricating thereof
US8637867B2 (en) Electrostatic discharge device and organic electro-luminescence display device having the same
TWI395994B (en) Display substrate and method of manufacturing the same
KR101298278B1 (en) Signal wire and display substrate having the signal wire
KR20070071324A (en) Liquid crystal display device and method fabricating for the same
US20200117312A1 (en) Touch screen including an inspection line and a display device having the same
US10824037B2 (en) Array substrate for liquid crystal display device
KR101182302B1 (en) Liquid Crystal Display Device and method of manufacturing the same
KR20060103652A (en) Liquid crystal display device
US6757033B2 (en) Liquid crystal display device and method for manufacturing the same
KR102513388B1 (en) Flat Panel Display Having Narrow Bezel
CN114843283A (en) Display panel and display device
KR20140147494A (en) Flexible Display Device
KR101374111B1 (en) Electrostatic Discharging Circuit of Thin Film Transistor and Method for Fabricating the Same
KR20170060977A (en) Connections for electrode and touch screen panel comprising the same
KR102521759B1 (en) Liquid crystal display device
KR102139974B1 (en) Flexible display device
KR102118460B1 (en) display device and Method for manufacturing the same

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160712

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20190723

Year of fee payment: 7