KR100937509B1 - 타이밍 컨트롤러, 컬럼 드라이버 및 이를 갖는 표시 장치 - Google Patents

타이밍 컨트롤러, 컬럼 드라이버 및 이를 갖는 표시 장치 Download PDF

Info

Publication number
KR100937509B1
KR100937509B1 KR1020090041773A KR20090041773A KR100937509B1 KR 100937509 B1 KR100937509 B1 KR 100937509B1 KR 1020090041773 A KR1020090041773 A KR 1020090041773A KR 20090041773 A KR20090041773 A KR 20090041773A KR 100937509 B1 KR100937509 B1 KR 100937509B1
Authority
KR
South Korea
Prior art keywords
signal
data
data signal
column driver
skew
Prior art date
Application number
KR1020090041773A
Other languages
English (en)
Inventor
고화수
Original Assignee
고화수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 고화수 filed Critical 고화수
Priority to KR1020090041773A priority Critical patent/KR100937509B1/ko
Application granted granted Critical
Publication of KR100937509B1 publication Critical patent/KR100937509B1/ko
Priority to US13/318,594 priority patent/US20120056870A1/en
Priority to PCT/KR2010/002239 priority patent/WO2010131843A2/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/026Arrangements or methods related to booting a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 타이밍 컨트롤러, 컬럼 드라이버 및 이를 포함하는 표시 장치에 관한 것으로 특히, 높은 신호 품질과 낮은 EMI 수준을 만족하는 동시에 높은 실효 데이터 전송 효율을 갖는 데이터 신호 전송선의 구조 및 신호 전송 프로토콜을 제공할 수 있는 타이밍 컨트롤러, 컬럼 드라이버 및 표시장치에 관한 것이다.
타이밍 컨트롤러, 컬럼 드라이버, 표시 장치

Description

타이밍 컨트롤러, 컬럼 드라이버 및 이를 갖는 표시 장치 {TIMING CONTROLLER, CALUM DRIVER AND DISPLAY DEVICE HAVING THE SAME}
본 발명은 표시 장치의 데이터 전송을 위한 데이터 버스 구조 및 그 신호 전송 프로토콜과 이것이 적용된 표시 장치에 관한 것으로서, 보다 상세하게는 타이밍 컨트롤러, 컬럼 드라이버 및 이를 갖는 표시 장치에 관한 것이다.
최근 평판형 표시 장치는 종래의 CRT에 비해 두께가 얇고 가벼워 다양한 분야에 사용되고 있다. 특히, LCD, PCP, OLED 등의 표시 장치는 기존의 CRT를 대체하며 빠르게 시장에서 확산되고 있다.
평판형 표시 장치는 외부 호스트 시스템으로부터 데이터 신호를 인가 받아 이를 표시 패널에 표시함으로써 화상을 표시한다. 이때, 표시 장치는 표시 패널을 구동시키기 위한 패널 구동부를 구비한다.
패널 구동부는 타이밍 컨트롤러, 스캔 구동부, 컬럼 구동부 등을 포함한다. 외부 호스트 시스템으로부터 인가된 데이터 신호는 타이밍 컨트롤러에 입력되고, 타이밍 컨트롤러는 수신된 데이터 신호를 재가공하여 컬럼 구동부에 전송한다.
최근의 표시 장치의 크기가 커지고 고화질의 화상을 제공하기 위해 해상도가 커지는 추세이다. 해상도가 높은 표시 장치를 구동하기 위해서는 타이밍 컨트롤러와 컬럼 드라이버 사이의 데이터 전송에 있어서 종래에 비해 보다 높은 신호 품질과 전송 속도가 요구되며, 표시 장치 시스템의 신뢰성을 위해 낮은 EMI 수준이 요구된다.
종래의 데이터 신호 전송 규격인 RSDS(Reduced Swing Differential Signaling)/mini-LVDS(Low Voltage Differential Signaling)를 이용한 표시 장치는 멀티 드롭 버스 방식의 신호선 구조를 사용한다. 이러한 RSDS 방식은 구조적인 임피던스 부정합 문제로 인해 전송 속도가 높아질수록 신호 품질이 급격히 떨어지고, 동시에 EMI 수준이 높아진다. 또한, 신호 속도에 대해 해당 컬럼 드라이버에 실제 받아들이는 실효 전송 효율은 매우 낮아, 높아진 전송속도에 비해 실효 전송 속도는 크게 높아지지 않는다. 이를 보완하기 위해 제시된 기술이 PPDS(Point-to-Point Differential Signaling)이다. 이 기술은 데이터 신호를 임피던스 부정합이 거의 없는 Point-to-Point 구조의 신호선을 통해 전송함으로써, 높은 전송 속도에서도 높은 신호 품질을 유지할 수 있도록 하였으며, 동시에 EMI 수준을 만족할 만한 수준으로 유지할 수 있게 하였다. 한편 클럭 신호 전송선은 종래와 같이 멀티-드롭 버스 방식으로 연결하였는데 이는 이에 필요한 신호선의 수를 최소화함으로써 패널에서 차지하는 면적을 최소화하기 위한 것이다. 이러한 다른 구조의 데이터 신호 전송선과 클럭 신호 전송선으로 인해 목적하는 컬럼 드라이버에 도착하는 신호의 도달 시간이 달라지게 되며(클럭-데이터 스큐, 이하 스큐), 컬럼 드라이버에서의 안전한 데이터 복원을 위해서는 스큐에 대한 보상이 필요하다. PPDS 방식에서는 이를 위하여 데이터 전송 프로토콜 내에 Preamble Period를 두어 스큐를 보상할 수 있도록 하였다. 또한 PPDS 방식의 또 하나의 특징은 데이터 프로토콜 내에 컬럼 드라이버의 구성과 동작을 제어할 수 있는 데이터를 전송하는 구간을 두어 이를 통해 컬럼 드라이버를 제어함으로써 컬럼 드라이버를 효과적으로 이용할 수 있도록 하였다.
이러한 PPDS 방식은 데이터 프로토콜 내에 포함되는 화면 표시 데이터 이외의 Preamble Pattern, Column Driver Control Data들은 매 라인 마다 전송되어 실효 전송 효율을 떨어뜨리는 단점이 있다. 즉, 화면 표시 데이터만 전송되는 것에 비해 더 높은 전송률로 데이터가 전송되어야 한다. 이로 인해, 신호 품질, EMI 수준, 회로 구현 등에 있어서 어려움을 가진다.
본 발명의 목적은 표시 장치 내의 타이밍 컨트롤러와 컬럼 드라이버 사이의 데이터를 전송함에 있어서, 높은 신호 품질과 낮은 EMI 수준을 만족하는 동시에 높은 실효 데이터 전송 효율을 갖는 데이터 신호 전송선의 구조 및 신호 전송 프로토콜과 타이밍 컨트롤러, 컬럼 드라이버 및 표시장치를 제안하는 것이다.
구체적으로는 컬럼 드라이버에 도착하는 데이터 신호와 클럭 신호 사이의 스큐를 보상하고 컬럼 드라이버의 구성과 동작을 제어하는 데이터의 전송함에 있어서 보다 높은 실효 데이터 전송 효율을 갖는 데이터 전송 프로토콜을 갖는 타이밍 컨트롤러, 컬럼 드라이버 및 표시 장치를 제안하는 것이다.
본 발명의 일 측면에 따르면, 화상을 표시하는 표시 패널; 외부로부터 입력되는 전원 전압, 데이터 신호, 클럭 신호 및 동기 신호를 수신하고, 상기 데이터 신호, 상기 클럭 신호 및 상기 동기 신호를 출력하는 타이밍 컨트롤러; 및 상기 타이밍 컨트롤러로부터 상기 직렬로 수신된 데이터 신호를 통해 상기 표시 패널에 화상 데이터 전압을 인가하는 컬럼 드라이버를 포함하되, 상기 타이밍 컨트롤러는 상기 전원 전압 인가 후부터 정상 화상이 표시되는 정상 구동 모드 이전의 초기 셋업 모드 동안 상기 컬럼 드라이버의 구성의 등록 및 동작을 설정하는 설정 정보 신호를 전송하는 것을 특징으로 하는 표시 장치가 제공된다.
본 발명의 다른 측면에 따르면, 화상을 표시하는 표시 패널; 외부로부터 입력되는 전원 전압, 데이터 신호, 클럭 신호 및 동기 신호를 수신하고, 상기 데이터 신호, 상기 클럭 신호 및 상기 동기 신호를 출력하는 타이밍 컨트롤러; 상기 타이밍 컨트롤러로부터 상기 데이터 신호를 수신하여 상기 표시 패널에 화상 신호를 인가하는 컬럼 드라이버; 상기 타이밍 컨트롤러와 상기 컬럼 드라이버 사이에 상기 데이터 신호를 전송하는 데이터 신호 전송선; 및 상기 클럭 신호를 전송하는 클럭 신호 전송선을 포함하되, 상기 컬럼 드라이버는 상기 전압 전압 인가 후부터 정상 화상이 표시되는 정상 구동 모드 이전의 초기 셋업 모드 동안 상기 데이터 신호와 상기 클럭 신호 사이의 스큐를 측정하고, 상기 측정된 스큐를 이용하여 스큐 보정값을 생성하는 것을 특징으로 하는 표시 장치가 제공된다.
본 발명의 또 다른 측면에 따르면, 화상을 표시하는 표시 패널; 외부로부터 입력되는 전원 전압, 데이터 신호, 클럭 신호 및 동기 신호를 수신하고, 상기 데이터 신호, 상기 클럭 신호 및 상기 동기 신호를 출력하는 타이밍 컨트롤러; 상기 타이밍 컨트롤러로부터 상기 데이터 신호를 수신하여 상기 표시 패널에 화상 신호를 인가하는 컬럼 드라이버; 상기 타이밍 컨트롤러와 상기 컬럼 드라이버 사이에 형성되며, 상기 데이터 신호를 전송하는 데이터 신호 전송선; 및 상기 클럭 신호를 전송하는 클럭 신호 전송선을 포함하되, 상기 컬럼 드라이버는 상기 전원 전압 인가 후부터 정상 화상이 표시되는 정상 구동 모드 중 수직 또는 수평 블랭킹 구간 동안 입력된 신호를 통해 스큐 보정값을 생성하여 상기 스큐 보정값을 상기 데이터 신호 또는 상기 클럭 신호에 적용하여 상기 스큐를 보정하는 표시 장치가 제공된다.
본 발명의 또 다른 측면에 따르면, 화상을 표시하는 표시 패널; 외부로부터 입력되는 전원 전압, 데이터 신호, 클럭 신호 및 동기 신호를 수신하고, 상기 데이터 신호, 상기 클럭 신호 및 상기 동기 신호를 출력하는 타이밍 컨트롤러; 상기 타이밍 컨트롤러로부터 상기 직렬로 수신된 데이터 신호를 통해 상기 표시 패널에 화상 데이터 전압을 인가하는 컬럼 드라이버; 상기 타이밍 컨트롤러와 상기 컬럼 드라이버 사이에 상기 데이터 신호를 전송하는 데이터 신호 전송선; 및 상기 클럭 신호를 전송하는 클럭 신호 전송선을 포함하되, 상기 타이밍 컨트롤러는 상기 전원 전압 인가 후부터 정상 화상이 표시되는 정상 구동 모드 이전의 초기 셋업 모드 동 안 상기 컬럼 드라이버의 구성의 등록 및 동작을 설정하는 설정 정보 신호를 전송하고, 상기 컬럼 드라이버는 상기 초기 셋업 모드 에서 상기 설정 정보 신호를 수신하여 해당 칼럼 드라이버의 구성의 등록 및 동작을 설정하며, 상기 초기 셋업 모드 에서 상기 데이터 신호와 상기 클럭 신호 사이의 스큐를 측정하고, 상기 측정된 스큐를 이용하여 스큐 보정값을 생성하여 스큐를 보정하는 것을 특징으로 하는 표시 장치가 제공된다.
본 발명의 또 다른 측면에 따르면, 화상을 표시하는 표시 패널; 외부로부터 입력되는 전원 전압, 데이터 신호, 클럭 신호 및 동기 신호를 수신하고, 상기 데이터 신호, 상기 클럭 신호 및 상기 동기 신호를 출력하는 타이밍 컨트롤러; 상기 타이밍 컨트롤러로부터 상기 직렬로 수신된 데이터 신호를 통해 상기 표시 패널에 화상 데이터 전압을 인가하는 컬럼 드라이버; 상기 타이밍 컨트롤러와 상기 컬럼 드라이버 사이에 상기 데이터 신호를 전송하는 데이터 신호 전송선; 및 상기 클럭 신호를 전송하는 클럭 신호 전송선을 포함하되, 상기 타이밍 컨트롤러는 상기 전원 전압 인가 후부터 정상 화상이 표시되는 정상 구동 모드 이전의 초기 셋업 모드 동안 상기 컬럼 드라이버의 구성의 등록 및 동작을 설정하는 설정 정보 신호를 전송하고, 상기 컬럼 드라이버는 상기 초기 셋업 모드 동안 상기 설정 정보 신호를 수신하여 해당 칼럼 드라이버의 구성의 등록 및 동작을 설정하고, 상기 수평 또는 수직 블랭킹 구간 동안 상기 데이터 신호와 상기 클럭 신호 사이의 스큐를 측정하고, 상기 측정된 스큐를 이용하여 스큐 보정값을 생성하여 스큐를 보정하는 것을 특징으로 하는 표시 장치가 제공된다.
본 발명의 일 측면에 따르면, 컬럼 드라이버에 데이터 신호를 전송하는 표시 장치용 타이밍 컨트롤러에 있어서, 호스트 시스템으로부터 입력되는 전원 전압, 데이터 신호, 클럭 신호 및 동기 신호를 수신하고, 컬럼 드라이버에 상기 데이터 신호, 클럭 신호 및 동기 신호를 제공하는 데이터 포맷부; 및 상기 전원 전압이 인가된 이후에 정상 화상이 표시되는 정상 구동 모드 이전의 초기 셋업 모드에서 컬럼 드라이버의 구성 및 동작을 설정하는 설정 정보 신호를 전송하는 프로토콜 컨트롤러를 포함하는 타이밍 컨트롤러가 제공된다.
본 발명의 다른 측면에 따르면, 컬럼 드라이버에 데이터 신호를 전송하는 표시 장치용 타이밍 컨트롤러에 있어서, 호스트 시스템으로부터 입력되는 전원 전압, 데이터 신호, 클럭 신호 및 동기 신호를 수신하고, 상기 데이터 신호를 재구성하여 출력하는 데이터 포맷부; 및 상기 전원 전압이 인가된 이후에 정상 화상이 표시되는 정상 구동 모드 이전의 초기 셋업 모드에서 컬럼 드라이버에 인가되는 클럭 신호와 데이터 신호 사이에 발생하는 스큐를 보정하기 위해 트레이닝 패턴 신호를 생성하는 트레이닝 패턴 생성부를 포함하되, 상기 트레이닝 패턴 신호는 상기 데이터 신호가 전송되는 데이터 신호 전송선을 통해 상기 칼럼 드라이버에 전송하는 타이밍 컨트롤러가 제공된다.
본 발명의 또 다른 측면에 따르면, 컬럼 드라이버에 데이터 신호를 전송하는 표시 장치용 타이밍 컨트롤러에 있어서,
호스트 시스템으로부터 입력되는 전원 전압, 데이터 신호, 클럭 신호 및 동기 신호를 수신하고, 상기 데이터 신호를 재구성하여 출력하는 데이터 포맷부; 및
상기 전원 전압이 인가된 이후에 정상 화상이 표시되는 정상 구동 모드에서 컬럼 드라이버에 인가되는 클럭 신호와 데이터 신호 사이에 발생하는 스큐를 보정하기 위해 트레이닝 패턴 신호를 생성하는 트레이닝 패턴 생성부를 포함하는 타이밍 컨트롤러가 제공된다.
본 발명의 또 다른 측면에 따르면, 컬럼 드라이버에 데이터 신호를 전송하는 표시 장치용 타이밍 컨트롤러에 있어서, 호스트 시스템으로부터 입력되는 전원 전압, 데이터 신호, 클럭 신호 및 동기 신호를 수신하고, 컬럼 드라이버에 상기 데이터 신호, 클럭 신호 및 동기 신호를 제공하는 데이터 포맷부; 및 상기 전원 전압이 인가된 이후에 정상 화상이 표시되는 정상 구동 모드 이전의 초기 셋업 모드에서 컬럼 드라이버의 구성 및 동작을 설정하는 설정 정보 신호를 전송하는 프로토콜 컨트롤러; 및 상기 초기 셋업 모드에서 컬럼 드라이버에 인가되는 클럭 신호와 데이터 신호 사이에 발생하는 스큐를 보정하기 위해 트레이닝 패턴 신호를 생성하는 트레이닝 패턴 생성부를 포함하는 타이밍 컨트롤러가 제공된다.
본 발명의 또 다른 측면에 따르면, 컬럼 드라이버에 데이터 신호를 전송하는 표시 장치용 타이밍 컨트롤러에 있어서, 호스트 시스템으로부터 입력되는 전원 전압, 데이터 신호, 클럭 신호 및 동기 신호를 수신하고, 컬럼 드라이버에 상기 데이터 신호, 클럭 신호 및 동기 신호를 제공하는 데이터 포맷부; 상기 전원 전압이 인가된 이후에 정상 화상이 표시되는 정상 구동 모드 이전의 초기 셋업 모드에서 컬럼 드라이버의 구성 및 동작을 설정하는 설정 정보 신호를 전송하는 프로토콜 컨트롤러; 및 상기 정상 구동 모드에서 컬럼 드라이버에 인가되는 클럭 신호와 데이터 신호 사이에 발생하는 스큐를 보정하기 위해 수직 또는 수평 블랭킹 구간 동안 트레이닝 패턴 신호를 생성하는 트레이닝 패턴 생성부를 포함하고 상기 트레이닝 패턴 신호를 상기 데이터 신호가 전송되는 데이터 신호 전송선을 통해 칼럼 드라이버로 전송하는 타이밍 컨트롤러가 제공된다.
본 발명의 일 측면에 따르면, 타이밍 컨트롤러로부터 수신된 데이터 신호를 통해 표시 패널에 화상 데이터 전압을 공급하는 컬럼 드라이버에 있어서, 전원 전압이 인가된 이후에 정상 화상이 표시되는 정상 구동 모드 이전의 초기 셋업 모드 또는 상기 정상 구동 모드 중 어느 하나의 모드에서, 타이밍 컨트롤러로부터 수신된 설정 정보 신호를 수신하여 내장된 데이터 샘플러, 직병렬 변환부, 쉬프트 레지스터, 데이터 래치, 디지털/아날로그 변환부 중 적어도 어느 하나에 상기 설정 정보 신호를 전송하여 구성 및 동작을 설정하는 컬럼 드라이버가 제공된다.
본 발명의 다른 측면에 따르면, 타이밍 컨트롤러로부터 수신된 데이터 신호를 통해 표시 패널에 화상 데이터 전압을 공급하는 컬럼 드라이버에 있어서, 전원 전압이 인가된 이후에 정상 화상이 표시되는 정상 구동 모드 또는 상기 정상 구동 모드 이전의 초기 셋업 모드에서 타이밍 컨트롤러로부터 수신된 트레이닝 패턴 신호와 클럭 신호 사이의 스큐를 측정하고, 상기 측정된 스큐에 상응하는 스큐 보정값을 생성하는 스큐 보상부를 포함하며, 상기 스큐 보정값은 상기 데이터 신호 또는 상기 클럭 신호 중 어느 하나의 신호에 적용하여 상기 스큐를 보정하는 것을 특징으로 하는 컬럼 드라이버가 제공된다.
본 발명의 또 다른 측면에 따르면, 타이밍 컨트롤러로부터 수신된 데이터 신 호를 통해 표시 패널에 화상 데이터 전압을 공급하는 컬럼 드라이버에 있어서, 전원 전압이 인가된 이후에 정상 화상이 표시되는 정상 구동 모드 또는 상기 정상동작 모드 이전의 초기 셋업 모드에서, 타이밍 컨트롤러로부터 수신된 트레이닝 패턴 신호와 클럭 신호 사이의 스큐를 측정하고, 상기 측정된 스큐에 상응하는 스큐 보정값을 생성하는 스큐 보상부를 포함하며, 상기 스큐 보정값은 상기 데이터 신호 또는 상기 클럭 신호 중 어느 하나의 신호에 적용하여 상기 스큐를 보정하고, 상기 타이밍 컨트롤러로부터 수신된 설정 정보 신호를 수신하여 내장된 데이터 샘플러, 직병렬 변환부, 쉬프트 레지스터, 데이터 래치, 디지털/아날로그 변환부 중 적어도 어느 하나에 상기 설정 정보 신호를 전송하여 구성 및 동작을 설정하는 컬럼 드라이버가 제공된다.
본 발명에 따른 타이밍 컨트롤러, 컬럼 드라이버 및 표시 장치는 컬럼 드라이버에서의 데이터 신호와 클럭 신호간의 스큐를 최소화하여 높은 전송 속도를 필요로 하는 고해상도 패널에서의 안정적인 데이터 복원을 가능하게 한다.
본 발명에 따른 타이밍 컨트롤러, 컬럼 드라이버 및 표시 장치는 높은 실효 전송 효율을 갖을 수 있다. 이에 따라, 같은 해상도의 화면 표시에 있어서 종래에 비해 보다 낮은 전송 속도를 요구하므로, 더 높은 신호 품질과 더 낮은 EMI 수준이 가능하다.
본 발명에 따른 타이밍 컨트롤러, 컬럼 드라이버 및 표시 장치는 높은 신호 품질과 더 낮은 EMI 수준이 가능하므로, 타이밍 컨트롤러 및 컬럼 드라이버 내부의 회로 구현을 더 용이하게 할 수 있는 장점이 있다.
본 발명은 다양한 변환을 가할 수 있고 여러 가지 실시 예를 가질 수 있는 바, 특정 실시 예들을 도면에 예시하고 상세한 설명에서 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 실시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변환, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다. 본 발명을 설명함에 있어서 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우 그 상세한 설명을 생략한다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다.
본 출원에서 사용한 용어는 단지 특정한 실시 예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 명세서상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
이하, 본 발명의 실시 예를 첨부한 도면들을 참조하여 상세히 설명하기로 한다. 본 발명을 설명함에 있어 전체적인 이해를 용이하게 하기 위하여 도면 번호에 상관없이 동일한 수단에 대해서는 동일한 참조 번호를 사용하기로 한다.
도면에 대한 상세한 설명을 하기에 앞서, 본 명세서에서의 구성부들에 대한 구분은 각 구성부가 담당하는 주 기능별로 구분한 것에 불과함을 명확히 하고자 한다. 즉, 이하에서 설명할 2개 이상의 구성부가 하나의 구성부로 합쳐지거나 또는 하나의 구성부가 보다 세분화된 기능별로 2개 이상으로 분화되어 구비될 수도 있다. 그리고 이하에서 설명할 구성부 각각은 자신이 담당하는 주기능 이외에도 다른 구성부가 담당하는 기능 중 일부 또는 전부의 기능을 추가적으로 수행할 수도 있으며, 구성부 각각이 담당하는 주기능 중 일부 기능이 다른 구성부에 의해 전담되어 수행될 수도 있음은 물론이다. 따라서, 본 명세서를 통해 설명되는 각 구성부들의 존재 여부는 기능적으로 해석 되어져야 할 것이며, 이러한 이유로 본 발명의 표시 장치 따른 구성부들의 구성은 본 발명의 목적을 달성할 수 있는 한도 내에서 도 1과는 상이해질 수 있음을 명확히 밝혀둔다.
도 1은 본 발명의 일 실시 예에 따른 표시 장치를 도시한 블록도이다.
도 1을 참조하면, 본 발명에 따른 표시 장치는 표시 패널(100), 백라이트부(300), 전원부(400) 및 패널 구동부(200)를 포함한다.
구체적으로, 표시 패널(100)은 액정 패널, 플라즈마 패널, OLED 패널 등의 표시 패널 중 하나로서 본 발명에서는 액정 패널을 예를 들어 설명하기로 한다
액정 패널은 액정, 박막 트랜지스터 기판 및 컬러 필터 기판을 포함할 수 있다.
액정 패널은 다수의 박막 트랜지스터가 포함되어 각 박막 트랜지스터가 구동됨으로써 화소 데이터 전압이 공급된다. 액정 패널은 화소 데이터 전압에 의해 박막 트랜지스터 기판과 컬러 필터 기판 사이에 형성된 전계를 통해 액정을 구동시켜 화상을 표시한다.
백라이트부(300)는 표시 패널(100)에 광을 공급한다. 이를 위하여, 백라이트부(300)는 적어도 하나의 램프를 구비하거나, 복수의 발광다이오드를 구비할 수 있다.
전원부(400)는 입력된 전압을 이용하여 아날로그 구동 전압(AVDD), 게이트 온 전압(VON), 게이트 오프 전압(VOFF)을 생성하여 출력한다. 이때, 아날로그 구동 전압(AVDD)은 컬럼 구동부(700)로, 게이트 온 전압(VON) 및 게이트 오프 전압(VOFF)은 게이트 구동부(60)로 공급된다.
또한, 전원부(400)는 백라이트부(300)를 구동하는 백라이트 구동전압(VB)을 공급할 수 있다.
스캔 구동부(600)는 액정 패널(100)의 게이트 라인(GL에 게이트 온/오프 전압(VON/VOFF)을 공급한다.
컬럼 구동부(700)는 복수의 컬럼 드라이버(701 내지 704)를 포함할 수 있다. 컬럼 구동부(700)는 표시 패널(100)에 화소 데이터 전압을 공급한다. 이때, 각 컬 럼 드라이버(701 내지 704)는 표시 패널(100)의 다수의 데이터 라인(DL)과 연결된다.
컬럼 구동부(700)는 타이밍 컨트롤러(500)로부터 화면 표시에 필요한 데이터와 클럭 및 기타 신호를 받아 데이터를 복원한 후, 화소 데이터 전압을 표시 패널(100)로 제공한다. 컬럼 구동부(700)는 타이밍 컨트롤러(500)로부터 화면 표시에 필요한 데이터와 클럭 및 기타 신호를 받아 데이터를 복원한 후, 화소 데이터 전압을 표시 패널(100)로 제공한다.
타이밍 컨트롤러(500)는 호스트 시스템으로부터 입력된 데이터 신호, 클럭 신호, 동기 신호 등을 받아 표시 화면에 맞게 화면 표시 데이터와 이에 필요한 타이밍 제어 신호들을 재배열하여 스캔 구동부(600) 및 컬럼 구동부(700)에 제공한다. 또한, 타이밍 컨트롤러(500)는 컬럼 구동부(700)의 각 컬럼 드라이버의 구성요소들을 등록하고, 컬럼 드라이버들의 동작을 설정하는 설정 정보 신호를 전송한다.
또한, 타이밍 컨트롤러(500)는 클럭 신호와 데이터 신호의 스큐를 보정하기 위하여 트레이닝 패턴 신호를 생성하여 컬럼 구동부(700)에 제공한다.
본 발명의 실시 예에 따른 표시 장치는 컬럼 구동부(700)의 각 컬럼 드라이버들(701 내지 704)과 타이밍 컨트롤러(500)는 데이터 신호 전송 라인과 포인트 투 포인트(Point to Point) 구조로 연결되며, 클럭 신호 전송 라인과 멀티 드롭 방식으로 연결된다. 또한, TMC 신호 전송을 위한 TMC 신호 전송 라인을 포함할 수 있으며, TMC 신호 전송 라인은 멀티 드롭 방식으로 각 컬럼 드라이버(701 내지 704)와 연결된다.
도 2는 본 발명의 일 실시 예에 따른 타이밍 컨트롤러를 도시한 블록도이고, 도 3은 도 2에 도시된 프로토콜 컨트롤러의 구성을 도시한 블록도이다.
도 2 및 도 3을 참조하면, 타이밍 컨트롤러(500)는 수신부(510), 멀티플렉서(Multiplexer; MUX)(560), 타이밍 제어신호 공급부(590), PLL(580), 데이터 직렬화부(530), 데이터 포맷부(520), 클럭 전송부(550), 데이터 전송부(540) 및 프로토콜 컨트롤러(570)를 포함한다. 여기서, 프로토콜 컨트롤러(570)는 설정 정보 신호 생성부(572), 설정 정보 저장부(571) 및 트레이닝 패턴 생성부(573)를 포함할 수 있다. 트레이닝 패턴 생성부(573)는 프로토콜 컨트롤러(570)에 포함될 수 있다. 여기서, 트레이닝 패턴 생성부(573)는 설명의 편의를 위하여 프로토콜 컨트롤러(570)에 포함된 것으로 표현하였으나, 별도로 구성될 수 있다.
구체적으로, 수신부(510)는 외부의 호스트 시스템으로부터 입력되는 데이터 신호(R, G, B), 수직/수평 동기 신호(Vsync, Hsync) 및 클럭 신호(Clock) 등을 데이터 포맷부(520), PLL(580) 및 제어신호 공급부(590)에 제공한다. 수신부(510)는 데이터 신호(R, G, B)를 멀티플렉서(560)를 통해 데이터 포맷부(520)에 제공한다. 수신부(510)는 수직/수평 동기 신호(Vsync, Hsync)를 제어신호 공급부(590)에 제공하며, 클럭 신호(Clock)를 PLL(580)에 제공한다.
타이밍 제어신호 공급부(590)는 입력된 동기 신호들(Vsync, Hsync)에 따라 데이터 포맷부(520)의 동작을 제어한다.
PLL(580)은 입력된 클럭 신호를 받아 각각 데이터 포맷부(520), 데이터 직렬 화부(530) 및 클럭 전송부(550)에 필요한 주파수의 클럭을 공급한다. 이때, PLL(580)은 클럭 신호의 위상을 고정시켜 일정한 주기로 클럭 신호가 출력되도록 한다.
데이터 포맷부(520)는 멀티플렉서(560)를 통해 입력된 데이터 신호(R, G, B) 데이터 채널 구성 및 데이터 신호 프로토콜에 맞게 포맷을 변환한 후, 이를 데이터 직렬화부(530)에 전송한다.
데이터 직렬화부(530)는 데이터 포맷부(520)로부터 수신한 병렬 데이터를 직렬화한 후, 데이터 전송부(540)를 통하여 컬럼 드라이버(701)에 제공한다.
이때, 데이터 전송부(540)는 각 컬럼 드라이버들(701 내지 704)과 포인트-투-포인트(Point-to-Point) 방식으로 연결된다. 즉, 데이터 전송부(540)와 각 컬럼 드라이버(701 내지 704)는 데이터 신호 전송선을 통해 연결된다. 이때, 데이터 신호 전송선은 하나의 배선을 이용한 단일 신호 방식(Single-ended Signaling) 또는 2개의 배선을 이용하여 두 배선 사이의 전압차로 신호를 표시하는 차동 신호 방식(Differential Signaling)으로 신호를 전송할 수 있다.
클럭 전송부(550)는 입력된 클럭 신호(Clock)를 컬럼 구동부(700)에 제공한다. 클럭 전송부(550)는 신호 프로토콜에 맞게 변환된 클럭 신호(Clock)가 컬럼 구동부(700)에 전송될 수도 있다.
도 2에 도시된 바와 같이, 클럭 전송부(550)는 복수의 컬럼 드라이버들(701 내지 704)과 클럭 신호 전송선을 통해 연결된다. 이때, 클럭 신호 전송선은 멀티 드롭 버스(Multi-drop Bus) 구조로 연결된다.
또한, 클럭 신호 전송선은 최우선 순위를 기초로 하여 최초의 컬럼 드라이버와 마지막 컬럼드라이버들 사이의 컬럼 드라이버를 직렬로 연결하는 데이지 체인(Daisy chain)형태로 연결될 수 있다.
프로토콜 컨트롤러(570)는 컬럼 드라이버 컨트롤(Column Driver Control ; 이하, "CDC"라 함) 데이터 신호를 수신하여 설정 정보 신호를 생성하고 멀티플렉서(560)에 공급한다.
이때, 프로토콜 컨트롤러(570)는 설정 정보 신호, 트레이닝 패턴 신호가 전송되는지에 대한 유무를 알 수 있는 전송 모드 제어(Transfer Mode Control ; 이하, "TMC"라 함) 신호를 생성하여 컬럼 드라이버(701 내지 704)에 전송한다.
프로토콜 컨트롤러(570)는 도 3에 도시된 바와 같이, 설정 정보 신호 생성부(572), 설정 정보 저장부(571) 트레이닝 패턴 생성부(573)및 프로토콜 제어 신호 생성부(574)를 포함할 수 있다.
프로토콜 컨트롤러(570)는 전원 전압이 인가되면 설정 정보 신호를 전송하기 위하여 설정 정보 저장부(571)가 활성화 되어 설정 정보 신호 생성부(572)에 설정 정보 신호를 생성하도록 저장된 신호를 전송한다. 설정 정보 신호 생성부(572)는 설정 정보 저장부(571)로부터 제공된 설정 정보 신호를 멀티플렉서(560)를 통해 데이터 포맷부(520)에 전송한다.
트레이닝 패턴 생성부(573)는 트레이닝 패턴 신호를 생성하여 공급한다. 이에 대한 설명은 추후 설명하기로 한다. 도 3에서 트레이닝 패턴 생성부(573)는 프로토콜 컨트롤러(570)에 포함된 것으로 표시되었으나, 이에 한정되지 않고 프로토 콜 컨트롤러(570) 외부에 형성될 수도 있다.
또한, 프로토콜 컨트롤러(570)는 프로토콜 제어 신호 생성부(574)로부터 생성된 신호로 멀티플렉서(560)를 제어하여 수신부(510) 혹은 프로토콜 컨트롤러(570) 둘 중의 하나로부터 데이터를 선택하여 데이터 포맷부(520)에 전달되도록 한다.
또한, 프로토콜 컨트롤러(570)는 프로토콜 제어 신호를 생성하고, 생성된 프로토콜 제어 신호를 통해 멀티플렉서(560)를 제어하여 수신부(510) 혹은 프로토콜 컨트롤러(570) 중의 하나로부터 데이터를 선택하여 데이터 포맷부(520)에 전달되도록 한다.
또한, 본 발명의 표시 장치는 상기의 프로토콜 제어 신호를 생성하고 멀티플렉서(560)를 제어하는 프로토콜 제어 신호 생성부(574)는 도 2에서와 같이, 프로토콜 컨트롤러(570) 내부에 형성되거나, 프로토콜 컨트롤러(570)의 외부에 형성될 수 있다.
설정 정보 신호는 액정 패널(100)의 픽셀 중 활성 픽셀 수 정보, 딜레이 정보, 인버전 모드 정보, 라인 극성 정보, 스크램블 정보, 게이트 지연 정보, 수직 블랭킹 구간 정보, 데이터 극성 정보 및 에이징/리프레쉬 동작 모드 정보 등을 포함할 수 있다.
픽셀 중 활성 픽셀 수 정보는 각 컬럼 드라이버의 총 픽셀 중 실제 사용하는 픽셀 수에 관한 정보를 포함한다.
딜레이 정보는 모든 컬럼 드라이버가 동시에 동작할 때 발생하는 전원 전압 의 변동을 최소화하기 위해 해당 컬럼 드라이버가 데이터 로드 신호를 받은 후에 실제 동작할 때까지의 지연 시간에 관한 정보를 포함한다.
인버전 모드 정보는 극성 반전 방식 예를 들면, 라인 인버전, 도트 인버전, 2도트 인버전, 프레임 인버전 등의 극성 반정 방식 정보를 포함한다.
라인 극성 정보는 첫 번째 라인의 극성을 표시하는 정보를 포함한다.
스크램블 정보는 데이터 전송 시 데이터를 그대로 전송하는지 스크램블 하여 전송하는지에 대한 정보를 포함한다.
게이트 지연 정보는 해당 컬럼 드라이버까지의 게이트 라인에서의 신호 지연 시간을 표시하는 정보를 포함하며 게이트 라인 딜레이는 프로그램될 수 있다.
델타 지연 정보는 해당 컬럼 드라이버의 해당 컬럼 픽셀까지의 지연 시간에 관한 정보를 포함하며, 게이트 지연 정보와 합하여 해당 컬럼 픽셀까지의 지연 시간에 맞춰 컬럼 구동을 하기 위하여 필요한 지연 시간에 관한 정보를 포함할 수 있다.
수직 블랭킹 구간 정보는 현재 동작이 수직 블랭킹 모드에 있는지 여부를 표시하는 정보를 포함하며, 전원 전압이 인가된 이후에도 동작 중에 주기적으로 공급되는 신호 정보를 포함한다.
데이터 극성 정보는 해당 라인의 인버전 극성을 표시하는 정보를 포함한다.
에이징/리프레쉬 동작 모드 정보는 컬럼 드라이버가 정상적인 표시 모드에 있는지 에이징 또는 리프레쉬 동작 모드에서 동작하는지 여부를 표시하는 정보를 포함한다.
설정 정보 신호는 예를 들면, 특정 값을 가진 2진 데이터 신호일 수 있다. 즉, 설정 정보 신호는 데이터 신호와 같이 2진 데이터 신호열로 전송될 수 있다.
설정 정보 신호는 초기 셋업 모드에서 전송되는 제1 설정 정보 신호 및 정상 구동 모드에서 전송되는 제2 설정 정보 신호를 포함할 수 있다. 이때, 제1 설정 정보 신호는 전체 픽셀 중 활성 필셀 수 정보 구동 딜레이 정보, 인버전 모드 정보, 초기 신호 극성 정보, 스크램블 정보, 게이트 지연 정보, 델타 지연 정보 등이 해당된다. 제2 설정 정보 신호는 수직 블랭킹 구간 정보, 데이터 극성 정보 및 에이징/리프레쉬 동작 모드 정보 등이 해당된다.
도 4는 및 도 5는 도 2에 도시된 프로토콜 컨트롤러에서 출력되는 설정 정보 신호의 일 예를 도시한 파형도이다.
도 4에 도시된 바와 같이, 타이밍 컨트롤러의 신호 프로토콜을 살펴보면 동작 모드는 전원 전압이 입력된 이후의 초기 상태인 전원 입력 초기 모드, 전원 전압 입력 후 일정 시간이 지난 초기 셋업 모드 및 유효 데이터 신호가 전송되는 정상 구동 모드로 구분된다.
여기서, 초기 셋업 모드로 진입함을 알리는 프로토콜 - 연속되는 3개의 클럭 라이징시 TMC가 계속 "High"일 때 - 신호가 입력되면 초기 셋업 모드로 동작한다. 초기 셋업 모드에서는 설정 정보 신호가 입력된다. 설정 정보 신호는 도 4에 도시된 바와 같이 "CDC=0", "CDC=1", "CDC=2", "CDC=3" 등의 2진 데이터 신호열이 입력된다(여기서, CDC : Column Driver Control 데이터 신호임). 이때, CDC 데이터는 데이터 복원의 안정성을 보장하기 위하여 정상적인 데이터 전송 속도보다 낮게 한다. 즉, 정상 구동 모드에서 한 클럭 주기 동안 하나의 픽셀 데이터(서브 픽셀 데이터)에 해당하는 수 만큼의 데이터가 전송되는데 비해, 설정 정보 전송 모드에서는 한 클럭 주기 동안 동일한 데이터를 반복하여 보낸다. 설정 정보 신호가 모두 전송된 후에는 초기 셋업 모드를 벗어남을 알리는 프로토콜 - 연속되는 3개의 클럭 라이징시 TMC가 계속 "Hihg"일 때 - 신호가 공급되어 초기 셋업 모드를 해제한다. 초기 셋업 모드 해제 이후에는 정상 구동 모드로 동작하며 유효 데이터 신호를 컬럼 드라이버에 전송한다.
도 5에 도시된 바와 같이, 초기 셋업 모드로 진입함을 알리는 프로토콜 - 연속되는 3개의 클럭 라이징 시 TMC가 계속 "High" 일 때 - 신호가 입력되면 초기 셋업 모드가 시작된다. 초기 셋업 모드가 시작되면 설정 정보 신호가 입력된다. 설정 정보 신호가 모두 전송된 후에는 초기 셋업 모드를 벗어남을 알리는 프로토콜 - 연속되는 2개의 클럭 라이징 시 TMC가 계속 "High" 일 때 - 신호가 공급되어 초기 셋업 모드를 해제한다. 초기 셋업 모드 해제 이후에는 정상 구동 모드로 동작하며 유효 데이터 신호를 컬럼 드라이버에 전송한다.
한편, 본 발명은 설정 정보 신호가 수평 블랭킹 구간 및 수직 블랭킹 구간에 컬럼 드라이버로 전송될 수 있다.
본 발명은 도 4 및 도 5에 도시된 바와 같이 위에 기술한 컬럼 드라이버의 설정 정보를 전송하는 대신에 초기 셋업 모드 동안 트레이닝 패턴을 전송함으로써 데이터와 클럭 신호의 전송 속도의 차이에서 발생되는 스큐를 보정하기 위해 사용될 수 있다.
트레이닝 패턴 생성부(573)는 데이터 포맷부(520)에 트레이닝 패턴 신호를 제공한다. 트레이닝 패턴 생성부(573)는 데이터 전송부(540)와 연결되어 유효 데이터 신호가 공급되지 않는 동안에 트레이닝 패턴 신호를 공급한다. 트레이닝 패턴 생성부(573)는 표시 장치의 초기 구동 시 유효 데이터 신호가 인가되기 전 구간, 수평 블랭킹 구간, 수직 블랭킹 구간 중 어느 하나의 구간에서 트레이닝 패턴 신호를 전송할 수 있다.
이에 대한 설명은 이하의 도 6 내지 도 7c를 참조하여 상세히 설명하기로 한다.
도 6은 본 발명의 실시 예에 따른 트레이닝 패턴 신호를 예를 들어 도시한 타이밍도 이다.
도 6은 도 3에 도시된 트레이닝 패턴 생성부에서 공급되는 트레이닝 패턴의 일 실시 예를 도시한 파형도로서, 트레이닝 패턴 신호는 주기가 일정하게 공급되며, 클럭 신호와 동일한 펄스폭을 갖을 수 있다. 이때, 트레이닝 패턴은 타이밍 컨트롤러에 수신된 클럭 신호와 동기되어 공급될 수 있다. 트레이닝 패턴은 미리 클럭 신호와 동일한 신호가 저장되어 공급될 수 있다.
또한, 트레이닝 패턴 신호는 클럭 신호의 상승부 또는 하강부와 동일한 상승부를 갖거나 하강부를 갖는 신호 형태 일 수 있다.
여기서, 트레이닝 패턴 신호는 초기 셋업 구간에서 전송될 수 있으며, 정상 구동 모드의 수평 블랭킹 구간 및 수직 블랭킹 구간에 전송될 수도 있다.
도 6의 트레이닝 패턴 신호는 클럭 신호와 동일한 패턴인 것을 도시하고 있으나, 이에 한정되지 않으며, 트레이닝 패턴 신호는 일정한 주기를 갖는 신호일 수 있다.
도 7a 내지 도 7c는 초기 셋업 모드 동안 칼럼 드라이버를 설정하기 위한 설정 정보 신호와 트레이닝 패턴을 이용한 칼럼 드라이버에서의 스큐 보상을 함께 수행하는 타이밍 컨트롤러에서 출력되는 신호들의 파형을 도시한 도면들이다.
도 7a에 도시된 바와 같이, 타이밍 컨트롤러는 초기 셋업 모드로 진입함을 알리는 프로토콜 - 연속되는 3개의 클럭 라이징 시 TMC가 계속 "High" 일 때 - 신호가 입력되면 초기 셋업 모드로 동작한다. 이때, 도 7b에 도시된 설정 정보 신호의 데이터들이 출력된다.
다음으로 트레이닝 시작을 알리는 프로토콜 - 연속되는 2개의 클럭 라이징 시 TMC가 계속 "High"일 때 - 신호가 입력되면 도 7c에 도시된 트레이닝 패턴 신호가 입력된다. 이어서, 트레이닝 패턴 신호가 모두 전송된 후에는 트레이닝 모드를 벗어남을 알리는 프로토콜 - 연속되는 2개의 클럭 라이징 시 TMC가 계속 "High"일 때 - 신호가 공급되어 트레이닝 모드를 해제한다. 다음으로, 초기 셋업 모드를 벗어남을 알리는 프로토콜 - 연속되는 3개의 클럭 라이징시 TMC가 계속 "High"일 때 - 신호가 공급되어 초기 셋업 모드를 해제한다. 초기 셋업 모드 해제 이후에는 정 상 구동 모드로 동작하며 유효 데이터 신호를 컬럼 드라이버에 전송한다.
도 8은 수평 블랭킹 구간에 트레이닝 패턴 신호가 전송되는 것을 예를 들어 도시한 파형도이고, 도 9는 수직 블랭킹 구간에 트레이닝 패턴 신호가 전송되는 것을 예를 들어 도시한 파형도이다.
도 8에 도시된 바와 같이. 타이밍 컨트롤러(500)는 1프레임 동안 다수의 라인 데이터를 전송한다. 이때, 각 라인 데이터 구간 사이에 수평 블랭킹 구간이 존재한다. 여기서, 수평 블랭킹 구간에 트레이닝 패턴 신호를 컬럼 드라이버에 전송한다. 이에 따라 컬럼 드라이버는 주기적으로 스큐 보정값을 생성하고 이를 저장하여 다음 라인 데이터 구간에 입력되는 데이터 신호에 적용할 수 있다.
도 9에 도시된 바와 같이, 60 프레임의 데이터를 전송할 경우, 각 프레임 데이터 전송 구간의 사이에 수직 블랭킹 구간이 존재한다. 이때, 타이밍 컨트롤러(500)는 트레이닝 패턴 신호를 수직 블랭킹 구간에 트레이닝 패턴 신호를 컬럼 드라이버에 전송한다. 컬럼 드라이버는 수직 블랭킹 구간 동안 전송된 트레이닝 패턴 신호를 수신하여 스큐 보정값을 생성하고 이를 저장한 이후에, 다음 프레임 데이터가 입력되면 저장된 스큐 보정값을 적용하여 데이터 신호 및 클럭 신호를 보정하여 출력한다.
여기서, 타이밍 컨트롤러(500)의 데이터 전송부(540)와 다수의 컬럼 드라이버(701 내지 704)는 포인트 투 포인트 구조로 연결되어 전송 속도 대비 실효 전송율을 높일 수 있으며, 신호 품질을 향상시킬 수 있다. 이때, 클럭 전송부(550)는 도 2에 도시된 바와 같이, 멀티 드롭 버스(Multi-Drop Bus) 구조로 다수의 컬럼 드라이버(701 내지 704)와 연결된다. 이에 따라, 같은 컬럼 드라이버에 도달하는 클럭과 데이터 신호는 서로 다른 연결 구조로 인하여 다른 전달 신호를 가지며(스큐 발생), 이에 따라 데이터를 복원하기 위한 클럭 신호 사이의 타이밍 오류로 안전한 데이터의 복원이 어렵게 된다. 이는 데이터 전송 주파수가 높아질수록 어려워진다.
상기와 같은 데이터 복원 오류를 방지하기 위하여 본 발명에서는 트레이닝 패턴을 사용하여 스큐 보정값을 생성한다. 그리고 스큐 보정값을 데이터 신호 또는 클럭 신호에 적용하여 데이터 신호 및 클럭 신호의 타이밍을 일치시킨다. 즉, 도 3에 도시된 바와 같이 트레이닝 패턴 생성부(573)에서 클럭 신호와 동기된 트레이닝 패턴 신호를 제공할 수 있다.
클럭 신호는 클럭 전송부(550)를 통해 컬럼 구동부(700)로 공급되며, 트레이닝 패턴 신호는 데이터 전송부(540)를 통해 컬럼 구동부(700)에 공급된다. 컬럼 구동부(700)는 클럭 전송부(550)를 통해 입력된 클럭 신호와 데이터 전송부(540)를 통해 입력된 데이터 신호를 비교하여 데이터 신호 또는 클럭 신호를 보정한다.
본 발명의 실시 예에서는 초기 셋업 모드 또는 정상 구동 모드 중 어느 하나의 모드 중에 트레이닝 패턴 신호를 전송할 수 있으며, 트레이닝 패턴 신호를 이용하여 상술한 바와 같이 스큐 보정값을 계산하고 이를 데이터 신호 및 클럭 신호에 적용하여 보정할 수 있다.
도 10은 도 1에 도시된 컬럼 드라이버의 일 실시 예를 구체적으로 도시한 블 록도이다.
도 10을 참조하면, 본 발명에 따른 컬럼 드라이버(701)는 복수의 인풋 버퍼(711 내지 713), TMC 샘플러(731), CDC 샘플러(721), CDC 데이터 레지스터(722), 프로토콜 디코더(732), PLL(734), 스큐 보상부(740), 직병렬 변환부(760), 쉬프트 레지스터(770), 데이터 래치(780) 및 디지털/아날로그 변환부(790)를 포함할 수 있다. 여기서, 스큐 보상부(740)는 스큐 보정값 적용부(741), 스큐 계산부(742), 스큐 보정값 저장부(743)를 포함할 수 있다.
구체적으로, 다수의 인풋 버퍼(711 내지 713)는 입력되는 외부 신호들을 내부 신호로 변환한 후 다음 구성부에 전달한다. 다수의 인풋 버퍼(711 내지 713)는 클럭 신호 입력 시 인풋 버퍼(711), 데이터 신호 입력 시 인풋 버퍼(713) 및 제어 신호 입력 시 인풋 버퍼(712)를 각각 구비할 수 있다.
PLL(734)은 위상 고정 루프로서, 클럭 인풋 버퍼 출력을 받아 내부에 필요한 주파수로 체배된 클럭을 생성하고, 그 클럭 신호의 위상을 고정한다. PLL(734)의 출력 클럭 신호는 클럭 신호원으로서 스큐 보상부(740)에 입력된다. 스큐 보상부는 클럭 혹은 데이터 신호의 위상을 변화시킴으로써 둘 사이의 스큐가 보상된 클럭과 데이터 신호를 데이터 샘플러(750)에 공급한다. 데이터 샘플러(750)은 입력된 직렬 데이터 신호를 샘플링하여 "1" 혹은 "0"를 판별하여 직병렬 변환부(760)에 전송한다.
직병렬 변환부(760)는 데이터 샘플러(750)에서 판별된 직렬신호의 데이터 신호를 병렬 신호로 변환한 후 쉬프트 레지스터(770)에 제공한다.
쉬프트 레지스터(770)는 타이밍 컨트롤러(500)로부터 수신된 데이터 스타트 펄스를 데이터 쉬프트 클럭에 따라 순차적으로 쉬프트 시키면서 샘플링 신호를 생성한다.
데이터 래치(780)는 쉬프트 레지스터(770)에서 생성된 샘플링 신호와 타이밍 컨트롤러(500)로부터 인가된 로드 신호에 응답하여 R, G, B의 데이터 신호를 순차적으로 래치하여 한 수평 라인분의 데이터가 래치 되면 디지털/아날로그 변환부(790)로 동시에 출력한다.
디지털/아날로그 변환부(790)는 전원부(400)에서 공급된 아날로그 전압(AVDD)을 이용하여 아날로그 데이터 전압을 출력한다. 즉, 디지털/아날로그 변환부(790)는 아날로그 전압(AVDD) 중 데이터 래치(780)로부터의 데이터 신호에 상응하는 전압을 선택하여 아날로그 데이터 전압을 출력한다.
여기서, 컬럼 구동부(700)는 아날로그 전압(AVDD)을 복수의 감마 전압으로 변환하는 감마 전압 생성부를 더 포함할 수 있다. 감마 전압 생성부는 저항 어레이를 통해 입력된 아날로그 전압을 각 저항값에 상응하는 전압 레벨로 분할하여 출력하고 출력된 감마 전압은 디지털/아날로그 변환부(790)에 전송된다.
TMC 샘플러(731)는 TMC 입력 버퍼로 입력된 TMC 신호를 수신하고 클럭 신호에 상응하여 TMC 신호를 샘플링하여 프로토콜 디코더(732)로 출력한다.
프로토콜 디코더(732)는 입력된 TMC 신호를 디코딩하고 CDC 데이터 레지스터(722) 또는 스큐 보정값 저장부(743)를 인에이블 시키는 제어 신호를 전송한다. 예를 들면, 프로토콜 디코더(732)는 TMC 샘플러(731)에서 입력된 신호가 전송 모드 제어 신호(TMC) 일 경우에는 스큐 보정값 저장부(743)를 활성화 시키는 인에이블 신호를 전송한다. 프로토콜 디코더(732)는 TMC 샘플러(731)에서 입력된 신호가 컬럼 드라이버 컨트롤 제어 신호(CDCC)일 경우에는 CDC 데이터 레지스터(722)를 활성화시키는 인에이블 신호를 전송한다.
CDC 데이터 샘플러는 CDC 신호를 수신하여 CDC 데이터 레지스터(722)에 전송한다. 이때, CDC 데이터 샘플러는 입력된 CDC 신호를 샘플링하여 CDC 데이터 레지스터(722)에 전송한다.
CDC 데이터 레지스터(722)는 CDC 샘플러(721)로부터 입력된 CDC 데이터 신호를 일정 기간 저장한 이후에 컬럼 드라이버(701)의 각 구성부들로 출력한다.
예를 들면, CDC 데이터 레지스터(722)는 활성 픽셀 수 정보를 쉬프트 레지스터(770)에 인가하여 액정 패널의 동작 픽셀 수를 인에이블시켜 동작을 설정하도록 한다.
또한, CDC 데이터 레지스터(722)는 게이트 지연 정보를 D/A 변환부에 제공하여 게이트 지연 시 실제 구동 시간을 설정하도록 한다.
이외에, CDC 데이터 레지스터(722) 인버젼 모드 정보, 라인 극성 정보, 스크램블 정보, 델타 지연 정보, 딜레이 정보, 수직 블랭킹 구간 정보, 데이터 극성 정보, 에이징/리프레쉬 동작 모드 정보 등을 직병렬 변환부(760), 쉬프트 레지스터(770), 데이터 래치(780), D/A 변환부(790) 중 해당하는 구성부에 제공하여 컬럼 드라이버를 설정하도록 한다.
스큐 보상부(740)는 스큐값을 계산하여 저장하고, 저장된 스큐값을 통해 데 이터 신호 또는 클럭 신호를 보정할 수 있다. 이를 위하여 스큐 보상부(740)는 스큐 보정값 적용부(741), 스큐 계산부(742) 및 스큐 보정값 저장부(743)를 포함할 수 있다.
스큐 보정값 적용부(741)는 PLL(734)로부터 입력된 클럭 신호와 타이밍 컨트롤러(500)로부터 수신된 데이터 신호를 스큐 보정값 저장부(743)로부터 입력된 스큐 보정값을 적용하여 데이터 신호 및 클럭 신호를 보정한다. 예를 들어, 스큐 보정값 적용부(741)는 정상 구동 모드에서는 입력된 데이터 신호 및 클럭 신호를 스큐 보정값을 적용하여 보정된 데이터 신호 및 보정된 클럭 신호를 출력한다.
스큐 보정값 저장부(743)는 스큐 계산부(742)에서 계산된 스큐값을 통해 추출된 스큐 보정값을 저장하고, 정상 구동 모드 시 스큐 보정값 적용부(741)에 저장된 스큐 보정값을 제공한다. 여기서, 스큐 보정값 저장부(743)는 프로토콜 디코더(732)로부터 인에이블 신호가 인가되면 스큐 보정값 적용부(741)에 스큐 보정값을 전송한다.
스큐 보정값 저장부(743)는 스큐 계산부(742)로부터 입력된 스큐 보정값이 이진 신호 형태로 저장되는 메모리 또는 전압의 형태로 저장되는 커패시터일 수 있다.
스큐 계산부(742)는 입력되는 트레이닝 패턴 신호와 클럭 신호를 통해 스큐값을 계산하여 스큐 보정값을 생성할 수 있다. 예를 들면, 스큐 계산부(742)는 트레이닝 패턴 신호와 클럭 신호의 위상 차를 이용하여 스큐 보정값을 생성한다. 스큐 계산부(742)는 트레이닝 패턴 신호와 클럭 신호의 위상 예를 들면 트레이닝 패 턴 신호의 펄스 상승부와 클럭 신호의 펄스 상승기가 동일할 경우에는 스큐 보정값이 0이고 나머지는 스큐 보정값이 위상차에 해당하는 값으로 생성될 수 있다.
스큐 계산부(742)는 도 11 내지 도 16을 참조하여 더욱 상세히 설명하기로 한다.
도 11은 도 10에 도시된 스큐 계산부의 일 실시 예를 도시한 블록도이고, 도 12는 도 11의 위상 측정부에서 FSM으로 공급되는 late/early 값을 판단하는 것을 도시한 파형도이다.
도 11에 도시된 바와 같이 스큐 계산부(742)는 위상 측정부(810), 유한 상태 기계(Finite State Machine; 이하, "FSM" 이라 함)(820) 및 업/다운 카운터(830)를 포함할 수 있다.
구체적으로, 위상 측정부(810)는 입력되는 트레이닝 패턴 신호와 클럭 신호의 위상을 비교한다. 위상 측정부(810)는 트레이닝 패턴 신호와 클럭 신호의 위상을 비교하여 비교값을 FSM(820)에 출력한다.
위상 측정부(810)는 도 12에 도시된 바와 같이, 트레이닝 패턴 신호가 클럭 신호보다 늦을 경우에는 early값을 FSM(820)에 전송하고, 트레이닝 패턴 신호가 클럭 신호보다 빠를 경우 late값을 FSM(820)에 전송한다.
FSM(820)은 위상 측정부(810)의 출력 신호를 받아 이를 적절히 처리하여 위상을 빠르게 해야 할 경우는 업 신호를 업/다운 카운터(830)에 제공하고, 위상을 늦게 해야 할 경우는 다운 신호를 업/다운 카운터(830)에 제공한다. 즉, FSM(820) 은 위상 측정부(810)로부터의 early/late 출력 신호를 받아 소정의 시간 동안 누적 처리하여 위상을 빠르게 해야 할 경우는 업 신호를 업/다운 카운터(830)에 공급하고, 위상을 늦게 해야 할 경우는 다운 신호를 업/다운 카운터(830)에 제공한다.
업/다운 카운터(830)는 FSM(820)에서 수신된 신호를 카운팅하여 스큐를 측정한다. 이때, 카운팅된 스큐를 통해 스큐 보정값을 계산하고 계산된 스큐 보정값은 스큐 보정값 저장부(743)에 제공된다.
도 13은 초기 셋업 모드에서 도 11과 같은 위상 비교기를 이용하여 스큐 보상을 한 후, 필요 시 정상 구동 모드에서 스큐 보상을 할 경우, 정상 구동 모드에서의 데이터를 사용하여 스큐를 검출하기 위한 위상 비교기의 동작을 보여주는 파형도이다.
도 13에 도시된 바와 같이, 스큐 계산부(742)의 위상 비교기(810)는 클럭 신호 에지 부근의 데이터 D3과 D4에서 데이터의 천이(0 => 1 내지 1 => 0)가 발생하는 경우에만 위상을 비교하여 Early 혹은 Late의 결과를 출력하며 데이터의 천이가 없을 경우에는 위상 비교 결과를 출력하지 않는다.
도 14 내지 도16은 도 11의 정상 구동 모드에서 동작하는 위상 비교기의 동작을 보여주는 파형도이다.
도 14의 경우, D3에서 D4 사이에 데이터의 천이가 없으므로 위상 비교기의 출력 Early = Late = 0이다. 도 15는 D3에서 D4 사이의 데이터 천이가 클럭 에지 보다 빠르므로 위상 비교기의 출력은 Early = 1, Late = 0이다. 도 16의 경우는 D3, D4 데이터의 천이가 클럭 에지 보다 늦으므로 위상 비교기는 Early =0, Late =1을 출력한다. 정상 구동 모드에서는 이러한 위상 비교기의 출력을 이용하여 클럭과 데이터 사이의 스큐를 보상하며, 스큐 보상부(740)의 나머지 구성부들은 공통적으로 사용할 수 있다. 예를 들면, 클럭 신호의 에지와 트레이닝 패턴 신호 중 2번째 비트 신호의 에지가 동일한 경우에는 스큐를 검출하지 않는다. 다시 말하면, 클럭 신호의 상승부에 임의의 비트 신호의 상승 혹은 하강이 이루어지지 않아도 임의의 비트 신호의 시작부분이 클럭 신호의 에지와 동일할 경우에는 스큐값을 검출하지 않는다.
본 발명의 표시 장치는 타이밍 컨트롤러, 컬럼 드라이버 각각을 도시하였으나, 이들 두 구성부가 같이 존재할 수 있으며, 상술한 내용을 모두 포함할 수 있음은 당업자 입장에서 당연하다 할 것이다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야에서 통상의 지식을 가진 자라면 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
도 1은 본 발명의 일 실시 예에 따른 표시 장치를 도시한 블록도.
도 2는 본 발명의 일 실시 예에 따른 타이밍 컨트롤러를 도시한 블록도.
도 3은 도 2에 도시된 프로토콜 컨트롤러의 구성을 도시한 블록도.
도 4는 및 도 5는 도 2에 도시된 프로토콜 컨트롤러에서 출력되는 설정 정보 신호의 일 예를 도시한 파형도.
도 5는 도 3에 도시된 트레이닝 패턴 생성부에서 공급되는 트레이닝 패턴 신호의 파형을 도시한 파형도.
도 6은 본 발명의 실시 예에 따른 트레이닝 패턴 신호를 예를 들어 도시한 타이밍도.
도 7a 내지 도 7c는 초기 셋업 모드 동안 칼럼 드라이버를 설정하기 위한 설정 정보 신호와 트레이닝 패턴을 이용한 칼럼 드라이버에서의 스큐 보상을 함께 수행하는 타이밍 컨트롤러에서 출력되는 신호들의 파형을 도시한 도면들.
도 8은 수평 블랭킹 구간에 트레이닝 패턴 신호가 전송되는 것을 예를 들어 도시한 파형도.
도 9는 수직 블랭킹 구간에 트레이닝 패턴 신호가 전송되는 것을 예를 들어 도시한 파형도.
도 10은 도 1에 도시된 컬럼 드라이버의 일 실시 예를 구체적으로 도시한 블록도.
도 11은 도 10에 도시된 스큐 계산부의 일 실시 예를 도시한 블록도.
도 12는 도 11의 위상 측정부에서 FSM으로 공급되는 late/early 값을 판단하는 것을 도시한 파형도.
도 13은 초기 셋업 모드에서 도 11과 같은 위상 비교기를 이용하여 스큐 보상을 한 후, 필요 시 정상 구동 모드에서 스큐 보상을 할 경우, 정상 구동 모드에서의 데이터를 사용하여 스큐를 검출하기 위한 위상 비교기의 동작을 보여주는 파형도.
도 14 내지 도17은 도 11의 정상 구동 모드에서 동작하는 위상 비교기의 동작을 보여주는 파형도.
<도면의 주요부분에 대한 부호의 설명>
100: 표시 패널 200: 패널 구동부
300: 백라이트부 400: 전원부
500: 타이밍 컨트롤러
600: 스캔 구동부 700: 컬럼 구동부
701 ~ 704: 제1 내지 제n 컬럼 드라이버

Claims (62)

  1. 화상을 표시하는 표시 패널;
    외부로부터 입력되는 전원 전압, 데이터 신호, 클럭 신호 및 동기 신호를 수신하고, 상기 데이터 신호, 상기 클럭 신호 및 상기 동기 신호를 출력하는 타이밍 컨트롤러; 및
    상기 타이밍 컨트롤러로부터 상기 수신된 데이터 신호를 통해 상기 표시 패널에 화상 데이터 전압을 인가하는 컬럼 드라이버; 및
    상기 타이밍 컨트롤러와 상기 컬럼 드라이버 사이에 상기 데이터 신호를 전송하는 데이터 신호 전송선을 포함하되,
    상기 타이밍 컨트롤러는 상기 데이터 신호 전송선을 통해 상기 전원 전압 인가 후부터 정상 화상이 표시되는 정상 구동 모드 이전의 초기 셋업 모드 동안 상기 컬럼 드라이버의 구성의 등록 및 동작을 설정하는 설정 정보 신호를 전송하는 것을 특징으로 하는 표시 장치.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 데이터 신호 전송선은 포인트 투 포인트 방식으로 연결된 것을 특징으로 하는 표시 장치.
  4. 제 1 항에 있어서,
    상기 데이터 신호 전송선은
    단일 배선을 이용한 단일 신호 방식 또는 두 개의 배선을 이용하여 상기 두 개의 배선 사이의 전압차로 신호를 표시하는 차동 신호 방식으로 신호를 전송하는 것을 특징으로 하는 표시 장치.
  5. 제 1 항에 있어서,
    상기 설정 정보 신호는 상기 데이터 신호를 전송할 때보다 낮은 전송 속도로 2회 이상 동일하게 반복 전송하는 것을 특징으로 하는 표시 장치.
  6. 제 1 항에 있어서,
    상기 설정 정보 신호는
    상기 정상 구동 모드에 더 전송되는 것을 특징으로 하는 표시 장치.
  7. 제 1 항에 있어서,
    상기 설정 정보 신호는
    상기 표시 패널의 전체 픽셀 중 활성 픽셀 수 정보, 딜레이 정보, 인버전 모드 정보, 초기 신호 극성 정보, 스크램블 정보, 게이트 지연 정보, 수직 블랭킹 구간 정보, 데이터 극성 정보 및 에이징/리프레쉬 동작 모드 정보 중 적어도 어느 하나의 정보를 포함하는 것을 특징으로 하는 표시 장치.
  8. 제 1 항에 있어서,
    상기 설정 정보 신호는
    상기 초기 셋업 모드에서 전송되는 제1 설정 정보 신호 및 상기 정상 구동 모드에서 전송되는 제2 설정 정보 신호를 포함하는 것을 특징으로 하는 표시 장치.
  9. 화상을 표시하는 표시 패널;
    외부로부터 입력되는 전원 전압, 데이터 신호, 클럭 신호 및 동기 신호를 수신하고, 상기 데이터 신호, 상기 클럭 신호 및 상기 동기 신호를 출력하는 타이밍 컨트롤러;
    상기 타이밍 컨트롤러로부터 상기 데이터 신호를 수신하여 상기 표시 패널에 화상 신호를 인가하는 컬럼 드라이버;
    상기 타이밍 컨트롤러와 상기 컬럼 드라이버 사이에 상기 데이터 신호를 전송하는 데이터 신호 전송선; 및
    상기 클럭 신호를 전송하는 클럭 신호 전송선을 포함하되,
    상기 타이밍 컨트롤러는 데이터 신호 전송선을 통해 트레이닝 패턴 신호를 전송하고,
    상기 컬럼 드라이버는 상기 전압 전압 인가 후부터 정상 화상이 표시되는 정상 구동 모드 이전의 초기 셋업 모드 동안 상기 데이터 신호 전송선을 통해 전송된 상기 트레이닝 패턴 신호를 이용하여 상기 데이터 신호와 상기 클럭 신호 사이의 스큐를 측정하고, 상기 측정된 스큐를 이용하여 스큐 보정값을 생성하고
    상기 정상 구동 모드에 입력되는 상기 데이터 신호 또는 상기 클럭 신호에 상기 스큐 보정값을 적용하는 것을 특징으로 하는 표시 장치.
  10. 제 9 항에 있어서,
    상기 데이터 신호 전송선은 포인트 투 포인트 방식으로 연결된 것을 특징으로 하는 표시 장치.
  11. 제 9 항에 있어서,
    상기 클럭 신호 전송선은 멀티 드롭 형태로 형성된 것을 특징으로 하는 표시 장치.
  12. 제 9 항에 있어서,
    상기 클럭 신호 전송선은 데이지-체인 형태로 형성된 것을 특징으로 하는 표시 장치.
  13. 제 9 항 내지 제 12 항 중 어느 한 항에 있어서,
    상기 데이터 신호 전송선 및 상기 클럭 신호 전송선 중 적어도 어느 하나의 전송선은
    하나의 배선을 이용한 단일 신호 방식 또는 2개의 배선을 이용하여 두 배선 사이의 전압차로 신호를 표시하는 차동 신호 방식으로 신호를 전송하는 것을 특징으로 하는 표시 장치.
  14. 삭제
  15. 제 9 항에 있어서,
    상기 스큐 보정값은
    상기 트레이닝 패턴 신호와 상기 클럭 신호의 위상을 비교하여 스큐를 측정하고, 상기 측정된 스큐에 상응하여 생성된 값인 것을 특징으로 하는 표시 장치.
  16. 제 9 항에 있어서,
    상기 트레이닝 패턴 신호는 일정한 주기를 갖는 신호인 것을 특징으로 하는 표시 장치.
  17. 제 9 항에 있어서,
    상기 트레이닝 패턴 신호는 상기 클럭 신호와 동일한 패턴을 갖는 신호인 것을 특징으로 하는 표시 장치.
  18. 제 9 항에 있어서,
    상기 정상 구동 모드의 수직 블랭킹 구간 및 수평 블랭킹 구간에서 추가로 상기 스큐를 측정하여 상기 스큐 보정값을 생성하고,
    상기 데이터 신호 및 상기 클럭 신호 중 어느 하나의 신호에 적용하는 것을 특징으로 하는 표시 장치.
  19. 제 9 항에 있어서,
    상기 정상 구동 모드의 정상 화면 구간의 상기 데이터 신호를 이용하여 스큐를 측정하고,
    상기 측정된 스큐를 통해 생성된 스큐 보정값을 이용하여 상기 초기 셋업 모드를 이용한 초기 스큐 보상에 추가적으로 상기 생성된 스큐 보상값을 이용한 상기 데이터 신호 또는 상기 클럭 신호에 적용하여 스큐 보상을 하는 것을 특징으로 하는 표시 장치.
  20. 제 9 항에 있어서,
    상기 스큐 보정값을 저장하는 저장부를 더 포함하는 표시 장치.
  21. 제 20 항에 있어서,
    상기 저장부는 상기 스큐 보정값이 바이너리 데이터 값으로 저장되는 것을 특징으로 하는 것을 특징으로 하는 표시 장치.
  22. 제 20 항에 있어서,
    상기 저장부는 상기 스큐 보정값이 전압으로 저장되는 것을 특징으로 하는 표시 장치.
  23. 화상을 표시하는 표시 패널;
    외부로부터 입력되는 전원 전압, 데이터 신호, 클럭 신호 및 동기 신호를 수신하고, 상기 데이터 신호, 상기 클럭 신호 및 상기 동기 신호를 출력하는 타이밍 컨트롤러;
    상기 타이밍 컨트롤러로부터 상기 데이터 신호를 수신하여 상기 표시 패널에 화상 신호를 인가하는 컬럼 드라이버;
    상기 타이밍 컨트롤러와 상기 컬럼 드라이버 사이에 형성되며, 상기 데이터 신호를 전송하는 데이터 신호 전송선; 및
    상기 클럭 신호를 전송하는 클럭 신호 전송선을 포함하되,
    상기 타이밍 컨트롤러는 상기 데이터 신호 전송선을 통해 트레이닝 패턴 신호를 전송하고, 상기 컬럼 드라이버는 상기 전원 전압 인가 후, 정상 화상이 표시되는 정상 구동 모드 중 수직 또는 수평 블랭킹 구간 동안 상기 트레이닝 패턴 신호를 이용하여 상기 데이터 신호와 상기 클럭 신호를 통해 스큐 보정값을 생성하여 상기 스큐 보정값을 상기 데이터 신호 또는 상기 클럭 신호에 적용하여 상기 스큐를 보정하는 표시 장치.
  24. 삭제
  25. 제 23 항에 있어서,
    상기 스큐 보정값은
    상기 트레이닝 패턴 신호와 상기 클럭 신호의 위상을 비교하여 스큐를 측정하고, 상기 측정된 스큐에 상응하여 생성된 값인 것을 특징으로 하는 표시 장치.
  26. 제 23 항에 있어서,
    상기 트레이닝 패턴 신호는 일정한 주기를 갖는 신호인 것을 특징으로 하는 표시 장치.
  27. 제 23 항에 있어서,
    상기 트레이닝 패턴 신호는 상기 클럭 신호와 동일한 패턴을 갖는 신호인 것을 특징으로 하는 표시 장치.
  28. 제 23 항에 있어서,
    상기 정상 구동 모드의 정상 화면 구간의 상기 데이터 신호를 이용하여 스큐를 측정하고,
    상기 측정된 스큐를 통해 생성된 스큐 보정값을 이용하여 상기 수평 또는 수직 블랭킹 구간 동안 추가적으로 상기 생성된 스큐 보상값을 상기 데이터 신호 또는 상기 클럭 신호에 적용하여 스큐 보상을 하는 것을 특징으로 하는 표시 장치.
  29. 제 23 항에 있어서,
    상기 스큐 보정값을 저장하는 저장부를 더 포함하는 표시 장치.
  30. 제 29 항에 있어서,
    상기 저장부는 상기 스큐 보정값이 바이너리 데이터 값으로 저장되는 것을 특징으로 하는 표시 장치.
  31. 제 29 항에 있어서,
    상기 저장부는 상기 스큐 보정값이 전압으로 저장되는 것을 특징으로 하는 표시 장치.
  32. 화상을 표시하는 표시 패널;
    외부로부터 입력되는 전원 전압, 데이터 신호, 클럭 신호 및 동기 신호를 수신하고, 상기 데이터 신호, 상기 클럭 신호 및 상기 동기 신호를 출력하는 타이밍 컨트롤러;
    상기 타이밍 컨트롤러로부터 상기 수신된 데이터 신호를 통해 상기 표시 패널에 화상 데이터 전압을 인가하는 컬럼 드라이버;
    상기 타이밍 컨트롤러와 상기 컬럼 드라이버 사이에 상기 데이터 신호를 전송하는 데이터 신호 전송선; 및
    상기 클럭 신호를 전송하는 클럭 신호 전송선을 포함하되,
    상기 타이밍 컨트롤러는 상기 데이터 신호 전송선을 통해 상기 전원 전압 인가 후부터 정상 화상이 표시되는 정상 구동 모드 이전의 초기 셋업 모드 동안 상기 컬럼 드라이버의 구성의 등록 및 동작을 설정하는 설정 정보 신호 및 트레이닝 패턴 신호를 전송하고,
    상기 컬럼 드라이버는 상기 초기 셋업 모드 에서 상기 설정 정보 신호를 수신하여 해당 칼럼 드라이버의 구성의 등록 및 동작을 설정하며,
    상기 초기 셋업 모드에서 상기 트레이닝 패턴 신호를 이용하여 상기 데이터 신호와 상기 클럭 신호 사이의 스큐를 측정하고, 상기 측정된 스큐를 이용하여 스큐 보정값을 생성하여 스큐를 보정하는 것을 특징으로 하는 표시 장치.
  33. 화상을 표시하는 표시 패널;
    외부로부터 입력되는 전원 전압, 데이터 신호, 클럭 신호 및 동기 신호를 수신하고, 상기 데이터 신호, 상기 클럭 신호 및 상기 동기 신호를 출력하는 타이밍 컨트롤러;
    상기 타이밍 컨트롤러로부터 상기 수신된 데이터 신호를 통해 상기 표시 패널에 화상 데이터 전압을 인가하는 컬럼 드라이버;
    상기 타이밍 컨트롤러와 상기 컬럼 드라이버 사이에 상기 데이터 신호를 전송하는 데이터 신호 전송선; 및
    상기 클럭 신호를 전송하는 클럭 신호 전송선을 포함하되,
    상기 타이밍 컨트롤러는 상기 전원 전압 인가 후부터 정상 화상이 표시되는 정상 구동 모드 이전의 초기 셋업 모드 동안 상기 컬럼 드라이버의 구성의 등록 및 동작을 설정하는 설정 정보 신호를 전송하고, 상기 정상 구동 모드의 수평 또는 수직 블랭킹 구간 동안 트레이닝 패턴 신호를 전송하며,
    상기 컬럼 드라이버는 상기 초기 셋업 모드 동안 상기 설정 정보 신호를 수신하여 해당 칼럼 드라이버의 구성의 등록 및 동작을 설정하고, 상기 수평 또는 수직 블랭킹 구간 동안 상기 트레이닝 패턴 신호를 이용하여 상기 데이터 신호와 상기 클럭 신호 사이의 스큐를 측정하고, 상기 측정된 스큐를 이용하여 스큐 보정값을 생성하여 스큐를 보정하는 것을 특징으로 하는 표시 장치.
  34. 컬럼 드라이버에 데이터 신호를 전송하는 표시 장치용 타이밍 컨트롤러에 있어서,
    호스트 시스템으로부터 입력되는 전원 전압, 데이터 신호, 클럭 신호 및 동기 신호를 수신하고, 컬럼 드라이버에 상기 데이터 신호, 클럭 신호 및 동기 신호를 제공하는 데이터 포맷부; 및
    상기 전원 전압이 인가된 이후에 정상 화상이 표시되는 정상 구동 모드 이전의 초기 셋업 모드에서 컬럼 드라이버의 구성 및 동작을 설정하는 설정 정보 신호를 전송하는 프로토콜 컨트롤러를 포함하되,
    상기 설정 정보 신호는 상기 타이밍 컨트롤러와 상기 컬럼 드라이버 사이의 상기 데이터 신호 전송을 위한 데이터 신호 전송선을 통해 전송하는 타이밍 컨트롤러.
  35. 삭제
  36. 제 34 항에 있어서,
    상기 설정 정보 신호는 상기 데이터 신호를 전송할 때보다 낮은 전송 속도로 2회 이상 동일하게 반복 전송하는 것을 특징으로 하는 타이밍 컨트롤러.
  37. 제 34 항에 있어서,
    상기 설정 정보 신호가 전송되는 동안 상기 설정 정보 신호의 전송을 알리는 제어 신호가 전송되는 것을 특징으로 하는 타이밍 컨트롤러.
  38. 제 34 항에 있어서,
    상기 설정 정보 신호는 상기 정상 구동 모드에서 더 전송되는 것을 특징으로 하는 타이밍 컨트롤러.
  39. 제 34 항에 있어서,
    상기 설정 정보 신호는
    상기 표시 패널의 전체 픽셀 중 활성 픽셀 수 정보, 딜레이 정보, 인버전 모드 정보, 초기 신호 극성 정보, 스크램블 정보, 게이트 지연 정보, 수직 블랭킹 구간 정보, 데이터 극성 정보 및 에이징/리프레쉬 동작 모드 정보 중 적어도 어느 하나의 정보를 포함하는 것을 특징으로 하는 타이밍 컨트롤러.
  40. 제 34 항에 있어서,
    상기 설정 정보 신호는
    상기 초기 셋업 모드에서 전송되는 제1 설정 정보 신호 및 상기 정상 구동 모드에서 전송되는 제2 설정 정보 신호를 포함하는 것을 특징으로 하는 타이밍 컨트롤러.
  41. 제 34 항에 있어서,
    상기 컬럼 드라이버의 설정 정보를 저장하는 설정 정보 저장부; 및
    상기 설정 정보 저장부에서 입력되는 설정 정보를 통해 상기 설정 정보 신호를 생성하는 설정 정보 신호 생성부를 포함하는 타이밍 컨트롤러.
  42. 컬럼 드라이버에 데이터 신호를 전송하는 표시 장치용 타이밍 컨트롤러에 있어서,
    호스트 시스템으로부터 입력되는 전원 전압, 데이터 신호, 클럭 신호 및 동기 신호를 수신하고, 상기 데이터 신호를 재구성하여 출력하는 데이터 포맷부; 및
    상기 전원 전압이 인가된 이후에 정상 화상이 표시되는 정상 구동 모드 이전의 초기 셋업 모드, 상기 정상 구동 모드의 수평 블랭킹 구강 또는 수직 블랭킹 구간에서 컬럼 드라이버에 인가되는 클럭 신호와 데이터 신호 사이에 발생하는 스큐를 보정하기 위해 트레이닝 패턴 신호를 생성하는 트레이닝 패턴 생성부를 포함하되,
    상기 트레이닝 패턴 신호는 상기 데이터 신호가 전송되는 데이터 신호 전송선을 통해 상기 칼럼 드라이버에 전송되는 것을 특징으로 하는 타이밍 컨트롤러.
  43. 제 42 항에 있어서,
    상기 트레이닝 패턴 신호는 일정한 주기를 갖는 신호인 것을 특징으로 하는 타이밍 컨트롤러.
  44. 제 42 항에 있어서,
    상기 트레이닝 패턴 신호는 상기 클럭 신호와 동일한 패턴인 것을 특징으로 하는 타이밍 컨트롤러.
  45. 삭제
  46. 컬럼 드라이버에 데이터 신호를 전송하는 표시 장치용 타이밍 컨트롤러에 있어서,
    호스트 시스템으로부터 입력되는 전원 전압, 데이터 신호, 클럭 신호 및 동기 신호를 수신하고, 상기 데이터 신호를 재구성하여 출력하는 데이터 포맷부; 및
    상기 전원 전압이 인가된 이후에 정상 화상이 표시되는 정상 구동 모드에서 컬럼 드라이버에 인가되는 클럭 신호와 데이터 신호 사이에 발생하는 스큐를 보정하기 위해 트레이닝 패턴 신호를 생성하는 트레이닝 패턴 생성부를 포함하되,
    상기 트레이닝 패턴 신호는 상기 컬럼 드라이버와 상기 타이밍 컨트롤러 사이에 상기 데이터 신호를 전송하는 데이터 신호 전송선을 통해 전송되는 것을 특징으로 하는 타이밍 컨트롤러.
  47. 제 46 항에 있어서,
    상기 트레이닝 패턴 신호는 일정한 주기를 갖는 신호인 것을 특징으로 하는 타이밍 컨트롤러.
  48. 제 46 항에 있어서,
    상기 트레이닝 패턴 신호는 상기 클럭 신호와 동일한 패턴인 것을 특징으로 하는 타이밍 컨트롤러.
  49. 컬럼 드라이버에 데이터 신호를 전송하는 표시 장치용 타이밍 컨트롤러에 있어서,
    호스트 시스템으로부터 입력되는 전원 전압, 데이터 신호, 클럭 신호 및 동기 신호를 수신하고, 컬럼 드라이버에 상기 데이터 신호, 클럭 신호 및 동기 신호를 제공하는 데이터 포맷부; 및
    상기 전원 전압이 인가된 이후에 정상 화상이 표시되는 정상 구동 모드 이전의 초기 셋업 모드에서 컬럼 드라이버의 구성 및 동작을 설정하는 설정 정보 신호를 전송하는 프로토콜 컨트롤러; 및
    상기 초기 셋업 모드에서 컬럼 드라이버에 인가되는 클럭 신호와 데이터 신호 사이에 발생하는 스큐를 보정하기 위해 트레이닝 패턴 신호를 생성하는 트레이닝 패턴 생성부를 포함하되,
    상기 설정 정보 신호와 상기 트레이닝 패턴 신호는 상기 컬럼 드라이버와 연결된 데이터 신호 전송선을 통해 전송되는 타이밍 컨트롤러.
  50. 컬럼 드라이버에 데이터 신호를 전송하는 표시 장치용 타이밍 컨트롤러에 있어서,
    호스트 시스템으로부터 입력되는 전원 전압, 데이터 신호, 클럭 신호 및 동기 신호를 수신하고, 컬럼 드라이버에 상기 데이터 신호, 클럭 신호 및 동기 신호를 제공하는 데이터 포맷부;
    상기 전원 전압이 인가된 이후에 정상 화상이 표시되는 정상 구동 모드 이전의 초기 셋업 모드에서 컬럼 드라이버의 구성 및 동작을 설정하는 설정 정보 신호를 전송하는 프로토콜 컨트롤러; 및
    상기 정상 구동 모드에서 컬럼 드라이버에 인가되는 클럭 신호와 데이터 신호 사이에 발생하는 스큐를 보정하기 위해 수직 또는 수평 블랭킹 구간 동안 전송될 트레이닝 패턴 신호를 생성하는 트레이닝 패턴 생성부를 포함하고,
    상기 설정 정보 신호 및 상기 트레이닝 패턴 신호를 상기 데이터 신호가 전송되는 데이터 신호 전송선을 통해 칼럼 드라이버로 전송하는 타이밍 컨트롤러.
  51. 타이밍 컨트롤러로부터 수신된 데이터 신호를 통해 표시 패널에 화상 데이터 전압을 공급하는 컬럼 드라이버에 있어서,
    전원 전압이 인가된 이후에 정상 화상이 표시되는 정상 구동 모드 이전의 초기 셋업 모드 또는 상기 정상 구동 모드 중 어느 하나의 모드에서,
    타이밍 컨트롤러로부터 전송된 설정 정보 신호를 상기 타이밍 컨트롤러와 상기 컬럼 드라이버 사이에 연결된 데이터 신호 전송선을 통해 수신하여 내장된 데이터 샘플러, 직병렬 변환부, 쉬프트 레지스터, 데이터 래치, 디지털/아날로그 변환부 중 적어도 어느 하나에 상기 설정 정보 신호를 전송하여 구성 및 동작을 설정하는 컬럼 드라이버.
  52. 삭제
  53. 제 51 항에 있어서,
    상기 설정 정보 신호를 저장하는 컬럼 드라이버 설정 신호 레지스터를 포함하되,
    상기 설정 정보 신호는 상기 데이터 신호의 전송 속도보다 낮은 속도로 전송되는 것을 특징으로 하는 컬럼 드라이버.
  54. 제 51 항에 있어서,
    상기 설정 정보 신호가 수신되는 동안 전송 모드 제어 신호를 수신하고, 상기 수신된 전송 모드 제어 신호를 통해 상기 설정 정보 신호의 출력을 제어하는 것을 특징으로 하는 컬럼 드라이버.
  55. 제 51 항에 있어서,
    상기 설정 정보 신호는
    상기 표시 패널의 전체 픽셀 중 활성 픽셀 수 정보, 딜레이 정보, 인버전 모드 정보, 초기 신호 극성 정보, 스크램블 정보, 게이트 지연 정보, 수직 블랭킹 구간 정보, 데이터 극성 정보 및 에이징/리프레쉬 동작 모드 정보 중 적어도 어느 하나의 정보를 포함하는 것을 특징으로 하는 컬럼 드라이버.
  56. 타이밍 컨트롤러로부터 수신된 데이터 신호를 통해 표시 패널에 화상 데이터 전압을 공급하는 컬럼 드라이버에 있어서,
    전원 전압이 인가된 이후에 정상 화상이 표시되는 정상 구동 모드 또는 상기 정상 구동 모드 이전의 초기 셋업 모드에서
    타이밍 컨트롤러로부터 수신된 트레이닝 패턴 신호와 클럭 신호 사이의 위상을 비교하여 스큐를 측정하고, 상기 측정된 스큐에 상응하는 스큐 보정값을 생성하는 스큐 보상부를 포함하며,
    상기 스큐 보정값은 상기 데이터 신호 또는 상기 클럭 신호 중 어느 하나의 신호에 적용하여 상기 스큐를 보정하는 것을 특징으로 하는 컬럼 드라이버.
  57. 삭제
  58. 제 56 항에 있어서,
    상기 스큐 보상부는
    상기 데이터 신호와 상기 클럭 신호 사이의 스큐를 측정하고, 이에 상응하는 스큐 보정값을 생성하는 것을 특징으로 하는 컬럼 드라이버.
  59. 제 56 또는 58 항에 있어서,
    상기 스큐 보정값을 저장하는 저장부를 더 포함하는 컬럼 드라이버.
  60. 제 59 항에 있어서,
    상기 저장부는 상기 스큐 보정값이 바이너리 데이터 값으로 저장되는 것을 특징으로 하는 컬럼 드라이버.
  61. 제 59 항에 있어서,
    상기 저장부는 상기 스큐 보정값이 전압으로 저장되는 것을 특징으로 하는 컬럼 드라이버.
  62. 타이밍 컨트롤러로부터 수신된 데이터 신호를 통해 표시 패널에 화상 데이터 전압을 공급하는 컬럼 드라이버에 있어서,
    전원 전압이 인가된 이후에 정상 화상이 표시되는 정상 구동 모드 또는 상기 정상동작 모드 이전의 초기 셋업 모드에서,
    타이밍 컨트롤러로부터 수신된 트레이닝 패턴 신호와 클럭 신호 사이의 위상을 비교하여 스큐를 측정하고, 상기 측정된 스큐에 상응하는 스큐 보정값을 생성하는 스큐 보상부를 포함하며, 상기 스큐 보정값은 상기 데이터 신호 또는 상기 클럭 신호 중 어느 하나의 신호에 적용하여 상기 스큐를 보정하고,
    상기 타이밍 컨트롤러로부터 수신된 설정 정보 신호를 수신하여 내장된 데이터 샘플러, 직병렬 변환부, 쉬프트 레지스터, 데이터 래치, 디지털/아날로그 변환부 중 적어도 어느 하나에 상기 설정 정보 신호를 전송하여 구성 및 동작을 설정하는 컬럼 드라이버.
KR1020090041773A 2009-05-13 2009-05-13 타이밍 컨트롤러, 컬럼 드라이버 및 이를 갖는 표시 장치 KR100937509B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020090041773A KR100937509B1 (ko) 2009-05-13 2009-05-13 타이밍 컨트롤러, 컬럼 드라이버 및 이를 갖는 표시 장치
US13/318,594 US20120056870A1 (en) 2009-05-13 2010-04-12 Timing controller, column driver and display apparatus comprising same
PCT/KR2010/002239 WO2010131843A2 (ko) 2009-05-13 2010-04-12 타이밍 컨트롤러, 컬럼 드라이버 및 이를 갖는 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090041773A KR100937509B1 (ko) 2009-05-13 2009-05-13 타이밍 컨트롤러, 컬럼 드라이버 및 이를 갖는 표시 장치

Publications (1)

Publication Number Publication Date
KR100937509B1 true KR100937509B1 (ko) 2010-01-19

Family

ID=41809970

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090041773A KR100937509B1 (ko) 2009-05-13 2009-05-13 타이밍 컨트롤러, 컬럼 드라이버 및 이를 갖는 표시 장치

Country Status (3)

Country Link
US (1) US20120056870A1 (ko)
KR (1) KR100937509B1 (ko)
WO (1) WO2010131843A2 (ko)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150001164A (ko) * 2013-06-26 2015-01-06 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR101514112B1 (ko) * 2011-06-21 2015-04-21 퍼레이드 테크놀로지 리미티드 고속 비디오 인터페이스 타이밍 제어기가 내장된 칼럼 드라이버
KR20150078572A (ko) * 2013-12-31 2015-07-08 엘지디스플레이 주식회사 Mipi 비디오 모드를 이용한 dc 스트레스 방지 방법
KR20150086844A (ko) * 2014-01-20 2015-07-29 삼성전자주식회사 디스큐 기능을 갖는 고속 데이터 인터페이스 방법 및 그 장치
KR20160082795A (ko) * 2014-12-29 2016-07-11 엘지디스플레이 주식회사 유기발광다이오드 표시장치와 그 구동방법
US9430983B2 (en) 2012-12-14 2016-08-30 Parade Technologies, Ltd. Power reduction technique for digital display panel with point to point intra panel interface
KR20170053370A (ko) * 2015-11-06 2017-05-16 삼성전자주식회사 소스 드라이버의 동작 방법, 디스플레이 구동 회로 및 디스플레이 구동 회로의 동작 방법
CN111508407A (zh) * 2019-01-31 2020-08-07 硅工厂股份有限公司 数据处理装置、数据驱动装置和用于驱动显示装置的***
US10810928B2 (en) 2017-12-26 2020-10-20 Samsung Electronics Co., Ltd. Data line driving circuit, display driving circuit, and method driving display

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011071852A (ja) * 2009-09-28 2011-04-07 Fujitsu Ltd 伝送システムおよび伝送方法
US9053673B2 (en) 2011-03-23 2015-06-09 Parade Technologies, Ltd. Scalable intra-panel interface
DE102012024520B4 (de) * 2012-09-28 2017-06-22 Lg Display Co., Ltd. Organische lichtemittierende Anzeige und Verfahren zum Entfernen eines Bildverbleibs von derselben
US9319035B2 (en) * 2013-01-22 2016-04-19 Via Technologies, Inc. Source synchronous bus signal alignment compensation mechanism
US9557765B2 (en) 2013-01-22 2017-01-31 Via Technologies, Inc. Mechanism for automatically aligning data signals and strobe signals on a source synchronous bus
US9552320B2 (en) 2013-01-22 2017-01-24 Via Technologies, Inc. Source synchronous data strobe misalignment compensation mechanism
WO2014125560A1 (ja) * 2013-02-12 2014-08-21 Necディスプレイソリューションズ株式会社 電子機器、及び電子機器の制御方法
KR102112089B1 (ko) * 2013-10-16 2020-06-04 엘지디스플레이 주식회사 표시장치와 그 구동 방법
CN103929610B (zh) * 2014-04-23 2017-08-08 利亚德光电股份有限公司 用于led电视的数据处理方法、装置及led电视
TWI561077B (en) 2014-05-08 2016-12-01 Novatek Microelectronics Corp Video transmission system
KR102153052B1 (ko) * 2014-09-03 2020-09-08 엘지디스플레이 주식회사 표시장치와, 그 구동 방법 및 타이밍 컨트롤러
CN104461138B (zh) * 2014-12-05 2017-07-04 京东方科技集团股份有限公司 触控显示面板的驱动方法、装置和触控显示面板
JP2017219586A (ja) * 2016-06-03 2017-12-14 株式会社ジャパンディスプレイ 信号供給回路及び表示装置
US10275381B2 (en) 2017-01-18 2019-04-30 Hewlett-Packard Development Company, L.P. Monitor
CN114743488A (zh) 2018-01-30 2022-07-12 联咏科技股份有限公司 可侦测干扰的时序控制器
CN108831370B (zh) * 2018-08-28 2021-11-19 京东方科技集团股份有限公司 显示驱动方法及其装置、显示装置和可穿戴设备
CN109377951B (zh) * 2018-10-31 2021-06-11 惠科股份有限公司 一种驱动电路、显示模组的驱动方法及显示模组
KR20200070497A (ko) 2018-12-07 2020-06-18 삼성디스플레이 주식회사 클록 트레이닝을 수행하는 데이터 드라이버, 데이터 드라이버를 포함하는 표시 장치, 및 표시 장치의 구동 방법
CN112530351B (zh) * 2020-12-23 2024-04-09 厦门天马微电子有限公司 显示面板的驱动方法、显示面板和显示装置
KR20230041140A (ko) * 2021-09-16 2023-03-24 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 구동 방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050077419A (ko) * 2004-01-28 2005-08-02 삼성전자주식회사 디스플레이장치 및 타이밍 컨트롤러
JP2007193305A (ja) * 2006-01-20 2007-08-02 Renei Kagi Kofun Yugenkoshi データ信号、制御信号、クロック信号及び設定信号を埋め込み方式で伝送するための表示システム及び方法
JP2007241230A (ja) * 2006-03-10 2007-09-20 Renei Kagi Kofun Yugenkoshi スキューを自動的に調整できる表示システム及び関連駆動方法
KR20080002624A (ko) * 2006-06-30 2008-01-04 엘지.필립스 엘시디 주식회사 액정 표시장치의 구동장치와 그의 구동방법

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6954201B1 (en) * 2002-11-06 2005-10-11 National Semiconductor Corporation Data bus system and protocol for graphics displays
JP4567356B2 (ja) * 2004-03-31 2010-10-20 ルネサスエレクトロニクス株式会社 データ転送方法および電子装置
KR100689591B1 (ko) * 2005-04-26 2007-03-02 매그나칩 반도체 유한회사 타이밍 컨트롤러 및 타이밍 컨트롤 방법
KR20080036844A (ko) * 2006-10-24 2008-04-29 삼성전자주식회사 타이밍 컨트롤러 및 이를 포함하는 액정 표시 장치
KR100904425B1 (ko) * 2007-10-12 2009-06-26 주식회사 하이닉스반도체 스큐 보상 회로

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050077419A (ko) * 2004-01-28 2005-08-02 삼성전자주식회사 디스플레이장치 및 타이밍 컨트롤러
JP2007193305A (ja) * 2006-01-20 2007-08-02 Renei Kagi Kofun Yugenkoshi データ信号、制御信号、クロック信号及び設定信号を埋め込み方式で伝送するための表示システム及び方法
JP2007241230A (ja) * 2006-03-10 2007-09-20 Renei Kagi Kofun Yugenkoshi スキューを自動的に調整できる表示システム及び関連駆動方法
KR20080002624A (ko) * 2006-06-30 2008-01-04 엘지.필립스 엘시디 주식회사 액정 표시장치의 구동장치와 그의 구동방법

Cited By (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9106770B2 (en) 2011-06-21 2015-08-11 Parade Technologies, Ltd. Column drivers with embedded high-speed video interface timing controller
KR101514112B1 (ko) * 2011-06-21 2015-04-21 퍼레이드 테크놀로지 리미티드 고속 비디오 인터페이스 타이밍 제어기가 내장된 칼럼 드라이버
US9659538B2 (en) 2012-12-14 2017-05-23 Parade Technologies, Ltd. Power reduction technique for digital display panel with point to point intra panel interface
US9430983B2 (en) 2012-12-14 2016-08-30 Parade Technologies, Ltd. Power reduction technique for digital display panel with point to point intra panel interface
KR20150001164A (ko) * 2013-06-26 2015-01-06 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102041530B1 (ko) 2013-06-26 2019-11-07 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102226233B1 (ko) * 2013-12-31 2021-03-11 엘지디스플레이 주식회사 Mipi 비디오 모드를 이용한 dc 스트레스 방지 방법
KR20150078572A (ko) * 2013-12-31 2015-07-08 엘지디스플레이 주식회사 Mipi 비디오 모드를 이용한 dc 스트레스 방지 방법
KR20150086844A (ko) * 2014-01-20 2015-07-29 삼성전자주식회사 디스큐 기능을 갖는 고속 데이터 인터페이스 방법 및 그 장치
KR102140057B1 (ko) * 2014-01-20 2020-07-31 삼성전자 주식회사 디스큐 기능을 갖는 고속 데이터 인터페이스 방법 및 그 장치
KR20160082795A (ko) * 2014-12-29 2016-07-11 엘지디스플레이 주식회사 유기발광다이오드 표시장치와 그 구동방법
KR102388912B1 (ko) * 2014-12-29 2022-04-21 엘지디스플레이 주식회사 유기발광다이오드 표시장치와 그 구동방법
KR20170053370A (ko) * 2015-11-06 2017-05-16 삼성전자주식회사 소스 드라이버의 동작 방법, 디스플레이 구동 회로 및 디스플레이 구동 회로의 동작 방법
KR102429907B1 (ko) 2015-11-06 2022-08-05 삼성전자주식회사 소스 드라이버의 동작 방법, 디스플레이 구동 회로 및 디스플레이 구동 회로의 동작 방법
US11450263B2 (en) 2015-11-06 2022-09-20 Samsung Electronics Co., Ltd. Method of operating source driver, display driving circuit, and method of operating display driving circuit
US10810928B2 (en) 2017-12-26 2020-10-20 Samsung Electronics Co., Ltd. Data line driving circuit, display driving circuit, and method driving display
US11024218B2 (en) 2017-12-26 2021-06-01 Samsung Electronics Co., Ltd. Data line driving circuit, display driving circuit, and method driving display
CN111508407A (zh) * 2019-01-31 2020-08-07 硅工厂股份有限公司 数据处理装置、数据驱动装置和用于驱动显示装置的***
CN111508407B (zh) * 2019-01-31 2024-05-03 硅工厂股份有限公司 数据处理装置、数据驱动装置和用于驱动显示装置的***

Also Published As

Publication number Publication date
US20120056870A1 (en) 2012-03-08
WO2010131843A3 (ko) 2011-01-06
WO2010131843A2 (ko) 2010-11-18
WO2010131843A4 (ko) 2011-04-28

Similar Documents

Publication Publication Date Title
KR100937509B1 (ko) 타이밍 컨트롤러, 컬럼 드라이버 및 이를 갖는 표시 장치
KR101891710B1 (ko) 클럭 임베디드 인터페이스 장치 및 이를 이용한 영상 표시장치
US10650726B2 (en) Timing controller, display apparatus having the same and signal processing method thereof
KR101427580B1 (ko) 표시 장치의 구동 장치 및 구동 방법
KR101329970B1 (ko) 액정표시장치
KR101337897B1 (ko) 표시장치의 구동 제어회로
KR20150077811A (ko) 표시장치와 그 구동 방법
KR101607155B1 (ko) 표시 장치 및 이의 구동 방법
JP2009163239A (ja) 平板表示装置のデータインターフェース装置及び方法
KR20150125145A (ko) 표시장치
KR20120077507A (ko) 표시장치 및 이의 구동방법
US10522107B2 (en) Data driver and method of driving the data driver
US20140300654A1 (en) Driving control circuit of display device
US20050046647A1 (en) Method of driving data lines, apparatus for driving data lines and display device having the same
US10685617B2 (en) Display device having charging rate compensating function
KR20150139101A (ko) 픽셀 데이터 모니터링 장치 및 방법과 이를 채용한 표시 시스템
KR102063348B1 (ko) 게이트 드라이버, 이를 이용한 유기발광표시장치 및 그 구동방법
US20090033650A1 (en) Video processing method, video display device and its timing controller
KR20150063796A (ko) 평판 표시 장치의 데이터 인터페이스 장치 및 방법
US11436971B2 (en) Display driving apparatus with vertical two dot polarity inversion
KR101429916B1 (ko) 평판 표시장치와 그의 구동방법
KR102395214B1 (ko) 디스플레이 인터페이스 장치 및 그의 데이터 전송 방법
KR102427552B1 (ko) 표시 장치 및 그 구동 방법
KR101818550B1 (ko) 표시장치 및 그 구동방법
KR101501572B1 (ko) 표시 장치의 구동 장치 및 구동 방법, 상기 구동 장치를 포함하는 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130111

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20140110

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20150113

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee