KR100866245B1 - 액정표시소자의 드라이버 및 그의 차아지 쉐어방법 - Google Patents

액정표시소자의 드라이버 및 그의 차아지 쉐어방법 Download PDF

Info

Publication number
KR100866245B1
KR100866245B1 KR1020020041526A KR20020041526A KR100866245B1 KR 100866245 B1 KR100866245 B1 KR 100866245B1 KR 1020020041526 A KR1020020041526 A KR 1020020041526A KR 20020041526 A KR20020041526 A KR 20020041526A KR 100866245 B1 KR100866245 B1 KR 100866245B1
Authority
KR
South Korea
Prior art keywords
common voltage
voltage
lcd driver
vdd
charge sharing
Prior art date
Application number
KR1020020041526A
Other languages
English (en)
Other versions
KR20040006927A (ko
Inventor
김태형
Original Assignee
매그나칩 반도체 유한회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 매그나칩 반도체 유한회사 filed Critical 매그나칩 반도체 유한회사
Priority to KR1020020041526A priority Critical patent/KR100866245B1/ko
Publication of KR20040006927A publication Critical patent/KR20040006927A/ko
Application granted granted Critical
Publication of KR100866245B1 publication Critical patent/KR100866245B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 차아지 쉐어링시 LCD 드라이버의 출력채널을 공통전압으로 고정시켜 그 다음의 구동시작시 각 출력채널을 공통전압에서 구동시켜 줌으로써, 오프셋현상을 방지할 수 있는 LCD 드라이버에 관한 것이다. 본 발명의 LCD 드라이버는 다수의 출력채널; 차이지 쉐어링시 콘트롤러로부터 인가되는 콘트롤신호에 의해 구동되어 상기 다수의 출력채널을 VDD/2의 공통전압으로 고정시켜주기 위한 다수의 스위치; 및 상기 공통전압을 생성하기 위한 공통전압 발생수단을 구비하고, 상기 공통전압 발생수단은, 제1전압소오스를 입력하여 상위 아날로그전압을 발생하는 제1저항 스트링; 제2전압소오스를 입력하여 하위 아날로그전압을 발생하는 제2저항 스트링; 및 상기 제1저항스트링에서 발생한 상위 아날로그전압과 상기 제2저항스트링에서 발생한 하위 아날로그 전압을 입력하여 상기 공통전압을 발생하는 버퍼로 이루어지는 것을 특징으로 한다.
LCD 드라이버, 공통전압, 차아지 쉐어링,

Description

액정표시소자의 드라이버 및 그의 차아지 쉐어방법{LCD driver and charge sharing method thereof}
도 1은 종래의 LCD 드라이버의 채널구조를 도시한 도면,
도 2는 본 발명의 실시예에 따른 LCD 드라이버의 채널구조를 도시한 도면,
도 3은 도 2의 LCD드라이버에 공통전압 발생회로의 상세도,
도 4는 도 2에 도시된 LCD 드라이버의 동작파형도,
*도면의 주요부분에 대한 부호의 설명*
221, 222 : 게이트 드라이버 300 : LCD패널상의 VGL 라인
310, 320 : 게이트 드라이버내부의 VGL 라인
R4 : LCD패널상의 VGL 라인의 노드간 저항
Rc: 게이트 드라이버 내부의 VGL 라인의 보상저항
본 발명은 LCD 드라이버에 관한 것으로서, 보다 구체적으로는 차아지 쉐어링 시 채널출력단을 공통전압으로 고정시켜 줌으로써, 채널구동시 오프셋현상을 방지할 수 있는 LCD드라이버 및 그의 차아지 쉐어링방법에 관한 것이다.
도 1은 종래의 LCD 드라이버의 출력채널의 구조를 도시한 도면이다. 도 1을 참조하면, 종래의 LCD드라이버는 다수의 출력채널(10)과 차아지 쉐어링시 상기 출력채널(10)중 서로 인접한 출력채널(11, 12)간을 서로 연결시켜 주기위한 스위치(20)로 이루어진다. 상기 출력채널(10)은 다수의 우수출력채널(11)과 다수의 기수출력채널(12)을 구비하고, 상기 스위치(20)는 차이지 쉐어링시 콘트롤러(도면상에는 도시되지 않음)로부터 인가되는 콘트롤신호(CS)에 의해 구동되어 서로 인접한 출력채널(11, 12)을 연결시켜 준다.
상기한 바와같은 LCD 드라이버는 차아지 쉐어링시 인접한 출력채널을 스위치(20)를 통해 연결시켜 모든 출력채널들(10)을 묶어줌으로써, 모든 출력채널들(10)이 전체 출력채널의 평균전압값으로 세팅된다.
그러므로, 차아지 쉐어링구간중 전체 출력채널의 평균전압값이 감마기준의 공통전압(Vcom)인 VDD/2 과 같지 않게 된다. 차아지 쉐어링시 출력채널의 평균전압값이 차아지 쉐어링전의 각 출력채널(10)의 전압값에 영향을 받는다.
따라서, 각 출력채널의 평균전압값이 Vdd/2의 공통전압과 높거나 낮으면, 차이지 쉐어링구간(charge sharing period)이 끝나고 그 다음 주기의 구동구간(driving period)에서 구동이 시작되는 시점에서의 출력채널의 전압은 항상 다른 값을 갖기 때문에, 출력채널의 구동시의 전압차이로 인하여 오프셋현상이 발생하게 되는 문제점이 있었다.
본 발명은 상기한 바와같은 종래 기술의 문제점을 해결하기 위한 것으로서, 차아지 쉐어링시 모든 출력채널을 공통전압으로 고정시켜 구동구간의 구동시작시점에서의 각 출력채널의 전압값을 동일하게 만들어 줌으로써, 오프셋현상을 방지할 수 있는 LCD 드라이버 및 그의 오프셋방법을 제공하는 데 그 목적이 있다.
이와 같은 목적을 달성하기 위한 본 발명은 다수의 출력채널; 차이지 쉐어링시 콘트롤러로부터 인가되는 콘트롤신호에 의해 구동되어 상기 다수의 출력채널을 VDD/2의 공통전압으로 고정시켜주기 위한 다수의 스위치; 및 상기 공통전압을 생성하기 위한 공통전압 발생수단을 구비하고,
상기 공통전압 발생수단은, 제1전압소오스를 입력하여 상위 아날로그전압을 발생하는 제1저항 스트링; 제2전압소오스를 입력하여 하위 아날로그전압을 발생하는 제2저항 스트링; 및 상기 제1저항스트링에서 발생한 상위 아날로그전압과 상기 제2저항스트링에서 발생한 하위 아날로그 전압을 입력하여 상기 공통전압을 발생하는 버퍼로 이루어지는 것을 특징으로 하는 액정표시소자의 드라이버를 제공하는 것을 특징으로 한다.
삭제
삭제
삭제
이하, 본 발명을 보다 구체적으로 설명하기 위하여 본 발명에 따른 실시예를 첨부 도면을 참조하면서 보다 상세하게 설명하고자 한다.
도 2는 본 발명의 실시예에 따른 LCD 드라이버의 출력채널구조를 도시한 것이다.
도 2를 참조하면, 본 발명의 실시예에 따른 LCD 드라이버는 다수의 출력채널(100)과, 차아지 쉐어링시 각 출력채널(100)을 VDD/2의 공통전압(Vcom)으로 고정시켜 주기 위한 다수의 스위치(200)와, 상기 다수의 스위치(200)에 공통전압(Vcom)을 제공하기 위한 공통전압 발생수단(300)을 구비한다.
상기 출력채널(100)은 다수의 우수출력채널(110)과 다수의 기수출력채널(120)을 구비하고, 상기 스위치(200)는 차이지 쉐어링시 콘트롤러(도면상에는 도시되지 않음)로부터 인가되는 콘트롤신호(CS)에 의해 구동되어 상기 출력채널(200)을 VDD/2의 공통전압(Vcom)으로 고정시켜 주는 역할을 한다.
도 4는 상기 출력채널(300)에 VDD/2의 공통전압(Vcom)을 발생하는 공통전압 발생수단(300)의 상세회로도를 도시한 것이다.
도 4를 참조하면, 공통전압 발생수단(300)은 전압소오스(VDD-0.2V)와 (VDD/2+0.2V)를 입력하여 상위 아날로그전압(GH0-GH255)을 발생하는 제1저항 스트링(RH1-RH255)과, 전압소오스(VDD/2-0.2V)와 (GND+0.2V)를 입력하여 하위 아날로그 전압(GL0-GL255)을 발생하는 제2저항 스트링(RL1-RL255)과, 상기 제1저항스트링(RH1-RH255)에서 발생한 상위 아날로그전압(GH0-GH255)과 상기 제2저항스트링(RL1-RL255)에서 발생한 하위 아날로그 전압(GL0-GL255)을 입력하여 공통전압(Vcom)을 발생하는, 연산증폭기(311), (312)로 구성된 버퍼(310)로 이루어진다.
상기 버퍼(310)는 버퍼자체의 오프셋 및 로드의 저항을 적게 받도록 연산증폭기(311), (312)의 게인을 크게 설계한다. 그리고, 연산증폭기(311), (312)의 출력단과 Vcom 단자사이에 연결된 저항(RH), (RL)은 가능한 큰 값을 갖는 저항을 사용한다.
상기한 바와같은 구성을 갖는 본 발명의 LCD드라이버의 동작을 도 3을 참조하여 설명하면 다음과 같다.
로드신호(TP1)가 하이레벨구간은 차아지 쉐어링구간(CP)이고, 로드신호(TP1)가 로우레벨구간은 드라이빙구간(DP)이다.
로드신호(TP1)가 하이레벨로 되면, LCD 드라이버의 출력채널(100)은 차아지 쉐어링된다. 즉, 콘트롤러로부터 인가되는 콘트롤신호(CS)에 의해 상기 스위치(200)가 턴온되면, 상기 공통전압 발생수단(300)으로부터 발생된 공통전압(Vcom)이 상기 스위치(200)를 통해 각 출력채널(100)로 제공된다. 따라서, 각 출력채널(100)은 도 3에 도시된 바와같이 차아지 쉐어링시 VDD/2의 공통전압으로 고정된다.
각 출력채널(100)이 VDD/2의 공통전압으로 차아지 쉐어링된 상태에서 로드신 호(TP1)가 로우레벨로 되어 그다음의 드라이빙구간이 되면, 도 3에 도시된 바와같이 구동시작점(P1)에서 모든 출력채널(100)이 동일한 공통전압(Vcom)으로 구동이 시작되므로, 오프셋현상은 방지된다.
상기한 바와 같은 본 발명에 따르면, 차아지 쉐어링시 모든 출력채널을 공통전압으로 고정시켜 구동구간의 구동시작시점에서의 각 출력채널의 전압값을 동일하게 만들어 줌으로써, 오프셋현상을 방지할 수 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
삭제

Claims (5)

  1. 삭제
  2. 삭제
  3. 다수의 출력채널;
    차이지 쉐어링시 콘트롤러로부터 인가되는 콘트롤신호에 의해 구동되어 상기 다수의 출력채널을 VDD/2의 공통전압으로 고정시켜주기 위한 다수의 스위치; 및
    상기 공통전압을 생성하기 위한 공통전압 발생수단을 구비하고,
    상기 공통전압 발생수단은,
    제1전압소오스를 입력하여 상위 아날로그전압을 발생하는 제1저항 스트링;
    제2전압소오스를 입력하여 하위 아날로그전압을 발생하는 제2저항 스트링; 및
    상기 제1저항스트링에서 발생한 상위 아날로그전압과 상기 제2저항스트링에서 발생한 하위 아날로그 전압을 입력하여 상기 공통전압을 발생하는 버퍼로 이루어지는 것을 특징으로 하는 액정표시소자의 드라이버.
  4. 삭제
  5. 제3항에 있어서,
    상기 제1전압소오스는 VDD-0.2V와 VDD/2+0.2V이고,
    상기 제2전압소오스는 VDD/2-0.2V와 GND+0.2V인 것을 특징으로 하는 액정표시소자의 드라이버.
KR1020020041526A 2002-07-16 2002-07-16 액정표시소자의 드라이버 및 그의 차아지 쉐어방법 KR100866245B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020020041526A KR100866245B1 (ko) 2002-07-16 2002-07-16 액정표시소자의 드라이버 및 그의 차아지 쉐어방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020041526A KR100866245B1 (ko) 2002-07-16 2002-07-16 액정표시소자의 드라이버 및 그의 차아지 쉐어방법

Publications (2)

Publication Number Publication Date
KR20040006927A KR20040006927A (ko) 2004-01-24
KR100866245B1 true KR100866245B1 (ko) 2008-10-30

Family

ID=37316776

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020041526A KR100866245B1 (ko) 2002-07-16 2002-07-16 액정표시소자의 드라이버 및 그의 차아지 쉐어방법

Country Status (1)

Country Link
KR (1) KR100866245B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101385448B1 (ko) 2007-02-27 2014-04-15 삼성디스플레이 주식회사 소스 구동 회로 및 이를 구비한 표시 장치
KR102534048B1 (ko) * 2018-07-24 2023-05-18 주식회사 디비하이텍 소스 드라이버 및 이를 포함하는 디스플레이 장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06337657A (ja) * 1993-05-31 1994-12-06 Toshiba Corp 液晶表示装置
JPH1083169A (ja) * 1997-07-25 1998-03-31 Matsushita Electron Corp 液晶表示装置およびその駆動方法
JPH10301537A (ja) * 1997-04-25 1998-11-13 Nec Corp マトリクス表示装置
KR19990013234A (ko) * 1997-07-23 1999-02-25 윤종용 킥백 전압을 보상하는 액정 표시 장치 및 그 구동 방법
KR20020049810A (ko) * 2000-12-20 2002-06-26 주식회사 현대 디스플레이 테크놀로지 액정표시소자의 도트인버젼 구동방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06337657A (ja) * 1993-05-31 1994-12-06 Toshiba Corp 液晶表示装置
JPH10301537A (ja) * 1997-04-25 1998-11-13 Nec Corp マトリクス表示装置
KR19990013234A (ko) * 1997-07-23 1999-02-25 윤종용 킥백 전압을 보상하는 액정 표시 장치 및 그 구동 방법
JPH1083169A (ja) * 1997-07-25 1998-03-31 Matsushita Electron Corp 液晶表示装置およびその駆動方法
KR20020049810A (ko) * 2000-12-20 2002-06-26 주식회사 현대 디스플레이 테크놀로지 액정표시소자의 도트인버젼 구동방법

Also Published As

Publication number Publication date
KR20040006927A (ko) 2004-01-24

Similar Documents

Publication Publication Date Title
JP4515821B2 (ja) 駆動回路、動作状態検出回路及び表示装置
US8111230B2 (en) Drive circuit of display apparatus
US6014122A (en) Liquid crystal driving circuit for driving a liquid crystal display panel
KR100297140B1 (ko) 저전력소비와 정밀한 전압출력을 갖는 액정 표시용 구동 회로
US6157360A (en) System and method for driving columns of an active matrix display
KR100670494B1 (ko) 액정표시장치의 구동회로 및 구동방법
EP1189191A2 (en) Charge/discharge circuit for a flat panel display driver
KR20010029617A (ko) 출력회로
US8487922B2 (en) Capacitive load drive circuit and display device including the same
KR20040074967A (ko) 프리 드라이브 회로, 용량성 부하 구동 회로 및 플라즈마디스플레이 장치
KR100754959B1 (ko) 표시장치
JP4851192B2 (ja) 差動信号受信回路
US7995047B2 (en) Current driving device
JP2005122142A (ja) 予備充電が選択的に行われる電界発光ディスプレイパネルの駆動方法
KR100866245B1 (ko) 액정표시소자의 드라이버 및 그의 차아지 쉐어방법
JP3307308B2 (ja) 出力回路
JP4145988B2 (ja) アナログバッファおよび表示装置
JPH07235844A (ja) アナログドライバicの出力バッファ回路
US20110148945A1 (en) D/a converter circuit and its voltage supply control method
JP4396519B2 (ja) 電源回路及び電源回路の駆動方法
KR20080050039A (ko) 전압발생회로 및 이를 갖는 표시장치
JP4474138B2 (ja) 表示装置用画素駆動部、表示回路および表示装置
US10673421B1 (en) Level shifter device and operation method thereof
KR100665198B1 (ko) 옵셋 현상을 제거하기 위한 액정표시장치용 소스 드라이버및 그의 구동방법
JP2672295B2 (ja) マトリクス型表示パネルの駆動回路

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120924

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20130916

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140917

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20150923

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20160926

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20170920

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20180918

Year of fee payment: 11