KR100560481B1 - 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치 - Google Patents

플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치 Download PDF

Info

Publication number
KR100560481B1
KR100560481B1 KR1020040029932A KR20040029932A KR100560481B1 KR 100560481 B1 KR100560481 B1 KR 100560481B1 KR 1020040029932 A KR1020040029932 A KR 1020040029932A KR 20040029932 A KR20040029932 A KR 20040029932A KR 100560481 B1 KR100560481 B1 KR 100560481B1
Authority
KR
South Korea
Prior art keywords
voltage
electrode
period
sustain
electrodes
Prior art date
Application number
KR1020040029932A
Other languages
English (en)
Other versions
KR20050104592A (ko
Inventor
김태성
정우준
김진성
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040029932A priority Critical patent/KR100560481B1/ko
Priority to US11/115,360 priority patent/US7492332B2/en
Priority to CNB2005100741527A priority patent/CN100452147C/zh
Publication of KR20050104592A publication Critical patent/KR20050104592A/ko
Application granted granted Critical
Publication of KR100560481B1 publication Critical patent/KR100560481B1/ko

Links

Images

Classifications

    • EFIXED CONSTRUCTIONS
    • E02HYDRAULIC ENGINEERING; FOUNDATIONS; SOIL SHIFTING
    • E02DFOUNDATIONS; EXCAVATIONS; EMBANKMENTS; UNDERGROUND OR UNDERWATER STRUCTURES
    • E02D17/00Excavations; Bordering of excavations; Making embankments
    • E02D17/20Securing of slopes or inclines
    • E02D17/205Securing of slopes or inclines with modular blocks, e.g. pre-fabricated
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • EFIXED CONSTRUCTIONS
    • E02HYDRAULIC ENGINEERING; FOUNDATIONS; SOIL SHIFTING
    • E02DFOUNDATIONS; EXCAVATIONS; EMBANKMENTS; UNDERGROUND OR UNDERWATER STRUCTURES
    • E02D2600/00Miscellaneous
    • E02D2600/20Miscellaneous comprising details of connection between elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Mining & Mineral Resources (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • General Life Sciences & Earth Sciences (AREA)
  • Paleontology (AREA)
  • Civil Engineering (AREA)
  • General Engineering & Computer Science (AREA)
  • Structural Engineering (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시 장치에 관한 것이다. 본 발명에 따른 플라즈마 디스플레이 패널의 구동 방법은 리셋 기간에서, 제1 전극의 전압을 제1 전압에서 제2 전압으로 변경한 다음에 소정 기간 동안 제 1 전극을 플로팅시킨다. 그리고 나서 제1 전극의 전압을 제3 전압까지 점진적으로 하강시킨다. 이와 같이 하면 제1 전극의 전압을 제1 전압에서 제2 전압으로 변경될 때 발생할 수 있는 강방전을 플로팅에 의해서 방지할 수 있다.
PDP, 리셋, 하강, 플로팅, 강방전, 전극

Description

플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시 장치{DRIVING METHOD OF PLASMA DISPLAY PANEL AND PLASMA DISPLAY DEVICE}
도 1은 일반적인 플라즈마 디스플레이 패널의 일부 사시도이다.
도 2는 일반적인 플라즈마 디스플레이 패널의 전극 배열도이다.
도 3은 종래 기술에 따른 플라즈마 디스플레이 패널의 구동 파형도이다.
도 4는 도 3에 도시된 플라즈마 디스플레이 패널의 구동 파형에 따른 벽 전압과 인가 전압의 상태를 나타내는 도면이다.
도 5는 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널을 나타내는 도면이다.
도 6은 본 발명의 제1 실시 예에 따른 플라즈마 디스플레이 패널의 구동 파형도이다.
도 7은 본 발명의 제2 실시 예에 따른 플라즈마 디스플레이 패널의 구동 파형도이다.
도 8은 본 발명의 제3 실시 예에 따른 플라즈마 디스플레이 패널의 구동 파형도이다.
도 9는 본 발명의 제4 실시 예에 따른 플라즈마 디스플레이 패널의 구동 파형도이다.
본 발명은 플라즈마 디스플레이 패널(Plasma display pannel;PDP)의 구동 장치 및 구동 방법에 관한 것으로, 특히 어드레스-디스플레이 동시구동 방식으로 구동하는 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법에 관한 것이다.
최근 평면 디스플레이 장치 중에서 플라즈마 디스플레이 패널은 다른 디스플레이 장치에 비해 휘도 및 발광 효율이 높고 시야각이 넓다는 장점으로 인하여 평면 디스플레이 장치로서 각광을 받고 있다.
플라즈마 디스플레이 패널은 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 평면 표시 장치로서, 그 크기에 따라 수십에서 수백 만개 이상의 화소가 매트릭스 형태로 배열되어 있다. 먼저 도 1 및 도 2를 참조하여 플라즈마 디스플레이 패널의 구조에 대하여 설명한다.
도 1은 플라즈마 디스플레이 패널의 일부 사시도이며, 도 2는 플라즈마 디스플레이 패널의 전극 배열도를 나타낸다.
도 1에 나타낸 바와 같이, 플라즈마 디스플레이 패널은 서로 마주보며 떨어져 있는 두 개의 유리 기판(1, 6)을 포함한다. 유리 기판(1) 위에는 주사 전극(4)과 유지 전극(5)이 쌍을 이루어 평행하게 형성되어 있으며, 주사 전극(4)과 유지 전극(5)은 유전체층(2) 및 보호막(3)으로 덮여 있다. 유리 기판(6) 위에는 복수의 어드레스 전극(8)이 형성되어 있으며, 어드레스 전극(8)은 절연체층(7)으로 덮여 있다. 어드레스 전극(8) 사이에 있는 절연체층(7) 위에는 어드레스 전극(8)과 격벽(9)이 형성되어 있다. 또한 절연체층(7)의 표면 및 격벽(9)의 양측면에 형광체(10)가 형성되어 있다. 유리 기판(1, 6)은 주사 전극(4)과 어드레스 전극(8) 및 유지 전극(5)과 어드레스 전극(8)이 직교하도록 방전 공간(11)을 사이에 두고 대향하여 배치되어 있다. 어드레스전극(8)과, 쌍을 이루는 주사 전극(4)과 유지 전극(5)과의 교차부에 있는 방전 공간(11)이 방전 셀(12)을 형성한다.
그리고 도 2에 나타낸 바와 같이, 플라즈마 디스플레이 패널의 전극은 n×m의 매트릭스 구조를 가지고 있다. 복수의 어드레스 전극(A1-Am)이 세로 방향으로 배열되어 있고 가로 방향으로 복수의 주사 전극(Y1-Yn) 및 유지 전극(X1-X n)이 쌍으로 배열되어 있다.
일반적으로 플라즈마 디스플레이 패널은 1 프레임이 복수의 서브필드로 나누어져 구동되며, 각 서브필드의 조합에 의해 계조가 표현된다. 일반적으로 각 서브필드는 리셋 기간(reset period), 어드레스 기간(address period), 유지 기간(sustain period)으로 이루어진다. 리셋 기간은 이전의 유지방전으로 형성된 벽 전하를 소거하고 다음의 어드레스 방전을 안정적으로 수행하기 위해 벽 전하를 셋업(setup) 하는 역할을 한다. 어드레스 기간은 패널에서 켜지는 셀과 켜지지 않는 셀을 선택하여 켜지는 셀(어드레싱된 셀)에 벽 전하를 쌓아두는 동작을 수행하는 기간이다. 유지 기간은 어드레싱된 셀에 실제로 화상을 표시하기 위한 유지방전을 수행하는 기간이다.
도 3은 종래 기술에 따른 플라즈마 디스플레이 패널의 구동 파형도이고 도 4는 도 3에 도시된 플라즈마 디스플레이 패널의 구동 파형에 따른 벽 전압과 인가 전압의 상태를 나타내는 도면이다. 아래에서는 도 3에 도시된 플라즈마 디스플레이 패널의 구동 파형에서 리셋 기간(Pr)만을 설명한다.
도 3에 나타낸 바와 같이, 리셋 기간(Pr)은 소거 기간(Pr1), 상승 램프 기간(Pr2) 및 하강 램프 기간(Pr3)을 포함한다.
소거 기간(Pr1)은 이전 서브필드의 유지 기간(Ps)이 끝난 후에 주사 전극(Y)을 기준 전압으로 유지한 상태에서 유지 전극(X)에 기준 전압에서 Ve 전압까지 상승하는 전압 파형을 인가하여 이전 서브필드의 마지막 유지방전이 끝난 후에 유지 전극(X) 및 주사 전극(Y)에 각각 형성된 (+) 벽 전하 및 (-) 벽 전하를 소거시킨다.
상승 램프 기간(Pr2)은 주사 전극(Y)에 방전 개시 전압보다 작은 Vs 전압에서 방전 개시 전압을 넘는 Vset 전압까지 점진적으로 상승하는 램프 전압을 인가한다. 이 램프 전압이 상승하는 동안 주사 전극(Y)으로부터 어드레스 전극(A) 및 유지 전극(X)으로 각각 미약한 방전이 일어난다. 그리고 이 방전에 의해 주사 전극(Y)에는 (-)의 벽 전하가 축적되고 어드레스 전극(A) 및 유지 전극(X)에는 (+)의 벽 전하가 축적된다.
이어서 하강 램프 기간(Pr3)에서는 주사 전극(Y)에 방전 개시 전압보다 낮은 Vs 전압에서 음의 전압인 Vn 전압까지 점진적으로 하강하는 램프 전압을 인가한다. 그러면 이 램프 전압이 하강하는 동안 방전 셀에 형성되어 있는 벽 전압에 의해 유지 전극(X) 및 어드레스 전극(A)에서 주사 전극(Y)으로 미약한 방전이 일어난다. 그리고 이 방전에 의해 유지 전극(X), 주사 전극(Y) 및 어드레스 전극(A1-Am)에 형성되어 있는 벽 전하들이 일부 소거되어 어드레싱에 적절한 상태로 설정된다.
일반적으로 상승 램프 기간(Pr2)의 마지막 시점에서 주사 전극(Y)과 유지 전극(X) 사이의 벽 전압(Vw)을 Vw0라 하면, Vw0 전압과 인가 전압(V in)(주사 전극(Y)과 유지 전극(X)에 인가된 전압의 차)의 차이가 방전 개시 전압(Vf)보다 커지는 경우에 방전이 시작된다.
도 4를 보면, 하강 램프 기간(Pr3)의 초기 기간(a)에서는 Vw0 전압과 인가 전압 차이가 방전 개시 전압(Vf)보다 작으므로 방전이 일어나지 않는다. 따라서, 도 3과 같은 종래의 구동 파형에서는 하강 램프 기간(Pr3)의 초기 기간(a)과 같은 불필요한 리셋 동작으로 인하여 리셋 시간을 증가시키는 문제점이 있다.
본 발명이 이루고자 하는 기술적 과제는 상기와 같은 문제점을 해결하기 위한 것으로서, 리셋 시간을 단축시킬 수 있는 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시 장치를 제공하고자 하는 것이다.
상기의 목적을 달성하기 위하여, 본 발명의 한 특징에 따르면, 제1 전극, 제2 전극 및 제3 전극에 의해 방전 셀이 형성되며, 하나의 프레임을 복수의 서브필드로 나누고 각 서브필드는 리셋 기간, 어드레스 기간 및 유지 기간을 포함하는 플라즈마 디스플레이 패널을 구동하는 방법이 제공된다. 이 구동 방법은, 상기 리셋 기간에서, 상기 제1 전극을 제1 전압에서 제2 전압으로 변경하는 단계, 상기 제1 전극을 플로팅시키는 단계, 그리고 상기 제1 전극의 전압을 제3 전압까지 점진적으로 하강시키는 단계를 포함한다.
그리고 상기 제1 전극을 상기 제1 전압에서 제2 전압으로 변경하기 전에, 상기 제1 전극의 전압을 제4 전압에서 제5 전압까지 점진적으로 상승시키는 단계를 더 포함할 수 있으며, 이 때, 상기 제1 전압은 상기 제5 전압과 동일한 전압일 수 있다.
또한, 이전 서브필드의 유지 기간에서, 상기 제1 전극과 제2 전극에 교대로 유지방전 전압을 인가하는 단계를 더 포함할 수 있으며, 상기 제1 전압은 상기 제1 전극에 인가된 유지방전 전압과 동일한 전압일 수 있다.
그리고 상기 제2 전압은 상기 유지 기간에 상기 제1 전극에 인가되는 유지방전 전압보다 낮은 레벨의 전압이며, 상기 제2 전압은 그라운드 레벨의 전압일 수 있다.
그리고 본 발명의 다른 특징에 따르면, 제1 전극, 제2 전극 사이에 방전 셀이 형성되는 플라즈마 디스플레이 패널, 그리고 리셋 기간, 어드레스 기간 및 유지 기간을 포함하며, 상기 제1 전극, 제2 전극 및 제3 전극에 구동 신호를 인가하는 구동 회로를 포함하며, 상기 구동 회로는, 리셋 기간에서, 상기 제1 전극의 전압을 제1 전압에서 제2 전압으로 변경시킨 다음 상기 제1 전극을 플로팅시키고 상기 제1 전극의 전압을 상기 제3 전압까지 점진적으로 하강시킨다.
이제 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구동 방법에 대하여 도면을 참고로 하여 상세하게 설명한다.
우선, 아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세하게 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시에에 한정되지 않는다. 본 발명을 설명함에 있어서, 관련된 공지기능 혹은 구성에 대한 구체적이 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단된 경우 그 상세한 설명은 생략하였다. 그리고 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 부호를 붙였다. 어떤 부분이 다른 부분과 연결되어 있다고 할 때, 이는 직접적으로 연결되어 있는 경우 뿐 아니라 그 중간에 다른 소자를 사이에 두고 연결되어 있는 경우도 포함한다.
도 5는 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널을 나타내는 도면이다.
도 5에 나타낸 바와 같이, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널은 플라즈마 패널(100), 제어부(200), 어드레스 전극 구동부(300), 유지 전극 구동부(400) 및 주사 전극 구동부(500)를 포함한다.
플라즈마 패널(100)은 열 방향으로 배열되어 있는 다수의 어드레스 전극(A1~Am), 행 방향으로 배열되어 있는 다수의 유지전극(X1~Xn) 및 주사 전극(Y1~Yn)을 포함한다.
제어부(200)는 외부로부터 영상 신호를 수신하여 어드레스 전극 구동 제어 신호, 유지 전극 구동 제어 신호 및 주사 전극 구동 제어 신호를 출력한다. 그리고 제어부(200)는 하나의 프레임을 복수의 서브필드로 분할하여 구동하고 각 서브필드는 시간적인 동작 변화로 표현하면, 리셋 기간, 어드레스 기간 및 유지 기간으로 이루어진다.
어드레스 전극 구동부(300)는 제어부(200)로부터 어드레스 전극 구동 제어 신호를 수신하여 표시하고자 하는 방전 셀을 선택하기 위한 표시 데이터 신호를 각 어드레스 전극에 인가한다.
유지전극 구동부(400)는 제어부(200)로부터 유지 전극 구동 제어 신호를 수신하여 유지 전극에 구동 전압을 인가한다.
주사전극 구동부(500)는 제어부(200)로부터 주사 전극 구동 제어 신호를 수신하여 주사 전극에 구동 전압을 인가한다.
이하, 도 6 내지 도 9를 참고로 하여 본 발명의 제1 내지 제4 실시 예에 따른 플라즈마 디스플레이 패널의 구동 방법에 대해 상세히 설명한다. 아래에서는 기준 전압을 0V로 가정하여 설명한다. 그리고 벽 전하란 각 전극에 가깝게 방전 셀의 벽(예를 들어, 유전체층)에 형성되어 전극에 축적되는 전하를 말한다. 이러한 벽 전하는 실제로 전극 자체에 접촉되지는 않지만, 여기서는 벽 전하가 전극에 "형성됨", "축적됨" 또는 "쌓임"과 같이 설명된다. 또한 벽 전압은 벽 전하에 의해서 방 전 셀의 벽에 형성되는 전위차를 말한다.
도 6은 본 발명의 제1 실시 예에 따른 플라즈마 디스플레이 패널의 구동 파형도이다.
도 6에 나타낸 바와 같이, 본 발명의 제1 실시 예에 따른 플라즈마 디스프레이 패널의 구동 파형에서 각 서브필드는 리셋 기간(Pr), 어드레스 기간(Pa) 및 유지 기간(Ps)을 포함한다. 그리고 리셋 기간(Pr)은 소거 기간(Pr1), 상승램프 기간(Pr2) 및 하강램프 기간(Pr3)을 포함한다.
리셋 기간(Pr)의 소거 기간(Pr1)은 이전 서브필드의 유지 기간(Ps)에서 유지방전으로 형성된 전하를 소거하기 위한 기간이다. 상승 램프 기간(Pr2)은 주사 전극(Y), 유지 전극(X) 및 어드레스 전극(A)에 벽 전하를 형성하는 기간이며, 하강 램프 기간(Pr3)은 상승 램프 기간(Pr2)에서 형성된 벽 전하를 일부 소거하여 어드레스 방전에 용이하도록 하는 기간이다. 그리고 리셋 기간은 이전의 유지방전으로 형성된 벽 전하를 소거하고 다음의 어드레스 방전을 안정적으로 수행하기 위해 벽 전하를 셋업(setup) 하는 역할을 한다. 어드레스 기간은 패널에서 켜지는 셀과 켜지지 않는 셀을 선택하여 켜지는 셀(어드레싱된 셀)에 벽 전하를 쌓아두는 동작을 수행하는 기간이다. 유지 기간은 어드레싱된 셀에 실제로 화상을 표시하기 위한 유지방전을 수행하는 기간이다.
그리고 플라즈마 디스플레이 패널에는 각 기간(Pr, Pa, Ps)에서 주사 전극(Y) 및 유지 전극(Y)에 구동 전압을 인가하는 주사/유지 전극 구동 회로, 그리고 어드레스 전극(A)에 구동 전압을 인가하는 어드레스 전극 구동 회로가 연결되어 하나의 표시 장치를 이룬다.
일반적으로 유지 기간(Ps)에서 마지막 유지방전이 끝나고 나면, 유지 전극(X) 및 주사 전극(Y)에는 각각 (+) 벽 전하 및 (-) 벽 전하가 형성된다. 따라서, 리셋 기간(Pr)의 소거 기간(Pr1)에서는 유지 기간(Ps)이 끝난 후에 주사 전극(Y)을 기준 전압으로 유지한 상태에서 유지 전극(X)에 기준 전압에서 Ve 전압까지 상승하는 전압 파형을 인가한다. 그러면 유지 전극(X) 및 주사 전극(Y)에 형성된 벽 전하들이 소거된다.
다음, 리셋 기간(Pr)의 상승 램프 기간(Pr2)에서는 어드레스 전극(A) 및 유지 전극(X)을 기준 전압(0V)으로 유지한 상태에서 주사 전극(Y)에 Vs 전압에서 Vset 전압을 향하여 상승하는 상승 전압 파형을 인가한다. 이 상승 전압 파형이 상승하는 동안 모든 방전 셀에서는 리셋 방전이 일어나고 주사 전극(Y)에는 (-) 벽 전하가 형성되고 유지 전극(X) 및 어드레스 전극(A)에는 (+)의 벽 전하가 형성된다.
그리고 리셋 기간(Pr)의 하강 램프 기간(Pr3)에서는 유지 전극(X)을 Ve 전압으로 유지한 상태에서 주사 전극(Y)을 Vset 전압에서 기준 전압까지 바로 하강시킨 다음에 주사 전극(Y)에 기준 전압에서 음의 전압인 Vn 전압을 향하여 점진적으로 하 강하는 전압 파형을 인가한다. 이와 같이, 하강 램프 기간(Pr3)에서 방전이 일어나지 않는 초기 기간 동안 주사 전극(Y)의 전압을 Vset 전압에서 기준 전압으로 변경한 다음에 Vn 전압까지 서서히 하강하는 전압 파형을 인가하면 종래 구동 파형에서보다 리셋 시간을 단축시킬 수 있게 된다. 이 때, 하강 램프 기간(Pr3)에서는 주사 전극(Y)과 유지 전극(Y)에 형성된 벽 전하를 모두 소거하여 하강 램프 기간(Pr3)의 최종에서는 벽 전압이 0V가 되도록 한다. 따라서, 유지 전극(Y)과 주사 전극(Y)에 인가된 최종 전압의 차가 방전 개시 전압을 유지하므로 주사 전극(Y)에 음의 전압이 더 낮아질수록 유지 전극(Y)의 전압을 더 낮출 수 있게 된다.
이어서, 어드레스 기간(Pa)에서 다른 주사 전극(Y)을 Vsc 전압으로 유지한 상태에서 주사 전극(Y)에 순차적으로 Vn 전압을 인가하여 주사 전극(Y)을 선택하고, Vn 전압이 인가된 주사 전극(Y)에 의해 형성되는 방전 셀 중 선택하고자 하는 방전 셀을 형성하는 어드레스 전극(A)에 어드레스 전압(Va)을 인가한다. 그러면 어드레스 전극(A)에 인가된 전압(Va)과 주사 전극(Y)에 인가된 전압(Vn)의 차이 및 어드레스 전극(A) 및 주사 전극(Y)에 형성된 벽 전하에 의한 벽 전압에 의해 어드레스 방전이 이루어진다. 이 방전에 의해 주사 전극(Y)에 (+)의 벽 전하가 축적되고 유지 전극(X과 어드레스 전극(A)에 (-)의 벽 전하가 축적된다.
그리고 어드레스 방전에 의해 벽 전하가 축적된 방전 셀에서는 유지 기간에 서 주사 전극(Y)과 유지 전극(X)에 차례로 인가되는 유지 방전 펄스에 의해 유지 방전이 일어난다. 유지 방전 펄스는 주사 전극(Y)과 유지 전극(X)의 전압차가 교대로 Vs 전압 및 -Vs 전압이 되도록 하는 펄스이다.
그러나 본 발명의 제1 실시 예에서와 같은 구동 파형에서는 유지 전극(X)에 Ve 전압이 인가되고 주사 전극(Y)의 전압이 Vset 전압에서 기준 전압으로 변경됨으로써 유지 전극(X)과 주사 전극(Y)의 급격한 전위 차이로 인하여 오방전이 발생될 가능성이 있다. 이와 같이 리셋 기간에서 오방전이 발생하면 벽 전하를 안정적으로 제어할 수 없게 된다. 따라서, 아래에서는 도 7 내지 도 9를 참고로 하여 이러한 오방전을 방지할 수 있는 실시 예에 대해서 상세하게 설명한다.
도 7은 본 발명의 제1 실시 예에 따른 플라즈마 디스플레이 패널의 구동 파형도이다.
도 7에 나타낸 바와 같이, 리셋 기간(Pr)의 하강 램프 기간(Pr3)에서는 유지 전극(X)을 Ve 전압으로 유지한 상태에서 주사 전극(Y)을 Vset 전압에서 기준 전압까지 바로 하강시킨 다음에 주사 전극(Y)을 소정 기간동안 플로팅시킨다. 그리고 나서 주사 전극(Y)에 기준 전압에서 음의 전압인 Vn 전압을 향하여 점진적으로 하강하는 전압 파형을 인가한다. 이와 같이, 주사 전극(Y)을 Vset 전압에서 기준 전압으로 변경하면 리셋 기간(Pr)의 상승 램프 기간(Pr2)에서 유지 전극(X)과 주사 전극(Y)에 형성된 벽 전하에 의한 벽 전압과 유지 전극(X)에 인가된 Ve 전압에 의해 강방전이 발생될 수 있다. 이 때, 주사 전극(Y)을 플로팅시키면 주사 전극(Y)은 전류를 공급받지 못하는 상태가 되므로 전하 공급이 차단되어 방전이 빠르게 소멸되어 강방전이 방지된다. 그런 다음에 주사 전극(Y)에 하강하는 전압을 인가하면, 다시 모든 방전 셀에서는 리셋 방전이 일어나고 주사 전극(Y)의 (-) 벽 전하가 감소하고 유지 전극(X)과 어드레스 전극(A)의 (+) 벽 전하가 감소한다.
그리고 본 발명의 제2 실시 예에서는 이전 서브필드의 유지 기간에서 형성된 셀의 벽 전하를 소거시키기 위하여 소거 기간을 두었지만 소거 기간을 제거할 수도 있다. 아래에서는 이러한 실시 예에 대해서 도 8을 참고로 하여 상세하게 설명한다.
도 8은 본 발명의 제3 실시 예에 따른 플라즈마 디스플레이 패널의 구동 파형도이다.
도 8을 보면, 이전 서브필드의 유지 기간에서 주사 전극(Y)에 인가된 Vs 전압은 다음 서브필드의 리셋 기간에서 주사 전극(Y)에 인가되는 Vs 전압과 동일하므로 소거 기간을 제거하고 이전 서브필드의 유지 기간에 인가되는 유지방전 펄스와 다음 서브필드의 주사 전극(Y)에 인가되는 Vs 전압과 결합하여 표현할 수 있다. 즉, 이전 서브필드의 유지 기간에서 주사 전극(Y)에 Vs 전압이 인가된 상태에서 주사 전극(Y)을 Vset 전압까지 점진적으로 상승시킨다. 이와 같이, 이전 서브필드의 유지 기간 동안 주사 전극(Y)에 인가된 Vs 전압과 유지 전극(Y)에 인가된 기준 전압(0V) 에 의해 주사 전극(Y)과 유지 전극(X)에 각각 (-) 벽 전하 및 (+) 벽 전하가 형성된 상태에서 상승하는 전압 파형으로 주사 전극(Y)과 유지 전극(X)에 각각 (-) 벽 전하 및 (+) 벽 전하를 추가로 형성할 수 있다.
그리고 본 발명의 제3 실시 예에서는 모든 리셋 기간에서 상승하는 전압 파형을 인가한 다음에 하강하는 전압 파형을 인가하였지만, 이와는 달리 제4 실시 예에서는 주 리셋 기간에서는 상승하는 전압 파형과 하강하는 전압 파형을 모두 인가하고 부 리셋 기간에서는 하강하는 전압 파형만 인가할 수 있다. 아래에서는 이러한 실시 예에 대해 도 9를 참고로 하여 상세하게 설명한다.
도 9는 본 발명의 제4 실시 예에 따른 플라즈마 디스플레이 패널의 구동 파형도이다.
도 9에 나타낸 바와 같이, 하나의 프레임을 이루는 복수의 서브필드 중 첫 번째 서브필드에는 주 리셋 기간(Pr_main)이 형성되어 있으며 이후의 서브필드에는 부 리셋 기간(Pr_sub)이 형성되어 있다. 이와 같이 리셋 기간에서 인가되는 파형을 달리하는 플라즈마 디스플레이 패널을 구동하는 방법으로는 Kurata 등의 미국특허 6,294,875호에 기재되어 있다.
본 발명의 실시 예에 따른 플라즈마 디스플레이 패널의 구동 파형에서 첫 번째 서브필드의 리셋 기간인 주 리셋 기간(Pr_main)에서는 도 6의 구동 파형과 같이 주사 전극(Y)에 Vs 전압에서 Vset 전압까지 상승하는 전압 파형을 인가한 후 주사 전극(Y)의 전압을 Vset 전압에서 기준 전압까지 곧바로 하강시킨다. 그리고 나서 유지 전극(Y)의 전압을 Ve 전압으로 유지한 상태에서 주사 전극(Y)을 소정 기간동안 플로팅시킨 다음에 주사 전극(Y)에 기준 전압에서 Vn 전압까지 하강하는 전압 파형을 인가한다.
그리고 두 번째 이후의 서브필드의 리셋 기간인 부 리셋 기간(Pr_sub)에서는 첫 번째 서브필드의 유지 기간(Ps)에서 주사 전극(Y)에 기준 전압이 인가된 이후에 주사 전극(Y)을 플로팅시킨다. 그리고 나서 기준 전압에서 Vn 전압까지 하강하는 전압 파형을 인가한다. 이와 같이 하면 첫 번째 서브필드의 유지 기간(Ps)에서 주사 전극(Y)과 유지 전극(X)에 각각 (-) 벽 전하 및 (+) 벽 전하가 형성된 상태에서 유지 전극(X)에 Ve 전압 인가에 의해서 발생할 수 있는 강방전을 플로팅에 의해서 방지시킬 수 있게 된다.
일반적으로 리셋 기간에서 방전 셀에 많은 양의 벽 전하를 형성하기 위해서 주사 전극(Y)에 상승하는 전압 파형을 인가한다. 그런데 두 번째 이후의 서브필드에서는 이전 서브필드의 유지 기간에서 발광한 방전 셀에는 유지 방전에 의해 이미 많은 양의 벽 전하가 형성되어 있으므로 리셋 기간에서 벽 전하를 형성할 필요가 없다. 또한 유지 기간에서 발광하지 않은 방전 셀에는 리셋 기간에서 형성된 벽 전하 상태가 변경되지 않았으므로 다음 서브필드에서는 다시 리셋 동작을 수행하지 않아도 된다. 그리고 이 상태에서 주사 전극(Y)에 하강하는 전압 파형을 인가하면 방전이 일어나지 않으므로 방전 셀은 리셋된 상태를 유지하게 된다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
이상에서 설명한 바와 같이 본 발명에 의하면, 리셋 기간의 하강 램프 기간 동안 불필요한 리셋 동작을 제거함으로써 리셋 시간을 단축시킬 수 있다.
그리고 하강 램프 기간에서 주사 전극(Y)에 하강하는 전압 파형이 인가될 때 주사 전극(Y)을 플로팅시킴으로써 리셋 시간을 단축하기 위한 리셋 동작에서 발생할 수 있는 오방전을 방지할 수 있으며, 주사 전극(Y)에 하강 전압 인가 시 유지해야 하는 유지 전극(X)의 전압 마진을 확보할 수 있게 된다.

Claims (10)

  1. 복수의 제1 전극과 복수의 제2 전극, 상기 제1 전극과 상기 제2 전극에 교차하는 방향으로 형성되는 복수의 제3 전극을 포함하는 플라즈마 표시 패널에서 한 프레임을 각각 리셋 기간, 어드레스 기간 및 유지 기간을 포함하는 복수의 서브필드로 나누어 구동하는 방법에 있어서,
    상기 리셋 기간에서,
    상기 복수의 제1 전극의 전압을 제1 전압에서 상기 제1 전압보다 낮은 제2 전압으로 변경하는 단계,
    상기 복수의 제1 전극을 소정 기간 동안 플로팅시키는 단계, 그리고
    상기 복수의 제1 전극의 전압을 제3 전압까지 점진적으로 하강시키는 단계
    를 포함하며,
    상기 소정 기간은 상기 복수의 제1 전극의 전압이 상기 제2 전압으로 변경된 시점과 상기 복수의 제1 전극의 전압이 점진적으로 하강하기 시작하는 시점 사이의 기간을 포함하는 플라즈마 디스플레이 패널의 구동 방법.
  2. 제 1항에 있어서,
    상기 복수의 제1 전극의 전압을 상기 제1 전압에서 상기 제2 전압으로 변경하기 전에,
    상기 제1 전극의 전압을 제4 전압에서 제5 전압까지 점진적으로 상승시키는 단계
    를 더 포함하는 플라즈마 디스플레이 패널의 구동 방법.
  3. 제 2항에 있어서,
    상기 제1 전압은 상기 제5 전압과 동일한 전압인 플라즈마 디스플레이 패널의 구동 방법.
  4. 제 1항에 있어서,
    이전 서브필드의 유지 기간에서,
    상기 복수의 제1 전극과 상기 복수의 제2 전극에 교대로 유지방전 전압을 인가하는 단계
    를 더 포함하며,
    상기 제1 전압은 상기 제1 전극에 인가된 유지방전 전압과 동일한 플라즈마 디스플레이 패널의 구동 방법.
  5. 제 1항에 있어서,
    상기 제2 전압은 상기 유지 기간에 상기 제1 전극에 인가되는 유지방전 전압보다 낮은 레벨의 전압인 플라즈마 디스플레이 패널의 구동 방법.
  6. 제 5항에 있어서,
    상기 제2 전압은 그라운드 레벨의 전압인 플라즈마 디스플레이 패널의 구동 방법.
  7. 제1 전극과 제2 전극 사이에 방전 셀이 형성되는 플라즈마 디스플레이 패널, 그리고
    리셋 기간에서 상기 제1 전극의 전압을 제1 전압에서 상기 제1 전압보다 낮은 제2 전압으로 변경시킨 다음 소정 기간 동안 상기 제1 전극을 플로팅시키고 상기 제1 전극의 전압을 제3 전압까지 점진적으로 하강시키는 구동 회로
    를 포함하며,
    상기 소정 기간은 상기 복수의 제1 전극의 전압이 상기 제2 전압으로 변경된 시점과 상기 복수의 제1 전극의 전압이 점진적으로 하강하기 시작하는 시점 사이의 기간을 포함하는 플라즈마 표시 장치.
  8. 제 7항에 있어서, 상기 구동 회로는,
    상기 리셋 기간에서 상기 제1 전극의 전압을 제4 전압에서 제5 전압으로 점진적으로 상승시키며, 상기 제5 전압은 상기 제1 전압과 동일한 플라즈마 표시 장치.
  9. 제 7항에 있어서, 상기 구동 회로는,
    이전 서브필드의 유지 기간에서 상기 제1 전극과 상기 제2 전극에 교대로 유지방전 전압을 인가하며, 상기 제1 전압은 상기 유지방전 전압과 동일한 플라즈마 표시 장치.
  10. 제 7항 내지 제 9항 중 어느 한 항에 있어서,
    상기 제2 전압은 유지 기간에 상기 제1 전극에 인가되는 유지방전 전압보다 낮은 레벨의 전압인 플라즈마 표시 장치.
KR1020040029932A 2004-04-29 2004-04-29 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치 KR100560481B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020040029932A KR100560481B1 (ko) 2004-04-29 2004-04-29 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
US11/115,360 US7492332B2 (en) 2004-04-29 2005-04-27 Plasma display panel driving method and plasma display
CNB2005100741527A CN100452147C (zh) 2004-04-29 2005-04-29 等离子显示板驱动方法和等离子显示器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040029932A KR100560481B1 (ko) 2004-04-29 2004-04-29 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치

Publications (2)

Publication Number Publication Date
KR20050104592A KR20050104592A (ko) 2005-11-03
KR100560481B1 true KR100560481B1 (ko) 2006-03-13

Family

ID=35186558

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040029932A KR100560481B1 (ko) 2004-04-29 2004-04-29 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치

Country Status (3)

Country Link
US (1) US7492332B2 (ko)
KR (1) KR100560481B1 (ko)
CN (1) CN100452147C (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100739576B1 (ko) 2005-11-24 2007-07-16 삼성에스디아이 주식회사 플라즈마 표시 장치의 구동 방법

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100590070B1 (ko) * 2004-09-23 2006-06-14 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR100627118B1 (ko) * 2005-03-22 2006-09-25 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법 및 장치
JP4538354B2 (ja) * 2005-03-25 2010-09-08 日立プラズマディスプレイ株式会社 プラズマディスプレイ装置
EP1862998B1 (en) * 2006-05-19 2012-04-11 LG Electronics, Inc. Plasma display apparatus
KR100762776B1 (ko) * 2006-05-19 2007-10-02 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동 장치
CN101719347B (zh) * 2008-12-10 2012-09-05 四川虹欧显示器件有限公司 等离子显示器驱动方法及驱动电路
CN101719349B (zh) * 2009-02-16 2012-12-12 四川虹欧显示器件有限公司 等离子显示器的驱动方法和驱动电路

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050063559A (ko) * 2003-12-22 2005-06-28 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법

Family Cites Families (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2917279B2 (ja) 1988-11-30 1999-07-12 富士通株式会社 ガス放電パネル
JP3259253B2 (ja) * 1990-11-28 2002-02-25 富士通株式会社 フラット型表示装置の階調駆動方法及び階調駆動装置
US6097357A (en) * 1990-11-28 2000-08-01 Fujitsu Limited Full color surface discharge type plasma display device
DE69229684T2 (de) * 1991-12-20 1999-12-02 Fujitsu Ltd Verfahren und Vorrichtung zur Steuerung einer Anzeigetafel
EP0554172B1 (en) * 1992-01-28 1998-04-29 Fujitsu Limited Color surface discharge type plasma display device
JP3025598B2 (ja) * 1993-04-30 2000-03-27 富士通株式会社 表示駆動装置及び表示駆動方法
JP2891280B2 (ja) * 1993-12-10 1999-05-17 富士通株式会社 平面表示装置の駆動装置及び駆動方法
JP3163563B2 (ja) * 1995-08-25 2001-05-08 富士通株式会社 面放電型プラズマ・ディスプレイ・パネル及びその製造方法
JP2845183B2 (ja) 1995-10-20 1999-01-13 富士通株式会社 ガス放電パネル
JP3424587B2 (ja) * 1998-06-18 2003-07-07 富士通株式会社 プラズマディスプレイパネルの駆動方法
TW516014B (en) * 1999-01-22 2003-01-01 Matsushita Electric Ind Co Ltd Driving method for AC plasma display panel
KR100598182B1 (ko) * 1999-07-23 2006-07-10 엘지전자 주식회사 플라즈마 디스플레이 패널 및 이 패널의 구동 방법과 장치
JP4030685B2 (ja) 1999-07-30 2008-01-09 三星エスディアイ株式会社 プラズマディスプレイおよびその製造方法
JP3679704B2 (ja) * 2000-02-28 2005-08-03 三菱電機株式会社 プラズマディスプレイ装置の駆動方法及びプラズマディスプレイパネル用駆動装置
JP2001325888A (ja) 2000-03-09 2001-11-22 Samsung Yokohama Research Institute Co Ltd プラズマディスプレイ及びその製造方法
US6653795B2 (en) 2000-03-14 2003-11-25 Lg Electronics Inc. Method and apparatus for driving plasma display panel using selective writing and selective erasure
JP2002215089A (ja) * 2001-01-19 2002-07-31 Fujitsu Hitachi Plasma Display Ltd 平面表示装置の駆動装置および駆動方法
US6867754B2 (en) * 2001-06-04 2005-03-15 Samsung Sdi Co., Ltd. Method for resetting plasma display panel for improving contrast
KR100452688B1 (ko) 2001-10-10 2004-10-14 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법
US6903514B2 (en) * 2002-06-03 2005-06-07 Lg Electronics Inc. Erasing method and apparatus for plasma display panel
KR100484647B1 (ko) * 2002-11-11 2005-04-20 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동장치 및 구동방법
CN1216354C (zh) * 2003-01-21 2005-08-24 东南大学 一种等离子体显示板的驱动方法
KR100515330B1 (ko) * 2003-01-29 2005-09-15 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 그 구동 장치와 구동 방법
KR100490631B1 (ko) * 2003-05-14 2005-05-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 이의 구동방법
KR100502927B1 (ko) * 2003-06-23 2005-07-21 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR100477995B1 (ko) * 2003-07-25 2005-03-23 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 그의 구동 방법
KR100490632B1 (ko) * 2003-08-05 2005-05-18 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 그의 구동 방법
US7365710B2 (en) * 2003-09-09 2008-04-29 Samsung Sdi Co. Ltd. Plasma display panel driving method and plasma display device
JP4026838B2 (ja) * 2003-10-01 2007-12-26 三星エスディアイ株式会社 プラズマディスプレイパネルの駆動方法とプラズマディスプレイパネルの階調表現方法およびプラズマ表示装置
KR100612332B1 (ko) * 2003-10-16 2006-08-16 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 구동 방법 및 장치
KR100570679B1 (ko) * 2003-10-29 2006-04-12 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 방법
KR100578837B1 (ko) * 2003-11-24 2006-05-11 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR100589314B1 (ko) * 2003-11-26 2006-06-14 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100508943B1 (ko) * 2004-03-15 2005-08-17 삼성에스디아이 주식회사 플라즈마 표시 패널의 구동 방법 및 플라즈마 표시 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050063559A (ko) * 2003-12-22 2005-06-28 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100739576B1 (ko) 2005-11-24 2007-07-16 삼성에스디아이 주식회사 플라즈마 표시 장치의 구동 방법

Also Published As

Publication number Publication date
US20050243026A1 (en) 2005-11-03
CN1694146A (zh) 2005-11-09
CN100452147C (zh) 2009-01-14
US7492332B2 (en) 2009-02-17
KR20050104592A (ko) 2005-11-03

Similar Documents

Publication Publication Date Title
KR100589314B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100502924B1 (ko) 플라즈마 디스플레이 패널 및 그 구동 방법
KR100560521B1 (ko) 플라즈마 표시 패널의 구동 방법 및 플라즈마 표시 장치
KR100560481B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100508943B1 (ko) 플라즈마 표시 패널의 구동 방법 및 플라즈마 표시 장치
KR100542518B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100551037B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100570608B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100570748B1 (ko) 플라즈마 표시패널 및 그의 구동방법
KR100740100B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100536246B1 (ko) 플라즈마 표시 장치의 구동방법
KR100599738B1 (ko) 플라즈마 표시 장치 및 그 구동방법
KR100578809B1 (ko) 플라즈마 표시 장치 및 그의 구동 방법
JP2005250479A (ja) プラズマパネルの駆動方法,プラズマ表示装置
KR100560513B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100599616B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100578832B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100578835B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100505976B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100515363B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100684790B1 (ko) 플라즈마 표시 장치와 그의 구동 방법
KR100560501B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100521483B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100551017B1 (ko) 플라즈마 표시 패널의 구동 방법 및 플라즈마 표시 장치
KR100778448B1 (ko) 플라즈마 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120221

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee