KR100627118B1 - 플라즈마 디스플레이 패널의 구동방법 및 장치 - Google Patents

플라즈마 디스플레이 패널의 구동방법 및 장치 Download PDF

Info

Publication number
KR100627118B1
KR100627118B1 KR1020050045269A KR20050045269A KR100627118B1 KR 100627118 B1 KR100627118 B1 KR 100627118B1 KR 1020050045269 A KR1020050045269 A KR 1020050045269A KR 20050045269 A KR20050045269 A KR 20050045269A KR 100627118 B1 KR100627118 B1 KR 100627118B1
Authority
KR
South Korea
Prior art keywords
waveform
rising
voltage
sustain
slope
Prior art date
Application number
KR1020050045269A
Other languages
English (en)
Inventor
정윤권
임종식
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Application granted granted Critical
Publication of KR100627118B1 publication Critical patent/KR100627118B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • G09G3/2948Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge by increasing the total sustaining time with respect to other times in the frame
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0238Improving the black level
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 서스테인기간을 확보하여 계조표현력을 높일 수 있는 플라즈마 디스플레이 패널의 구동방법 및 구동장치에 관한 것이다.
본 발명에 따른 플라즈마 디스플레이 패널의 구동방법은 서브필드 중 첫 번째 서브필드 이외의 서브필드에서 인가되는 상승램프파형은 상기 첫 번째 서브필드에서 인가하는 상승램프파형의 기울기보다 큰 기울기를 가지는 상승램프파형을 인가한다.
본 발명에 따른 플라즈마 디스플레이 패널의 구동장치는 방전셀을 초기화하기 위해 상기 스캔전극에 상승램프파형 및 상기 상승램프파형에 이어서 하강램프파형을 인가하는 스캔구동부와, 상기 스캔구동부에 상기 서브필드 중 첫 번째 서브필드 이외의 서브필드에서 인가되는 상기 상승램프파형은 상기 첫 번째 서브필드에서 인가하는 상승램프파형의 기울기보다 큰 기울기를 가지는 상승램프파형을 인가하는 상승램프파형 발생회로를 구비한다.

Description

플라즈마 디스플레이 패널의 구동방법 및 장치{AN APPARUTUS OF PLASMA DISPLAY PANNEL AND DRIVING METHOD THEREOF}
도 1은 플라즈마 표시장치에서 256 계조를 구현하기 위한 8 비트 디폴트 코드의 서브필드 패턴을 나타내는 도면이다.
도 2는 3 전극 교류 면방전형 플라즈마 디스플레이 패널의 전극배치를 개략적으로 나타내는 평면도이다.
도 3은 통상적인 플라즈마 디스플레이 패널의 구동 파형을 나타내는 파형도이다.
도 4a 내지 도 4e는 도 3에 도시된 구동 파형에 의해 변화되는 방전셀 내의 벽전하 분포를 단계적으로 나타내는 도면들이다.
도 5는 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널의 구동파형을 나타내는 도면이다.
도 6a 내지 도 6e는 도 5에 도시된 구동파형에 의해 변화되는 방전셀 내의 벽전하 분포를 단계적으로 나타내는 도면들이다.
도 7은 본 발명에 따른 플라즈마 디스플레이 패널의 구동장치를 나타내는 도면이다.
도 8은 도 7에 도시된 상승램프파형 발생회로의 실시 예를 나타내는 도면이다.
도 9는 도 7에 도시된 상승램프파형 발생회로의 또 다른 실시 예를 나타내는 도면이다.
< 도면의 주요 부분에 대한 부호의 설명 >
181 : 타이밍콘트롤러 182 : 데이터구동부
183 : 스캔구동부 184 : 서스테인구동부
185 : 구동전압 발생부 187 : 상승램프파형 발생회로
180 : 플라즈마 디스플레이 패널 189 : 하강램프파형 발생회로
본 발명은 플라즈마 표시장치에 관한 것으로, 특히 서스테인 기간을 확보하여 계조 표현력을 높일 수 있는 플라즈마 디스플레이 패널의 구동방법 및 장치에 관한 것이다.
플라즈마 표시장치는 He+Xe, Ne+Xe, He+Xe+Ne 등의 불활성 혼합가스가 방전할 때 발생하는 자외선을 이용하여 형광체를 여기 발광시킴으로써 화상을 표시하게 된다. 이러한 플라즈마 표시장치는 박막화와 대형화가 용이할 뿐만 아니라 최근의 기술 개발에 힘입어 화질이 향상되고 있다.
플라즈마 표시장치는 화상의 계조를 구현하기 위하여, 한 프레임을 발광횟수가 다른 여러 서브필드로 나누어 시분할 구동하게 된다. 각 서브필드는 전화면을 초기화시키기 위한 리셋기간과, 주사라인을 선택하고 선택된 주사라인에서 방전셀을 선택하기 위한 어드레스기간과, 방전횟수에 따라 계조를 구현하는 서스테인기간으로 나뉘어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 도 1과 같이 1/60 초에 해당하는 프레임 기간(16.67ms)은 8개의 서브필드들(SF1 내지 SF8)로 나누어지게 된다. 8 개의 서브 필드들(SF1 내지 SF8) 각각은 전술한 바와 같이, 초기화기간, 어드레스기간 및 서스테인기간으로 나누어지게 된다. 각 서브필드의 초기화기간과 어드레스기간은 각 서브필드마다 동일한 반면에 서스테인 기간과 그에 할당되는 서스테인펄스의 수는 각 서브필드에서 2n(n=0,1,2,3,4,5,6,7)의 비율로 증가된다.
도 2는 종래의 3 전극 교류 면방전형 플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 한다)의 전극배치를 개략적으로 나타낸다.
도 2를 참조하면, 종래의 3 전극 교류 면방전형 PDP는 상판에 형성된 스캔전극들(Y1 내지 Yn) 및 서스테인전극(Z)들과, 스캔전극들(Y1 내지 Yn) 및 서스테인전극(Z)들과 직교하도록 하판에 형성되는 어드레스전극들(X1 내지 Xm)을 구비한다.
스캔전극들(Y1 내지 Yn), 서스테인전극(Z)들 및 어드레스전극들(X1 내지 Xm)의 교차부에는 적색, 녹색 및 청색 중 어느 하나를 표시하기 위한 방전셀들(1)이 매트릭스 형태로 배치된다.
스캔전극들(Y1 내지 Yn)과 서스테인전극(Z)들이 형성된 상판 상에는 도시하지 않는 유전체층과 MgO 보호층이 적층된다.
어드레스전극들(X1 내지 Xm)이 형성된 하판 상에는 인접한 방전셀들(1) 간에 광학적, 전기적 혼신을 방지하기 위한 격벽이 형성된다. 하판과 격벽 표면에는 자외선에 의해 여기되어 가시광을 방출하는 형광체가 형성된다.
이러한 PDP의 상판과 하판 사이의 방전공간에는 He+Xe, Ne+Xe, He+Xe+Ne 등의 불활성 혼합가스가 주입된다.
도 3은 도 2와 같은 PDP에 공급되는 구동파형을 나타낸다. 도 3의 구동파형에 대하여 도 4a 내지 도 4e의 벽전하 분포를 결부하여 설명하기로 한다.
도 3을 참조하면, 각각의 서브필드들(SFn-1, SFn)은 전화면의 방전셀들(1)을 초기화하기 위한 리셋기간(RP), 방전셀을 선택하기 위한 어드레스기간(AP), 선택된 방전셀들(1)의 방전을 유지시키기 위한 서스테인기간(SP) 및 방전셀(1) 내의 벽전하를 소거하기 위한 소거기간(EP)을 포함한다.
n-1 번째 서브필드(SFn-1)의 소거기간(EP)에는 서스테인전극(Z)들에 소거 램프파형(ERR)이 인가된다. 이 소거기간(EP) 동안 스캔전극(Y)들과 어드레스전극(X)들에는 0V가 인가된다. 소거 램프파형(ERR)은 전압이 0V로부터 정극성의 서스테인전압(Vs)까지 점진적으로 상승하는 포지티브 램프파형이다. 이 소거 램프파형(ERR)에 의해 서스테인방전이 일어난 온셀(On-cells) 내에는 스캔전극(Y)과 서스테인전극(Z) 사이에서 소거 방전이 일어난다. 이 소거 방전에 의해서 온셀들 내의 벽전하들이 소거된다. 그 결과, 각 방전셀들(1)은 소거기간(EP)의 직후에 도 4a와 같은 벽전하 분포를 갖게 된다.
n 번째 서브필드(SFn)가 시작되는 리셋기간(RP)의 셋업기간(SU)에는 모든 스캔전극(Y)들에 포지티브 램프파형(PR)이 인가되며, 서스테인전극(Z)들과 어드레스전극(X)들에는 0[V]가 인가된다. 셋업기간(UP)의 포지티브 램프파형(PR)에 의해 스캔전극(Y)들 상의 전압은 정극성의 서스테인전압(Vs)으로부터 그 보다 높은 리셋전압(Vr)까지 점진적으로 상승한다. 이 포지티브 램프파형(PR)에 의해 전화면의 방전셀들 내에서 스캔전극(Y)들과 어드레스전극(X)들 사이에 빛이 거의 발생되지 않는 암방전(Dark discharge)이 발생됨과 동시에 스캔전극(Y)들과 서스테인전극(Z)들 사이에도 암방전이 일어난다. 이러한 암방전의 결과로, 셋업기간(SU)의 직후에 도 4b와 같이 어드레스전극(X)들과 서스테인전극(Z)들 상에는 정극성의 벽전하가 남게 되며, 스캔전극(Y) 상에는 부극성의 벽전하가 남게 된다. 셋업기간(SU)에서 암방전이 발생되는 동안 스캔전극(Y)들과 서스테인전극(Z)들 사이의 갭전압(Gap voltage, Vg)과, 스캔전극(Y)들과 어드레스전극(X)들 사이의 갭전압은 방전을 일으킬 수 있는 방전개시전압(Firing Voltage, Vf)과 가까운 전압으로 초기화된다.
셋업기간(SU)에 이어서, 리셋기간(RP)의 셋다운기간(SD)에는 네가티브 램프파형(NR)이 스캔전극(Y)들에 인가된다. 이와 동시에, 서스테인전극(Z)들에는 정극성의 서스테인전압(Vs)이 인가되고, 어드레스전극(X)들에는 0[V]가 인가된다. 네가티브 램프파형(NR)에 의해 스캔전극(Y)들 상의 전압은 정극성의 서스테인전압(Vs)으로부터 부극성의 소거전압(Ve)까지 점진적으로 낮아진다. 이 네가티브 램프 파형(NR)에 의해 전화면의 방전셀들 내에서 스캔전극(Y)들과 어드레스전극(X)들 사이에 암방전이 발생됨과 거의 동시에 스캔전극(Y)들과 서스테인전극(Z)들 사이에도 암방전이 일어난다. 이 셋다운기간(SD)의 암방전의 결과로, 각 방전셀들(1) 내의 벽전하 분포는 도 4c와 같이 어드레스가 가능한 조건으로 변하게 된다. 이 때, 각 방전셀들(1) 내에서 스캔전극(Y)들과 어드레스전극(X)들 상에는 어드레스방전에 불필요한 과도 벽전하들이 소거되고 일정한 양의 벽전하들이 남게된다. 그리고 서스테인전극(Z)들 상의 벽전하들은 스캔전극(Y)들로부터 이동되는 부극성 벽전하들이 쌓이면서 그 극성이 정극성에서 부극성으로 반전한다. 리셋기간(RP)의 셋다운기간(SD)에서 암방전이 발생되는 동안 스캔전극(Y)들과 서스테인전극(Z)들 사이의 갭전압과, 스캔전극(Y)들과 어드레스전극(X)들 사이의 갭전압은 방전개시전압(Vf)과 가깝게 된다.
어드레스기간(AP)에는 부극성의 스캔펄스(-SCNP)가 스캔전극(Y)들에 순차적으로 인가됨과 동시에 그 스캔펄스(-SCNP)에 동기되어 어드레스전극(X)들에 정극성의 데이터펄스(DP)가 인가된다. 스캔펄스(-SCNP)의 전압은 0V나 그와 가까운 부극성 스캔바이어스전압(Vyb)으로부터 부극성의 스캔전압(-Vy)까지 낮아지는 스캔전압(Vsc)이다. 데이터펄스(DP)의 전압은 정극성 데이터전압(Va)이다. 이 어드레스기간 동안(AP), 서스테인전극(Z)들에는 정극성 서스테인전압(Vs)보다 낮은 정극성 Z 바이어스 전압(Vzb)이 공급된다. 리셋기간(RP)의 직후에 방전개시전압(Vf)과 가까운 상태로 갭전압이 조정된 상태에서, 스캔전압(Vsc)과 데이터전압(Va)이 인가되는 온셀들(On-cells) 내에는 스캔전극(Y)들과 어드레스전극(X)들 사이의 갭전압이 방 전개시전압(Vf)을 초과하면서 그 전극들(Y, X) 사이에 1차 어드레스방전이 발생된다. 여기서, 스캔전극(Y)과 어드레스전극(X)의 1차 어드레스 방전은 스캔전극(Y)과 서스테인전극(Z) 사이의 갭으로부터 먼 가장자리 근방에서 일어난다. 스캔전극(Y)들과 어드레스전극(X)들 사이의 1차 어드레스방전은 방전셀 내의 프라이밍 하전입자들을 발생시켜 도 4d와 같이 스캔전극(Y)들과 서스테인전극(Z)들 사이의 2차 방전을 유도한다. 어드레스 방전이 발생된 온셀들 내의 벽전하 분포는 도 4e와 같다.
한편, 어드레스 방전이 발생되지 않은 오프셀들(Off-cells) 내의 벽전하 분포는 실질적으로 도 4c의 상태를 유지한다.
서스테인기간(SP)에는 스캔전극(Y)들과 서스테인전극(Z)들에 정극성 서스테인전압(Vs)의 서스테인펄스들(SUSP)이 교대로 인가된다. 그러면 어드레스방전에 의해 선택된 온셀들은 도 4e의 벽전하 분포의 도움을 받아 매 서스테인펄스(SUSP) 마다 스캔전극(Y)들과 서스테인전극(Z)들 사이에서 서스테인방전이 일어난다. 이에 반하여, 오프셀들은 서스테인기간 동안 방전이 일어나지 않는다. 이는 오프셀들의 벽전하 분포가 도 4c의 상태로 유지되어 최초 정극성 서스테인전압(Vs)이 스캔전극(Y)들에 인가될 때 스캔전극(Y)들과 서스테인전극(Z)들 사이의 갭전압이 방전개시전압(Vf)을 초과할 수 없기 때문이다.
PDP는 이와 같은 서스테인방전에 의해서 계조표현을 하게되고, 따라서 서스테인기간을 충분히 확보할수록 휘도를 높일 수 있고 계조표현력을 향상시킬 수 있다. 하지만, 실제적으로 한 프레임을 시분할 구동하기 위한 각각의 서브필드는 계 조표현을 위한 서스테인기간 이외에도 앞서 설명한 셀을 초기화하기 위한 리셋 기간이나, 방전셀을 선택하는 어드레스 기간이 필요하게 되고, 이러한 서스테인 이외에 소요되는 시간도 상당하다.
특히, 해상도가 높아지면서 총 스캔 라인의 수가 증가하게 되고 이에 따라 어드레스에 필요한 시간도 증가하게 된다. 따라서, 종래의 고해상도를 가지는 PDP에 있어서, 어드레스 시간의 부족으로 듀얼 스캔을 하게 마련이다. 듀얼 스캔방식에 있어서는 데이터 구동부를 두 개 사용하게 되므로 그만큼 생산비용도 증가하게 된다.
따라서 서스테인기간 이외의 시간을 단축시킬 수 있는 방안이 모색된다.
따라서, 본 발명의 목적은 리셋 방전에 필요한 시간을 단축하여 서스테인기간을 확보할 수 있도록 한 플라즈마 디스플레이 패널의 구동방법 및 장치를 제공함에 있다.
상기 목적을 달성하기 위하여, 본 발명에 따른 플라즈마 디스플레이 패널의 구동방법은 첫 번째 서브필드 이외의 서브필드에서 인가되는 상승램프파형은 첫 번째 서브필드에서 인가하는 상승램프파형의 기울기보다 큰 기울기를 가지는 상승램프파형을 인가한다.
첫 번째 이외의 서브필드에 인가되는 상승램프파형의 기울기는 첫 번 째 서브필드에 인가되는 상승램프파형의 기울기보다 1~3배 크다.
상승램프파형은 기저전압 및 정극성의 제 1 전압레벨 중 어느 하나의 전압레벨에서 제 1 전압레벨보다 높은 제 2 전압레벨까지 점진적으로 전압값이 상승한다.
리셋 기간은 1회 이상의 상승램프파형을 인가하는 셋업 기간과; 셋업 기간에 이어서 점진적으로 전압값이 하강하는 하강램프파형을 1회 이상 인가하는 셋다운 기간을 포함한다.
본 발명에 따른 플라즈마 디스플레이 패널의 구동장치는 상기 방전셀을 초기화하기 위해 상기 스캔전극에 상승램프파형 및 상기 상승램프파형에 이어서 하강램프파형을 인가하는 스캔구동부와, 상기 스캔구동부에 상기 서브필드 중 첫 번째 서브필드 이외의 서브필드에서 인가되는 상기 상승램프파형은 상기 첫 번째 서브필드에서 인가하는 상승램프파형의 기울기보다 큰 기울기를 가지는 상승램프파형을 인가하는 상승램프파형 발생회로를 구비한다.
상기 상승램프파형 발생회로는 상승램프파형의 최고 전압을 결정하는 전업원과, 상기 상승램프파형을 위한 상기 전압원과 패널 사이에 접속된 스위치 소자와, 기울기가 작은 상승램프파형을 생성하기 위한 제 1 출력전압을 생성하는 제 1 파형 발생기와, 상기 제 1 출력전압과 더해져서 기울기가 큰 상승램프파형을 생성하기 위한 제 2 출력전압을 생성하는 제 2 파형발생기과, 상기 제 1 파형발생기의 출력단에 접속된 제 1 저항과, 상기 제 2 파형발생기의 출력단에 접속된 제 2 저항과, 상기 제 저항 및 상기 제 2 저항은 제 1 노드에서 접속되며, 상기 제 1 노드와 상 기 전압원과 상기 스위치소자 사이에 형성된 제 2 노드 사이에 캐패시터를 구비하고, 상기 전압원의 전압값에 상기 제 1 및 제 2 저항과 상기 캐패시터를 경유하면서 발생되는 삼각파형이 더해져서 상기 상승램프파형을 생성한다.
상기 제 1 및 제 2 파형발생기는 광 커플러(Opto-coupler)를 포함하는 회로로 구성되는 데 제 1 및 제 2 입력신호를 인가받아 발광하는 제 1 및 제 2 발광부와, 상기 제 1 및 제 2 발광부와 전기적으로 절연되고, 상기 제 1 및 제 2 발광 다이오드의 빛을 수광하여 제 1 ㅣㅁㅊ 제 2 출력전압을 생성하는 수광부를 구비한다.
상기 상승램프파형 발생회로는 상기 제 1 노드외 상기 캐패시터 사이에 접속되어 전체 전류 이득을 조정하여출력 램프파형의 기울기를 조정하는 가변저항을 더 구비한다.
상기 상승램프파형 발생회로는 상기 제 1 파형발생기의 출력단과 상기 제 1 저항 사이의 제 3 노드와, 상기 캐패시터와 상기 제 1 노드 사이의 제 4 노드에 접속되어, 상기 제 1 및 제 2 출력신호가 로우 신호일 때 노이즈에 의해 상기 스위치 소자에 유기된 전압을 방출하기 위한 제 1 다이오드를 더 구비한다.
상기 상승램프파형 발생회로는 상기 제 2 출력단과 상기 제 1 노드에 접속되어 상기 제 1 출력신호가 하이 신호이고 상기 제 2 출력신호가 로우 신호일 때 상기 제 1 출력신호가 상기 제 2 출력단으로 인가되는 것을 방지하기 위한 제 2 다이오드를 더 구비한다.
상기 스위치 소자는 MOSFET이나 IGBT로 구성될 수 있다.
상기 상승램프파형 발생회로는 상기 첫 번째 이외의 서브필드에서는 상기 첫번째 서브필드보다 기울기가 1~3배 크다.
상기 상승램프파형 발생회로는 기저전압 및 정극성의 제 1 전압레벨 중 어느 하나의 전압레벨에서 제 1 전압레벨보다 높은 제 2 전압레벨까지 점진적으로 전압값이 상승하는 상승램프파형을 인가하는 것을 특징으로 한다.
상기 목적 외에 다른 목적 및 이점들은 첨부한 도면들을 참조한 본 발명의 바람직한 실시 예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 5 내지 도 9를 참조하여 본 발명의 바람직한 실시 예들에 대하여 설명하기로 한다.
도 5는 본 발명의 제1 실시 예에 따른 PDP의 구동방법을 나타내는 도면이다. 도 5의 구동파형에 대하여 도 6a 내지 도 6e의 벽전하 분포를 결부하여 설명하기로 한다.
도 5을 참조하면, 본 발명에 따른 PDP의 구동방법에서 첫 번째 서브필드는 스캔전극(Y)들 상에 정극성 벽전하를 형성하고 서스테인전극(Z)들 상에 부극성 벽전하를 형성하기 위한 프리 리셋기간(PRERP)과, 프리 리셋기간(PRERP)에 의해 형성된 벽전하 분포를 이용하여 전화면의 방전셀들을 초기화하기 위한 리셋기간(RP)과, 방전셀을 선택하기 위한 어드레스기간(AP) 및 선택된 방전셀들의 방전을 유지시키기 위한 서스테인기간(SP)을 포함한다.
프리 리셋기간(PRERP)에는 모든 서스테인전극(Z)들에 정극성의 전압(Vs)값을 가지는 구형파를 인가하고, 모든 스캔전극(Y)들에 0V나 기저전압(GND)으로붙터 부 극성의 전압(-Vy)까지 낮아지는 제 1 네거티브 램프파형(NRY1)을 인가하고, 어드레스전극(X)들에는 0V가 인가된다.
이전 프레임의 마지막 서브필드에서 방전이 발생한 방전셀에서의 벽전압은 6a와 같이, 스캔전극(Y)에 정극성의 벽전하가, 서스테인전극(Z)에 부극성의 벽전하가 형성되어 있다(서스테인전극(Z)에 마지막 서스테인펄스가 인가되었다. 또한 방전셀의 조건에 따라 어드레스전극(X)에도 소량의 벽전하가 형성될 수 있다). 이러한 벽전하 조건의 방전셀에서는 프리 리셋기간(PRERP)동안 스캔전극(Y)에 인가되는 제 1 네거티브 램프파형(NRY1)과 서스테인전극(Z)에 인가되는 구형파에 의해서 방전이 발생되지 않는다.
이전 프레임의 마지막 서브필드에서 방전이 발생하지 않은 방전셀에서는 스캔전극(Y)에 인가되는 제 1 네거티브 램프파형(NRY1)과 서스테인전극(Z)에 인가되는 구형파에 의해 스캔전극(Y)과 서스테인전극(Z)에는 암방전이 발생한다. 그 결과 스캔전극(Y)에는 정극성의 벽전하가 형성되고, 서스테인전극(Z)에는 부극성의 벽전하가 형성된다. 즉, 프리 리셋기간(PRERP) 직후에 전 방전셀들 내에서 도 6a와 같이 스캔전극(Y)들 상에는 정극성 벽전하가 쌓이게 되며, 서스테인전극(Z)들 상에는 부극성 벽전하가 쌓이게 된다. 도 6a의 벽전하 분포에 의해 전 방전셀들의 내부 방전가스 공간에는 스캔전극(Y)들과 서스테인전극(Z)들 사이에는 방전개시전압에 가까운 갭전압이 형성된다.
이러한 프리 리셋기간(PRERP)에 스캔전극(Y)에 인가되는 제 1 네거티브 램프파형(NRY1)은 부극성의 구형파의 형태로 인가될 수 있다. 또한, 서스테인전극(Z) 에 인가되는 정극성의 구형파는 점진적으로 전압값이 상승하는 상승파형의 형태로 인가될 수 있다. 다른 실시 예로서는 프리 리셋기간(PRERP)에 스캔전극(Y) 및 서스테인전극(Z) 중 어느 한 전극에만 전압을 인가하여 벽전압을 형성할 수 있다. 이러한 실시 예들은 전술한 실시 예와 실질적인 효과면에서는 큰 차이점이 없다. 각각의 실시 예들은 스캔전극(Y) 및 서스테인전극(Z)에 전압을 인가하는 구동회로의 구성 및 제어장치의 제어수순에 따라 당업자가 취사선택할 수 있다.
리셋기간(RP)의 셋업기간(SU)에는 모든 스캔전극(Y)들에 제1 Y 포지티브 램프파형(PRY1)과 제2 Y 포지티브 램프파형(PRY2)이 연속적으로 인가되며, 서스테인전극(Z)들과 어드레스전극(X)들에는 0[V]가 인가된다. 제1 Y 포지티브 램프파형(PRY1)의 전압은 0V로부터 정극성 서스테인전압(Vs)까지 상승하며, 제2 Y 포지티브 램프파형(PRY2)의 전압은 정극성 서스테인전압(Vs)으로부터 그 보다 높은 정극성 Y 리셋전압(Vry)까지 상승한다. 제2 Y 포지티브 램프파형(PRY2)의 기울기는 제1 Y 포지티브 램프파형(PRY1)보다 낮다. 또한, 제1 Y 포지티브 램프파형(PRY1)과 제2 Y 포지티브 램프파형(PRY2)의 기울기는 동일하게 설정될 수도 있다. 프리 리셋기간(PRERP)에 형성된 벽전압 조건에서 스캔전극(Y)에 제1 Y 포지티브 램프파형(PRY1)이 인가되면 스캔전극(Y)과 서스테인전극(Z)간의 면방전개시전압에 도달하면 서스테인전극쌍간에는 면방전이 발생되고, Vry까지 상승하는 램프파형에 의해서 스캔전극(Y)과 어드레스전극(X)간의 방전개시전압에 도달하면 스캔전극(Y)과 어드레스전극(X)간에는 대향방전이 발생된다. 이 때 발생하는 면방전 및 암방전은 램프파형에 의한 방전으로서 빛을 거의 발생하지 않는 암방전의 형태로 일어난다. 이 방전의 결과로, 셋업기간(SU) 직후에 전 방전셀들 내에서 도 6b와 같이 스캔전극(Y)들 상에는 부극성 벽전하가 쌓이면서 그 극성이 정극성에서 부극성으로 반전되며, 어드레스전극(X)들 상에는 정극성 벽전하들이 더 쌓이게 된다. 그리고 서스테인전극(Z)들 상에 쌓여 있던 벽전하들은 스캔전극(Y)들 쪽으로 부극성 벽전하들이 감소하면서 그 양이 일부 줄지만 그 극성이 부극성으로 유지된다.
한편, 프리 리셋기간(PRERP) 직후의 벽전하 분포에 의해 셋다운기간(SU)에서 암방전이 발생되기 전에 전 방전셀들 내에서 포지티브 갭전압이 충분히 크므로 Y 리셋전압(Vr)은 도 3과 같은 종래의 리셋전압(Vr)보다 낮아질 수 있다.
셋업 방전 직전에 모든 방전셀들의 벽전하 분포를 도 6a와 같이 초기화시킨 실험 결과, 셋업 방전이 모든 방전셀들에서 서스테인전압(Vs) 이하의 전압, 즉 제1 Y 포지티브 램프파형(PRY1) 구간에서 약방전으로 일어나는 사실이 확인되었다. 이 때문에, 도 5의 구동 파형에서 제 2 Y 포지티브 램프파형(PRY2)은 불필요할 수 있으며 셋업기간(SU)에서 스캔전극(Y)들에 인가되는 전압은 제1 Y 포지티브 램프파형(PRY1)에 의해 서스테인전압(Vs) 까지만 상승하게 해도 셋업방전을 안정하게 일으킬 수 있지만 방전을 안정하게 일으키고 오방전을 방지하기 위하여 제 2 포지티브 램프파형(PRY2)을 인가한다.
프리 리셋기간(PRERP)과 셋업기간(SU)을 거치면서 어드레스전극(X)들 상에는 정극성 벽전하게 충분하게 쌓이게 되므로 어드레스 방전시 필요한 외부인가전압 즉, 데이터전압과 스캔전압의 절대치를 낮출 수 있다.
셋업기간(SU)에 이어서, 셋다운기간(SD)에는 제 2 Y 네가티브 램프파형 (NRY2)이 스캔전극(Y)들에 인가된다. 제 2 Y 네가티브 램프파형(NRY2)의 전압은 정극성 서스테인전압(Vs)으로부터 부극성의 -V2 전압까지 낮아진다. -V2 전압은 프리 리셋기간(PRERP)의 -V1 전압과 동일하거나 다르게 설정될 수 있다. 셋다운기간(SD)동안 인가되는 제 2 Y 네가티브 램프파형(NRY2)에 의해 스캔전극(Y)과 어드레스전극(X)간에는 대향방전이 일어나며 이 방전은 빛을 거의 발생시키지 않는 암방전의 형태로 일어난다. 이 암방전에 의해 스캔전극(Y)들 상에 쌓여 있던 부극성 벽전하들 중에서 과도 벽전하가 소거되고 어드레스전극(X)들 상에 쌓여 있던 정극성 벽전하들 중에서 과도 벽전하가 소거된다.
이러한 리셋기간(RP)에 있어서 셋업 기간(SU)과 셋다운 기간(SD)에 인가되는 상승램프파형(PRY1,PRY2) 및 하강램프파형(NRY2)은 오방전을 방지하기 위하여 충분한 시간을 두고 인가한다. 즉, 기울기를 완만하게 하여 램프파형을 인가한다. 예컨데, 제 1 포지티브 램프파형(PRY2)는 70~150㎲동안 인가하고, 제 2 포지티브 램프파형(PRY2)는 40~100㎲동안 인가하며, 제 2 네거티브 램프파형(NRY2)은 70~150㎲동안 인가한다.
어드레스기간(AP)에는 부극성의 스캔펄스(-SCNP)가 스캔전극(Y)들에 순차적으로 인가됨과 동시에 그 스캔펄스(-SCNP)에 동기되어 어드레스전극(X)들에 정극성의 데이터펄스(DP)가 인가된다. 스캔펄스(-SCNP)의 전압은 0V나 그와 가까운 부극성 스캔바이어스전압(Vyb)으로부터 부극성의 스캔전압(-Vy)까지 낮아지는 스캔전압(Vsc)이다. 데이터펄스(DP)의 전압은 정극성 데이터전압(Va)이다. 이 어드레스기간 동안(AP), 서스테인전극(Z)들에는 정극성 서스테인전압(Vs)보다 낮은 정극성 Z 바이어스 전압(Vzb)이 공급된다. 리셋기간(RP)의 직후에 전 방전셀들이 어드레스 최적조건으로 갭전압이 조정된 상태에서, 스캔전압(Vsc)과 데이터전압(Va)이 인가되는 온셀들 내에는 스캔전극(Y)들과 어드레스전극(X)들 사이의 갭전압이 방전개시전압(Vf)을 초과하면서 스캔전극(Y)과 어드레스전극(X)사이에는 대향방전이 발생된다. 어드레스 방전이 발생될 수 있는 온셀들 내의 벽전하 분포는 도 6d와 같다. 어드레스 방전이 일어난 직후, 온셀들 내의 벽전하 분포는 어드레스 방전에 의해 스캔전극(Y)들 상에 정극성 벽전하가 쌓이고 어드레스전극(X)들 상에 부극성 벽전하가 쌓이면서 도 6e와 같이 변한다.
한편, 어드레스 방전이 발생되지 않은 오프셀들은 그 벽전하 분포가 실질적으로 도 6c의 상태를 유지한다.
서스테인기간(SP)에는 스캔전극(Y)들과 서스테인전극(Z)들에 정극성 서스테인전압(Vs)의 서스테인펄스들(FIRSTSUSP, SUSP, LSTSUSP)이 교대로 인가된다. 서스테인기간(SP) 동안 어드레스전극(X)들에는 0V나 기저전압이 공급된다. 스캔전극(Y)들과 서스테인전극(Z)들 각각에 첫 번째 인가되는 서스테인펄스(FSTSUSP)는 서스테인방전개시가 안정하게 되도록 그 펄스폭이 정상 서스테인펄스(SUSP)에 비하여 넓게 설정된다. 또한, 마지막 서스테인펄스(LSTSUSP)는 서스테인전극(Z)들에 인가되는 데, 셋업기간(SU)의 초기상태에서 서스테인전극(Z)들에 부극성 벽전하를 충분히 쌓기 위하여 그 펄스폭이 정상 서스테인펄스(SUSP)에 비하여 넓게 설정된다. 이 서스테인기간 동안 어드레스방전에 의해 선택된 온셀들은 도 6e와 같은 벽전압을 형성하게 되므로 매 서스테인펄스(SUSP) 마다 스캔전극(Y)들과 서스테인전극(Z) 들 사이에서 서스테인방전이 일어난다. 이에 반하여, 오프셀들은 서스테인기간(SP)의 초기 벽전하 분포가 도 6c와 같으므로 서스테인펄스들(FIRSTSUSP, SUSP, LSTSUSP)이 인가되어도 그 갭전압이 방전개시전압(Vf) 미만으로 낮게 유지되어 방전이 일어나지 않는다.
제 1 서브필드 이후의 서브필드는 프리 리셋기간(PRERP)을 생략한 채, 스캔전극(Y)에 상승램프파형과 하강램프파형을 인가하는 리셋기간을 시작으로 한다.
제 2 서브필드 이후의 리셋 기간(RP)은 제 1 서브필드에서와 마찬가지로 스캔전극(Y)에 기울기가 다른 두 개의 포지티브 램프파형(PRY3,PRY4)을 연속적으로 인가하는 셋업기간과 스캔전극(Y) 제 3 네거티브 램프파형(NRY3)을 인가하는 셋다운기간을 포함한다.
이 때, 셋업 기간(SU)에 인가되는 제 3 및 제 4 포지티브 램프파형(PRY3,PRY4)의 기울기는 제 1 서브필드에 인가되는 제 1 및 제 2 포지티브 램프파형(PRY1,PRY2)의 기울기보다 크게 한다. 제 4 포지티브 램프파형(PRY4)의 기울기는 제 1 서브필드에 인가되는 제 2 포지티브 램프파형(PRY2)의 기울기보다 크거나 같게 한다.
제 1 서브필드에서 어드레스방전을 안 해서 서스테인방전이 안 일어난 방전셀은 제 2 서브필드의 초기에도 결국 도 6c와 같이 어드레스 방전이 일어나기 적합한 상태로 초기화되어 있다.
또한, 제 1 서브필드에서 서스테인 방전을 한 방전셀은 도 6f와 같이 스캔전극(Y)에는 다량의 정극성의 벽전하가 형성되어 있고, 서스테인전극(Z)에는 다량의 부극성의 벽전하가 형성되어 있다. 즉, 방전이 일어나기 쉬운 상태로 벽전하가 형성되어 있기 때문에 셋업파형의 인가 기간을 짧게 하여도 지터 특성으로 인하여 미스방전이 발생하는 것을 방지할 수 있기 때문에 제 2 서브필드의 초기에 셋업기간에 있어서, 제 3 및 제 4 포지티브 램프파형(PRY3,PRY4)의 기울기를 크게 하여 인가 할 수 있다.
따라서, 제 3 및 제 4 포지티브 램프파형(PRY3,PRY4)의 기울기는 제 1 및 제 2 포지티브 램프파형(PRY1,PRY2)의 기울기보다 1~3배 크게 할 수 있다. 결국, Vry의 전압까지 상승하는 제 1 내지 제 4 포지티브 램프파형(PRY1,PRY2,PRY3,PRY4)에 있어서, 제 3 및 제 4 포지티브 램프파형(PRY3,PRY4)의 기울기는 제 1 및 제 2 포지티브 램프파형(PRY1,PRY2)의 기울기보다 크기 때문에 결국 제 1 및 제 2 포지티브 램프파형(PRY1,PRY2)을 인가하는 시간이 줄어든다. 이에 따라, 고정세의 PDP에 있어서도 리셋 구간을 줄여 싱글 스캔에 유리하도록 할 수 있다.
예컨데, 제 3 포지티브 램프파형(PRY3)은 50~100㎲ 동안 인가하고 제 4 포지티브 램프파형(PRY4)은 20~60㎲ 동안 인가한다. 또한, 제 3 및 제 4 포지티브 램프파형(PRY3,PRY4)은 둘 중 어느 하나만이 제 1 및 제 2 포지티브 램프파형(PRY1,PRY2)보다 기울기를 크게 하여 인가될 수 있다. 즉, 제 3 포지티브 램프파형(PRY3,PRY4)은 제 1 포지티브 램프파형(PRY1)보다 기울기를 크게 하고, 제 2 및 제 4 포지티브 램프파형(PRY2,PRY4)은 기울기를 같게 할 수 있다. 마찬가지로, 제 1 및 제 3 포지티브 램프파형(PRY1,PRY3)의 기울기는 서로 같게 할 수 있고, 제 4 포지티브 램프파형(PRY4)의 기울기를 제 2 포지티브 램프파형(PRY2)의 기울기보다 크게 할 수 있다.
이처럼 리셋기간의 상승램프파형이 인가되는 타이밍을 줄임으로써 서스테인기간을 좀 더 확보할 수 있다. 한 서브필드 기간에 있어서 리셋기간의 상승램프파형이 인가되는 시간을 약 40㎲ 줄일 경우, 한 프레임을 10 개의 서브필드로 나누어 구동하는 PDP에 있어서, 총 360㎲의 시간을 절약할 수 있어서, 그 만큼의 시간을 서스테인기간에 나누어 보충함으로써 휘도를 향상시킬 수 있고 계조표현력을 향상시켜서 화질을 좋게 할 수 있다.
도 7은 본 발명의 제 2 실시 예에 의한 PDP의 구동방법을 나타내는 도면이다.
도 7을 참조하면, 본 발명의 제 2 실시 예에 의한 PDP의 구동방법은 서스테인기간(SP)과 리셋기간(RP) 사이에 소거방전이 없으며 매 서브필드마다 이전 서브필드에서 발생된 서스테인방전에 의해 어드레스전극에 쌓여진 정극성 벽전하를 이용하여 셋다운방전과 어드레스방전을 일으킨다. 그리고 본 발명에 따른 플라즈마 표시장치의 구동방법은 셋다운기간(SD) 동안 서스테인전극(Z)의 전압을 기저전압(GND)이나 0V로 유지시키고 이전 서브필드에서 쌓여진 어드레스전극(X) 상의 벽전하를 이용함으 로써 셋다운방전과 어드레스방전을 스캔전극(Y)과 어드레스전극(X) 사이에서만 일으킨다.
또한, 셋업기간(SD) 이전에 벽전하들이 각 방전셀 내에 충분히 쌓여 있기 때문에 초기 서브필드(SF1) 이외의 서브필드들(SF2∼SFn)에서 리셋전압(Vry')을 낮출 수 있다. 즉, 초기 서브필드(SF1) 이외의 서브필드들(SF2∼SFn)에서 리셋전압 (Vry')을 초기 서브필드(SF1)에서의 리셋전압(Vry)보다 15~25[V] 정도 낮추어 인가할 수 있다.
또한, 초기 서브필드(SF1) 이외의 서브필드들(SF2∼SFn)은 리셋전압(Vry)까지 전압을 올리지 않고 서스테인전압(Vs) 만으로도 모든 방전셀들에서 셋업방전을 일으킬 수 있다.
도 7의 구동 파형을 PDP에 적용한 결과, 후속 서브필드로 갈수록 어드레스 방전지연값 즉, 지터값이 대폭 단축되는 것이 확인되었다.
도 8은 본 발명의 실시 예에 따른 플라즈마 표시장치를 설명하기 위한 블록도이다.
도 8을 참조하면, 본 발명의 실시 예에 따른 플라즈마 표시장치는 PDP(180)와, PDP(180)의 어드레스전극들(X1 내지 Xm)에 데이터를 공급하기 위한 데이터구동부(182)와, PDP(180)의 스캔전극들(Y1 내지 Yn)을 구동하기 위한 스캔구동부(183)와, PDP(180)의 서스테인전극(Z)들을 구동하기 위한 서스테인구동부(184)와, 각 구동부(182, 183, 184)를 제어하기 위한 타이밍콘트롤러(181)와, 각 구동부(182, 183, 184)에 필요한 구동전압을 발생하기 위한 구동전압 발생부(185)를 구비한다.
데이터구동부(182)에는 도시하지 않은 역감마보정회로, 오차확산회로 등에 의해 역감마보정 및 오차확산 된 후, 서브필드 맵핑회로에 의해 미리 설정된 서브필드 패턴에 맵핑된 데이터가 공급된다. 이 데이터구동부(182)는 도 5와 같이 프리리셋기간(PRERP), 리셋기간(RP) 및 서스테인기간(SP)에 0V나 기저전압을 어드레스전극들(X1 내지 Xm)에 인가한다. 또한, 데이터구동부(182)는 리셋기간(RP)의 셋 다운기간(SD)에 구동전압 발생부(185)로부터의 정극성의 바이어스전압 예를 들면, 데이터전압(Va)을 어드레스전극들(X1 내지 Xm)에 공급할 수도 있다. 또한, 데이터구동부(182)는 타이밍콘트롤러(181)의 제어를 받아 데이터를 샘플링하고 래치한 다음, 그 데이터를 어드레스기간(AP) 동안 어드레스전극들(X1 내지 Xm)에 공급한다.
스캔구동부(183)는 타이밍 콘트롤러(181)의 제어 하에 도 5와 같이 프리리셋기간(PRERP)과 리셋기간(RP)에 전 방전셀들을 초기화하기 위하여 램프파형(NRY1, PRY1, PRY2, NRY2)을 스캔전극들(Y1 내지 Yn)에 공급한 후, 어드레스기간(AP)에 데이터가 공급되는 스캔라인을 선택하기 위하여 스캔펄스(SCNP)를 스캔전극들(Y1 내지 Yn)에 순차적으로 공급한다. 그리고 스캔구동부(183)는 서스테인기간(SP)에 선택된 온셀들 내에서 서스테인방전이 일어날 수 있게 하기 위하여 서스테인펄스(FSTSUSP, SUSP)를 스캔전극들(Y1 내지 Yn)에 공급한다.
서스테인구동부(184)는 타이밍 콘트롤러(181)의 제어 하에 도 5와 같이 프리리셋기간(PRERP)과 리셋기간(RP)에 전 방전셀들을 초기화하기 위하여 램프파형(PRZ, NRZ1, NRZ2)을 서스테인전극(Z)들에 공급한 후, 어드레스기간(AP)에 Z 바이어스전압(Vzb)을 서스테인전극(Z)들에 공급한다. 그리고 서스테인구동부(184)는 서스테인기간(SP)에 스캔구동부(183)와 교대로 동작하여 서스테인펄스(FSTSUSP, SUSP, LSTSUSP)를 서스테인전극(Z)들에 공급한다.
타이밍 콘트롤러(181)는 수직/수평 동기신호와 클럭신호를 입력받아 각 구동부(182, 183, 184)에 필요한 타이밍제어신호(CTRX, CTRY, CTRZ)를 발생하고 그 타이밍제어신호(CTRX, CTRY, CTRZ)를 해당 구동부(182, 183, 184)에 공급함으로써 각 구동부(182, 183, 184)를 제어한다. 데이터구동부(182)에 공급되는 타이밍제어신호(CTRX)에는 데이터를 샘플링하기 위한 샘플링클럭, 래치제어신호, 에너지 회수회로와 구동 스위치소자의 온/오프타임을 제어하기 위한 스위치제어신호가 포함된다. 스캔구동부(183)에 인가되는 타이밍제어신호(CTRY)에는 스캔구동부(183) 내의 에너지 회수회로와 구동 스위치소자의 온/오프타임을 제어하기 위한 스위치제어신호가 포함된다. 그리고 서스테인구동부(184)에 인가되는 타이밍제어신호(CTRZ)에는 서스테인구동부(184) 내의 에너지 회수회로와 구동 스위치소자의 온/오프타임을 제어하기 위한 스위치제어신호가 포함된다.
구동전압 발생부(185)는 PDP(180)에 공급되는 구동전압들 즉, 도 5에 도시된 Vry, Vrz, Vs, -V1, -V2, -Vy, Va, Vyb, Vzb 등을 발생한다.
또한, 구동전압 발생부(185)는 제 1 내지 제 4 포지티브 램프파형(PRY1,PRY2,PRY3,PRY4)을 발생하기 위한 상승램프파형 발생회로(187)와, 제 1 및 제 2 네거티브 램프파형(NRY1,NRY2)을 발생하기 위한 하강램프파형 발생회로(189)를 포함한다.
도 9은 구동전압 발생부(185) 중에서 상승램프파형 발생회로를 나타내는 도면이다.
도 9을 참조하면, 상승램프파형 발생회로(187)는 서스테인전압원(Vs)과 서스테인전압원(Vs)과 패널 사이에 접속된 스위치 소자(S0)와, 기울기가 작은 상승램프파형을 생성하기 위한 제 1 출력전압(Vout1)을 생성하는 제 1 파형발생기(202)와, 제 1 출력전압(Vout1)과 더해져서 기울기가 큰 상승램프파형을 생성하기 위한 제 2 출력전압(Vout2)을 생성하는 제 2 파형발생기(204)와, 제 1 파형발생기의 출력단에 접속된 제 1 저항(R1)과, 제 2 파형발생기(204)의 출력단에 접속된 제 2 저항(R2)과, 제 1 및 제 2 저항(R2)이 접속된 제 1 노드(n1)와 서스테인전압원(Vs)과 상기 스위치소자(S0) 사이에 형성된 제 2 노드(n2)에 접속된 캐패시터(C)를 구비한다.
제 1 및 제 2 파형발생기(204)는 광 커플러로 구현된다. 이를 위해, 제 1 및 제 2 파형발생기(204)는 제 1 및 제 2 입력신호(ramp1,ramp2)를 인가받아 발광하는 제 1 및 제 2 발광부(LED1,LED2)와, 상기 제 1 및 제 2 발광부(LED1,LED2)와 전기적으로 절연되고, 상기 제 1 및 제 2 발광부(LED1,LED2)의 빛을 수광하여 제 1 및 제 2 출력전압을 생성하는 제 1 및 제 2 수광부(BUFFER)를 구비한다.
제 1 및 제 2 저항(R2)과 캐패시터(C)사이에는 가변저항(VR)이 접속되어 있어서 전체 전류 게인을 조정하여 램프파형의 기울기를 조정한다.
또한, 상승램프파형 발생회로(187)는 제 1 노드(n1)와 캐패시터(C) 사이에 접속된 가변저항(VR), 제 1 파형발생기(202)의 출력단과 제 1 저항(R1) 사이의 제 3 노드(n3)와, 캐패시터(C)와 제 1 노드(n1) 사이의 제 4 노드(n4)에 접속된 제 1 다이오드(D1), 제 2 출력단과 상기 제 1 노드(n1)에 접속된 제 2 다이오드(D2)를 더 구비한다.
가변저항(VR)은 전체 전류 이득을 조정하여 출력 램프파형의 기울기를 조정한다.
제 1 다이오드(D1)는 제 1 및 제 2 출력신호(Vout1,Vout2)가 로우 신호일 때 노이즈에 의해 상기 스위치 소자에 유기된 전압을 방출한다.
제 2 다이오드(D2)는 제 1 출력신호가 하이 신호이고 상기 제 2 출력신호가 로우 신호일 때 상기 제 1 출력신호가 상기 제 2 출력단으로 인가되는 것을 방지한다
이러한 상승램프파형 발생회로(187)에서 기울기가 다른 셋업파형을 생성하는 과정은 다음과 같다.
기울기가 낮은 제 1 포지티브 상승램프파형을 생성하기 위해서 제 1 입력신호(ramp1)의 신호를 인가받아 제 1 발광소자(LED1)는 광을 방출한다. 제 1 발광소자와 전기적으로 절연된 위치에서 형성된 제 1 수광소자(BUFFER1)는 제 1 발광소자에서 방출하는 광 신호를 인가받아서 제 1 출력신호(Vout1)를 생성한다. 제 1 출력신호(VouT2)는 제 1 저항과 캐패시터(C)에 의한 RC발진회로를 통해서 램프파형을 생성한다. 이렇게 생성된 램프파형은 서스테인전압원(Vs)에서 생성되는 서스테인전압값에 더해져서 제 1 포지티브 상승램프파형(PRY1)을 생성한다.
제 1 포지티브 상승램프파형(PRY1)보다 기울기가 큰 제 3 포지티브 상승램프파형(PRY3)을 생성하기 위해서는 제 1 및 제 2 입력신호(Vout1,Vout2)가 제 1 및 제 2 발광소자(LED1,LED2)에 동시에 인가되고, 제 1 및 제 2 발광소자(LED1,LED2)에서 방출되는 광은 각각 제 1 및 제 2 수광소자(BUFFER1,BUFFER2)에 입력신호로 인가되어 제 1 및 제 2 수광소자(BUFFER1,BUFFER2)는 각각 제 1 및 제 2 출력신호(Vout1,Vout2)를 생성한다. 제 1 및 제 2 수광소자(BUFFER1,BUFFER2)의 출력전압(Vout1,Vout2)은 각각 제 1 저항(R1) 및 제 2 저항(R2)을 경유하여 제 1 노드(n1)에서 합해진다. 제 1 노드(n1)에서 합해진 전압값은 RC발진회로를 통해서 램프파 형을 생성한다.
도 10는 본 발명의 다른 실시 예에 의한 상승램프파형 발생회로(187)를 나타내는 도면이다.
도 10을 참조하면, 상승램프파형 발생회로(187)는 서스테인전압원(Vs)과 서스테인전압원과 패널 사이에 접속된 스위치 소자(S0)와, 기울기가 작은 상승램프파형을 생성하기 위한 제 1 출력전압(Vout1)을 생성하는 제 1 파형발생기(202)와, 제 1 출력전압(Vout1)과 더해져서 기울기가 큰 상승램프파형을 생성하기 위한 제 2 출력전압을 생성하는 제 2 파형발생기(204)와, 제 1 파형발생기의 출력단에 접속된 제 1 저항(R1)과, 제 2 파형발생기(204)의 출력단에 접속된 제 2 저항(R2)과, 제 1 및 제 2 저항(R2)이 접속된 제 1 노드(n1)와 서스테인전압원(Vs)과 상기 스위치소자(S0) 사이에 형성된 제 2 노드(n2)에 접속된 캐패시터(C)를 구비한다.
제 1 및 제 2 파형발생기(204)는 제 1 및 제 2 MOSFET(S1,S2)를 통해 구현된다.
제 1 및 제 2 저항(R2)과 캐패시터(C)사이에는 가변저항(VR)이 접속되어 있어서 전체 전류 게인을 조정하여 램프파형의 기울기를 조정한다.
또한, 상승램프파형 발생회로(187)는 제 1 노드(n1)와 캐패시터(C) 사이에 접속된 가변저항(VR), 제 1 파형발생기(202)의 출력단과 제 1 저항(R1) 사이의 제 3 노드(n3)와, 캐패시터(C)와 제 1 노드(n1) 사이의 제 4 노드(n4)에 접속된 제 1 다이오드(D1), 제 2 출력단과 상기 제 1 노드(n1)에 접속된 제 2 다이오드(D2)를 더 구비한다.
가변저항(VR)은 전체 전류 이득을 조정하여 출력 램프파형의 기울기를 조정한다.
제 1 다이오드(D1)는 제 1 및 제 2 출력신호(Vout1,Vout2)가 로우 신호일 때 노이즈에 의해 상기 스위치 소자에 유기된 전압을 방출한다.
제 2 다이오드(D2)는 제 1 출력신호가 하이 신호이고 상기 제 2 출력신호가 로우 신호일 때 상기 제 1 출력신호가 상기 제 2 출력단으로 인가되는 것을 방지한다
도 10에 있어서, 기울기가 다른 상승램프파형을 생성하는 과정은 실질적으로 도 9에 있어서의 회로의 동작과 같으므로 상세한 설명은 생략하기로 한다.
상술한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널의 구동방법 및 장치에 의하면, 방전셀을 초기화하는 리셋 기간에 소요되는 시간을 줄여서 서스테인 기간의 시간을 더 늘릴 수 있다. 이에 따라, 충분한 서스테인방전에 의한 휘도가 증가하고 계조 표현력이 향상된다. 또한, 고 해상도를 가지는 플라즈마 디스플레이 패널에 있어서 듀얼 스캔을 하지 않고, 싱글스캔으로도 구동이 가능하여 구동회로를 줄일 수 있어서 플라즈마 디스플레이 패널의 생산비용을 줄일 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니 라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (48)

  1. 상부기판상에 평행하게 형성된 다수의 스캔전극 및 서스테인전극과, 하부기판상에 상기 스캔전극 및 서스테인전극과 교차하는 방향으로 형성된 다수의 어드레스전극을 구비하고, 상기 전극들의 교차부에 형성된 방전셀을 리셋기간, 어드레스기간 및 서스테인기간을 포함하는 다수의 서브필드로 시분할 구동되는 플라즈마 디스플레이 패널의 구동장치에 있어서,
    상기 리셋기간동안 상기 스캔전극에 점진적으로 상승하는 상승파형을 인가하고, 상기 상승파형에 이어서 점진적으로 하강하는 하강파형을 인가하여 상기 방전셀을 초기화하는 제1 구동부를 포함하며;
    상기 제1 구동부는 첫 번째 서브필드에 인가되는 상기 상승파형의 기울기와 다른 기울기를 갖는 상승파형을 첫 번째 서브필드 이후의 서브필드 중 하나 이상에 인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  2. 제 1 항에 있어서,
    상기 제1 구동부는 상기 첫 번째 서브필드에 인가되는 상기 상승파형의 기울기보다 큰 기울기를 갖는 상승파형을 첫 번째 서브필드 이후의 서브필드 중 하나 이상에 인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  3. 제 2 항에 있어서,
    상기 제1 구동부는 상기 첫 번째 서브필드에 인가되는 상기 상승파형의 기울기보다 1 ~ 3배 큰 기울기를 갖는 상승파형을 첫 번째 서브필드 이후의 서브필드 중 하나 이상에 인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  4. 제 1 항에 있어서,
    상기 제1 구동부는
    상기 첫 번째 서브필드에 제1 기울기로 상승하는 제1 상승파형을 상기 스캔전극에 인가하고 상기 제1 상승파형에 이어서 제2 기울기로 상승하는 제2 상승파형을 상기 스캔전극에 인가하며,
    상기 첫 번째 이후의 서브필드 중 하나 이상의 서브필드에 제3 기울기로 상승하는 제3 상승파형을 상기 스캔전극에 인가하고 상기 제3 상승파형에 이어서 제4 기울기로 상승하는 제4 상승파형을 상기 스캔전극에 인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  5. 제 4 항에 있어서, `
    상기 제2 상승파형 및 제4 상승파형은 제1 전압까지 상승하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  6. 제 4 항에 있어서,
    상기 제2 상승파형은 제2 전압까지 상승하고, 상기 제4 상승파형은 상기 제2 전압보다 낮은 제3 전압까지 상승하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  7. 제 6 항에 있어서,
    상기 제3 전압은 상기 제2 전압에 비해 10V 내지 100V 정도 낮은 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  8. 제 5 항 또는 제 6 항에 있어서,
    상기 제1 기울기는 상기 제2 기울기와 동일하거나 큰 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  9. 제 5 항 또는 제 6 항에 있어서,
    상기 제3 기울기는 상기 제4 기울기와 동일하거나 큰 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  10. 제 5 항 또는 제 6 항에 있어서,
    상기 제3 기울기는 상기 제1 기울기와 동일하거나 큰 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  11. 제 5 항 또는 제 6 항에 있어서,
    상기 제4 기울기는 상기 제2 기울기와 동일하거나 큰 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  12. 제 11 항에 있어서,
    상기 제4 기울기는 상기 제2 기울기 보다 1 ~ 3배 큰 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  13. 제 1 항에 있어서,
    상기 리셋 기간 이전의 프리리셋 기간동안 상기 서스테인전극에 정극성의 파형을 인가하며, 상기 스캔전극에 부극성의 파형을 인가하는 제2 구동부를 더 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  14. 제 13 항에 있어서,
    상기 제2 구동부는 한 프레임에 있어서 적어도 첫 번째 서브필드의 프리리셋 기간동안 상기 서스테인전극에 정극성의 파형을 인가하며, 상기 스캔전극에 부극성의 파형을 인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  15. 제 13 항에 있어서,
    상기 서스테인전극에 인가되는 정극성의 파형은 점진적으로 상승하는 상승파 형이거나 정극성의 구형파 중 어느 하나인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  16. 제 13 항에 있어서,
    상기 스캔전극에 인가되는 부극성의 파형은 점진적으로 하강하는 하강파형이거나 부극성의 구형파 중 어느 하나인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  17. 제 16 항에 있어서,
    점진적으로 하강하는 상기 부극성의 하강파형은 상기 리셋 기간동안 셋다운 기간에 인가되는 상기 하강파형의 기울기와 같은 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  18. 제 13 항에 있어서,
    상기 정극성의 파형의 전압값은 상기 어드레스 기간에 상기 서스테인전극에 인가되는 정극성의 바이어스 전압보다 큰 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  19. 제 13 항에 있어서,
    상기 부극성의 파형의 전압값은 상기 어드레스 기간에 상기 스캔전극에 인가 되는 부극성의 스캔펄스의 전압값과 같은 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  20. 제 1 항에 있어서,
    상기 리셋 기간동안 상기 서스테인전극에는 그라운드 전위 또는 0V의 전압을 인가하고, 상기 리셋 기간에 이어지는 상기 어드레스 기간이 시작되는 시점을 전후하여 정극성의 바이어스 전압을 인가하는 제5 구동부를 더 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  21. 제 20 항에 있어서,
    상기 제5 구동부는 상기 리셋 기간의 셋다운 기간동안 상기 서스테인전극에는 그라운드 전위 또는 0V의 전압을 인가하고, 상기 어드레스 기간이 시작되는 시점을 전후하여 정극성의 바이어스 전압을 인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  22. 제 1 항에 있어서,
    상기 제 1 구동부는
    서스테인전압원과;
    상기 서스테인전압원과 패널 사이에 접속된 스위치 소자와;
    기울기가 작은 상승램프파형을 생성하기 위한 제 1 출력전압을 생성하는 제 1 파형발생기와;
    상기 제 1 출력전압과 더해져서 기울기가 큰 상승램프파형을 생성하기 위한 제 2 출력전압을 생성하는 제 2 파형발생기와;
    상기 제 1 파형발생기의 출력단에 접속된 제 1 저항과;
    상기 제 2 파형발생기의 출력단에 접속된 제 2 저항과;
    상기 제 1 저항 및 상기 제 2 저항은 제 1 노드에서 접속되며, 상기 제 1 노드와 상기 서스테인전압원과 상기 스위치소자 사이에 형성된 제 2 노드 사이에 캐패시터를 구비하고,
    상기 서스테인전압원의 전압값에 상기 제 1 및 제 2 저항과 상기 캐패시터를 경유하면서 발생되는 삼각파형이 더해져서 상기 상승램프파형을 생성하는 상승램프파형 발생회로를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  23. 제 22 항에 있어서,
    상기 제 1 및 제 2 파형발생기는
    제 1 및 제 2 입력신호를 인가받아 발광하는 제 1 및 제 2 발광부와;
    상기 제 1 및 제 2 발광부와 전기적으로 절연되고, 상기 제 1 및 제 2 발광 다이오드의 빛을 수광하여 제 1 및 제 2 출력전압을 생성하는 수광부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  24. 제 22 항에 있어서,
    상기 상승램프파형 발생회로는 상기 제 1 노드와 상기 캐패시터 사이에 접속되어 전체 전류 이득을 조정하여 출력 램프파형의 기울기를 조정하는 가변저항을 더 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  25. 제 22 항에 있어서,
    상기 상승램프파형 발생회로는 상기 제 1 파형발생기의 출력단과 상기 제 저항 사이의 제 3 노드와, 상기 캐패시터와 상기 제 1 노드 사이의 제 4 노드에 저복되어, 상기 제 1 및 제 2 출력신호가 로우 신호일 때 노이즈에 의해 상기 스위치소자에 유기된 전압을 방출하기 위한 제 1 다이오드를 더 구비하는 것을 특징으로 하는 플라즈마 디스플레이 구동장치.
  26. 제 22 항에 있어서,
    상기 상승램프파형 발생회로는 상기 제 2 출력단과 상기 제 1 노드에 접속되어 상기 제 1 출력신호가 하이 신호이고 상기 제 2 출력신호가 로우 신호일 때 상기 제 1 출력신호가 상기 제 2 출력단으로 인가되는 것을 방지하기 위한 제 2 다이오드를 더 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  27. 제 22 항에 있어서,
    상기 스위치소자는 MOSFET 또는 IGBT인 것을 특징으로 하는 플라즈마 디스플 레이 패널의 구동장치.
  28. 상부기판상에 평행하게 형성된 다수의 스캔전극 및 서스테인전극과, 하부기판상에 상기 스캔전극 및 서스테인전극과 교차하는 방향으로 형성된 다수의 어드레스전극을 구비하고, 상기 전극들의 교차부에 형성된 방전셀을 다수의 서브필드로 시분할 구동하는 플라즈마 디스플레이 패널의 구동방법에 있어서,
    상기 스캔전극에 점진적으로 상승하는 상승파형을 인가하고, 상기 상승파형에 이어서 점진적으로 하강하는 하강파형을 인가하여 상기 방전셀을 초기화하는 리셋기간을 포함하며,
    상기 첫 번째 서브필드에 인가되는 상기 상승파형의 기울기와 다른 기울기를 가지는 상승파형을 상기 첫 번째 서브필드 이후의 서브필드 중 하나 이상에 인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  29. 제 28 항에 있어서,
    상기 첫 번째 이후의 서브필드 중 하나 이상의 서브필드에 인가되는 상승램프파형의 기울기는 상기 첫 번째 서브필드에 인가되는 상승램프파형의 기울기보다 큰 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  30. 제 29 항에 있어서,
    상기 첫 번째 이외의 서브필드에 인가되는 상승램프파형의 기울기는 첫 번 째 서브필드에 인가되는 상승램프파형의 기울기보다 1~3배 큰 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  31. 제 28 항에 있어서,
    상기 첫 번째 서브필드에 인가되는 상승파형은
    제 1 기울기로 상승하는 제 1 상승파형이 상기 스캔전극에 인가되는 단계와, 상기 제 1 상승파형에 이어서 제 2 기울기로 상승하는 제2 상승파형이 상기 스캔전극에 인가되는 단계를 포함하며,
    상기 첫 번째 이후의 서브필드 중 하나 이상의 서브필드에 제3 기울기로 상승하는 제3 상승파형이 상기 스캔전극에 인가되는 단계와, 상기 제3 상승파형에 이어서 제4 기울기로 상승하는 제4 상승파형이 상기 스캔전극에 인가되는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  32. 제 31 항에 있어서,
    상기 제2 상승파형 및 제4 상승파형은 제1 전압까지 상승하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  33. 제 31 항에 있어서,
    상기 제2 상승파형은 제2 전압까지 상승하고, 상기 제4 상승파형은 상기 제2 전압보다 낮은 제3 전압까지 상승하는 것을 특징으로 하는 플라즈마 디스플레이 패 널의 구동방법.
  34. 제 33 항에 있어서,
    상기 제3 전압은 상기 제2 전압에 비해 10V 내지 100V 정도 낮은 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  35. 제 32 항 또는 제 33 항에 있어서,
    상기 제1 기울기는 상기 제2 기울기와 동일하거나 큰 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  36. 제 32 항 또는 제 33 항에 있어서,
    상기 제3 기울기는 상기 제4 기울기와 동일하거나 큰 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  37. 제 32 항 또는 제 33 항에 있어서,
    상기 제3 기울기는 상기 제1 기울기와 동일하거나 큰 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  38. 제 32 항 또는 제 33 항에 있어서,
    상기 제4 기울기는 상기 제2 기울기와 동일하거나 큰 것을 특징으로 하는 플 라즈마 디스플레이 패널의 구동방법.
  39. 제 38 항에 있어서,
    상기 제4 기울기는 상기 제2 기울기 보다 1 ~ 3배 큰 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  40. 제 28 항에 있어서,
    상기 리셋 기간 이전에 상기 서스테인전극에 정극성의 파형이 인가되며, 상기 스캔전극 부극성의 파형이 인가되는 단계를 포함하는 프리리셋 기간을 더 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  41. 제 40 항에 있어서,
    한 프레임에 있어서 적어도 첫 번째 서브필드는 상기 프리리셋 기간을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  42. 제 39 항에 있어서,
    상기 프리리셋 기간동안 상기 서스테인전극에 인가되는 정극성의 파형은 점진적으로 상승하는 상승파형이거나 정극성의 구형파 중 어느 하나인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  43. 제 40 항에 있어서,
    상기 프리리셋 기간동안 상기 스캔전극에 인가되는 부극성의 파형은 점진적으로 하강하는 하강파형이거나 부극성의 구형파 중 어느 하나인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  44. 제 43 항에 있어서,
    상기 프리리셋 기간동안 인가되는 점진적으로 하강하는 부극성의 하강파형은 리셋 기간동안 셋다운 기간에 인가되는 상기 하강파형의 기울기와 같은 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  45. 제 40 항에 있어서,
    상기 정극성의 파형의 전압값은 상기 어드레스 기간에 상기 서스테인전극에 인가되는 정극성의 바이어스 전압보다 큰 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  46. 제 40 항에 있어서,
    상기 부극성의 파형의 전압값은 상기 어드레스 기간에 상기 스캔전극에 인가되는 부극성의 스캔펄스의 전압값과 같은 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  47. 제 28 항에 있어서,
    상기 리셋 기간동안 상기 서스테인전극에는 그라운드 전위 또는 0V의 전압이 인가되고, 상기 어드레스 기간이 시작되는 시점을 전후하여 정극성의 바이어스 전압이 인가되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  48. 제 47 항에 있어서,
    상기 리셋 기간의 셋다운 기간동안 상기 서스테인전극에는 그라운드 전위 또는 0V의 전압이 인가되고, 상기 어드레스 기간이 시작되는 시점을 전후하여 정극성의 바이어스 전압이 인가되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
KR1020050045269A 2005-03-22 2005-05-27 플라즈마 디스플레이 패널의 구동방법 및 장치 KR100627118B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020050023854 2005-03-22
KR20050023854 2005-03-22

Publications (1)

Publication Number Publication Date
KR100627118B1 true KR100627118B1 (ko) 2006-09-25

Family

ID=36910812

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050045269A KR100627118B1 (ko) 2005-03-22 2005-05-27 플라즈마 디스플레이 패널의 구동방법 및 장치

Country Status (6)

Country Link
US (1) US8026867B2 (ko)
EP (1) EP1710779A3 (ko)
JP (1) JP2006268044A (ko)
KR (1) KR100627118B1 (ko)
CN (1) CN100492466C (ko)
TW (1) TWI322403B (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009044976A1 (en) * 2007-10-05 2009-04-09 Lg Electronics Inc. Plasma display device
WO2009044977A1 (en) * 2007-10-05 2009-04-09 Lg Electronics Inc. Plasma display device
WO2009044978A1 (en) * 2007-10-05 2009-04-09 Lg Electronics Inc. Plasma display device

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070112550A (ko) * 2006-05-22 2007-11-27 엘지전자 주식회사 플라즈마 디스플레이 장치
KR100837160B1 (ko) * 2006-10-25 2008-06-11 엘지전자 주식회사 플라즈마 디스플레이 장치
EP1953731B1 (en) * 2006-11-15 2014-01-08 Panasonic Corporation Plasma display panel driving method and plasma display device
KR101121651B1 (ko) * 2007-09-11 2012-02-28 파나소닉 주식회사 구동 장치, 구동 방법 및 플라즈마 디스플레이 장치
KR100903647B1 (ko) * 2007-10-26 2009-06-18 엘지전자 주식회사 플라즈마 디스플레이 패널 구동 장치 및 그를 이용한플라즈마 디스플레이 장치
KR20090059964A (ko) * 2007-12-07 2009-06-11 삼성전자주식회사 디스플레이 장치 및 방법
JP2009181105A (ja) * 2008-02-01 2009-08-13 Hitachi Ltd プラズマディスプレイ装置
US20100315378A1 (en) * 2009-06-11 2010-12-16 Tae-Yong Song Plasma display and driving method thereof
US8947892B1 (en) * 2010-08-16 2015-02-03 The Boeing Company Electronic device protection

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010085292A (ko) * 2000-02-28 2001-09-07 다니구찌 이찌로오, 기타오카 다카시 플라즈마 디스플레이 장치
KR20020018893A (ko) * 2000-09-04 2002-03-09 김영남 플라즈마 디스플레이 패널의 구동방법
KR20020060807A (ko) * 2001-01-12 2002-07-19 주식회사 유피디 면방전 플라즈마 디스플레이 패널 구동장치 및 그 방법
KR20040009331A (ko) * 2002-07-23 2004-01-31 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 회로 및 그 방법

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3399508B2 (ja) * 1999-03-31 2003-04-21 日本電気株式会社 プラズマディスプレイパネルの駆動方法及び駆動回路
US6756950B1 (en) 2000-01-11 2004-06-29 Au Optronics Corp. Method of driving plasma display panel and apparatus thereof
JP3679704B2 (ja) 2000-02-28 2005-08-03 三菱電機株式会社 プラズマディスプレイ装置の駆動方法及びプラズマディスプレイパネル用駆動装置
JP3560143B2 (ja) * 2000-02-28 2004-09-02 日本電気株式会社 プラズマディスプレイパネルの駆動方法及び駆動回路
JP4160236B2 (ja) * 2000-06-26 2008-10-01 パイオニア株式会社 プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
JP2002132208A (ja) 2000-10-27 2002-05-09 Fujitsu Ltd プラズマディスプレイパネルの駆動方法および駆動回路
US7339553B2 (en) 2001-06-12 2008-03-04 Matsushita Electric Industrial Co., Ltd. Plasma display
JP4902068B2 (ja) * 2001-08-08 2012-03-21 日立プラズマディスプレイ株式会社 プラズマディスプレイ装置の駆動方法
KR100472505B1 (ko) 2001-11-14 2005-03-10 삼성에스디아이 주식회사 리셋기간에서 중간방전모드를 갖는 플라즈마 디스플레이패널의 구동방법 및 그 장치
US7012579B2 (en) * 2001-12-07 2006-03-14 Lg Electronics Inc. Method of driving plasma display panel
JP2003330411A (ja) * 2002-05-03 2003-11-19 Lg Electronics Inc プラズマディスプレイパネルの駆動方法及び装置
KR100556735B1 (ko) * 2003-06-05 2006-03-10 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100536249B1 (ko) 2003-10-24 2005-12-12 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 이의 구동장치 및 방법
KR100570967B1 (ko) * 2003-11-21 2006-04-14 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법 및 구동장치
JP2005292840A (ja) 2004-04-02 2005-10-20 Lg Electronics Inc プラズマ表示装置とその駆動方法
KR100560481B1 (ko) * 2004-04-29 2006-03-13 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
JP4541124B2 (ja) * 2004-12-15 2010-09-08 パナソニック株式会社 プラズマディスプレイ装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010085292A (ko) * 2000-02-28 2001-09-07 다니구찌 이찌로오, 기타오카 다카시 플라즈마 디스플레이 장치
KR20020018893A (ko) * 2000-09-04 2002-03-09 김영남 플라즈마 디스플레이 패널의 구동방법
KR20020060807A (ko) * 2001-01-12 2002-07-19 주식회사 유피디 면방전 플라즈마 디스플레이 패널 구동장치 및 그 방법
KR20040009331A (ko) * 2002-07-23 2004-01-31 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 회로 및 그 방법

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009044976A1 (en) * 2007-10-05 2009-04-09 Lg Electronics Inc. Plasma display device
WO2009044977A1 (en) * 2007-10-05 2009-04-09 Lg Electronics Inc. Plasma display device
WO2009044978A1 (en) * 2007-10-05 2009-04-09 Lg Electronics Inc. Plasma display device

Also Published As

Publication number Publication date
US20060214885A1 (en) 2006-09-28
US8026867B2 (en) 2011-09-27
EP1710779A3 (en) 2007-09-05
EP1710779A2 (en) 2006-10-11
JP2006268044A (ja) 2006-10-05
TWI322403B (en) 2010-03-21
TW200634703A (en) 2006-10-01
CN100492466C (zh) 2009-05-27
CN1838210A (zh) 2006-09-27

Similar Documents

Publication Publication Date Title
KR100627118B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100551125B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
JP2005292840A (ja) プラズマ表示装置とその駆動方法
KR100499100B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100508249B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
EP1677282A1 (en) Plasma display apparatus and driving method thereof
KR100692812B1 (ko) 플라즈마 표시장치 및 그 구동방법
KR20060092732A (ko) 플라즈마 디스플레이 패널의 구동장치 및 그 구동방법
KR100738223B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
JP2006235574A (ja) プラズマディスプレイ装置、その駆動方法、プラズマディスプレイパネル及びプラズマディスプレイパネルの駆動装置
KR100774874B1 (ko) 플라즈마 표시장치와 그 구동방법
KR100499088B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100656703B1 (ko) 플라즈마 표시장치와 그 구동방법
KR100692024B1 (ko) 플라즈마 표시장치 및 그의 구동방법
KR100680226B1 (ko) 플라즈마 표시장치와 그 구동방법
KR100656704B1 (ko) 플라즈마 표시장치와 그 구동방법
KR20040110693A (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100738222B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
KR100645792B1 (ko) 플라즈마 디스플레이 패널의 구동 장치
KR100486911B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR20070087743A (ko) 플라즈마 표시장치 및 그 구동방법
KR20050118084A (ko) 플라즈마 표시장치와 그 구동방법
KR100551127B1 (ko) 플라즈마 표시장치와 그 구동방법
KR100726955B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100499098B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120827

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20130823

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee