KR100486254B1 - 액정 표시 장치를 저 전력으로 구동하는 회로 및 그 방법 - Google Patents

액정 표시 장치를 저 전력으로 구동하는 회로 및 그 방법 Download PDF

Info

Publication number
KR100486254B1
KR100486254B1 KR10-2002-0049295A KR20020049295A KR100486254B1 KR 100486254 B1 KR100486254 B1 KR 100486254B1 KR 20020049295 A KR20020049295 A KR 20020049295A KR 100486254 B1 KR100486254 B1 KR 100486254B1
Authority
KR
South Korea
Prior art keywords
data
control signal
driver
current
amplifier
Prior art date
Application number
KR10-2002-0049295A
Other languages
English (en)
Other versions
KR20040017157A (ko
Inventor
정규영
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR10-2002-0049295A priority Critical patent/KR100486254B1/ko
Priority to TW092120054A priority patent/TWI222052B/zh
Priority to CNB031278264A priority patent/CN100466048C/zh
Priority to JP2003292223A priority patent/JP2004078216A/ja
Priority to US10/640,281 priority patent/US7317440B2/en
Publication of KR20040017157A publication Critical patent/KR20040017157A/ko
Application granted granted Critical
Publication of KR100486254B1 publication Critical patent/KR100486254B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Amplifiers (AREA)

Abstract

액정 표시 장치를 저 전력으로 구동하는 회로 및 그 방법이 개시된다. 본 발명의 액정표시장치 구동 회로는 메모리로부터 디스플레이 데이터를 래치하는 디스플레이 데이터 래치, 복수개의 계조 전압들을 수신하고 디스플레이 데이터에 응답하여 복수개의 계조 전압들 중의 하나를 선택하여 출력하는 감마 디코더 및 감마 디코더의 출력 전압을 수신하여, 액정표시 장치에 인가될 출력 전압을 발생하는 드라이버 셀 회로를 구비한다. 드라이버 셀 회로는 디스플레이 데이터의 현재 데이터와 이전 데이터의 비교 결과에 응답하여 슬루율이 조절되는 것을 특징으로 한다. 드라이버 셀 회로는 디스플레이 데이터를 일부 또는 전부를 수신하여 이전 데이터로서 출력하는 이전 데이터 래치, 디스플레이 데이터의 현재 데이터와 이전 데이터를 비교하여 제어 신호를 발생하는 바이어스 제어 전압 발생기 및 감마 디코더의 출력 전압을 수신하여 출력 전압을 발생하는 드라이버 앰프로서 제어 신호에 응답하여 슬루율이 조절되는 드라이버 앰프를 구비한다.

Description

액정 표시 장치를 저 전력으로 구동하는 회로 및 그 방법{Circuit and Method for driving Liquid Crystal Display Device using low power}
본 발명은 디스플레이 장치에 관한 것으로, 특히 박막 트랜지스터 액정 표시 장치 패널을 저 전력으로 구동하는 방법 및 회로에 관한 것이다.
박막 트랜지스터(Thin Film Transistor, 이하 TFT라 함) 액정 표시 장치(Liquid Crystal Display, 이하 LCD라 함)를 구동하기 위한 회로는 일반적으로 게이트 드라이버 회로와 소오스 드라이버 회로로 나뉜다.
도 1은 통상의 TFT-LCD 장치를 나타내는 도면이다. 이를 참조하면, 통상의 TFT-LCD 장치는 액정 패널(110), 게이트 드라이버 회로(120) 및 소오스 드라이버 회로(130)를 구비한다.
액정 패널(110)은 액정, 저장 커패시터들(CST) 및 스위치들(ST)을 포함한다. 액정은 액정 커패시터(CL)로 모델링될 수 있다. 따라서, 액정 패널(110)은 액정 커패시터(CL), 저장 커패시터(CST) 및 스위치(ST)로 구성되는 액정 셀(111)이 가로로 채널(channel) 수(L)만큼 배열되며, 세로로는 라인 수만큼 배열되어 있는 구조로 모델링될 수 있다.
액정 커패시터(CL)의 일 단자는 해당 스위치(ST)에 연결된다. 스위치(ST)는 모오스 트랜지스터(MOS transistor)로 구현되는데, 그 게이트로는 게이트 드라이버 회로(120)의 출력 전압이 인가된다. 게이트 드라이버 회로(120)는 스위치들(ST)의 각 게이트를 온(on)/오프(off)하는 역할을 한다.
소오스 드라이버 회로(130)는 디스플레이 데이터에 해당하는 계조 전압(gradation voltage 또는 gray scale voltage)을 액정에 입력한다. 즉, 게이트 드라이버 회로(120)의 출력 전압에 의하여 특정 라인의 스위치들이 온(on)되면, 소오스 드라이버 회로(130)로부터 출력되는 계조 전압이 온(on)된 스위치에 연결되어 있는 액정 커패시터(CL)에 인가된다. 저장 커패시터들(CST)은 액정으로부터의 전류 누설을 줄이기 위하여 사용되는 커패시터들이다.
게이트 드라이버 회로(120)와 소오스 드라이버 회로(130) 중 전체 전력 소비의 큰 부분을 차지하는 것은 소오스 드라이버 회로(130)이다. 특히, 소오스 드라이버 회로(130) 내에서도 실제 액정을 구동하는 각 채널의 마지막 단인 드라이버 앰프(driver amplifier)(131~13L)가 대부분의 전력을 소모하게 된다. 따라서, 소오스 드라이버 회로(130)에서, 특히 드라이버 앰프(131~13L)에서의 전력 소비를 줄이는 것이 전체 구동 회로의 전력 소비를 줄이기 위한 가장 효과적인 방법이라고 할 수 있겠다.
도 2는 도 1에 도시된 드라이버 앰프(131)의 소비 전력을 보여주는 도면이다.
드라이버 앰프(131)에서의 소비 전력은 크게 정적 전력과 드라이빙 전력으로 나뉜다.
정적 전력은 드라이버 앰프의 기본적인 안정적인 동작을 위한 정전류(IS)에 의해 소모되는 전력이다. 드라이빙 전력은 액정 커패시터 및 저장 커패시터를 구동하기 위한 드라이빙 전류(ID)에 의해 소모되는 전력이다.
드라이버 앰프(131)에서의 소비 전력은 다음의 수학식 1에 의하여 얻어질 수 있다.
여기서, P_TOT는 드라이버 앰프(131)에서의 전체 소비 전력, PS는 드라이버 앰프(131)의 정적 전력, PD는 드라이버 앰프(131)의 드라이빙 전력, IS는 드라이버 앰프(131)의 정전류, CL_EFF는 액정 커패시터 및 저장 커패시터에 대한 등가 커패시턴스(equivalent capacitance), VDD는 전원 전압, VOS는 드라이버 앰프(131)의 출력 전압(VOUT)의 동작 구간의 전압차, 그리고 F는 디스플레이 장치의 동작 주파수이다.
수학식1에서 드라이버 앰프(131)의 드라이빙 전력(PD)은 액정 패널의 부하 (CL_EFF) 및 디스플레이 장치의 동작 주파수(F)에 의해 결정되는 것이므로 줄이는데 한계가 있다. 결국 드라이버 앰프(131)의 정전류(IS)에 의한 정적 전력(PS)을 줄임으로써 드라이버 앰프(131)의 소비 전력(P_TOT)을 작게 할 수 있다.
도 1에 도시된 드라이버 앰프(131)의 구성을 좀 더 상세히 살펴보면, 도 3과 같다. 도 3을 참조하면, 드라이버 앰프(131)는 일반적으로 증폭 스테이지(131_1)와 드라이빙 스테이지(131_2)를 포함한다.
도 3에 도시된 구성을 가지는 드라이버 앰프(131)에서의 정전류(IS)는 다시 입력 차동쌍(input differential pair)을 포함하는 증폭 스테이지(131_1)에 흐르는 바이어스 전류(IB)와 큰 부하를 구동하기 위한 드라이빙 스테이지(131_2)에 흐르는 드라이빙 스테이지 정전류(IQ)로 구분할 수 있다. 바이어스 전류(IB)는 수학식 2와 같이 보상 커패시터(CC)와 함께 드라이버 앰프(131)의 슬루율(slew rate)을 결정한다. 그리고, 드라이빙 스테이지 정전류(IQ)는 드라이빙 스테이지(131_2)를 구성하는 드라이빙 트랜지스터(PM1, NM1)의 트랜스컨덕턴스(transconductance, gm)를 결정하여 드라이버 앰프(131)의 안정화 정도를 나타내는 위상 여유도(phase margin)에 직접적인 영향을 준다.
여기서, SR은 드라이버 앰프의 슬루율, IB는 바이어스 전류 그리고 CC는 보상 커패시터(CC)의 커패시턴스를 나타낸다.
그런데, 기존의 TFT-LCD 구동 회로에 사용되는 드라이버 앰프의 경우, 슬루율을 결정하는 바이어스 전류(IB)를 최악의 경우, 즉 드라이버 앰프(131)의 출력 전압(VOUT)이 가장 크게 스윙하는 경우에 요구되는 드라이버 출력 셋업 시간(setup time)특성을 만족하도록 설계된다.
도 4는 종래 기술에 따른 드라이버 앰프의 출력 특성을 나타내는 도면이다.
상술한 바와 같이, 종래 기술에 따른 드라이버 앰프는 드라이버 앰프의 출력 전압(VOUT)이 가장 크게 스윙하는 경우에 요구되는 드라이버 출력 셋업 시간(tD)특성을 만족하도록 설계된다. 즉, 도 4에서 출력 전압의 경사(slope)가 'G1'을 만족하여야 한다. 따라서, 드라이버 앰프의 출력 전압이 크게 변하지 않는 경우에도 출력 전압(VOUT)의 경사는 'G1'과 동일한 'G2'가 되며, 이 경우에는 드라이버 출력 셋업 시간이 필요 이상으로 작아지게 된다. 그러므로, 드라이버 앰프에는 사실상 필요 이상의 바이어스 전류가 흐르게 되며, 전체 LCD 구동 회로의 소비 전력이 증가된다.
따라서, 전력 소모를 줄이기 위해서는, 드라이버 앰프의 출력 전압이 크게 변하지 않는 경우에 출력 전압(VOUT)의 경사는 도 4의 'G3'와 같이, 출력 전압(VOUT)이 최대로 스윙하는 경우에 비하여 완만한 것이 바람직하다. 즉, 드라이버 앰프의 슬루율(slew-rate)이 낮은 것이 전력 소모면에서 바람직하다.
결국, 종래 기술에 따른 액정 표시장치를 구동하기 위한 드라이버 앰프는 출력 전압의 변동량에 무관하게 고정된 슬루율을 사용함으로써, 불필요한 전력 소모를 초래하는 문제점이 있다.
따라서 본 발명이 이루고자 하는 기술적 과제는 드라이버 앰프의 슬루율(slew-rate)을 적응적으로 조절함으로써, 전력 소모를 최소화하는 액정 표시 장치 구동용 드라이버 회로를 제공하는 것이다.
본 발명이 이루고자 하는 다른 기술적 과제는 상기 액정 표시 장치 구동용 드라이버 회로를 구비하는 액정표시장치 구동 회로를 제공하는 것이다.
본 발명이 이루고자 하는 또 다른 기술적 과제는 드라이버 앰프의 슬루율을 적응적으로 조절함으로써, 전력 소모를 최소화하는 액정 표시 장치 구동 방법을 제공하는 것이다.
상기 기술적 과제를 달성하기 위한 본 발명의 액정 표시장치 구동용 드라이버 회로는 디스플레이 데이터의 일부 또는 전부를 수신하여 이전 데이터로서 출력하는 이전 데이터 래치; 상기 디스플레이 데이터의 현재 데이터와 상기 이전 데이터를 비교하여 제어 신호를 발생하는 바이어스 제어 전압 발생기; 및 입력 전압을 수신하여 출력 전압을 발생하는 드라이버 앰프로서, 상기 제어 신호에 응답하여 슬루율이 조절되는 상기 드라이버 앰프를 구비한다.
바람직하기로는, 상기 드라이버 앰프는 상기 제어 신호에 응답하여 바이어스 전류가 조절됨으로써, 상기 슬루율이 조절된다.
상기 다른 기술적 과제를 달성하기 위한 본 발명의 액정표시장치 구동회로는 메모리로부터 디스플레이 데이터를 래치하는 디스플레이 데이터 래치; 복수개의 계조 전압들을 수신하고, 상기 디스플레이 데이터에 응답하여 상기 복수개의 계조 전압들 중의 하나를 선택하여 출력하는 감마 디코더; 및 상기 감마 디코더의 출력 전압을 수신하여, 상기 액정표시 장치에 인가될 출력 전압을 발생하는 드라이버 셀 회로를 구비하며, 상기 드라이버 셀 회로는 상기 디스플레이 데이터의 현재 데이터와 이전 데이터의 비교 결과에 응답하여 슬루율이 조절되는 것을 특징으로 한다.
바람직하기로는, 상기 드라이버 셀 회로는 상기 디스플레이 데이터를 일부 또는 전부를 수신하여 이전 데이터로서 출력하는 이전 데이터 래치; 상기 디스플레이 데이터의 현재 데이터와 상기 이전 데이터를 비교하여 제어 신호를 발생하는 바이어스 제어 전압 발생기; 및 상기 감마 디코더의 출력 전압을 수신하여 출력 전압을 발생하는 드라이버 앰프로서, 상기 제어 신호에 응답하여 슬루율이 조절되는 상기 드라이버 앰프를 구비한다.
상기 또 다른 기술적 과제를 달성하기 위한 본 발명은 계조 전압을 수신하여 액정 표시 장치를 구동하기 위한 출력 전압을 발생하는 드라이버 앰프를 포함하는 액정표시장치 구동용 드라이버 회로에서 저전력으로 상기 액정표시장치를 구동하기 위한 방법에 관한 것이다. 본 발명의 저전력 액정표시장치 구동 방법은 (a) 디스플레이 데이터의 일부 또는 전부를 래치하여 이전 데이터를 발생하는 단계; (b) 상기 이전 데이터를 상기 디스플레이 데이터의 현재 데이터와 비교하여 제어 신호를 발생하는 단계; 및 (c) 상기 제어 신호에 응답하여 상기 드라이버 앰프의 바이어스 전류를 조절하는 단계를 구비한다. 바람직하기로는, 상기 현재 데이터 및 상기 이전 데이터의 비트 수는 동일하다.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시예를 예시하는 첨부 도면 및 첨부 도면에 기재된 내용을 참조하여야만 한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 5는 본 발명의 일 실시예에 따른 적응적으로 슬루율(slew-rate)이 조절되는 드라이버 셀(driver cell)을 개략적으로 모델링한 도면이다. 본 발명의 드라이버 셀은 도 1에 도시된 일반적인 소오스 드라이버 회로(130)에서 실제 액정을 구동하는 각 채널의 마지막 단인 드라이버 앰프(131~13L)에 대응하는 회로로서, 각 채널마다 구비된다. 그러나, 본 발명의 드라이버 셀은 통상적인 드라이버 앰프만으로 구성되는 회로가 아니라 후술하겠지만, 슬루율이 조절되는 드라이버 앰프 및 드라이버의 슬루율을 조절하기 위한 회로가 추가된 형태의 드라이버 회로이다.
도 5를 참조하면, 본 발명의 일 실시예에 따른 적응적으로 슬루율이 조절되는 드라이버 셀(200)은 드라이버 앰프(210) 및 바이어스 제어 전압 발생기(210)를 구비한다.
드라이버 앰프(210)는 입력 전압(VIN)을 증폭 또는 버퍼링하여 액정 패널(미도시)에 인가될 출력 전압(VOUT)을 발생하는 회로로서, 제어 신호(VC)에 의하여 바이어스 전류(IB)가 조절됨으로써 결국 슬루율이 조절된다.
바이어스 제어 전압 발생기(220)는 각 채널에 입력되는 이전의 디스플레이 데이터(PD)와 현재의 디스플레이 데이터(CD)를 비교하여, 드라이버 앰프(210)의 바이어스 전류(IB)를 조절하기 위한 제어 신호(VC)를 발생한다. 즉, 이전 디스플레이 데이터(PD)와 현재 디스플레이 데이터(CD)의 차이가 커서 해당 채널의 드라이버 앰프(210)의 출력 전압(VOUT)의 변화량이 큰 경우에는 바이어스 전류(IB)가 많이 흐르도록 조절하는 제어 신호(VC)를 발생함으로써 드라이버 앰프(210)의 슬루율을 크게 한다. 반면, 이전 디스플레이 데이터(PD)와 현재 디스플레이 데이터(CD)의 차이가 작아서 드라이버 앰프(210)의 출력 전압의 변화량이 작을 때에는 바이어스 전류(IB)가 적게 흐르도록 조절하는 제어 신호(VC)를 발생함으로써, 드라이버 앰프(210)의 슬루율을 작게 한다. 이와 같이, 경우에 따라 적응적으로 필요한 만큼의 바이어스 전류(IB)가 드라이버 앰프(210)에 흐르도록 함으로써, 필요 이상으로 많은 바이어스 전류(IB)가 흐르는 것을 방지하여 전력 소모를 줄인다. 여기서는, 현재 데이터(CD)와 이전 데이터(PD)는 각각 n 비트로 구성되는 신호이고, 제어 신호(VC)는 m 비트로 구성되는 전압 신호이다. m을 증가시키면 제어 단계를 세분화할 수 있다. 즉, m이 커지면 제어 해상도(control resolution)가 증가된다.
도 6은 본 발명의 일 실시예에 따른 액정 표시장치 구동 회로를 나타내는 블록도이다. 본 발명의 일 실시예에 따른 액정 표시장치 구동 회로는 도 1에 도시된 소오스 드라이버 회로(130)에 대응되는 회로이다.
도 6을 참조하면, 본 발명의 일 실시예에 따른 액정 표시장치 구동 회로는 복수개의 드라이버 셀들(200), 디스플레이 데이터 래치(310) 및 감마 디코더(320)를 구비한다. 도 6에서는 하나의 드라이버 셀(200)이 대표적으로 도시된다.
드라이버 셀(200)은 본 발명의 일 실시예에 따른 적응적으로 슬루율(slew-rate)이 조절되는 드라이버 회로로서, 드라이버 앰프(210), 바이어스 제어 전압 발생기(220) 및 이전 데이터 래치(230)를 포함한다.
디스플레이 데이터 래치(310)는 그래픽 메모리(GRAM, 미도시)로부터 디스플레이 데이터(DD)를 래치하여, 복수개의 드라이버 셀(200)로 전송한다. 이 때 한 채널(CHANNEL)에 해당하는 디스플레이 데이터(DD)는 하나의 드라이버 셀로 입력된다. 디스플레이 데이터(DD)는 각각 k 비트로 구성된다.
감마 디코더(320)는 복수개의 계조 전압들(gray scale voltage)을 수신하고, 디스플레이 데이터(DD)에 응답하여 복수개의 계조 전압들 중의 하나를 선택하여 드라이버 앰프(210)의 입력 전압(VIN)으로서 출력한다. 디스플레이 데이터(DD)의 비트수가 k 개이므로, 계조 전압들의 수는 2k 인 것이 바람직하다.
드라이버 셀(200)의 이전 데이터 래치(230)는 k 비트의 디스플레이 데이터(DD) 중 n 비트를 수신하여 래치하는 n 비트 래치 수단이다. 이전 데이터 래치(230)에 수신되는 n 비트는 k 비트의 디스플레이 데이터(DD)의 전부일 수도 있고 일부일 수도 있다. 즉, n은 k보다 작거나 같다.
바이어스 제어 전압 발생기(220)는 각각이 n 비트인 현재 데이터(CD)와 이전 데이터(PD)를 수신하여 이들을 비교한다. 현재 데이터(CD)는 디스플레이 데이터 래치(310)로부터 수신되는 k 비트의 디스플레이 데이터(DD) 중 n 비트의 데이터이다. 따라서, 현재 데이터(CD)는 현재 디스플레이 데이터(DD)의 일부 또는 전부이다. 이전 데이터(PD)는 이전 데이터 래치(230)로부터 수신되는 n 비트의 데이터이다.
바이어스 제어 전압 발생기(220)는 각각이 n 비트인 현재 데이터(CD)와 이전 데이터(PD)를 비교하여, 양 데이터의 차이에 따라 드라이버 앰프(210)의 바이어스 전류(IB)를 제어하기 위한 m 비트로 구성되는 제어 신호(VC)를 발생한다.
드라이버 셀(200)은 감마 디코더(320)에서 출력되는 전압(VIN)을 수신하여 LCD 패널에 인가될 출력 전압(vout)을 발생한다. 제어 신호(VC)에 응답하여 드라이버 앰프(210)의 바이어스 전류(IB)가 결정된다. 드라이버 앰프(210)의 슬루율은 또한 바이어스 전류(IB)에 의해 결정된다. 따라서, 드라이버 앰프(210)는 제어 신호(VC)에 의하여 정해지는 슬루율을 가지고 액정표시장치의 픽셀(pixel)을 구동하게 된다. 제어 신호(VC)를 구성하는 비트수, m이 클수록 드라이버 앰프(210)의 슬루율을 보다 세밀하게 제어할 수 있다.
도 7은 도 6에 도시된 드라이버 앰프(210)의 일 구현예를 나타내는 도면이다. 이를 참조하면, 드라이버 앰프(210)는 증폭기(AMP), m 개의 바이어스 전류원들 (211~21m) 및 m 개의 스위치들(SW1~SWm)을 구비한다.
증폭기(AMP)는 입력 전압(VIN)을 버퍼링 또는 증폭하여 출력 전압(VOUT)을 발생한다. m 개의 바이어스 전류원들(211~21m)은 각각 증폭기(AMP)와 접지 전압 사이에 형성된다. 각 바이어스 전류원들(211~21m)에 의해 흐르는 전류량은 IB1, IB2, ..., IBm인 것으로 가정한다,
m 개의 스위치들(SW1~SWm)은 각각 증폭기(AMP)와 각 바이어스 전류원(211~21m) 사이에 배치되어 해당 바이어스 전류원과 증폭기(AMP)와의 연결을 제어한다. m 개의 스위치들(SW1~SWm)은 m 비트로 구성되는 제어 신호(VC)에 응답하여 온(on)/오프(off)된다. 즉, 첫 번째 스위치는 제어 신호(VC)의 첫 번째 비트에 응답하여 온(on)/오프(off)되고, 두 번째 스위치는 제어 신호(VC)의 두 번째 비트에 응답하여 온(on)/오프(off)되며, 마찬가지로 나머지 스위치들도 각각 제어 신호(VC)의 해당 비트에 응답하여 온(on)/오프(off)된다.
따라서, m 개의 스위치들(SW1~SWm)의 온(on)/오프(off) 여부에 따라 전체 바이어스 전류(IB)가 달라진다.
도 8은 도 6에 도시된 본 발명의 일 실시예에 따른 적응적으로 슬루율(slew-rate)이 조절되는 액정표시장치 구동 회로에서의 주요 신호들의 파형 및 바이어스 전류(IB)의 변화를 나타내는 파형도이다.
이를 참조하면, 데이터 래치 신호(S_LATCH)의 상승 에지(rising edge)에 응답하여 디스플레이 데이터 래치(310)로부터 현재 데이터(CD)가 출력되고, 이전 데이터 래치 클럭(BC_CLK)의 상승 에지에 응답하여 이전 데이터 래치(230)는 이전 데이터(PD)를 출력한다.
이전 데이터(PD)가 현재 데이터(CD)보다 시간상으로 앞선 데이터가 되기 위해서는 이전 데이터(PD)를 래치하여 출력하기 위한 이전 데이터 래치 클럭(BC_CLK)의 발생 시점이 데이터 래치 신호(S_LATCH)의 발생 시점보다 소정 시간 앞서야 한다.
바이어스 제어 전압 발생기(220)는 현재 데이터(CD)와 이전 데이터(PD)의 차에 따라 제어 신호(VC)를 발생한다. 따라서, 이전 데이터 래치 클럭(BC_CLK)의 상승 에지(rising edge)와 데이터 래치 신호(S_LATCH)의 상승 에지 사이의 구간(이하 비유효 구간이라 함)에서는 유효하지 않은('not valid') 제어 신호(VC)가 발생되고, 이에 따라 비유효 구간에서의 바이어스 전류(IB) 역시 유효한 값이 아니다. 비유효 구간에서는 이전 데이터(PD)와 현재 데이터(CD)가 같으므로, 선택되는 바이어스 전류(IB)는 최소값이 된다. 비유효 구간은 드라이버 앰프(210)의 출력이 목표 전압에 도달하여 안정한 후에 발생하므로 큰 문제가 되지 않으며, 가장 작은 바이어스 전류(IB)가 선택되므로 오히려 저전력 동작에 도움이 된다고 할 수 있다. 도 8에 도시되듯이, 출력 전압(VOUT)의 변화량이 큰 구간(P1), 즉 이전 데이터(PD)와 현재 데이터(CD)의 차이가 큰 경우에는 제어 신호(VC)에 의하여 바이어스 전류(IB)가 많이 흐르게 된다. 반면, 출력 전압(VOUT)의 변화량이 작은 구간(P2), 즉 이전 데이터(PD)와 현재 데이터(CD)의 차이가 작은 경우에는 제어 신호(VC)에 의하여 바이어스 전류(IB)가 적게 흐르게 된다.
도 9는 본 발명의 다른 일 실시예에 따른 액정표시장치 구동 회로를 도시하는 블록도이다. 도 9에 도시된 드라이버 셀(400)은 본 발명의 다른 일 실시예에 따른 적응적으로 슬루율(slew-rate)이 조절되는 드라이버 셀로서, 도 6에 도시된 본 발명의 일 실시예에 따른 드라이버 셀(200)이 가지는 비유효 구간을 없앤 회로이다.
도 9를 참조하면, 본 발명의 다른 일 실시예에 따른 액정표시장치 구동 회로는 채널(CHANNEL) 수만큼의 드라이버 셀(400), 디스플레이 데이터 래치(310) 및 감마 디코더(320)를 구비한다. 도 9에는 하나의 드라이버 셀(400)이 대표적으로 도시된다.
디스플레이 데이터 래치(310) 및 감마 디코더(320)는 도 6에 도시된 디스플레이 데이터 래치(310) 및 감마 디코더(320)와 각각 동일하므로, 여기서 상세한 설명은 생략된다.
드라이버 셀(400)은 드라이버 앰프(410), 바이어스 제어 전압 발생기(220), 이전 데이터 래치(430) 및 임시 래치(440)를 포함한다.
이전 데이터 래치(430) 및 드라이버 앰프(410)는 도 6에 도시된 이전 데이터 래치(230) 및 드라이버 앰프(210)와 그 구성 및 동작이 각각 동일하므로, 여기서 상세한 설명은 생략된다.
바이어스 제어 전압 발생기(420)는 임시 클럭(VC_CLK)에 응답하여 현재 데이터(CD)와 이전 데이터(PD)를 비교하여 제어 신호(VC)를 발생한다. 따라서, 임시 클럭(VC_CLK)의 발생시점은 데이터 래치 신호(S_LATCH)의 발생시점에 비하여 소정 시간 지연된 시점인 것이 바람직하다. 바이어스 제어 전압 발생기(420)는 임시 클럭(VC_CLK)에 동기되어 제어 신호(VC)를 발생하므로, 도 8에 도시된 바와 같은 비유효 구간은 발생되지 않는다.
또한, 제어 신호(VC)에 의하여 바이어스 전류(IB)가 선택되기 전에 디스플레이 데이터(DD)가 감마 디코더(320)에 입력되는 것을 방지하기 위해, 임시 클럭(VC_CLK)에 동기되는 임시 래치(440)가 사용된다.
임시 래치(440)는 k 비트 래치로서, 임시 클럭(VC_CLK)의 상승 에지에 응답하여 디스플레이 데이터 래치(310)로부터 입력되는 현재 데이터(CD)를 래치하고 이를 감마 디코더(320)로 출력한다.
도 10은 도 9에 도시된 본 발명의 다른 일 실시예에 따른 액정표시장치 구동 회로에서의 주요 신호들의 파형 및 바이어스 전류(IB)의 변화를 나타내는 파형도이다.
이를 참조하면, 데이터 래치 신호(S_LATCH)의 상승 에지(rising edge)에 응답하여 디스플레이 데이터 래치(310)로부터 현재 데이터(CD)가 출력되고, 이전 데이터 래치 클럭(BC_CLK)의 상승 에지에 응답하여 이전 데이터 래치(430)는 이전 데이터(PD)를 출력한다.
바이어스 제어 전압 발생기(420)는 임시 클럭(VC_CLK)에 응답하여 제어 신호(VC)를 발생한다. 따라서, 상술한 바와 같이 비유효 구간이 발생하지 않는다.
도 8에 도시된 바와 마찬가지로, 도 10에서도 출력 전압(VOUT)의 변화량이 큰 구간(P1), 즉 이전 데이터(PD)와 현재 데이터(CD)의 차이가 큰 경우에는 제어 신호(VC)에 의하여 바이어스 전류(IB)가 많이 흐르게 된다. 반면, 출력 전압(VOUT)의 변화량이 작은 구간(P2), 즉 이전 데이터(PD)와 현재 데이터(CD)의 차이가 작은 경우에는 제어 신호(VC)에 의하여 바이어스 전류(IB)가 적게 흐르게 된다.
도 11은 도 6에 도시된 드라이버 셀의 일 구현예를 나타내는 도면이다. 도 11을 참조하면, 드라이버 셀(500)은 도 6에 도시된 드라이버 셀(200)과 마찬가지로, 이전 데이터 래치(530), 바이어스 제어 전압 발생기(520) 및 드라이버 앰프(510)를 구비하며, 그 동작 또한 동일하다.
다만, 도 11에 도시된 드라이버 셀(500)은 6비트로 구성되는 디스플레이 데이터(DD)의 상위 2비트씩을 현재 데이터(CD) 및 이전 데이터(PD)로 사용하고, 2비트(HSL, LSL)로 구성되는 제어 신호(VC)를 이용하여 드라이버 앰프(510)의 바이어스 전류(IB)를 조절하는 예를 보여주고 있다. 즉, 도 11의 드라이버 셀(400)은 k가 6이고 n이 2이고 m이 2인 경우의 일 예인 것이다.
이전 데이터 래치(530)는 이전 데이터 래치 신호(BC_CLK)에 응답하여 6비트로 구성되는 디스플레이 데이터(DD) 중 상위 2 비트들을 래치하여 2비트의 이전 데이터(PD<5><4>)로서 출력한다.
바이어스 제어 전압 발생기(520)는 디스플레이 데이터(DD)의 상위 2비트들을 2비트의 현재 데이터(CD<5><4>)로서 수신하고, 현재 데이터(CD<5><4>)를 이전 데이터(PD<5><4>)와 비교하여 제어 신호(VC)를 발생한다. 즉, 바이어스 제어 전압 발생기(520)는 이전 디스플레이 데이터의 상위 2비트와 현재 디스플레이 데이터의 상위 2비트를 비교하여 그 차이에 따라 제어 신호(VC)를 발생한다. 제어 신호(VC)는 상위 비트(HSL)와 하위 비트(LSL)의 2비트로 구성되는데, 드라이버 앰프(510)를 두 가지 모드들 중 하나에서 동작하도록 제어한다. 예를 들어, 제어 신호(VC)의 상위 비트(HSL)가 하이레벨('1')인 경우에는 드라이버 앰프(510)에 큰 바이어스 전류(IB)가 흐르게 하여 슬루율을 높이고, 제어 신호(VC)의 하위 비트(LSL)가 하이레벨인 경우에는 드라이버 앰프(510)에 적은 바이어스 전류(IB)가 흐르게 하여 슬루율을 낮춘다.
도 12는 도 11에 도시된 드라이버 셀(500)에서 디스플레이 데이터(DD)의 상위 2비트 대 계조 전압의 레벨과의 관계를 보여주는 도면이다.
도 12를 참조하면, 이전 데이터(PD)와 현재 데이터(CD)는 각각 디스플레이 데이터(DD)의 상위 2비트만을 사용하므로, 이전 데이터(PD<5><4>)와 현재 데이터(CD<5><4>)가 가질 수 있는 값은 '00', '01', '10' 및 '11'의 4가지이다. 그리고 디스플레이 데이터(DD)의 총 비트수는 6이므로, 계조 전압의 레벨은 64가지 전압 레벨(V0~V63) 중의 어느 한 값을 갖게 된다. 도 12에 도시된 바와 같이, 디스플레이 데이터(DD) 대 계조 전압의 관계 그래프를 감마 커브(gamma curve)라 한다.
이전 데이터(PD)와 현재 데이터(CD)의 차이가 두 단계 이상 난다면(예를 들어, 이전 데이터 PD<5>PD<4>=00 일 때, 현재 데이터 CD<5>CD<4>=10 혹은 11 이라면), 드라이버 앰프(510)의 출력 전압의 변화 폭이 커지게 된다. 따라서, 제어 신호(VC)의 상위 비트(HSL)가 '1'이 되어 드라이버 앰프(510)의 바이어스 전류(IB)는 큰 쪽이 선택되고 슬루율이 높아진다. 반면, 이전 데이터(PD)와 현재 데이터(CD)의 차이가 한 단계 이하라면(예를 들어, 이전 데이터 PD<5>PD<4>=00 일 때, 현재 데이터 CD<5>CD<4>=00 혹은 01 이라면), 드라이버 앰프(510)의 출력 전압의 변화 폭이 작으므로, 제어 신호(VC)의 하위 비트(LSL)가 '1'이 되어 드라이버 앰프(510)의 바이어스 전류(IB)는 작은 쪽이 선택되고 슬루율은 낮아진다.
만일, 감마 커브가 대칭적이고, 정중앙의 계조 전압이 (V0-V63)/2 근처의 값이라면, 제어 신호(VC)의 하위 비트(LSL)가 '1'일 때 흐르는 바이어스 전류(IB)는 제어 신호(VC)의 상위 비트(HSL)가 '1'일 때의 바이어스 전류(IB)의 절반 정도인 것이 바람직하다.
도 13은 도 11에 도시된 바이어스 제어 전압 발생기(520)에서 발생되는 제어 신호(HSL, LSL)의 진리표이다. 이를 참조하면, 도 12와 관련하여 기술한 바와 같이, 이전 데이터(PD<5><4>)와 현재 데이터(CD<5><4>)의 차이가 두 단계 이상 나는 경우에는, 제어 신호의 상위 비트(HSL)는 '1'이 되고 제어 신호의 하위 비트(LSL)는 '0'이 된다. 반면, 이전 데이터(PD<5><4>)와 현재 데이터(CD<5><4>)의 차이가 두 단계 미만인 경우에는, 제어 신호의 상위 비트(HSL)는 '0'이 되고 제어 신호의 하위 비트(LSL)는 '1'이 된다.
도 14는 도 11에 도시된 드라이버 앰프(510)의 구성을 좀 더 상세히 나타내는 회로도이다. 이를 참조하면, 드라이버 앰프(510)는 증폭 스테이지(511)와 드라이빙 스테이지(512)를 포함한다. 또한 드라이버 앰프(510)는 2개의 바이어스 전류원들(513a, 513b)과 하나의 스위치(SW)를 포함한다. 제1 및 제2 바이어스 전류원(513a, 513b)에 의하여 증폭 스테이지(511)로 공급되는 바이어스 전류(IB)는 각각 IB1, IB2라고 가정한다.
스위치(SW)는 증폭 스테이지(511)와 제2 바이어스 전류원(513b) 사이에 배치되며, 제어 신호의 상위 비트(HSL)에 응답하여 온(on)/오프(off)된다. 제어 신호의 상위 비트(HSL)가 '1'이면 스위치(SW)가 온(on)되어 제2 바이어스 전류원(513b)에 의한 바이어스 전류(IB2)가 증폭 스테이지(511)에 흐르게 된다. 반면, 제어 신호의 상위 비트(HSL)가 '0'이면, 즉, 제어 신호의 하위 비트(LSL)가 '1'이면 스위치(SW)가 오프(off)되어 제2 바이어스 전류원(513b)에 의한 바이어스 전류(IB2)는 증폭 스테이지(511)에 흐르지 않게 된다.
따라서, 제어 신호의 상위 비트(HSL)가 '1'이면 증폭 스테이지(511)에는 총 IB1+IB2의 바이어스 전류가 흐르게 되어 슬루율이 커지고, 제어 신호의 상위 비트(HSL)가 '0'이면 증폭 스테이지(511)에는 총 IB1의 바이어스 전류가 흐르게 되어 슬루율이 감소한다.
도 14에 도시된 바와 같이, 드라이버 앰프(510)의 바이어스 전류 모드가 2가지인 경우에는 1 비트의 제어 신호로 충분히 드라이버 앰프(510)의 바이어스 전류(IB)를 제어할 수 있다. 따라서, 도 11의 바이어스 제어 전압 발생기(520)에서 발생되는 제어 신호는 1 비트로 구성될 수도 있다.
본 발명은 도면에 도시된 일 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.
본 발명에 의하면, 액정표시장치로 인가되는 출력전압의 변화에 따라 드라이버 앰프의 슬루율이 적응적으로 조절된다. 따라서, 액정 표시장치를 구동하는데 있어서 필요한 소모 전력이 줄어드는 효과가 있다.
본 발명의 상세한 설명에서 인용되는 도면을 보다 충분히 이해하기 위하여 각 도면의 간단한 설명이 제공된다.
도 1은 통상의 박막 트랜지스터 액정 표시 장치(TFT-LCD 장치)를 나타내는 도면이다.
도 2는 도 1에 도시된 드라이버 앰프의 소비 전력을 보여주는 도면이다.
도 3은 도 1에 도시된 드라이버 앰프의 구성을 좀 더 상세히 보여주는 도면이다.
도 4는 종래 기술에 따른 드라이버 앰프의 출력 특성을 나타내는 도면이다.
도 5는 본 발명의 일 실시예에 따른 적응적으로 슬루율(slew-rate)이 조절되는 드라이버 셀을 개략적으로 모델링한 도면이다.
도 6은 본 발명의 일 실시예에 따른 액정 표시장치 구동 회로를 나타내는 블록도이다.
도 7은 도 6에 도시된 드라이버 앰프의 일 구현예를 나타내는 도면이다.
도 8은 도 6에 도시된 액정표시장치 구동 회로에서의 주요 신호들의 파형 및 바이어스 전류의 변화를 나타내는 파형도이다.
도 9는 본 발명의 다른 일 실시예에 따른 액정표시장치 구동 회로를 도시하는 블록도이다.
도 10은 도 9에 도시된 액정표시장치 구동 회로에서의 주요 신호들의 파형 및 바이어스 전류의 변화를 나타내는 파형도이다.
도 11은 도 6에 도시된 드라이버 셀의 일 구현예를 나타내는 도면이다.
도 12는 도 11에 도시된 드라이버 셀에서 디스플레이 데이터의 상위 2비트 대 계조 전압의 레벨과의 관계를 보여주는 도면이다.
도 13은 도 11에 도시된 바이어스 제어 전압 발생기에서 발생되는 제어 신호의 진리표이다.
도 14는 도 11에 도시된 드라이버 앰프의 구성을 좀 더 상세히 나타내는 회로도이다.

Claims (17)

  1. 디스플레이 데이터의 일부 또는 전부를 수신하여 이전 데이터로서 출력하는 이전 데이터 래치;
    상기 디스플레이 데이터의 현재 데이터와 상기 이전 데이터를 비교하여 제어 신호를 발생하는 바이어스 제어 전압 발생기; 및
    입력 전압을 수신하여 출력 전압을 발생하는 드라이버 앰프로서, 상기 제어 신호에 응답하여 슬루율이 조절되는 상기 드라이버 앰프를 구비하며,
    상기 드라이버 앰프는
    상기 입력 전압을 증폭하는 증폭기;
    상기 증폭기와 접지 전압 사이에 위치하며, 상기 증폭기에 흐르는 바이어스 전류를 제공하는 둘 이상의 바이어스 전류원들; 및
    상기 증폭기와 상기 바이어스 전류원들 사이에 위치하며, 상기 제어 신호에 응답하여 온(on)/오프(off)되는 스위치를 포함하며,
    상기 제어 신호에 응답하여 바이어스 전류가 조절됨으로써, 상기 슬루율이 조절되는 것을 특징으로 하는 액정 표시 장치 구동용 드라이버 회로.
  2. 삭제
  3. 제1항에 있어서, 상기 바이어스 제어 전압 발생기는
    상기 현재 데이터와 상기 이전 데이터의 차이가 클수록 상기 드라이버 앰프의 상기 바이어스 전류를 크게 하기 위한 상기 제어 신호를 발생하는 것을 특징으로 하는 액정 표시 장치 구동용 드라이버 회로.
  4. 제1항에 있어서,
    상기 드라이버 회로는 임시 클럭에 응답하여 상기 현재 데이터를 래치하는 임시 래치를 더 구비하며,
    상기 바이어스 제어 전압 발생기는 상기 임시 클럭에 응답하여 상기 제어 신호를 발생하는 것을 특징으로 하는 액정 표시 장치 구동용 드라이버 회로.
  5. 삭제
  6. 제1항에 있어서,
    상기 이전 데이터 및 상기 현재 데이터는 각각 상기 디스플레이 데이터의 상위 2비트이고,
    상기 바이어스 제어 전압 발생기는 상기 2비트의 이전 데이터와 상기 2비트의 현재 데이터를 비교하여 m(1 이상의 자연수) 비트로 구성되는 상기 제어 신호를 발생하는 것을 특징으로 하는 액정 표시 장치 구동용 드라이버 회로.
  7. 제6항에 있어서, 상기 제어 신호는
    상기 이전 데이터 및 상기 현재 데이터의 차이가 두 단계 이상인 경우에 제1 레벨이 되고, 상기 이전 데이터 및 상기 현재 데이터의 차이가 두 단계 미만인 경우에 제2 레벨이 되는 것을 특징으로 하는 액정 표시 장치 구동용 드라이버 회로.
  8. 메모리로부터 디스플레이 데이터를 래치하는 디스플레이 데이터 래치;
    복수개의 계조 전압들을 수신하고, 상기 디스플레이 데이터에 응답하여 상기 복수개의 계조 전압들 중의 하나를 선택하여 출력하는 감마 디코더; 및
    상기 감마 디코더의 출력 전압을 수신하여, 상기 액정표시 장치에 인가될 출력 전압을 발생하는 드라이버 셀 회로를 구비하며,
    상기 드라이버 셀 회로는 상기 디스플레이 데이터의 현재 데이터와 이전 데이터의 비교 결과에 응답하여 슬루율이 조절고,
    또한, 상기 드라이버 셀 회로는
    상기 디스플레이 데이터를 일부 또는 전부를 수신하여 이전 데이터로서 출력하는 이전 데이터 래치;
    상기 디스플레이 데이터의 현재 데이터와 상기 이전 데이터를 비교하여 제어 신호를 발생하는 바이어스 제어 전압 발생기; 및
    상기 감마 디코더의 출력 전압을 수신하여 출력 전압을 발생하는 드라이버 앰프로서, 상기 제어 신호에 응답하여 슬루율이 조절되는 상기 드라이버 앰프를 구비하고,
    상기 드라이버 앰프는
    상기 감마 디코더의 출력 전압을 증폭하는 증폭기;
    상기 증폭기와 접지 전압 사이에 위치하며, 상기 증폭기에 흐르는 바이어스 전류를 제공하는 둘 이상의 바이어스 전류원들; 및
    상기 증폭기와 상기 바이어스 전류원들 사이에 위치하며, 상기 제어 신호에 응답하여 온(on)/오프(off)되는 스위치를 포함하고,
    상기 제어 신호에 응답하여 바이어스 전류가 조절됨으로써, 상기 슬루율이 조절되는 것을 특징으로 하는 저전력의 액정 표시 장치 구동 회로.
  9. 삭제
  10. 삭제
  11. 제8항에 있어서, 상기 바이어스 제어 전압 발생기는
    상기 현재 데이터와 상기 이전 데이터의 차이가 클수록 상기 드라이버 앰프의 상기 바이어스 전류를 크게 하기 위한 상기 제어 신호를 발생하는 것을 특징으로 하는 저전력의 액정 표시 장치 구동 회로.
  12. 제8항에 있어서,
    상기 드라이버 회로는 임시 클럭에 응답하여 상기 현재 데이터를 래치하는 임시 래치를 더 구비하며,
    상기 바이어스 제어 전압 발생기는 상기 임시 클럭에 응답하여 상기 제어 신호를 발생하는 것을 특징으로 하는 저전력의 액정 표시 장치 구동 회로.
  13. 삭제
  14. 계조 전압을 수신하여 액정 표시 장치를 구동하기 위한 출력 전압을 발생하는 드라이버 앰프를 포함하는 액정표시장치 구동용 드라이버 회로에서 저전력으로 상기 액정표시장치를 구동하기 위한 방법에 있어서,
    (a) 디스플레이 데이터의 일부 또는 전부를 래치하여 이전 데이터를 발생하는 단계;
    (b) 상기 이전 데이터를 상기 디스플레이 데이터의 현재 데이터와 비교하여 제어 신호를 발생하는 단계; 및
    (c) 상기 제어 신호에 응답하여 상기 드라이버 앰프의 바이어스 전류를 조절하는 단계를 구비하고,
    상기 (b) 단계는
    상기 임시 클럭에 응답하여 상기 제어 신호를 발생하는 것을 특징으로 하는 저전력의 액정표시장치 구동 방법.
  15. 제 14항에 있어서, 상기 현재 데이터 및 상기 이전 데이터의 비트 수는
    동일한 것을 특징으로 하는 저전력의 액정표시장치 구동 방법.
  16. 제 14항에 있어서, 상기 (b) 단계는
    상기 현재 데이터와 상기 이전 데이터의 차이가 클수록 상기 드라이버 앰프의 상기 바이어스 전류를 크게 하기 위한 상기 제어 신호를 발생하는 것을 특징으로 하는 저전력의 액정표시장치 구동 방법.
  17. 삭제
KR10-2002-0049295A 2002-08-20 2002-08-20 액정 표시 장치를 저 전력으로 구동하는 회로 및 그 방법 KR100486254B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR10-2002-0049295A KR100486254B1 (ko) 2002-08-20 2002-08-20 액정 표시 장치를 저 전력으로 구동하는 회로 및 그 방법
TW092120054A TWI222052B (en) 2002-08-20 2003-07-23 Circuit and method for driving a liquid crystal display device using low power
CNB031278264A CN100466048C (zh) 2002-08-20 2003-08-11 使用低功率驱动液晶显示装置的电路和方法
JP2003292223A JP2004078216A (ja) 2002-08-20 2003-08-12 液晶表示装置を低電力で駆動する回路及びその方法
US10/640,281 US7317440B2 (en) 2002-08-20 2003-08-13 Circuit and method for driving a liquid crystal display device using low power

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0049295A KR100486254B1 (ko) 2002-08-20 2002-08-20 액정 표시 장치를 저 전력으로 구동하는 회로 및 그 방법

Publications (2)

Publication Number Publication Date
KR20040017157A KR20040017157A (ko) 2004-02-26
KR100486254B1 true KR100486254B1 (ko) 2005-05-03

Family

ID=31884927

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0049295A KR100486254B1 (ko) 2002-08-20 2002-08-20 액정 표시 장치를 저 전력으로 구동하는 회로 및 그 방법

Country Status (5)

Country Link
US (1) US7317440B2 (ko)
JP (1) JP2004078216A (ko)
KR (1) KR100486254B1 (ko)
CN (1) CN100466048C (ko)
TW (1) TWI222052B (ko)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101326582B1 (ko) 2006-12-29 2013-11-08 엘지디스플레이 주식회사 액정표시장치
KR101378054B1 (ko) * 2006-12-29 2014-03-27 엘지디스플레이 주식회사 액정표시장치
US8823629B2 (en) 2011-11-04 2014-09-02 Samsung Display Co., Ltd. Display device and driving method of display device
KR20150094872A (ko) * 2014-02-11 2015-08-20 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR20180121328A (ko) * 2017-04-28 2018-11-07 삼성전자주식회사 디스플레이 구동 회로 및 이의 동작 방법
US10176740B2 (en) 2015-03-19 2019-01-08 Samsung Display Co., Ltd. Display device
US10535301B2 (en) 2016-12-07 2020-01-14 Samsung Display Co., Ltd. Data driver and driving method thereof

Families Citing this family (62)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7280092B2 (en) * 2003-08-22 2007-10-09 Avago Technologies General Ip Pte Ltd Driver circuit and method for driving an electrical device with a controlled slew rate
US7429972B2 (en) * 2003-09-10 2008-09-30 Samsung Electronics Co., Ltd. High slew-rate amplifier circuit for TFT-LCD system
KR100539262B1 (ko) * 2004-05-13 2005-12-27 삼성전자주식회사 배터리 제거를 감지할 수 있는 디스플레이 장치 및 잔상제거 방법
KR100618853B1 (ko) * 2004-07-27 2006-09-01 삼성전자주식회사 증폭기 제어회로 및 증폭기 제어방법
KR20060022177A (ko) 2004-09-06 2006-03-09 삼성전기주식회사 드라이브 집적회로에 있어서 슬루 레이트의 조정이 가능한버퍼
GB0420051D0 (en) * 2004-09-10 2004-10-13 Koninkl Philips Electronics Nv Apparatus for driving matrix-type LCD panels and a liquid crystal display based thereon
JP4400403B2 (ja) * 2004-10-06 2010-01-20 セイコーエプソン株式会社 電源回路、表示ドライバ、電気光学装置及び電子機器
TWI391887B (zh) * 2004-11-24 2013-04-01 Semiconductor Energy Lab 顯示裝置和其驅動方法
TWI296404B (en) * 2005-04-21 2008-05-01 Novatek Microelectronics Corp Soft-start high driving method and source driver device
JP4729982B2 (ja) * 2005-05-31 2011-07-20 セイコーエプソン株式会社 演算増幅器、駆動回路及び電気光学装置
KR100790492B1 (ko) * 2005-07-01 2008-01-02 삼성전자주식회사 슬루 레이트를 제어하는 소스 드라이버 및 그것의 구동방법
KR100754975B1 (ko) * 2005-10-06 2007-09-04 주식회사 실리콘웍스 고속 구동회로
JP4964461B2 (ja) * 2005-12-13 2012-06-27 ティーピーオー、ホンコン、ホールディング、リミテッド 表示装置及びその容量性負荷の駆動回路
KR100712553B1 (ko) * 2006-02-22 2007-05-02 삼성전자주식회사 프레임 주파수에 따라 슬루율이 조절되는 소스 드라이버회로 및 소스 드라이버 회로에서 프레임 주파수에 따른슬루율 조절 방법
TWI320167B (en) * 2006-09-07 2010-02-01 Display device and method capable of adjusting slew rate
JP2008077006A (ja) * 2006-09-25 2008-04-03 Casio Comput Co Ltd 表示駆動装置及びそれを備える表示装置
CN100449606C (zh) * 2006-09-28 2009-01-07 友达光电股份有限公司 可调整讯号回转率的显示器及相关驱动方法
US8115755B2 (en) * 2006-09-28 2012-02-14 Intersil Americas Inc. Reducing power consumption associated with high bias currents in systems that drive or otherwise control displays
KR100817302B1 (ko) 2007-04-24 2008-03-27 삼성전자주식회사 데이터 드라이버 및 이를 갖는 표시장치
JP2009009018A (ja) * 2007-06-29 2009-01-15 Seiko Epson Corp ソースドライバ、電気光学装置、投写型表示装置及び電子機器
JP2009015104A (ja) * 2007-07-06 2009-01-22 Nec Electronics Corp 表示制御装置及びその制御方法
KR100880223B1 (ko) * 2007-09-03 2009-01-28 엘지디스플레이 주식회사 액정 표시 장치의 데이터 구동 장치 및 방법
CN101419782B (zh) * 2007-10-25 2012-11-28 矽创电子股份有限公司 低功率源极驱动装置
KR101036825B1 (ko) * 2008-04-10 2011-05-24 후지쯔 가부시끼가이샤 전자기기
TWI406262B (zh) * 2008-09-12 2013-08-21 Chunghwa Picture Tubes Ltd 液晶顯示器及其背光模組控制方法與裝置
TWI396175B (zh) * 2008-10-15 2013-05-11 Raydium Semiconductor Corp 源極驅動裝置
KR101533666B1 (ko) * 2008-12-01 2015-07-06 삼성디스플레이 주식회사 액정 표시 장치 및 그 구동 방법
JP2010226591A (ja) * 2009-03-25 2010-10-07 Renesas Electronics Corp 表示装置駆動回路
KR101615771B1 (ko) * 2009-11-30 2016-04-27 엘지디스플레이 주식회사 표시장치
JP2012008519A (ja) * 2010-05-21 2012-01-12 Optrex Corp 液晶表示パネルの駆動装置
KR101155550B1 (ko) * 2010-07-30 2012-06-19 매그나칩 반도체 유한회사 오버 드라이버 기능을 갖는 출력 버퍼 및 이를 구비한 소오스 드라이버
JP5250072B2 (ja) * 2011-03-23 2013-07-31 シャープ株式会社 駆動装置及び表示装置
TWI530926B (zh) * 2011-05-03 2016-04-21 天鈺科技股份有限公司 源極驅動器及顯示裝置
TWI453725B (zh) * 2012-04-27 2014-09-21 Raydium Semiconductor Corp 驅動裝置、驅動裝置運作方法及自我判斷電壓轉換速率增強放大器
KR20130128933A (ko) * 2012-05-18 2013-11-27 삼성전자주식회사 소스 드라이버
KR102055841B1 (ko) * 2013-03-05 2019-12-13 삼성전자주식회사 출력 버퍼 회로 및 이를 포함하는 소스 구동 회로
KR102116554B1 (ko) * 2013-11-13 2020-06-01 삼성디스플레이 주식회사 표시장치 및 그의 제어방법
KR20150127500A (ko) * 2014-05-07 2015-11-17 삼성전자주식회사 소스 드라이버 및 이를 포함하는 디스플레이 장치.
KR20160020650A (ko) * 2014-08-13 2016-02-24 삼성디스플레이 주식회사 데이터 드라이버 및 이의 구동 방법
KR102232280B1 (ko) * 2014-09-16 2021-03-29 삼성디스플레이 주식회사 데이터 드라이버 및 이의 구동 방법
KR102159257B1 (ko) 2014-09-26 2020-09-23 삼성전자 주식회사 디스플레이 구동 회로 및 디스플레이 구동 방법
KR102248822B1 (ko) 2014-10-06 2021-05-10 삼성전자주식회사 디스플레이 장치를 구비한 모바일 기기 및 그것의 동작 방법
KR102257575B1 (ko) * 2015-05-20 2021-05-31 삼성전자주식회사 디스플레이 드라이버 집적회로
KR102620569B1 (ko) * 2016-07-29 2024-01-04 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
WO2018167605A1 (en) * 2017-03-17 2018-09-20 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device, and electronic device
KR102199149B1 (ko) * 2017-03-29 2021-01-07 매그나칩 반도체 유한회사 디스플레이 패널 용 소스 드라이버 유니트
US10902816B2 (en) * 2017-04-10 2021-01-26 Novatek Microelectronics Corp. Integrated circuit for driving display panel and fan-out compensation method thereof
US10957260B2 (en) * 2017-06-26 2021-03-23 Novatek Microelectronics Corp. Method of controlling power level of output driver in source driver and source driver using the same
JP2019095545A (ja) * 2017-11-21 2019-06-20 ラピスセミコンダクタ株式会社 表示ドライバ及び半導体装置
KR102534176B1 (ko) * 2018-09-27 2023-05-19 매그나칩 반도체 유한회사 소비 전력을 감소시킬 수 있는 디스플레이 드라이버 및 이를 포함하는 디스플레이 장치
US20200152115A1 (en) * 2018-11-08 2020-05-14 Novatek Microelectronics Corp. Source driver and related selector
US20220351661A1 (en) * 2019-08-09 2022-11-03 Lx Semicon Co., Ltd. Source driver controlling bias current
US11222572B2 (en) 2019-12-11 2022-01-11 Silicon Works Co., Ltd. Driving apparatus for double rate driving display
CN111415617B (zh) * 2020-04-02 2021-07-06 广东晟合微电子有限公司 增加锁存器提高oled面板伽马电压稳定时间的方法
KR20220050534A (ko) * 2020-10-16 2022-04-25 매그나칩 반도체 유한회사 증폭기 회로의 슬루율 개선 방법 및 이를 사용하는 디스플레이 장치
US11462142B2 (en) 2020-12-14 2022-10-04 Beijing Eswin Computing Technology Co., Ltd. Slew rate boosting circuit, source driver chip and display device
CN112542125A (zh) * 2020-12-14 2021-03-23 北京奕斯伟计算技术有限公司 压摆率增强电路、源极驱动芯片和显示装置
KR20220093787A (ko) * 2020-12-28 2022-07-05 엘지디스플레이 주식회사 저전력 구동 표시 장치 및 이의 구동 방법
WO2022226816A1 (zh) * 2021-04-28 2022-11-03 北京大学深圳研究生院 数据线驱动单元、显示***及灰度相关远端辅助驱动方法
CN114023234B (zh) * 2021-11-10 2023-07-04 Tcl华星光电技术有限公司 显示装置及电子设备
JP7276948B1 (ja) * 2022-04-26 2023-05-18 株式会社セレブレクス 映像データ識別回路及びパネルシステムコントローラ
TWI823735B (zh) * 2022-12-30 2023-11-21 大陸商北京歐錸德微電子技術有限公司 節省顯示驅動晶片功耗的方法、顯示驅動晶片及顯示裝置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990081272A (ko) * 1998-04-28 1999-11-15 윤종용 액정표시장치 소스 드라이버의 출력 구동회로
JP2000295044A (ja) * 1999-04-05 2000-10-20 Nec Corp 出力回路
JP2000349570A (ja) * 1999-06-07 2000-12-15 Toshiba Corp バッファ回路
JP2001244761A (ja) * 2000-02-25 2001-09-07 New Japan Radio Co Ltd 駆動回路
JP2001343944A (ja) * 2000-05-31 2001-12-14 Nec Kansai Ltd 液晶表示装置の駆動方法および駆動装置
KR100357945B1 (ko) * 1995-09-16 2003-03-06 삼성에스디아이 주식회사 액정 표시 소자 구동 회로

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3261271B2 (ja) 1994-12-07 2002-02-25 シャープ株式会社 マトリックス型液晶表示パネルの駆動回路
JP2990082B2 (ja) 1996-12-26 1999-12-13 日本電気アイシーマイコンシステム株式会社 液晶駆動回路及びその制御方法
KR19980067903A (ko) 1997-02-13 1998-10-15 로버트 에이취.씨.짜오 액정 표시장치용 바이어스 전압 발생장치 및 그 방법
KR100326878B1 (ko) * 1997-08-05 2002-05-09 니시무로 타이죠 증폭회로
JP3166668B2 (ja) * 1997-08-21 2001-05-14 日本電気株式会社 液晶表示装置
JPH11231279A (ja) * 1998-02-12 1999-08-27 Toshiba Corp 液晶駆動回路
US6147665A (en) * 1998-09-29 2000-11-14 Candescent Technologies Corporation Column driver output amplifier with low quiescent power consumption for field emission display devices
US6737958B1 (en) * 2000-11-16 2004-05-18 Free Electron Technology Inc. Crosspoint switch with reduced power consumption
US6496063B2 (en) * 2000-12-04 2002-12-17 Texas Instruments Incorporated Selectable diode bias for power amplifier control in a wireless telephone handset
JP2002229525A (ja) * 2001-02-02 2002-08-16 Nec Corp 液晶表示装置の信号線駆動回路及び信号線駆動方法
WO2003019934A1 (en) * 2001-08-23 2003-03-06 Thomson Licensing S.A. Adaptive bandwidth control in a kinescope amplifier
US6670941B2 (en) * 2001-10-22 2003-12-30 Koninklijke Philips Electronics N.V. Slow rate controlled ramp and its use in liquid crystal displays

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100357945B1 (ko) * 1995-09-16 2003-03-06 삼성에스디아이 주식회사 액정 표시 소자 구동 회로
KR19990081272A (ko) * 1998-04-28 1999-11-15 윤종용 액정표시장치 소스 드라이버의 출력 구동회로
JP2000295044A (ja) * 1999-04-05 2000-10-20 Nec Corp 出力回路
JP2000349570A (ja) * 1999-06-07 2000-12-15 Toshiba Corp バッファ回路
JP2001244761A (ja) * 2000-02-25 2001-09-07 New Japan Radio Co Ltd 駆動回路
JP2001343944A (ja) * 2000-05-31 2001-12-14 Nec Kansai Ltd 液晶表示装置の駆動方法および駆動装置

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101326582B1 (ko) 2006-12-29 2013-11-08 엘지디스플레이 주식회사 액정표시장치
KR101378054B1 (ko) * 2006-12-29 2014-03-27 엘지디스플레이 주식회사 액정표시장치
US8823629B2 (en) 2011-11-04 2014-09-02 Samsung Display Co., Ltd. Display device and driving method of display device
KR20150094872A (ko) * 2014-02-11 2015-08-20 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102166897B1 (ko) * 2014-02-11 2020-10-19 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
US10176740B2 (en) 2015-03-19 2019-01-08 Samsung Display Co., Ltd. Display device
US10535301B2 (en) 2016-12-07 2020-01-14 Samsung Display Co., Ltd. Data driver and driving method thereof
KR20180121328A (ko) * 2017-04-28 2018-11-07 삼성전자주식회사 디스플레이 구동 회로 및 이의 동작 방법
KR102530074B1 (ko) 2017-04-28 2023-05-09 삼성전자주식회사 디스플레이 구동 회로 및 이의 동작 방법

Also Published As

Publication number Publication date
JP2004078216A (ja) 2004-03-11
TWI222052B (en) 2004-10-11
CN1485810A (zh) 2004-03-31
US20040036670A1 (en) 2004-02-26
CN100466048C (zh) 2009-03-04
KR20040017157A (ko) 2004-02-26
US7317440B2 (en) 2008-01-08
TW200403625A (en) 2004-03-01

Similar Documents

Publication Publication Date Title
KR100486254B1 (ko) 액정 표시 장치를 저 전력으로 구동하는 회로 및 그 방법
US7154332B2 (en) Differential amplifier, data driver and display device
JP3730886B2 (ja) 駆動回路及び液晶表示装置
US9147361B2 (en) Output circuit, data driver and display device
US6806860B2 (en) Liquid crystal driving circuit and load driving circuit
US7522148B2 (en) Source driver, electro-optical device, electronic apparatus, and driving method
US7903078B2 (en) Data driver and display device
US7646371B2 (en) Driver circuit, electro-optical device, and electronic instrument
US20060050037A1 (en) Impedance conversion circuit, drive circuit, and control method of impedance conversion circuit
US6624669B1 (en) Drive circuit and drive circuit system for capacitive load
US8242992B2 (en) Driving apparatus and driving method thereof
US20060033694A1 (en) Impedance conversion circuit, drive circuit, and control method therefor
US8514157B2 (en) Differential amplifier
US9118287B2 (en) Adaptive amplification circuit
US7078941B2 (en) Driving circuit for display device
US11837132B2 (en) Output buffer, data driver, and display device having the same
JP2002290172A (ja) ボルテージフォロア回路および表示装置用駆動装置
KR100640617B1 (ko) 디코더 사이즈 및 전류 소비를 줄일 수 있는 디스플레이장치의 소스 드라이버
KR100486292B1 (ko) 액정표시장치의 소오스 구동부에서 높은 슬루율을 갖는출력 버퍼
US11996064B2 (en) Display drive device, reference gamma voltage supply device, and display device
JP2006178462A (ja) データによって制御される増幅器を備える集積回路装置及び該集積回路装置の動作方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110405

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee