KR100359570B1 - Plasma Display Panel - Google Patents

Plasma Display Panel Download PDF

Info

Publication number
KR100359570B1
KR100359570B1 KR1020000013042A KR20000013042A KR100359570B1 KR 100359570 B1 KR100359570 B1 KR 100359570B1 KR 1020000013042 A KR1020000013042 A KR 1020000013042A KR 20000013042 A KR20000013042 A KR 20000013042A KR 100359570 B1 KR100359570 B1 KR 100359570B1
Authority
KR
South Korea
Prior art keywords
electrode
discharge
scan
auxiliary
address
Prior art date
Application number
KR1020000013042A
Other languages
Korean (ko)
Other versions
KR20010091392A (en
Inventor
유준영
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020000013042A priority Critical patent/KR100359570B1/en
Publication of KR20010091392A publication Critical patent/KR20010091392A/en
Application granted granted Critical
Publication of KR100359570B1 publication Critical patent/KR100359570B1/en

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02CSPECTACLES; SUNGLASSES OR GOGGLES INSOFAR AS THEY HAVE THE SAME FEATURES AS SPECTACLES; CONTACT LENSES
    • G02C3/00Special supporting arrangements for lens assemblies or monocles
    • G02C3/02Arrangements for supporting by headgear

Landscapes

  • Physics & Mathematics (AREA)
  • Health & Medical Sciences (AREA)
  • General Physics & Mathematics (AREA)
  • Ophthalmology & Optometry (AREA)
  • Optics & Photonics (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 보조방전을 이용하여 고속 어드레싱을 가능하게 하는 플라즈마 디스플레이 패널에 관한 것이다.The present invention relates to a plasma display panel that enables high-speed addressing using auxiliary discharge.

본 발명의 플라즈마 디스플레이 패널은 방전셀들 각각이 유지방전을 위해 제1 기판 상에 나란하게 형성된 주사/유지 전극 및 공통유지 전극과; 주사/유지 전극과 어드레스 방전을 위해 제2 기판 상에 형성된 어드레스 전극을 구비하고; 주사/유지 전극과 공통유지 전극은 인접한 방전셀의 주사/유지 전극 및 공통유지 전극과 대칭되도록 배치되고; 인접한 공통유지 전극들 사이에서 인접한 방전셀들에 공유되도록 형성되어 그 인접한 공통유지 전극들과 어드레스 방전에 이용되어질 하전입자들을 생성하는 보조방전을 동시에 발생시키기 위한 보조전극을 구비한다.The plasma display panel of the present invention comprises: a scan / hold electrode and a common sustain electrode each of which discharge cells are formed side by side on a first substrate for sustain discharge; An address electrode formed on the second substrate for the scan / hold electrode and the address discharge; The scan / sustain electrodes and the common sustain electrodes are arranged to be symmetrical with the scan / sustain electrodes and the common sustain electrodes of adjacent discharge cells; An auxiliary electrode is formed so as to be shared by adjacent discharge cells between adjacent common holding electrodes, and to simultaneously generate auxiliary discharges to generate charged particles to be used for the address discharge and the adjacent common holding electrodes.

본 발명에 의하면 인접한 두 주사라인에 걸쳐 형성되어진 보조전극에 의해 보조방전을 발생시켜 하전입자들을 인접한 두 주사라인에 공급함으로써 종래보다 짧은 어드레스 펄스로도 안정된 어드레스방전을 발생시켜 고속 어드레스가 가능하게 된다.According to the present invention, by generating an auxiliary discharge by the auxiliary electrodes formed over two adjacent scanning lines and supplying charged particles to two adjacent scanning lines, a stable address discharge can be generated even with a shorter address pulse than in the related art, thereby enabling high-speed addressing. .

Description

플라즈마 디스플레이 패널{Plasma Display Panel}Plasma Display Panel

본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히 고속 구동을 가능하게 하는 플라즈마 디스플레이 패널에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a plasma display panel, and more particularly to a plasma display panel that enables high speed driving.

최근, 평판 디스플레이 장치로서 대형패널의 제작이 용이한 플라즈마 디스플레이 패널(이하 "PDP"라 함)이 주목받고 있다. PDP로는 도 1에 도시된 바와 같이 3전극을 구비하고 교류전압에 의해 구동되는 3전극 교류 면방전형 PDP가 대표적이다.Recently, a plasma display panel (hereinafter referred to as "PDP"), which is easy to manufacture a large panel, has attracted attention as a flat panel display device. As a PDP, a three-electrode AC surface discharge type PDP having three electrodes and driven by an alternating voltage is typical.

도 1을 참조하면, 3전극 교류 면방전형 PDP의 방전셀은 상부기판(10) 상에 형성되어진 주사/유지전극(12Y) 및 공통유지전극(12Z)과, 하부기판(18) 상에 형성되어진 어드레스전극(20X)을 구비한다. 주사/유지전극(12Y)과 공통유지전극(12Z)이 나란하게 형성된 상부기판(10)에는 상부 유전층(14)과 보호막(16)이 적층된다.상부 유전층(14)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전층(14)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(16)으로는 통상 산화마그네슘(MgO)이 이용된다. 어드레스전극(20X)이 형성된 하부기판(18) 상에는 하부 유전층(22), 격벽(24)이 형성되며, 하부 유전층(22)과 격벽(24) 표면에는 형광체(26)가 도포된다. 어드레스전극(20X)은 주사/유지전극(12Y) 및 공통유지전극(12Z)과 교차되는 방향으로 형성된다. 격벽(24)은 어드레스전극(20)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체(26)는 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상/하판과 격벽 사이에 마련된 방전공간에는 가스방전을 위한 불활성 가스가 주입된다.Referring to FIG. 1, a discharge cell of a three-electrode alternating surface discharge type PDP is formed on a scan / hold electrode 12Y and a common sustain electrode 12Z formed on an upper substrate 10, and a lower substrate 18. An address electrode 20X is provided. The upper dielectric layer 14 and the passivation layer 16 are stacked on the upper substrate 10 having the scan / sustain electrode 12Y and the common sustain electrode 12Z side by side. The upper dielectric layer 14 has a wall generated during plasma discharge. Charges accumulate. The protective layer 16 prevents damage to the upper dielectric layer 14 due to sputtering generated during plasma discharge, and increases emission efficiency of secondary electrons. As the protective film 16, magnesium oxide (MgO) is usually used. The lower dielectric layer 22 and the partition wall 24 are formed on the lower substrate 18 on which the address electrode 20X is formed, and the phosphor 26 is coated on the surfaces of the lower dielectric layer 22 and the partition wall 24. The address electrode 20X is formed in the direction crossing the scan / sustain electrode 12Y and the common sustain electrode 12Z. The partition wall 24 is formed in parallel with the address electrode 20 to prevent the ultraviolet rays and the visible light generated by the discharge from leaking to the adjacent discharge cells. The phosphor 26 is excited by ultraviolet rays generated during plasma discharge to generate visible light of any one of red, green, and blue. Inert gas for gas discharge is injected into the discharge space provided between the upper and lower plates and the partition wall.

이러한 방전셀은 도 2에 도시된 바와 같이 매트릭스로 형태로 배치된다. 도 2에서 방전셀(1)은 주사/유지 전극라인(Y1 내지 Ym), 공통 유지 전극라인(Z) 및 어드레스 전극라인(X1 내지 Xn)의 교차부에 마련된다. 주사/유지 전극라인(Y1 내지 Ym)은 순차적으로 구동되고, 공통 유지 전극라인(Z)은 공통적으로 구동된다. 어드레스 전극라인들(X1 내지 Xn)은 기수번째 라인들과 우수번째 라인들로 분할되어 구동된다.These discharge cells are arranged in the form of a matrix as shown in FIG. In FIG. 2, the discharge cell 1 is provided at the intersection of the scan / sustain electrode lines Y1 to Ym, the common sustain electrode line Z, and the address electrode lines X1 to Xn. The scan / sustain electrode lines Y1 to Ym are sequentially driven, and the common sustain electrode line Z is commonly driven. The address electrode lines X1 to Xn are driven by being divided into odd-numbered lines and even-numbered lines.

이러한 3전극 교류 면방전형 PDP는 다수개의 서브필드로 분리되어 구동되고, 각 서브필드기간에는 비디오 데이터의 가중치에 비례시킨 횟수의 발광이 진행됨으로써 계조표시가 행해지게 된다. 실례로, 8비트의 비디오 데이터를 이용하여 256계조로 화상이 표시되는 경우 각 방전셀(1)에서의 1 프레임 표시 기간(예를 들면, 1/60초=약 16.7msec)은 도 3에 도시된 바와 같이 8개의 서브 필드(SF1 내지 SF8)로 분할하게 된다. 각 서브 필드(SF1 내지 SF8)는 다시 리셋 기간, 어드레스 기간 및 유지기간으로 분할하고, 그 유지기간에 1:2:4:8:…:128의 비율로 가중치를 부여하게 된다. 여기서, 리셋기간은 방전셀을 초기화하는 기간이고, 어드레스기간은 비디오데이터의 논리값에 따라 선택적인 어드레스방전이 발생하게 하는 기간이며, 유지기간은 상기 어드레스방전이 발생된 방전셀에서 방전이 유지되게 하는 기간이다. 리셋 기간과 어드레스기간은 각 서브필드 기간에 동일하게 할당된다.The three-electrode AC surface discharge type PDP is driven by being divided into a plurality of subfields, and gray scale display is performed by emitting light a number of times proportional to the weight of video data in each subfield period. For example, when an image is displayed in 256 gray scales using 8-bit video data, one frame display period (for example, 1/60 second = about 16.7 msec) in each discharge cell 1 is shown in FIG. 3. As shown in the figure, the data is divided into eight subfields SF1 to SF8. Each subfield SF1 to SF8 is further divided into a reset period, an address period and a sustain period, and 1: 2: 4: 8:... The weight is given at the ratio of 128. Here, the reset period is a period for initializing the discharge cells, the address period is a period during which selective address discharge occurs according to the logic value of the video data, and the sustain period is such that discharge is maintained in the discharge cells in which the address discharge has occurred. It is a period. The reset period and the address period are equally assigned to each subfield period.

도 4를 참조하면, 종래의 PDP 구동방법에 따라 임의의 서브필드 기간동안 도 2에 도시된 PDP에 공급되는 구동파형도가 도시되어 있다. 우선, 도시하지 않은 리셋기간에서 주사/유지 전극라인들(Y1 내지 Ym)과 공통유지 전극라인들(Z1 내지 Zm)에 공통적으로 라이팅펄스를 공급하여 모든 방전셀들에서 방전이 발생되게 함으로써 모든 방전셀들을 초기화하게 된다. 이러한 리셋기간에 이어 어드레스기간에서는 주사/유지 전극라인들(Y1 내지 Ym)에 순차적으로 주사펄스(SP)를 공급함과 아울러 그 주사펄스(SP)에 동기되는 데이터펄스(DP)를 어드레스전극라인들(X1 내지 Xn)에 공급함으로써 선택적인 어드레스방전이 발생되게 한다. 이어서, 방전유지기간에서 주사/유지 전극라인들(Y1 내지 Ym)과 공통유지 전극라인들(Z1 내지 Zm)에 교번적으로 유지펄스(SUSP)를 교번적으로 공급함으로써 상기 어드레스방전이 발생된 방전셀들에서 방전이 소정의 기간동안 유지되게 한다.4, a driving waveform diagram supplied to the PDP shown in FIG. 2 during an arbitrary subfield period is shown according to the conventional PDP driving method. First, all discharges are generated by supplying writing pulses to the scan / hold electrode lines Y1 to Ym and the common sustain electrode lines Z1 to Zm in a reset period (not shown) to cause discharge to occur in all discharge cells. Initialize the cells. Following the reset period, in the address period, the scan pulse SP is sequentially supplied to the scan / sustain electrode lines Y1 to Ym, and the data pulse DP synchronized with the scan pulse SP is applied to the address electrode lines. Supplying to (X1 to Xn) causes selective address discharge to occur. Subsequently, in the discharge sustain period, the address discharge is generated by alternately supplying the sustain pulse SUSP to the scan / hold electrode lines Y1 to Ym and the common sustain electrode lines Z1 to Zm. The discharge in the cells is maintained for a predetermined period of time.

이러한 서브필드 구동방법에서는 휘도에 기여하지 않는 리셋기간과 어드레스기간이 차지하는 시간에 의해 방전유지기간이 그 만큼 줄어들게 되므로 휘도가 낮은 문제점이 있다. 예를 들어, 480 개의 주사라인을 싱글스캔(single scan) 하는 경우 한 프레임 내에서 필요한 어드레스 기간은 1라인 주사시간(즉, 주사펄스의 폭)×480 주사라인×8 서브필드를 필요로 하게 된다. 확실한 어드레스 방전을 위해 3μs 정도의 펄스폭을 가지는 주사펄스를 사용하는 경우 어드레스기간으로는 총 11.52ms가 소요되고 리셋기간까지 포함한다면 13ms 이상이 소요되므로 한 프레임 내에서 방전유지기간에 할당될 수 있는 시간은 16.67ms-13ms로 절대적으로 부족하여 휘도가 낮은 문제점이 있다. 나아가, 주사라인 수가 늘어나는 고해상도의 PDP에 종래의 PDP 구동방법을 이용하는 경우 어드레스기간의 증가에 의해 방전유지기간이 더욱 부족하게 되어 디스플레이 자체가 불가능해지게 된다. 여기서, 어드 스기간의 단축을 위해 주사펄스의 폭의 줄이는 방법을 고려할 수 있으나 주사펄스의 폭을 2.5μs 이하로 줄이는 경우 PDP 고유의 특성인 방전 지연 현상에 의해 오방전이 발생할 우려가 있다.In such a subfield driving method, since the discharge sustain period is reduced by the time occupied by the reset period and the address period which do not contribute to the luminance, there is a problem of low luminance. For example, in the case of single scan of 480 scan lines, an address period required in one frame requires one line scan time (i.e., width of scan pulse) x 480 scan lines x 8 subfields. . When using a scanning pulse with a pulse width of about 3μs for sure address discharge, a total of 11.52ms is required for the address period and 13ms or more for including the reset period, which can be allocated to the discharge sustain period within one frame. The time is 16.67ms-13ms absolutely short, there is a problem that the brightness is low. Furthermore, when the conventional PDP driving method is used for a high-resolution PDP in which the number of scan lines is increased, the discharge sustaining period becomes shorter due to the increase in the address period, thereby making the display itself impossible. Here, a method of reducing the width of the scanning pulse may be considered in order to shorten the advice period. However, when the width of the scanning pulse is reduced to 2.5 μs or less, there is a possibility that misdischarge may occur due to a discharge delay phenomenon inherent to PDP.

이러한 PDP의 문제점을 해결하기 위하여, 고속 어드레싱으로 어드레스기간을 줄이기 위한 방법들이 제안되고 있다. 종래의 고속 어드레싱 방법들 중 패널을 상하로 분할하여 동시에 구동함으로써 어드레스 기간을 1/2로 단축하는 방법이 있다. 그러나, 이 화면분할 구동방법에서는 주사/유지 전극라인들 및 어드레스 전극라인들을 상하로 분할하여 구동해야 하므로 구동 드라이버 IC의 수가 두배로 증가함으로써 PDP의 제조 원가가 상승되는 단점이 있다.In order to solve this problem of PDP, methods for reducing the address period by fast addressing have been proposed. Among the conventional high speed addressing methods, there is a method of dividing the panel up and down and simultaneously driving the address period by 1/2. However, in this screen division driving method, the scan / suspension electrode lines and the address electrode lines must be divided up and down to drive, so that the manufacturing cost of the PDP is increased by doubling the number of driving driver ICs.

따라서, 본 발명의 목적은 보조방전을 이용하여 고속 어드레싱이 가능하게 하는 PDP를 제공하는 것이다.Accordingly, it is an object of the present invention to provide a PDP that enables high speed addressing using auxiliary discharge.

본 발명의 다른 목적은 보조방전이 공통유지전극 쪽으로 전이되는 것을 방지할 수 있는 PDP를 제공하는 것이다.Another object of the present invention is to provide a PDP which can prevent the secondary discharge from being transferred to the common holding electrode.

도 1은 종래의 3전극 교류 면방전 플라즈마 디스플레이 패널의 방전셀 구조를 도시한 사시도.1 is a perspective view showing a discharge cell structure of a conventional three-electrode AC surface discharge plasma display panel.

도 2는 도 1에 도시된 방전셀들을 포함하는 플라즈마 디스플레이 패널의 전체적인 전극배치도.FIG. 2 is an overall electrode arrangement diagram of a plasma display panel including the discharge cells shown in FIG. 1.

도 3은 통상의 서브필드 구동방법을 설명하기 위한 한 프레임 구성도.3 is a frame configuration diagram for explaining a conventional subfield driving method.

도 4는 종래의 플라즈마 디스플레이 패널 구동방법에서의 구동파형도.4 is a driving waveform diagram of a conventional plasma display panel driving method.

도 5는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 단면도.5 is a cross-sectional view of a plasma display panel according to an embodiment of the present invention.

도 6은 도 5에 도시된 상부기판의 평면도.6 is a plan view of the upper substrate shown in FIG.

도 7은 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널에서의 상부기판에 대한 평면도.7 is a plan view of an upper substrate in a plasma display panel according to another embodiment of the present invention;

도 8a 및 도 8b는 도 7에 도시된 플라즈마 디스플레이 패널에서의 보조방전 및 어드레스방전을 단계적으로 나타내는 단면도.8A and 8B are cross-sectional views showing auxiliary discharges and address discharges in stages in the plasma display panel shown in FIG.

< 도면의 주요 부분에 대한 부호의 설명 ><Description of Symbols for Main Parts of Drawings>

10, 32, 54 : 상부기판 12Y, 34, 56 : 주사/유지 전극10, 32, 54: upper substrate 12Y, 34, 56: scanning / holding electrode

12Z, 36, 58 : 공통 유지전극 14, 40, 22, 64, 66 : 유전층12Z, 36, 58: common sustain electrode 14, 40, 22, 64, 66: dielectric layer

16, 42, 68 : 보호막 18, 46 : 하부기판16, 42, 68: protective film 18, 46: lower substrate

20X, 48 : 어드레스전극 24, 52 : 격벽20X, 48: address electrode 24, 52: partition wall

26, 50 : 형광체 1 : 방전셀26, 50: phosphor 1: discharge cell

30 : PDP 34A, 36A, 36B, 56A, 58A : 투명전극30: PDP 34A, 36A, 36B, 56A, 58A: transparent electrode

34B, 36C, 56B, 58B : 버스전극 38, 60, 62 : 보조전극34B, 36C, 56B, 58B: bus electrodes 38, 60, 62: auxiliary electrodes

44 : 보조격벽44: secondary bulkhead

상기 목적들을 달성하기 위하여, 본 발명의 한 특징에 따른 PDP는 방전셀들 각각이 유지방전을 위해 제1 기판 상에 나란하게 형성된 주사/유지 전극 및 공통유지 전극과; 주사/유지 전극과 어드레스 방전을 위해 제2 기판 상에 형성된 어드레스 전극을 구비하고; 주사/유지 전극과 공통유지 전극은 인접한 방전셀의 주사/유지 전극 및 공통유지 전극과 대칭되도록 배치되고; 인접한 공통유지 전극들 사이에서 인접한 방전셀들에 공유되도록 형성되어 그 인접한 공통유지 전극들과 어드레스 방전에 이용되어질 하전입자들을 생성하는 보조방전을 동시에 발생시키기 위한 보조전극을 구비한다.In order to achieve the above objects, a PDP according to an aspect of the present invention comprises: a scan / hold electrode and a common hold electrode each of which discharge cells are formed side by side on a first substrate for sustain discharge; An address electrode formed on the second substrate for the scan / hold electrode and the address discharge; The scan / sustain electrodes and the common sustain electrodes are arranged to be symmetrical with the scan / sustain electrodes and the common sustain electrodes of adjacent discharge cells; An auxiliary electrode is formed so as to be shared by adjacent discharge cells between adjacent common holding electrodes, and to simultaneously generate auxiliary discharges to generate charged particles to be used for the address discharge and the adjacent common holding electrodes.

본 발명의 다른 특징에 따른 PDP는 방전셀들 각각이 유지방전을 위해 제1 기판 상에 나란하게 형성된 주사/유지 전극 및 공통유지 전극과; 주사/유지 전극과 어드레스 방전을 위해 제2 기판 상에 형성된 어드레스 전극을 구비하고; 인접한 방전셀들에 공유되면서 유전체를 사이에 두고 상하로 중첩되게 형성되어 어드레스 방전에 이용되는 보조방전을 발생시키기 위한 보조전극쌍을 구비한다.According to another aspect of the present invention, a PDP includes: a scan / hold electrode and a common sustain electrode, each of the discharge cells formed side by side on a first substrate for sustain discharge; An address electrode formed on the second substrate for the scan / hold electrode and the address discharge; It is provided with a pair of auxiliary electrodes shared by adjacent discharge cells and formed up and down with a dielectric interposed therebetween to generate an auxiliary discharge used for an address discharge.

상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시 예들에 대한 설명을 통하여 명백하게 드러나게 될 것이다.Other objects and features of the present invention in addition to the above object will be apparent from the description of the embodiments with reference to the accompanying drawings.

이하, 본 발명의 바람직한 실시예들을 도 5 내지 도 8을 참조하여 상세히 설명하기로 한다.Hereinafter, preferred embodiments of the present invention will be described in detail with reference to FIGS. 5 to 8.

도 5 및 도 6은 본 발명의 실시예에 따른 PDP의 단면도 및 평면도를 도시한 것이다. 도 5 및 도 6의 PDP는 상부기판(32) 상에 나란하게 형성되어진 주사/유지 전극(34) 및 공통유지 전극(36)과, 공통유지 전극(36) 사이에 형성되어진 보조전극(38)과; 하부기판(46) 상에 형성되어진 어드레스전극(48)을 구비한다. 주사/유지 전극(34) 및 공통유지 전극(36)은 방전셀마다 형성되며 인접한 두 방전셀 라인, 즉 주사라인에서 대칭적인 구조를 가지게끔 배치된다. 다시 말하여, 주사/유지 전극(34)과 공통유지 전극(36)은 기수번째 주사라인과 우수번째 주사라인에서 상반되게 배치된다. 보조전극(38)은 공통유지 전극(36) 사이, 즉 공통유지 전극(36)이 인접한 두 주사라인에 걸쳐서 형성된다. 이러한 보조전극(38)은 인접한 공통유지 전극(36)과 보조방전을 발생시켜 그 보조전극(38)을 포함하는 방전셀들의 어드레스방전에 도움을 주는 하전입자들을 공급하게 된다. 주사/유지 전극(34)은 가시광 투과를 위하여 투명전극물질(예를 들면, ITO)로 이루어진 투명전극(34A)과, 투명전극(34A)의 저항성분을 낮추기 위하여 금속물질로 이루어진 버스전극(34B)로 구성된다. 공통유지 전극(36) 역시 가시광 투과를 위한 투명전극(36A, 36B)과, 투명전극(36A, 36B)의 저항성분을 낮추기 위한 버스전극(36C)로 구성된다. 특히, 공통유지 전극(36)은 주사/유지 전극(34)과의 유지 면방전을 위하여 주사/유지 전극(34) 쪽에 위치하는 제1 투명전극(36A)과, 보조전극(38)과의 보조 면방전을 위하여 보조전극(38) 쪽에 위치하는 제2 투명전극(36B)과, 제1 및 제2 투명전극(36A, 36B)사이에 위치하는 버스전극(36C)으로 구성된다. 이러한, 주사/유지 전극(34) 및 공통유지 전극(36)과 보조전극(38)이 형성되어진 상부기판(32) 상에 벽전하 형성을 위한 유전층(40)과, 유전층(40) 보호를 위한 보호막(42)이 순차적으로 적층된다. 그리고, 보호막(42)의 상부에는 보조전극(38)과 공통유지 전극(36)에 의해 발생되어진 보조방전이 공통유지 전극(36)을 따라 전이되는 것을 방지하기 위하여 보조격벽(44)이 형성된다. 이는 보조전극(38)과 공통유지전극(36) 사이의 보조방전이 공통유지 전극(36)을 따라 전이되는 경우 리셋기간에서 공통유지전극(36) 상에 잔류하던 벽전하가 줄어들게 됨으로써 후속의 방전유지를 위한 유지전압을 증가시켜야 하기 때문이다. 또한, 보조방전이 공통유지 전극(36)을 따라 전이되는 경우 디스플레이와는 상관없는 가시광량이 증대되어 컨트라스트가 저하되는 문제점이 초래되기 때문이다. 보조격벽(44)은 보조전극(38) 에 인접한 공통유지 전극(36)의 끝단부에 대응하는 보호막(42)의 상부에 형성되게 된다. 이러한 상부기판(32)에 대향하게 배치되는 하부기판(46) 상에는 상기 상부의 전극들과 교차하는 방향으로 어드레스전극(48)이 형성되고, 어드레스전극(48)과 나란하게 도 6에 도시된 바와 같은 격벽(52)이 형성된다. 격벽(52)과 어드레스전극(48)과 형성되어진 하부기판 상에는 가시광 방출을 위한 형광체(50)가 도포된다.5 and 6 illustrate a cross-sectional view and a plan view of a PDP according to an embodiment of the present invention. 5 and 6 illustrate a scan / hold electrode 34 and a common hold electrode 36 formed side by side on the upper substrate 32 and an auxiliary electrode 38 formed between the common hold electrode 36. and; An address electrode 48 formed on the lower substrate 46 is provided. The scan / hold electrode 34 and the common sustain electrode 36 are formed for each discharge cell and are arranged to have a symmetrical structure in two adjacent discharge cell lines, that is, scan lines. In other words, the scan / hold electrode 34 and the common sustain electrode 36 are disposed opposite to the odd scan line and the even scan line. The auxiliary electrode 38 is formed between the common holding electrode 36, that is, across two scanning lines in which the common holding electrode 36 is adjacent. The auxiliary electrode 38 generates an auxiliary discharge with the adjacent common holding electrode 36 to supply charged particles that assist address discharge of the discharge cells including the auxiliary electrode 38. The scan / hold electrode 34 includes a transparent electrode 34A made of a transparent electrode material (eg, ITO) for transmitting visible light and a bus electrode 34B made of a metal material to lower the resistance component of the transparent electrode 34A. It is composed of The common holding electrode 36 also includes transparent electrodes 36A and 36B for transmitting visible light and bus electrodes 36C for lowering resistance components of the transparent electrodes 36A and 36B. In particular, the common holding electrode 36 is an auxiliary of the first transparent electrode 36A positioned on the scanning / holding electrode 34 side and the auxiliary electrode 38 so as to discharge the sustain surface from the scanning / holding electrode 34. A second transparent electrode 36B positioned on the side of the auxiliary electrode 38 for surface discharge, and a bus electrode 36C positioned between the first and second transparent electrodes 36A, 36B. The dielectric layer 40 for forming wall charges on the upper substrate 32 on which the scan / sustain electrode 34, the common sustain electrode 36, and the auxiliary electrode 38 are formed may be formed to protect the dielectric layer 40. The protective film 42 is laminated sequentially. In addition, an auxiliary partition 44 is formed on the passivation layer 42 to prevent the secondary discharge generated by the auxiliary electrode 38 and the common holding electrode 36 from being transferred along the common holding electrode 36. . This is because when the auxiliary discharge between the auxiliary electrode 38 and the common holding electrode 36 is transferred along the common holding electrode 36, the wall charges remaining on the common holding electrode 36 in the reset period are reduced, resulting in subsequent discharge. This is because the holding voltage for holding should be increased. In addition, when the auxiliary discharge is transferred along the common holding electrode 36, the amount of visible light irrelevant to the display is increased, resulting in a problem of lowering the contrast. The auxiliary partition wall 44 is formed on an upper portion of the passivation layer 42 corresponding to the end of the common holding electrode 36 adjacent to the auxiliary electrode 38. On the lower substrate 46 disposed to face the upper substrate 32, an address electrode 48 is formed in a direction crossing the upper electrodes, and is parallel to the address electrode 48 as shown in FIG. 6. The same partition 52 is formed. On the lower substrate formed with the barrier rib 52 and the address electrode 48, a phosphor 50 for emitting visible light is coated.

이러한 구성을 가지는 방전셀들에서의 구동방법을 살펴보면, 우선 주사/유지 전극(34) 또는 공통유지전극(36)에 리셋펄스를 공급하여 리셋방전이 발생되게 함으로써 벽전하가 방전셀들의 내부에 오방전을 일으키지 않을 정도로 균일하게 잔류하게 한다. 이러한 리셋방전에 이어 보조전극(38)에 프라이밍펄스를 공급하여 그에 인접한 공통유지전극(36) 사이에서 보조방전이 발생되게 한다. 이 보조방전에 의해 생성되어진 하전입자들은 상기 보조전극(38)을 포함하는 인접 방전셀들에 공급되어 후속 어드레스방전에 도움을 주게 된다. 이어서, 주사/유지 전극(34)에 주사펄스를 인가함과 아울러 어드레스전극(48)에 데이터펄스를 인가함으로써 상기 보조방전에 의해 발생되어진 하전입자들을 이용한 어드레스방전이 발생하게 된다. 이경우, 상기 보조방전에 의한 하전입자들에 의해 어드레스방전이 빠르게 발생하게 됨으로써 안정한 어드레스 방전을 위해 2.5∼3㎲ 정도의 펄스폭을 유지해야하던 어드레스펄스(주사펄스 및 데이터펄스)를 1㎲ 정도로 줄일 수 있게 된다. 이와 같이, 본 발명에서는 보조방전에 의해 어드레스 펄스폭을 줄일 수 있으므로 싱글스캔으로도 고속 어드레스가 가능하게 된다.Referring to the driving method of the discharge cells having such a configuration, first, the reset discharge is generated by supplying the reset pulse to the scan / sustain electrode 34 or the common sustain electrode 36 so that the wall charges are returned inside the discharge cells. It is left to be uniform so as not to cause a discharge. Following the reset discharge, a priming pulse is supplied to the auxiliary electrode 38 to generate an auxiliary discharge between the common sustain electrodes 36 adjacent thereto. The charged particles generated by the auxiliary discharge are supplied to adjacent discharge cells including the auxiliary electrode 38 to assist subsequent address discharge. Subsequently, by applying a scan pulse to the scan / sustain electrode 34 and a data pulse to the address electrode 48, an address discharge using the charged particles generated by the auxiliary discharge occurs. In this case, the address discharge is generated quickly by the charged particles by the secondary discharge, thereby reducing the address pulse (scan pulse and data pulse), which has to maintain a pulse width of about 2.5 to 3 ms, for a stable address discharge. It becomes possible. As described above, in the present invention, since the address pulse width can be reduced by the auxiliary discharge, a high-speed address can be achieved even with a single scan.

도 7은 본 발명의 다른 실시 예에 따른 PDP의 평면도를 도시한 것이고, 도 8a 및 도 8b는 도 7에 도시된 PDP에서의 보조방전 및 어드레스 방전을 단계적으로 도시한 단면도이다. 도 7 내지 도 8b에 있어서, PDP는 상부기판(54) 상에 나란하게 형성되어진 주사/유지 전극(56) 및 공통유지 전극(58)과, 공통유지 전극(58) 사이에 형성되어진 제1 및 제2 보조전극(60, 62)을 구비한다. 주사/유지 전극(56) 및 공통유지 전극(58)은 방전셀라인, 즉 주사라인 마다 형성된다. 주사/유지 전극(56)은 가시광 투과를 위하여 투명전극물질(예를 들면, ITO)로 이루어진 투명전극(56A)과, 투명전극(56A)의 저항성분을 낮추기 위하여 금속물질로 이루어진 버스전극(56B)으로 구성된다. 공통유지 전극(58) 역시 가시광 투과를 위한 투명전극(58A)과, 투명전극(58A)의 저항성분을 낮추기 위한 버스전극(58B)으로 구성된다. 이러한 주사/유지 전극(56)의 투명전극(56A)은 공통유지전극(58)의 투명전극(58A)과 인접하게 배치된다. 제1 및 제2 보조전극(60, 62)은 인접한 라인의 공통유지 전극(58)과 주사/유지 전극(56) 사이, 즉 인접한 두 주사라인에 걸쳐서 형성된다. 특히, 제1 및 제2 보조전극(60, 62)은 유전층(64)을 사이에 두고 적층된다. 다시 말하여, 상기 주사/유지 전극(56) 및 공통유지전극(58)과 제1보조전극(60)은 상부기판(54) 상에 나란하게 형성되고, 그 위에 제1 유전층(64)이 형성된다. 제1 유전층(64) 상에 상기 제1 보조전극(60)과 대향하게 되는 제2 보조전극(62)이 형성되고, 그 위에 제2 유전층(66)과 보호막(68)이 적층된다. 대향하게 형성되어진 제1 및 제2 보조전극(60, 62)은 보조방전을 발생시켜 그 제1 및 제2 보조전극들(60, 62)을 포함하는 방전셀들의 어드레스방전에 도움을 주는 하전입자들을 공급하게 된다. 여기서, 제1 및 제2 보조전극(60, 62)은 그들에 인접한 주방전 전극, 즉 주사/유지 전극(56) 및 공통유지전극(58)과 가능한한 멀리 떨어지게 배치하여 독립적으로 보조방전이 발생되게 함으로써 주방전 전극(56, 58) 쪽으로 보조방전이 전이되는 것을 방지할 수 있게 한다. 이는 주방전 전극(56, 58) 쪽으로 보조방전이 전이되는 경우 주방전 전극(56, 58) 상에 잔류하던 벽전하가 줄어들게 됨으로써 후속의 어드레스전압 및 방전유지를 위한 유지전압을 증가시켜야 하기 때문이다. 또한, 보조방전이 주방전 전극(56, 58)을 따라 전이되는 경우 디스플레이와는 상관없는 가시광량이 증대되어 컨트라스트가 저하되는 문제점이 초래되기 때문이다. 이러한 상부기판(54)에 대향하게 배치되는 하부기판 상에는 전술한 도 5와 같이 어드레스전극 및 격벽과 형광체가 형성된다.7 is a plan view illustrating a PDP according to another embodiment of the present invention, and FIGS. 8A and 8B are cross-sectional views illustrating auxiliary discharges and address discharges in the PDP shown in FIG. 7 to 8B, the PDP is formed of the scan / hold electrode 56 and the common hold electrode 58 formed side by side on the upper substrate 54, and the first and the first and the common hold electrodes 58 formed therebetween. Second auxiliary electrodes 60 and 62 are provided. The scan / hold electrode 56 and the common sustain electrode 58 are formed for each discharge cell line, that is, for each scan line. The scan / hold electrode 56 includes a transparent electrode 56A made of a transparent electrode material (eg, ITO) for transmitting visible light, and a bus electrode 56B made of a metal material to lower the resistance component of the transparent electrode 56A. It is composed of The common holding electrode 58 also includes a transparent electrode 58A for transmitting visible light and a bus electrode 58B for lowering the resistance component of the transparent electrode 58A. The transparent electrode 56A of the scan / hold electrode 56 is disposed adjacent to the transparent electrode 58A of the common sustain electrode 58. The first and second auxiliary electrodes 60 and 62 are formed between the common sustain electrode 58 and the scan / sustain electrode 56 of the adjacent line, that is, the two adjacent scan lines. In particular, the first and second auxiliary electrodes 60 and 62 are stacked with the dielectric layer 64 interposed therebetween. In other words, the scan / hold electrode 56, the common sustain electrode 58, and the first auxiliary electrode 60 are formed on the upper substrate 54 side by side, and the first dielectric layer 64 is formed thereon. do. A second auxiliary electrode 62 is formed on the first dielectric layer 64 to face the first auxiliary electrode 60, and the second dielectric layer 66 and the passivation layer 68 are stacked thereon. The oppositely formed first and second auxiliary electrodes 60 and 62 generate auxiliary discharges to help charge discharge of the discharge cells including the first and second auxiliary electrodes 60 and 62. Will supply them. Here, the first and second auxiliary electrodes 60 and 62 are disposed as far apart as possible from the discharge electrodes adjacent to them, that is, the scan / hold electrode 56 and the common sustain electrode 58, so that auxiliary discharges are independently generated. By doing so, it is possible to prevent the secondary discharge from being transferred toward the discharging electrodes 56 and 58. This is because the wall charge remaining on the discharge electrodes 56 and 58 is reduced when the auxiliary discharge is transferred toward the discharge electrodes 56 and 58, so that the address voltage and the sustain voltage for sustaining the discharge must be increased. . In addition, when the auxiliary discharge is transferred along the discharge electrodes 56 and 58, the amount of visible light irrelevant to the display is increased, resulting in a problem of low contrast. On the lower substrate disposed to face the upper substrate 54, an address electrode, a partition, and a phosphor are formed as shown in FIG. 5.

이러한 구성을 가지는 방전셀들에서의 구동방법을 살펴보면, 우선 주사/유지 전극(56) 또는 공통유지전극(58)에 리셋펄스를 공급하여 리셋방전이 발생되게 함으로써 벽전하가 방전셀들의 내부에 오방전을 일으키지 않을 정도로 균일하게 잔류하게 한다. 이러한 리셋방전에 이어 제1 및 제2 보조전극(60, 62)에 프라이밍펄스를 공급하여 도 8a에 도시된 바와 같이 그 제1 및 제2 보조전극(60, 62) 사이에서 전압차에 의한 보조방전이 발생되게 한다. 이 보조방전에 의해 생성되어진 하전입자들은 상기 제1 및 제2 보조전극(60, 62)을 포함하는 인접 방전셀들에 공급되어 후속 어드레스방전에 도움을 주게 된다. 이어서, 주사/유지 전극(56)에 주사펄스를 인가함과 아울러 어드레스전극에 데이터펄스를 인가함으로써 상기 보조방전에 의해 발생되어진 하전입자들을 이용한 어드레스방전이 발생하게 된다. 이 경우, 상기 보조방전에 의해 어드레스방전이 빨리 발생됨으로써 어드레스 펄스폭을 줄일 수 있으므로 싱글스캔으로도 고속 어드레스가 가능하게 된다.Referring to the driving method of the discharge cells having such a configuration, first, the reset discharge is generated by supplying the reset pulse to the scan / sustain electrode 56 or the common sustain electrode 58 so that the wall charges are transferred into the discharge cells. It is left to be uniform so as not to cause a discharge. Subsequent to the reset discharge, priming pulses are supplied to the first and second auxiliary electrodes 60 and 62 to assist with the voltage difference between the first and second auxiliary electrodes 60 and 62 as shown in FIG. 8A. Allow discharge to occur. The charged particles generated by the auxiliary discharge are supplied to adjacent discharge cells including the first and second auxiliary electrodes 60 and 62 to assist subsequent address discharge. Subsequently, by applying a scan pulse to the scan / sustain electrode 56 and a data pulse to the address electrode, an address discharge using the charged particles generated by the auxiliary discharge occurs. In this case, since the address discharge is generated early by the auxiliary discharge, the address pulse width can be reduced, so that a high speed address can be achieved even with a single scan.

상술한 바와 같이, 본 발명에 따른 PDP에 의하면 인접한 두 주사라인에 걸쳐 형성되어진 보조전극에 의해 보조방전을 발생시켜 하전입자들을 인접한 두 주사라인에 공급함으로써 종래보다 짧은 어드레스 펄스로도 안정된 어드레스방전을 발생시킬 수 있게 된다. 이에 따라, 본 발명에 따른 PDP에서는 어드레스 펄스폭 감소로 고속 어드레스가 가능하게 됨으로써 그 어드레스기간이 감소되는 만큼 방전유지기간이 증대되어 휘도를 향상시킬 수 있게 된다. 나아가, 본 발명에 따른 PDP에 의하면 주사라인 수가 증가되는 고해상도 PDP에서도 싱글스캔으로 고속 어드레스가 가능하게 되므로 종래의 화면분할방식에 비하여 제조원가를 절감할 수 있게 된다. 특히, 본 발명에 따른 PDP에서는 보조방전이 주방전 전극 쪽으로 전이되는 것을 방지하여 그 방전전이에 의한 벽전하 감소 및 컨트라스트 저하를 억제할 수 있게 된다.As described above, according to the PDP according to the present invention, an auxiliary discharge is generated by an auxiliary electrode formed over two adjacent scanning lines to supply charged particles to two adjacent scanning lines, thereby providing stable address discharge with a shorter address pulse. It can be generated. Accordingly, in the PDP according to the present invention, the high-speed address is enabled by reducing the address pulse width, so that the discharge sustain period is increased as the address period is decreased, thereby improving the luminance. Furthermore, according to the PDP according to the present invention, even in a high resolution PDP in which the number of scanning lines is increased, a high-speed address is possible with a single scan, and thus manufacturing cost can be reduced as compared with the conventional screen division method. In particular, in the PDP according to the present invention, it is possible to prevent the secondary discharge from being transferred to the discharge electrode and to suppress the wall charge reduction and the contrast decrease due to the discharge transition.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.Those skilled in the art will appreciate that various changes and modifications can be made without departing from the technical spirit of the present invention. Therefore, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification but should be defined by the claims.

Claims (6)

다수개의 방전셀들을 구비하는 플라즈마 디스플레이 패널에 있어서,In the plasma display panel having a plurality of discharge cells, 상기 방전셀들 각각은 유지방전을 위해 제1 기판 상에 나란하게 형성된 주사/유지 전극 및 공통유지 전극과; 상기 주사/유지 전극과 어드레스 방전을 위해 제2 기판 상에 형성된 어드레스 전극을 구비하고;Each of the discharge cells includes a scan / maintenance electrode and a common sustain electrode formed side by side on a first substrate for sustain discharge; An address electrode formed on the second substrate for address discharge and the scan / hold electrode; 상기 주사/유지 전극과 공통유지 전극은 인접한 방전셀의 주사/유지 전극 및 공통유지 전극과 대칭되도록 배치되고;The scan / sustain electrodes and the common sustain electrodes are arranged to be symmetrical with the scan / sustain electrodes and common sustain electrodes of adjacent discharge cells; 인접한 공통유지 전극들 사이에서 인접한 방전셀들에 공유되도록 형성되어 그 인접한 공통유지 전극들과 상기 어드레스 방전에 이용되어질 하전입자들을 생성하는 보조방전을 동시에 발생시키기 위한 보조전극을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.And an auxiliary electrode formed to be shared by adjacent discharge cells between adjacent common holding electrodes to simultaneously generate auxiliary discharges that generate the adjacent common holding electrodes and charged particles to be used for the address discharge. Plasma display panel. 제 1 항에 있어서,The method of claim 1, 상기 주사/유지전극은 투명전극과 그의 일측부에 접촉된 버스전극으로 구성되고,The scan / sustain electrode is composed of a transparent electrode and a bus electrode in contact with one side thereof, 상기 공통유지전극은 주사/유지전극과 대칭적으로 배치된 제1 투명전극 및 버스전극과, 상기 버스전극과 접촉되어 상기 보조전극 쪽에 배치된 제2 투명전극으로 구성된 것을 특징으로 하는 플라즈마 디스플레이 패널.And the common sustain electrode comprises a first transparent electrode and a bus electrode symmetrically disposed with a scan / sustain electrode, and a second transparent electrode disposed in contact with the bus electrode and disposed on the auxiliary electrode side. 제 1 항에 있어서,The method of claim 1, 상기 공통유지전극 쪽으로 상기 보조방전이 전이되는 것을 방지하기 위해 형성된 보조격벽을 더 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.And an auxiliary barrier rib formed to prevent the auxiliary discharge from being transferred toward the common sustain electrode. 다수개의 방전셀들을 구비하는 플라즈마 디스플레이 패널에 있어서,In the plasma display panel having a plurality of discharge cells, 상기 방전셀들 각각은 유지방전을 위해 제1 기판 상에 나란하게 형성된 주사/유지 전극 및 공통유지 전극과; 상기 주사/유지 전극과 어드레스 방전을 위해 제2 기판 상에 형성된 어드레스 전극을 구비하고;Each of the discharge cells includes a scan / maintenance electrode and a common sustain electrode formed side by side on a first substrate for sustain discharge; An address electrode formed on the second substrate for address discharge and the scan / hold electrode; 인접한 방전셀들에 공유되면서 유전체를 사이에 두고 상하로 중첩되게 형성되어 상기 어드레스 방전에 이용되어질 하전입자들을 생성하는 보조방전을 발생시키기 위한 보조전극쌍을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.And an auxiliary electrode pair for generating an auxiliary discharge which is shared between adjacent discharge cells and overlaps vertically with a dielectric interposed therebetween to generate charged particles to be used for the address discharge. 삭제delete 삭제delete
KR1020000013042A 2000-03-15 2000-03-15 Plasma Display Panel KR100359570B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000013042A KR100359570B1 (en) 2000-03-15 2000-03-15 Plasma Display Panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000013042A KR100359570B1 (en) 2000-03-15 2000-03-15 Plasma Display Panel

Publications (2)

Publication Number Publication Date
KR20010091392A KR20010091392A (en) 2001-10-23
KR100359570B1 true KR100359570B1 (en) 2002-11-07

Family

ID=19655391

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000013042A KR100359570B1 (en) 2000-03-15 2000-03-15 Plasma Display Panel

Country Status (1)

Country Link
KR (1) KR100359570B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005100869A (en) * 2003-09-25 2005-04-14 Pioneer Plasma Display Corp Plasma display and its drive method

Also Published As

Publication number Publication date
KR20010091392A (en) 2001-10-23

Similar Documents

Publication Publication Date Title
KR100341313B1 (en) Plasma Display Panel And Apparatus And Method Of Driving The Same
KR100337882B1 (en) Method for driving plasma display panel
KR100421487B1 (en) Driving Method of Plasma Display Panel
KR100472367B1 (en) Plasma display panel and method of driving the same
KR100330033B1 (en) Method for Driving Plasma Display Panel
KR100359016B1 (en) Plasma Display Panel and Method of Driving the same
KR100359570B1 (en) Plasma Display Panel
KR100359021B1 (en) Method of Driving Plasma Display Panel
KR100336606B1 (en) Plasma Display Panel and Method of Driving the Same
KR100330031B1 (en) Method for Driving Plasma Display Panel
KR20100022381A (en) Plasma display apparatus
KR100359017B1 (en) Method for Driving Plasma Display Panel
KR100323972B1 (en) Plasma Display Panel And Driving Method Thereof
KR100579332B1 (en) Electrode Structure Plasma Display Panel
KR100481215B1 (en) Plasma display panel and driving method thereof
KR100324263B1 (en) Plasma Display Panel and Method of Driving the same
KR100381049B1 (en) Apparatus and Method of Driving Plasma Display Panel
KR100359572B1 (en) Plasma Display Panel
KR100667109B1 (en) Plasma Display Panel and Driving Method thereof
KR100364398B1 (en) Plasma Display Panel and Driving Method Thereof
KR100336608B1 (en) Plasma Display Panel and Apparatus and Method Of Driving the same
KR100373534B1 (en) Driving Method of Plasma Display Panel
KR20010104080A (en) Plasma display panel and driving method thereof
KR100373529B1 (en) Plasma Display Panel and Driving Method Thereof
KR20010087719A (en) Plasma display panel and driving method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070918

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee