KR100359016B1 - Plasma Display Panel and Method of Driving the same - Google Patents

Plasma Display Panel and Method of Driving the same Download PDF

Info

Publication number
KR100359016B1
KR100359016B1 KR1020000013043A KR20000013043A KR100359016B1 KR 100359016 B1 KR100359016 B1 KR 100359016B1 KR 1020000013043 A KR1020000013043 A KR 1020000013043A KR 20000013043 A KR20000013043 A KR 20000013043A KR 100359016 B1 KR100359016 B1 KR 100359016B1
Authority
KR
South Korea
Prior art keywords
electrode
discharge
sustain
auxiliary
address
Prior art date
Application number
KR1020000013043A
Other languages
Korean (ko)
Other versions
KR20010091393A (en
Inventor
유준영
김환유
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020000013043A priority Critical patent/KR100359016B1/en
Publication of KR20010091393A publication Critical patent/KR20010091393A/en
Application granted granted Critical
Publication of KR100359016B1 publication Critical patent/KR100359016B1/en

Links

Classifications

    • AHUMAN NECESSITIES
    • A61MEDICAL OR VETERINARY SCIENCE; HYGIENE
    • A61LMETHODS OR APPARATUS FOR STERILISING MATERIALS OR OBJECTS IN GENERAL; DISINFECTION, STERILISATION OR DEODORISATION OF AIR; CHEMICAL ASPECTS OF BANDAGES, DRESSINGS, ABSORBENT PADS OR SURGICAL ARTICLES; MATERIALS FOR BANDAGES, DRESSINGS, ABSORBENT PADS OR SURGICAL ARTICLES
    • A61L2/00Methods or apparatus for disinfecting or sterilising materials or objects other than foodstuffs or contact lenses; Accessories therefor
    • A61L2/02Methods or apparatus for disinfecting or sterilising materials or objects other than foodstuffs or contact lenses; Accessories therefor using physical phenomena
    • A61L2/08Radiation
    • A61L2/10Ultraviolet radiation
    • AHUMAN NECESSITIES
    • A47FURNITURE; DOMESTIC ARTICLES OR APPLIANCES; COFFEE MILLS; SPICE MILLS; SUCTION CLEANERS IN GENERAL
    • A47LDOMESTIC WASHING OR CLEANING; SUCTION CLEANERS IN GENERAL
    • A47L23/00Cleaning footwear
    • A47L23/20Devices or implements for drying footwear, also with heating arrangements
    • AHUMAN NECESSITIES
    • A61MEDICAL OR VETERINARY SCIENCE; HYGIENE
    • A61LMETHODS OR APPARATUS FOR STERILISING MATERIALS OR OBJECTS IN GENERAL; DISINFECTION, STERILISATION OR DEODORISATION OF AIR; CHEMICAL ASPECTS OF BANDAGES, DRESSINGS, ABSORBENT PADS OR SURGICAL ARTICLES; MATERIALS FOR BANDAGES, DRESSINGS, ABSORBENT PADS OR SURGICAL ARTICLES
    • A61L2202/00Aspects relating to methods or apparatus for disinfecting or sterilising materials or objects
    • A61L2202/10Apparatus features
    • A61L2202/11Apparatus for generating biocidal substances, e.g. vaporisers, UV lamps
    • AHUMAN NECESSITIES
    • A61MEDICAL OR VETERINARY SCIENCE; HYGIENE
    • A61LMETHODS OR APPARATUS FOR STERILISING MATERIALS OR OBJECTS IN GENERAL; DISINFECTION, STERILISATION OR DEODORISATION OF AIR; CHEMICAL ASPECTS OF BANDAGES, DRESSINGS, ABSORBENT PADS OR SURGICAL ARTICLES; MATERIALS FOR BANDAGES, DRESSINGS, ABSORBENT PADS OR SURGICAL ARTICLES
    • A61L2202/00Aspects relating to methods or apparatus for disinfecting or sterilising materials or objects
    • A61L2202/10Apparatus features
    • A61L2202/14Means for controlling sterilisation processes, data processing, presentation and storage means, e.g. sensors, controllers, programs

Landscapes

  • Health & Medical Sciences (AREA)
  • Epidemiology (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Animal Behavior & Ethology (AREA)
  • General Health & Medical Sciences (AREA)
  • Public Health (AREA)
  • Veterinary Medicine (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 고속 구동을 가능하게 하는 플라즈마 디스플레이 패널 및 그의 구동 방법에 관한 것이다.The present invention relates to a plasma display panel and a driving method thereof for enabling high speed driving.

본 발명의 플라즈마 디스플레이 패널은 방전셀 각각에 포함되어진 유지전극쌍 및 어드레스전극과, 인접한 주사라인 사이에 위치하며 유지전극쌍 중 공통유지전극과 보조방전을 일으키기 위한 보조전극을 구비하고, 공통유지전극은 보조전극에 인접하게 배치되는 버스전극과, 유지전극쌍 중 주사/유지 전극에 인접하게 배치되는 투명전극과, 버스전극과 투명전극에 접속되어진 패드전극으로 구성된 것을 특징으로 한다.The plasma display panel of the present invention includes a sustain electrode pair and an address electrode included in each of the discharge cells, and a common sustain electrode among the sustain electrode pairs and an auxiliary electrode for causing an auxiliary discharge. Is composed of a bus electrode disposed adjacent to the auxiliary electrode, a transparent electrode disposed adjacent to the scan / hold electrode among the sustain electrode pairs, and a pad electrode connected to the bus electrode and the transparent electrode.

본 발명에 의하면 인접한 두 주사라인에 걸쳐 형성되어진 보조전극에 의해 보조방전을 발생시켜 하전입자들을 인접한 두 주사라인에 공급함으로써 종래보다 짧은 어드레스 펄스로도 안정된 어드레스방전을 발생시켜 고속 어드레스가 가능하게 된다.According to the present invention, by generating an auxiliary discharge by the auxiliary electrodes formed over two adjacent scanning lines and supplying charged particles to two adjacent scanning lines, a stable address discharge can be generated even with a shorter address pulse than in the related art, thereby enabling high-speed addressing. .

Description

플라즈마 디스플레이 패널 및 그 구동방법{Plasma Display Panel and Method of Driving the same}Plasma Display Panel and Method of Driving the Same

본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히 고속 구동을 가능하게 하는 플라즈마 디스플레이 패널 및 그의 구동 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a plasma display panel, and more particularly, to a plasma display panel and a driving method thereof for enabling high speed driving.

최근, 평판 디스플레이 장치로서 대형패널의 제작이 용이한 플라즈마 디스플레이 패널(이하 "PDP"라 함)이 주목받고 있다. PDP로는 도 1에 도시된 바와 같이 3전극을 구비하고 교류전압에 의해 구동되는 3전극 교류 면방전형 PDP가 대표적이다.Recently, a plasma display panel (hereinafter referred to as "PDP"), which is easy to manufacture a large panel, has attracted attention as a flat panel display device. As a PDP, a three-electrode AC surface discharge type PDP having three electrodes and driven by an alternating voltage is typical.

도 1을 참조하면, 3전극 교류 면방전형 PDP의 방전셀은 상부기판(10) 상에 형성되어진 주사/유지전극(12Y) 및 공통유지전극(12Z)과, 하부기판(18) 상에 형성되어진 어드레스전극(20X)을 구비한다. 주사/유지전극(12Y)과 공통유지전극(12Z)이 나란하게 형성된 상부기판(10)에는 상부 유전층(14)과 보호막(16)이 적층된다. 상부 유전층(14)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전층(14)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(16)으로는 통상 산화마그네슘(MgO)이 이용된다. 어드레스전극(20X)이 형성된 하부기판(18) 상에는 하부 유전층(22)과 격벽(24)이 형성되며, 하부 유전층(22)과 격벽(24) 표면에는 형광체(26)가 도포된다. 어드레스전극(20X)은 주사/유지전극(12Y) 및 공통유지전극(12Z)과 교차되는 방향으로 형성된다. 격벽(24)은 어드레스전극(20X)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체(26)는 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상/하판과 격벽 사이에 마련된 방전공간에는 가스방전을 위한 불활성 가스가 주입된다.Referring to FIG. 1, a discharge cell of a three-electrode alternating surface discharge type PDP is formed on a scan / hold electrode 12Y and a common sustain electrode 12Z formed on an upper substrate 10, and a lower substrate 18. An address electrode 20X is provided. The upper dielectric layer 14 and the passivation layer 16 are stacked on the upper substrate 10 having the scan / suspension electrode 12Y and the common sustain electrode 12Z side by side. Wall charges generated during plasma discharge are accumulated in the upper dielectric layer 14. The protective layer 16 prevents damage to the upper dielectric layer 14 due to sputtering generated during plasma discharge, and increases emission efficiency of secondary electrons. As the protective film 16, magnesium oxide (MgO) is usually used. The lower dielectric layer 22 and the partition wall 24 are formed on the lower substrate 18 on which the address electrode 20X is formed, and the phosphor 26 is coated on the surfaces of the lower dielectric layer 22 and the partition wall 24. The address electrode 20X is formed in the direction crossing the scan / sustain electrode 12Y and the common sustain electrode 12Z. The partition wall 24 is formed in parallel with the address electrode 20X to prevent ultraviolet rays and visible light generated by the discharge from leaking to the adjacent discharge cells. The phosphor 26 is excited by ultraviolet rays generated during plasma discharge to generate visible light of any one of red, green, and blue. Inert gas for gas discharge is injected into the discharge space provided between the upper and lower plates and the partition wall.

이러한 방전셀은 도 2에 도시된 바와 같이 매트릭스로 형태로 배치된다. 도 2에서 방전셀(1)은 주사/유지 전극라인(Y1 내지 Ym), 공통 유지 전극라인(Z1 내지 Zm) 및 어드레스 전극라인(X1 내지 Xn)의 교차부에 마련된다. 주사/유지 전극라인(Y1 내지 Ym)은 순차적으로 구동되고, 공통 유지 전극라인(Z)은 공통적으로 구동된다. 어드레스 전극라인들(X1 내지 Xn)은 기수번째 라인들과 우수번째 라인들로 분할되어 구동된다.These discharge cells are arranged in the form of a matrix as shown in FIG. In FIG. 2, the discharge cells 1 are provided at the intersections of the scan / sustain electrode lines Y1 to Ym, the common sustain electrode lines Z1 to Zm, and the address electrode lines X1 to Xn. The scan / sustain electrode lines Y1 to Ym are sequentially driven, and the common sustain electrode line Z is commonly driven. The address electrode lines X1 to Xn are driven by being divided into odd-numbered lines and even-numbered lines.

이러한 3전극 교류 면방전형 PDP는 다수개의 서브필드로 분리되어 구동되고, 각 서브필드기간에는 비디오 데이터의 가중치에 비례시킨 횟수의 발광이 진행됨으로써 계조표시가 행해지게 된다. 실례로, 8비트의 비디오 데이터를 이용하여 256 계조로 화상이 표시되는 경우 각 방전셀(1)에서의 1 프레임 표시 기간(예를 들면, 1/60초=약 16.7msec)은 도 3에 도시된 바와 같이 8개의 서브 필드(SF1 내지 SF8)로 분할하게 된다. 각 서브 필드(SF1 내지 SF8)는 다시 리셋 기간, 어드레스 기간 및 유지기간으로 분할하고, 그 유지기간에 1:2:4:8:…:128의 비율로 가중치를 부여하게 된다. 여기서, 리셋기간은 방전셀을 초기화하는 기간이고, 어드레스기간은 비디오데이터의 논리값에 따라 선택적인 어드레스방전이 발생하게 하는 기간이며, 유지기간은 상기 어드레스방전이 발생된 방전셀에서 방전이 유지되게 하는 기간이다. 리셋 기간과 어드레스기간은 각 서브필드 기간에 동일하게 할당된다.The three-electrode AC surface discharge type PDP is driven by being divided into a plurality of subfields, and gray scale display is performed by emitting light a number of times proportional to the weight of video data in each subfield period. For example, when an image is displayed in 256 gray scales using 8-bit video data, one frame display period (for example, 1/60 second = about 16.7 msec) in each discharge cell 1 is shown in FIG. As shown in the figure, the data is divided into eight subfields SF1 to SF8. Each subfield SF1 to SF8 is further divided into a reset period, an address period and a sustain period, and 1: 2: 4: 8:... The weight is given at the ratio of 128. Here, the reset period is a period for initializing the discharge cells, the address period is a period during which selective address discharge occurs according to the logic value of the video data, and the sustain period is such that discharge is maintained in the discharge cells in which the address discharge has occurred. It is a period. The reset period and the address period are equally assigned to each subfield period.

도 4를 참조하면, 종래의 PDP 구동방법에 따라 임의의 서브필드 기간동안 도 2에 도시된 PDP에 공급되는 구동파형도가 도시되어 있다. 우선, 도시하지 않은 리셋기간에서는 주사/유지 전극라인들(Y1 내지 Ym)과 공통유지 전극라인들(Z1 내지 Zm)에 공통적으로 라이팅펄스를 공급하여 모든 방전셀들에서 방전이 발생되게 함으로써 모든 방전셀들은 초기화된다. 이러한 리셋기간에 이어 어드레스기간에서는 주사/유지 전극라인들(Y1 내지 Ym)에 순차적으로 주사펄스(SP)를 공급함과 아울러 그 주사펄스(SP)에 동기되는 데이터펄스(DP)를 어드레스전극라인들(X1 내지 Xn)에 공급함으로써 선택적인 어드레스방전이 발생되게 한다. 이어서, 방전유지기간에서 주사/유지 전극라인들(Y1 내지 Ym)과 공통유지 전극라인들(Z1 내지 Zm)에 교번적으로 유지펄스(SUSP)를 교번적으로 공급함으로써 상기 어드레스방전이 발생된 방전셀들에서 방전이 소정의 기간동안 유지되게 한다.4, a driving waveform diagram supplied to the PDP shown in FIG. 2 during an arbitrary subfield period is shown according to the conventional PDP driving method. First, in the reset period (not shown), all the discharges are generated by supplying writing pulses to the scan / hold electrode lines Y1 to Ym and the common sustain electrode lines Z1 to Zm to generate discharge in all discharge cells. The cells are initialized. Following the reset period, in the address period, the scan pulse SP is sequentially supplied to the scan / sustain electrode lines Y1 to Ym, and the data pulse DP synchronized with the scan pulse SP is applied to the address electrode lines. Supplying to (X1 to Xn) causes selective address discharge to occur. Subsequently, in the discharge sustain period, the address discharge is generated by alternately supplying the sustain pulse SUSP to the scan / hold electrode lines Y1 to Ym and the common sustain electrode lines Z1 to Zm. The discharge in the cells is maintained for a predetermined period of time.

이러한 서브필드 구동방법에서는 휘도에 기여하지 않는 리셋기간과 어드레스기간이 차지하는 시간에 의해 방전유지기간이 그 만큼 줄어들게 되므로 휘도가 낮은 문제점이 있다. 예를 들어, 480 개의 주사라인을 싱글스캔(single scan) 하는 경우 한 프레임 내에서 필요한 어드레스 기간은 1라인 주사시간(즉, 주사펄스의 폭)×480 주사라인×8 서브필드를 필요로 하게 된다. 확실한 어드레스 방전을 위해 3㎲ 정도의 펄스폭을 가지는 주사펄스를 사용하는 경우 어드레스기간으로는 총 11.52㎳가 소요되고 리셋기간까지 포함한다면 13㎳ 이상이 소요되므로 한 프레임 내에서 방전유지기간에 할당될 수 있는 시간은 16.67㎳-13㎳로 절대적으로 부족하여 휘도가 낮은 문제점이 있다. 나아가, 주사라인 수가 늘어나는 고해상도의 PDP에 종래의 PDP 구동방법을 이용하는 경우 어드레스기간의 증가에 의해 방전유지기간이 더욱 부족하게 되어 디스플레이 자체가 불가능해지게 된다. 여기서, 어드레스기간의 단축을 위해 주사펄스의 폭의 줄이는 방법을 고려할 수 있으나 주사펄스의 폭을 2.5㎲ 이하로 줄이는 경우 PDP 고유의 특성인 방전 지연 현상에 의해 오방전이 발생할 우려가 있다.In such a subfield driving method, since the discharge sustain period is reduced by the time occupied by the reset period and the address period which do not contribute to the luminance, there is a problem of low luminance. For example, in the case of single scan of 480 scan lines, an address period required in one frame requires one line scan time (i.e., width of scan pulse) x 480 scan lines x 8 subfields. . In the case of using a scanning pulse having a pulse width of about 3 ms for sure address discharge, a total of 11.52 ms is required for the address period, and 13 ms or more are required for including the reset period. There is a problem that the brightness is low because the time can be 16.67㎳-13㎳ absolutely short. Furthermore, when the conventional PDP driving method is used for a high-resolution PDP in which the number of scan lines is increased, the discharge sustaining period becomes shorter due to the increase in the address period, thereby making the display itself impossible. In this case, a method of reducing the width of the scanning pulse may be considered to shorten the address period. However, when the width of the scanning pulse is reduced to 2.5 μs or less, there is a possibility that erroneous discharge may occur due to a discharge delay phenomenon inherent to PDP.

이러한 PDP의 문제점을 해결하기 위하여, 고속 어드레싱으로 어드레스기간을 줄이기 위한 방법들이 제안되고 있다. 종래의 고속 어드레싱 방법들 중 패널을 상하로 분할하여 동시에 구동함으로써 어드레스 기간을 1/2로 단축하는 방법이 있다. 그러나, 이 화면분할 구동방법에서는 주사/유지 전극라인들 및 어드레스전극라인들을 상하로 분할하여 구동해야 하므로 구동 드라이버 IC의 수가 두배로 증가함으로써 PDP의 제조 원가가 상승되는 단점이 있다.In order to solve this problem of PDP, methods for reducing the address period by fast addressing have been proposed. Among the conventional high speed addressing methods, there is a method of dividing the panel up and down and simultaneously driving the address period by 1/2. However, in this screen division driving method, the scan / sustain electrode lines and the address electrode lines must be divided up and down to drive, so that the manufacturing cost of the PDP is increased by doubling the number of driving driver ICs.

따라서, 본 발명의 목적은 보조방전을 이용하여 고속 어드레싱이 가능하게 하는 PDP 및 그 구동방법을 제공하는 것이다.Accordingly, it is an object of the present invention to provide a PDP and its driving method which enable high-speed addressing using auxiliary discharge.

본 발명의 다른 목적은 보조방전이 주방전을 일으키는 전극 쪽으로 전이되는 것을 방지할 수 있는 PDP를 제공하는 것이다.Another object of the present invention is to provide a PDP that can prevent the secondary discharge from being transferred to the electrode causing the discharge.

도 1은 종래의 3전극 교류 면방전 플라즈마 디스플레이 패널의 방전셀 구조를 도시한 사시도.1 is a perspective view showing a discharge cell structure of a conventional three-electrode AC surface discharge plasma display panel.

도 2는 도 1에 도시된 방전셀들을 포함하는 플라즈마 디스플레이 패널의 전체적인 전극배치도.FIG. 2 is an overall electrode arrangement diagram of a plasma display panel including the discharge cells shown in FIG. 1.

도 3은 통상의 서브필드 구동방법을 설명하기 위한 한 프레임 구성도.3 is a frame configuration diagram for explaining a conventional subfield driving method.

도 4는 종래의 플라즈마 디스플레이 패널 구동방법에서의 구동파형도.4 is a driving waveform diagram of a conventional plasma display panel driving method.

도 5는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 단면도.5 is a cross-sectional view of a plasma display panel according to an embodiment of the present invention.

도 6은 도 5에 도시된 플라즈마 디스플레이 패널의 평면도.FIG. 6 is a plan view of the plasma display panel shown in FIG. 5; FIG.

도 7은 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널의 단면도.7 is a cross-sectional view of a plasma display panel according to another embodiment of the present invention.

도 8은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널 구동방법에서의 구동파형도.8 is a driving waveform diagram of a plasma display panel driving method according to an embodiment of the present invention;

도 9a 내지 도 9f는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구동 메카니즘을 단계적으로 설명하기 위한 단면도.9A to 9F are cross-sectional views for explaining stepwise the driving mechanism of the plasma display panel according to the embodiment of the present invention;

< 도면의 주요 부분에 대한 부호의 설명 ><Description of Symbols for Main Parts of Drawings>

10, 32 : 상부기판 12Y, Y : 주사/유지 전극10, 32: upper substrate 12Y, Y: scan / hold electrode

12Z, Z : 공통 유지전극 14, 40 : 상부 유전층12Z, Z: common sustain electrode 14, 40: upper dielectric layer

16, 42 : 보호막 18, 44 : 하부기판16, 42: protective film 18, 44: lower substrate

20X, X : 어드레스전극 22 : 하부 유전층20X, X: address electrode 22: lower dielectric layer

24, 50 : 격벽 26, 48 : 형광체24, 50: bulkhead 26, 48: phosphor

1 : 방전셀 30 : PDP1: discharge cell 30: PDP

34A, 36A, 52A, 54A : 투명전극 34B, 36B, 52B, 54B : 버스전극34A, 36A, 52A, 54A: transparent electrode 34B, 36B, 52B, 54B: bus electrode

34C, 36C, 521C, 54C : 패드전극34C, 36C, 521C, 54C: pad electrode

상기 목적들을 달성하기 위하여, 본 발명에 따른 PDP는 방전셀 각각에 포함되어진 유지전극쌍 및 어드레스전극과, 인접한 주사라인 사이에 위치하며 유지전극쌍 중 공통유지전극과 보조방전을 일으키기 위한 보조전극을 구비하고, 공통유지전극은 보조전극에 인접하게 배치되는 버스전극과, 유지전극쌍 중 주사/유지 전극에 인접하게 배치되는 투명전극과, 버스전극과 투명전극에 접속되어진 패드전극으로 구성된 것을 특징으로 한다.In order to achieve the above objects, a PDP according to the present invention includes a sustain electrode pair and an address electrode included in each of the discharge cells, a common holding electrode among the sustain electrode pairs, and an auxiliary electrode for generating an auxiliary discharge. The common holding electrode includes a bus electrode disposed adjacent to the auxiliary electrode, a transparent electrode disposed adjacent to the scan / hold electrode among the sustain electrode pairs, and a pad electrode connected to the bus electrode and the transparent electrode. do.

본 발명에 따른 PDP 구동방법은 어드레스기간에서 순차적으로 주사라인들 2라인씩마다 그 2라인사이에 배치되어진 보조전극과 그 보조전극에 상하로 인접한 공통유지전극 사이에서 보조방전을 발생하고, 상기 보조방전을 이용하여 상기 두 주사라인에서 순차적으로 어드레스방전을 발생하는 것을 특징으로 한다.In the PDP driving method according to the present invention, an auxiliary discharge is generated between an auxiliary electrode disposed between the two lines in sequence every two scanning lines in the address period and a common sustain electrode vertically adjacent to the auxiliary electrode. The address discharge is sequentially generated in the two scan lines by using the discharge.

상기 목적들 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시 예들에 대한 설명을 통하여 명백하게 드러나게 될 것이다.Other objects and features of the present invention in addition to the above objects will become apparent from the description of the embodiments with reference to the accompanying drawings.

이하, 본 발명의 바람직한 실시예들을 도 5 내지 도 9f를 참조하여 상세히 설명하기로 한다.Hereinafter, preferred embodiments of the present invention will be described in detail with reference to FIGS. 5 to 9F.

도 5 및 도 6은 본 발명의 실시예에 따른 PDP의 단면도 및 평면도를 도시한 것이다.도 5 및 도 6을 참조하면, 본 발명의 실시예에 따른 PDP는 상부기판(32) 상에 나란하게 형성되어진 주사/유지 전극(Y) 및 공통유지 전극(Z)과, 공통유지 전극들(Z) 사이에 형성되어진 보조전극(P)과; 하부기판(44) 상에 형성되어진 어드레스전극(X)을 구비한다. 주사/유지 전극(Y), 공통유지 전극(Z) 및 보조전극(P)이 형성되어진 상부기판(32) 상에는 벽전하 형성을 위한 상부 유전층(40)과, 유전층(40) 보호를 위한 보호막(42)이 순차적으로 적층된다. 상기 상부의 전극들(Y,Z,P)과 교차하는 방향으로 어드레스전극(X)이 형성되어진 하부기판(44) 상에는 어드레스전극(X)과 나란하게 도 6에 도시된 바와 같은 격벽(50)이 형성된다. 격벽(50) 및 어드레스전극(X)이 형성되어진 하부기판(44) 상에는 가시광 방출을 위한 형광체(48)가 도포된다.주사/유지 전극(Y) 및 공통유지 전극(Z)은 방전셀마다 형성되며 인접한 두 방전셀을 구분하는 방전셀 라인, 즉 주사라인(S)에서 대칭적인 구조를 가지게끔 배치된다. 다시 말하여, 주사/유지 전극(Y)과 공통유지 전극(Z)은 기수번째 주사라인(S1,S3)과 우수번째 주사라인(S2)에서 상반되게 배치된다.보조전극(P)은 공통유지 전극들(Z) 사이, 즉 공통유지 전극(Z)이 인접한 두 주사라인(예를 들어, S1,S3)에 걸쳐서 형성된다. 이러한 보조전극(P)은 인접한 공통유지 전극들(Z)과 동시에 보조방전을 발생시켜 그 보조전극(P)을 포함하는 방전셀들의 어드레스방전에 도움을 주는 하전입자들을 공급하게 된다. 이 하전입자들에 의해 주사/유지 전극(Y)과 어드레스전극(X) 간의 어드레스방전이 보다 빨리 발생하게 됨으로써 어드레스펄스 폭을 줄일 수 있게 된다.또한 주사/유지 전극(Y) 및 공통유지전극(Z)은 가시광 투과를 위하여 투명전극물질(예를 들면, ITO)로 이루어진 투명전극(34A, 36A)과, 투명전극(34A, 36A)의 저항성분을 낮추기 위하여 금속물질로 이루어진 버스전극(34B, 36B)과, 투명전극(34A, 36A)과 버스전극(34B, 36B)을 전기적으로 접속시키기 위한 패드전극(34C, 36C)으로 각각 구성된다. 공통유지전극(Z)에서 버스전극(36B)은 보조전극(P)과의 보조방전을 비교적 낮은 전압으로도 용이하게 일으키기 위하여 보조전극(P)과 가깝게 배치된다. 그리고, 상대적으로 넓은 전극폭을 가지는 투명전극(36A)은 패드전극(36C)를 이용하여 버스전극(36B)과 분리함으로써 보조방전이 공통유지전극(Z)을 따라 전이되는 것을 방지하게 된다. 이는 보조방전이 공통유지전극(Z)을 따라 전이되는 경우 리셋기간에서 공통유지전극(Z) 상에 잔류하던 벽전하가 줄어들게 됨으로써 후속의 방전유지를 위한 유지전압을 증가시켜야 하기 때문이다. 또한, 보조방전이 공통유지 전극(Z)을 따라 전이되는 경우 디스플레이와는 상관없는 가시광량이 증대되어 컨트라스트가 저하되는 문제점이 초래되기 때문이다.주사/유지 전극(Y)과 공통유지전극(Z)은 그들의 투명전극(34A, 36A)이 가깝게 배치되게 구성되어 비교적 낮은 전압으로도 면방전에 따른 유지방전을 일으킬 수 있게 된다. 그리고, 주사/유지 전극(Y)과 공통유지전극(Z)은 패드전극(34C, 36C)을 통해 접속되어진 투명전극(34A, 36A)과 버스전극(34B, 36B)에 의해 방전셀의 대부분의 면적을 차지하게 배치됨으로써 방전거리가 증가하게 되어 대부분의 방전공간을 활용할 수 있게 된다. 이에 따라, 유지방전시 자외선방출량이 증가하여 휘도를 향상시킬 수 있게 된다. 여기서, 패드전극(34C, 36C)은 가시광 투과를 방해하지 않게끔 도 6에 도시된 바와 같이 격벽(50) 위치에 중첩되게 배치한다. 여기서, 보조전극(P) 및 버스전극(34B, 36B)의 두께는 도 5에 도시된 바와 같이 투명전극(34A, 36A) 및 패드전극(34C, 36C)과 동일하게 설정한다. 이와는 달리, 도 7에 도시된 바와 같이 투명전극(52A, 54A)과 패드전극(52C, 54C)의 두께는 동일하게 설정하는 반면에 버스전극(52B, 54B)과 보조전극(P)의 두께는 보다 두껍게 설정하여 도전율을 높일 수도 있다.5 and 6 illustrate a cross-sectional view and a plan view of a PDP according to an embodiment of the present invention. Referring to FIGS. 5 and 6, PDPs according to an embodiment of the present invention are arranged side by side on the upper substrate 32. A scan / hold electrode Y and a common sustain electrode Z formed thereon, and an auxiliary electrode P formed between the common sustain electrodes Z; The address electrode X is formed on the lower substrate 44. On the upper substrate 32 on which the scan / sustain electrode Y, the common sustain electrode Z, and the auxiliary electrode P are formed, an upper dielectric layer 40 for forming wall charges and a protective layer for protecting the dielectric layer 40 ( 42 are sequentially stacked. The partition wall 50 as shown in FIG. 6 is parallel to the address electrode X on the lower substrate 44 on which the address electrode X is formed in a direction crossing the upper electrodes Y, Z, and P. Referring to FIG. Is formed. Phosphors 48 for emitting visible light are coated on the lower substrate 44 on which the barrier rib 50 and the address electrode X are formed. The scanning / holding electrode Y and the common holding electrode Z are formed for each discharge cell. It is arranged to have a symmetrical structure in the discharge cell line, that is, the scanning line (S) for separating two adjacent discharge cells. In other words, the scan / hold electrode Y and the common sustain electrode Z are disposed opposite to each other in the odd scan line S1 and S3 and the even scan line S2. The auxiliary electrode P is held in common. Between the electrodes Z, that is, the common holding electrode Z is formed over two adjacent scanning lines (for example, S1 and S3). The auxiliary electrode P generates auxiliary discharges at the same time as the adjacent common holding electrodes Z to supply charged particles to assist address discharge of discharge cells including the auxiliary electrode P. By the charged particles, address discharge between the scan / sustain electrode Y and the address electrode X occurs more quickly, thereby reducing the width of the address pulse. In addition, the scan / sustain electrode Y and the common sustain electrode ( Z) transparent electrodes 34A and 36A made of a transparent electrode material (for example, ITO) for transmitting visible light, and bus electrodes 34B made of a metal material to lower resistance components of the transparent electrodes 34A and 36A. 36B and pad electrodes 34C and 36C for electrically connecting the transparent electrodes 34A and 36A and the bus electrodes 34B and 36B, respectively. In the common holding electrode Z, the bus electrode 36B is disposed close to the auxiliary electrode P in order to easily cause an auxiliary discharge with the auxiliary electrode P even at a relatively low voltage. In addition, the transparent electrode 36A having a relatively wide electrode width is separated from the bus electrode 36B by using the pad electrode 36C to prevent the secondary discharge from being transferred along the common holding electrode Z. This is because the wall charge remaining on the common holding electrode Z in the reset period is reduced when the auxiliary discharge is transferred along the common holding electrode Z, thereby increasing the holding voltage for subsequent discharge holding. In addition, when the auxiliary discharge is transferred along the common holding electrode Z, the amount of visible light irrelevant to the display is increased, resulting in a decrease in contrast. The scanning / holding electrode Y and the common holding electrode Z are caused. The transparent electrodes 34A and 36A are arranged close to each other so that sustain discharge can be caused by surface discharge even at a relatively low voltage. The scan / sustain electrode Y and the common sustain electrode Z are connected to the pad electrodes 34C and 36C by the transparent electrodes 34A and 36A and the bus electrodes 34B and 36B. By disposing to occupy an area, the discharge distance is increased, so that most of the discharge space can be utilized. Accordingly, the amount of ultraviolet light emitted during sustain discharge increases, thereby improving luminance. Here, the pad electrodes 34C and 36C are disposed so as to overlap the partition 50 position as shown in FIG. 6 so as not to interfere with visible light transmission. Here, the thicknesses of the auxiliary electrodes P and the bus electrodes 34B and 36B are set to be the same as those of the transparent electrodes 34A and 36A and the pad electrodes 34C and 36C as shown in FIG. 5. In contrast, as shown in FIG. 7, the thicknesses of the transparent electrodes 52A and 54A and the pad electrodes 52C and 54C are set to be the same, while the thicknesses of the bus electrodes 52B and 54B and the auxiliary electrode P are the same. By setting it thicker, electrical conductivity can also be improved.

이러한 구성을 가지는 PDP의 구동방법을 도 8에 도시된 구동파형을 참조하여 살펴보면 다음과 같다. 우선, 공통유지전극들(Z)에 소거펄스(EP)를 공급하여 소거방전이 발생시킴으로써 이전 서브필드에서의 유지방전을 소거하게 된다. 소거방전에 이어 주사/유지 전극들(Yi 내지 Yi+n) 모두에 리셋펄스(RP)를 공통적으로 공급하여 리셋방전이 발생되게 함으로써 벽전하가 방전셀들의 내부에 오방전을 일으키지 않을 정도로 균일하게 잔류하게 한다.이러한 리셋기간에 이어 어드레스기간에서 i번째 보조전극(Pi)에 프라이밍펄스(PP)를 공급하여 그 보조전극(Yi)에 인접한 i번째 공통유지전극(Zi) 및 i+1번째 공통유지전극(Zi+1) 사이에서 보조방전이 동시에 발생되게 한다. 이 보조방전에 의해 발생되어진 하전입자들은 상기 보조전극(Pi)를 공유하는 i번째 및 i+1번째 주사라인(Si,Si+1)에 공급되어 어드레스방전에 도움을 주게 된다. 이어서, i번째 및 i+1번째 주사/유지 전극(Yi, Yi+1)에 순차적으로 주사펄스(SP)를 공급함과 아울러 어드레스전극들(X)에 상기 주사펄스(SP)에 동기되는 데이터펄스(DP)를 공급함으로써 상기 보조방전에 의해 발생되어진 하전입자들을 이용한 어드레스방전이 발생하게 된다. 그리고, 상기 i+1번째 주사라인(Si+1)의 주사기간에 i+1번째 보조전극(Pi+1)에 프라이밍펄스(PP)를 공급하여 그에 인접한 i+2번째 공통유지전극(Zi+2) 및 i+3번째 공통유지전극(Zi+3) 사이에서 보조방전이 동시에 발생되게 한다. 이 보조방전에 의해 발생되어진 하전입자들은 상기 보조전극(Pi+1)를 공유하는 i+2번째 및 i+3번째 주사라인(Si+2,Si+3)에 공급되어 어드레스방전에 도움을 주게 된다. 이어서, i+2번째 및 i+3번째 주사/유지 전극(Yi+2, Yn+3)에 순차적으로 주사펄스(SP)를 공급함과 아울러 어드레스전극들(X)에 상기 주사펄스(SP)에 동기되는 데이터펄스(DP)를 공급함으로써 상기 보조방전에 의해 발생되어진 하전입자들을 이용한 어드레스방전이 발생하게 된다. 이와 같이, 두 주사라인 사이에서 보조전극(P)에 의해 보조방전을 먼저 발생시킨 후 그 보조방전에 의한 하전입자들을 이용하여 그 두 주사라인에 대한 어드레스를 순차적으로 수행하게 된다. 이 경우, 보조방전에 의한 하전입자들에 의해 어드레스방전이 빠르게 발생하게 됨으로써 안정한 어드레스 방전을 위해 2.5∼3㎲ 정도의 펄스폭을 유지해야하던 어드레스펄스(주사펄스(SP) 및 데이터펄스(DP))를 1㎲ 정도로 줄일 수 있게 된다. 이와 같이, 본 발명에서는 보조방전에 의해 어드레스 펄스폭을 줄일 수 있으므로 싱글스캔으로도 고속 어드레스가 가능하게 된다.이러한 어드레스기간에 이어 방전유지기간에서 주사/유지 전극들(Y)과 공통유지전극들(Z)에 유지펄스(SUSPy, SUSPz)를 교번적으로 공급하여 상기 어드레스방전이 발생되어진 방전셀들에서 방전이 유지되게 한다. 이 경우, 보조전극들(P)에도 상기 공통유지전극들(Z)과 동기되는 보조유지펄스(SUSPp)를 공급하여 유지방전 크기를 증가시킴으로써 자외선 방출량이 증대되어 휘도가 상승하게 된다.The driving method of the PDP having such a configuration will be described with reference to the driving waveform shown in FIG. First, the erasing discharge is generated by supplying the erase pulse EP to the common sustain electrodes Z, thereby erasing the sustain discharge in the previous subfield. After the erase discharge, the reset pulse RP is commonly supplied to all of the scan / sustain electrodes Yi to Yi + n so that the reset discharge is generated, so that the wall charge is uniformly discharged so as not to cause an erroneous discharge inside the discharge cells. After the reset period, the priming pulse PP is supplied to the i-th auxiliary electrode Pi in the address period, and the i-th common sustain electrode Zi adjacent to the auxiliary electrode Yi and the i + 1 th common are supplied. The auxiliary discharge is caused to occur simultaneously between the sustain electrodes (Zi + 1). The charged particles generated by the auxiliary discharge are supplied to the i-th and i + 1th scan lines Si and Si + 1 sharing the auxiliary electrode Pi to assist in address discharge. Subsequently, the scan pulse SP is sequentially supplied to the i-th and i + 1 th scan / hold electrodes Yi and Yi + 1, and the data pulse synchronized with the scan pulse SP to the address electrodes X. By supplying (DP), address discharge using charged particles generated by the secondary discharge occurs. The priming pulse PP is supplied to the i + 1th auxiliary electrode Pi + 1 between the syringes of the i + 1th scanning line Si + 1 and the i + 2th common sustain electrode Zi + adjacent thereto. Auxiliary discharge is caused to occur simultaneously between 2) and the i + 3th common sustaining electrode Zi + 3. The charged particles generated by this auxiliary discharge are supplied to the i + 2th and i + 3th scanning lines Si + 2 and Si + 3 sharing the auxiliary electrode Pi + 1 to assist address discharge. do. Subsequently, the scan pulse SP is sequentially supplied to the i + 2 th and i + 3 th scan / hold electrodes Yi + 2 and Yn + 3, and the scan pulse SP is applied to the address electrodes X. By supplying the synchronized data pulse DP, an address discharge using charged particles generated by the secondary discharge occurs. As such, after the auxiliary discharge is first generated by the auxiliary electrodes P between the two scanning lines, the addresses of the two scanning lines are sequentially performed using the charged particles by the auxiliary discharge. In this case, the address discharge is generated quickly by the charged particles due to the auxiliary discharge, so that the pulse width of about 2.5 to 3 위해 must be maintained for stable address discharge (scan pulse SP and data pulse DP). ) Can be reduced to about 1㎲. As described above, in the present invention, the address pulse width can be reduced by the auxiliary discharge, thereby enabling high-speed addressing even with a single scan. The scan / hold electrodes Y and the common sustain electrodes in the discharge sustain period following this address period The sustain pulses SUSPy and SUSPz are alternately supplied to Z to maintain the discharge in the discharge cells in which the address discharge is generated. In this case, the auxiliary discharge pulse P is also supplied to the auxiliary electrodes P so that the sustain discharge pulse SUSPp is synchronized with the common sustain electrodes Z, thereby increasing the amount of sustain discharge, thereby increasing the luminance and increasing the luminance.

도 9a 내지 도 9f는 본 발명의 구동방법에 따른 임의의 한 방전셀에 대한 방전 메카니즘을 단계적으로 나타낸 것이다. 우선, 어드레스기간에서 도 9a에 도시된 바와 같이 보조전극(P)에 약 220V의 프라이밍 전압펄스(PP)를 공급하여 전압이 인가되지 않은 공통유지전극(Z) 사이에서 보조방전이 발생되어 벽전하 및 하전입자들이 생성되게 된다. 이 경우, 주사/유지 전극(Y)에는 소정의 직류전압(약 80V)을 인가한다. 그리고, 보조방전에 의한 가시광이 외부로 방출되는 것을 방지하기 위하여 보조전극(P)에서 공통유지전극(Z)에 걸치는 블랙매트릭스(BM)를 추가로 구비할 수도 있다.이러한 보조방전 후 도 9b에 도시된 바와 같이 주사/유지 전극(Y)에 주사전압펄스(0V 또는 -100V)를 공급함과 아울러 어드레스전극(X)에 데이터전압펄스(60V)를 공급하여 상기 하전입자들을 이용한 어드레스방전이 발생하게 된다. 이 어드레스 방전에 의해 후속의 유지방전에 이용되어질 충분한 벽전하가 형성되게 되고, 이 충분한 벽전하들은 도 9c 및 도 9d에 도시된 바와 같이 다른 방전셀들에 대한 어드레스시간이 종료되고 유지방전이 개시될 때까지 유지되게 된다.이어서, 도 9e에 도시된 바와 같이 공통유지전극(Z) 및 보조전극(P)에 유지전압펄스(150V)를 공급하면 그 유지전압이 상기 어드레스방전에 의해 형성된 벽전하 전압에 가산되어 유지방전이 발생하게 된다. 이 유지방전에 의해 보조전극(P) 및 공통유지전극(Z)과 주사/유지 전극(Y)에는 이전과 상반된 극성을 가지는 벽전하들이 형성되게 된다. 그리고, 도 9f에 도시된 바와 같이 주사/유지 전극(Y)에 유지전압펄스(150V)를 공급하면 그 유지전압이 상기 유지방전에 의해 형성된 벽전하 전압에 가산되어 유지방전이 발생하게 되고, 이전과 상반된 극성을 가지는 벽전하들이 된다. 이에 따라, 보조전극(P) 및 공통유지전극(Z)과 주사/유지 전극(Y)에 유지전압펄스를 교번적으로 공급하는 기간동안 상기와 같이 유지방전이 계속하여 발생되게 된다.9A to 9F show the discharge mechanism for any one discharge cell in accordance with the driving method of the present invention step by step. First, in the address period, as shown in FIG. 9A, a priming voltage pulse PP of about 220 V is supplied to the auxiliary electrode P to generate an auxiliary discharge between the common sustain electrodes Z to which no voltage is applied, thereby causing wall charge. And charged particles are produced. In this case, a predetermined DC voltage (about 80 V) is applied to the scan / hold electrode Y. In addition, in order to prevent the visible light emitted by the auxiliary discharge to the outside, a black matrix BM extending from the auxiliary electrode P to the common holding electrode Z may be further provided. As shown in the drawing, a scan voltage pulse (0V or -100V) is supplied to the scan / hold electrode Y, and a data voltage pulse 60V is supplied to the address electrode X to generate an address discharge using the charged particles. do. This address discharge forms sufficient wall charges to be used for subsequent sustain discharges, and these sufficient wall charges are terminated after the address time for the other discharge cells as shown in Figs. 9C and 9D. Then, as shown in FIG. 9E, when the sustain voltage pulse 150V is supplied to the common sustain electrode Z and the auxiliary electrode P, the sustain voltage is the wall charge voltage formed by the address discharge. In addition to this, maintenance discharge occurs. By this sustain discharge, wall charges having opposite polarities are formed in the auxiliary electrode P, the common sustain electrode Z, and the scan / hold electrode Y. When the sustain voltage pulse 150V is supplied to the scan / sustain electrode Y as shown in FIG. 9F, the sustain voltage is added to the wall charge voltage formed by the sustain discharge to generate a sustain discharge. Wall charges with opposite polarities. Accordingly, the sustain discharge is continuously generated as described above during the period in which the sustain voltage pulse is alternately supplied to the auxiliary electrode P, the common sustain electrode Z, and the scan / sustain electrode Y.

상술한 바와 같이, 본 발명에 따른 PDP에 의하면 인접한 두 주사라인에 걸쳐 형성되어진 보조전극에 의해 보조방전을 발생시켜 하전입자들을 인접한 두 주사라인에 공급함으로써 종래보다 짧은 어드레스 펄스로도 안정된 어드레스방전을 발생시킬 수 있게 된다. 이에 따라, 본 발명에 따른 PDP에서는 어드레스 펄스폭 감소로 고속 어드레스가 가능하게 됨으로써 그 어드레스기간이 감소되는 만큼 방전유지기간이 증대되어 휘도를 향상시킬 수 있게 된다. 나아가, 본 발명에 따른 PDP에 의하면 주사라인 수가 증가되는 고해상도 PDP에서도 싱글스캔으로 고속 어드레스가 가능하게 되므로 종래의 화면분할방식에 비하여 제조원가를 절감할 수 있게 된다. 또한, 본 발명에 따른 PDP에서는 주사/유지 전극 및 공통유지전극의 투명전극과 버스전극을 패드전극을 이용하여 분리하여 전극간의 거리는 줄여 방전전압은 낮추고 방전거리는 증가시켜 자외선방출량을 증대시킴으로써 휘도 및 효율을 향상시킬 수 있게 된다. 더불어, 보조방전이 상기 공통유지전극 쪽으로 전이되는 것을 방지하여 그 방전전이에 의한 벽전하 감소 및 컨트라스트 저하를 억제할 수 있게 된다.As described above, according to the PDP according to the present invention, an auxiliary discharge is generated by an auxiliary electrode formed over two adjacent scanning lines to supply charged particles to two adjacent scanning lines, thereby providing stable address discharge with a shorter address pulse. It can be generated. Accordingly, in the PDP according to the present invention, the high-speed address is enabled by reducing the address pulse width, so that the discharge sustain period is increased as the address period is decreased, thereby improving the luminance. Furthermore, according to the PDP according to the present invention, even in a high resolution PDP in which the number of scanning lines is increased, a high-speed address is possible with a single scan, and thus manufacturing cost can be reduced as compared with the conventional screen division method. In addition, in the PDP according to the present invention, the transparent electrode and the bus electrode of the scan / maintenance electrode and the common sustain electrode are separated by using a pad electrode, thereby reducing the distance between the electrodes, lowering the discharge voltage, increasing the discharge distance, and increasing the amount of ultraviolet radiation, thereby increasing luminance and efficiency. It will be possible to improve. In addition, the secondary discharge can be prevented from being transferred to the common holding electrode, thereby reducing the wall charge and the contrast decrease due to the discharge transition.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.Those skilled in the art will appreciate that various changes and modifications can be made without departing from the technical spirit of the present invention. Therefore, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification but should be defined by the claims.

Claims (8)

다수개의 방전셀들을 포함하는 다수개의 주사라인(S)으로 이루어진 플라즈마 디스플레이 패널에 있어서,In the plasma display panel comprising a plurality of scan lines (S) including a plurality of discharge cells, 상기 방전셀의 상부기판 상에 기수 및 우수번째 주사라인에서 상반되도록 나란하게 배열된 유지전극쌍과,A pair of sustain electrodes arranged side by side on the upper substrate of the discharge cell so as to be opposite in the odd and even scan lines; 상기 유지전극쌍과 교차하도록 하부기판 상에 형성된 어드레스전극과,An address electrode formed on the lower substrate so as to cross the sustain electrode pair; 두 방전셀에서 상기 유지전극쌍 중 인접한 공통유지전극들 사이에 위치한 주사라인에 걸치도록 형성되어 상기 공통유지전극과 보조방전을 일으키기 위한 보조전극을 구비하며;A discharge electrode formed on two discharge cells so as to span a scan line positioned between adjacent common holding electrodes of the sustain electrode pair, and having an auxiliary electrode for generating an auxiliary discharge with the common holding electrode; 상기 공통유지전극은 상기 보조전극에 인접하게 배치되는 버스전극과, 상기 유지전극쌍 중 주사/유지 전극에 인접하게 배치되는 투명전극과, 상기 버스전극과 투명전극에 접속되어진 패드전극으로 구성된 것을 특징으로 하는 플라즈마 디스플레이 패널.The common sustain electrode includes a bus electrode disposed adjacent to the auxiliary electrode, a transparent electrode disposed adjacent to a scan / hold electrode among the pair of sustain electrodes, and a pad electrode connected to the bus electrode and the transparent electrode. Plasma display panel. 제 1 항에 있어서,The method of claim 1, 상기 보조전극은 두 주사라인마다 배치되며,The auxiliary electrode is disposed every two scan lines, 상기 인접한 주사라인 각각에 포함되는 유지전극쌍은 상기 보조전극을 중심으로 대칭적으로 배치된 것을 특징으로 하는 플라즈마 디스플레이 패널.And a pair of sustain electrodes included in each of the adjacent scan lines are symmetrically disposed about the auxiliary electrode. 제 1 항에 있어서,The method of claim 1, 상기 주사/유지전극은 상기 공통유지전극과 대칭적으로 배치되어진 투명전극 및 버스전극과 패드전극으로 구성된 것을 특징으로 하는 플라즈마 디스플레이 패널.And the scan / hold electrode comprises a transparent electrode disposed symmetrically with the common sustain electrode, a bus electrode, and a pad electrode. 제 1 항에 있어서,The method of claim 1, 상기 상부기판 상에 상기 보조전극부터 공통유지전극까지에 걸치도록 형성되어 이 전극들간의 보조방전으로 인한 가시광을 흡수하기 위한 블랙매트릭스를 더 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.And a black matrix formed on the upper substrate so as to extend from the auxiliary electrode to the common holding electrode to absorb visible light due to the auxiliary discharge between the electrodes. 제 1 항에 있어서,The method of claim 1, 상기 패드전극은 상기 방전셀에 포함되는 격벽의 위치와 중첩되게 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.And the pad electrode is formed to overlap a position of a partition wall included in the discharge cell. 방전에 의해 화상을 표시하는 방전셀들을 포함하고 임의의 주사순서로 주사되는 다수의 주사라인들을 구비하는 플라즈마 디스플레이 패널의 구동방법에 있어서,A driving method of a plasma display panel including discharge cells for displaying an image by discharge and having a plurality of scanning lines scanned in an arbitrary scanning order. 어드레스기간에서 상기 주사라인들 2라인씩마다 순차적으로 그 2라인사이에 배치되어진 보조전극과 그 보조전극에 상하로 인접한 공통유지전극 사이에서 보조방전을 발생하는 단계와,Generating an auxiliary discharge between an auxiliary electrode disposed between the two lines in sequence every two lines in the address period and a common sustain electrode vertically adjacent to the auxiliary electrode; 상기 보조방전을 이용하여 상기 두 주사라인에서 순차적으로 어드레스방전을 발생하는 단계와,Generating address discharges sequentially in the two scanning lines using the auxiliary discharges; 방전유지기간에서 상기 공통유지전극 및 주사/유지전극에 교번적으로 유지펄스를 공급함과 아울러 상기 보조전극에 상기 공통유지전극과 동기되는 보조유지펄스를 공급하여 유지방전을 발생하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.And supplying sustain pulses alternately to the common sustain electrode and the scan / sustain electrode in a discharge sustain period, and supplying an auxiliary sustain pulse synchronized with the common sustain electrode to the auxiliary electrode to generate a sustain discharge. A method of driving a plasma display panel. 제 6 항에 있어서,The method of claim 6, 상기 어드레스방전을 위한 어드레스펄스는 1㎲ 이하의 펄스폭을 가지는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.And the address pulse for the address discharge has a pulse width of 1 어드레스 or less. 제 6 항에 있어서,The method of claim 6, 상기 보조전극은The auxiliary electrode 어드레스기간에서 프라이밍펄스를 공급하여 보조방전이 발생되게 하고,The priming pulse is supplied in the address period so that the secondary discharge occurs. 방전유지기간에서 상기 공통유지전극과 동기되게 보조유지펄스를 공급하여 유지방전 크기를 증대시키는 것을 특징으로 하는 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.A method of driving a plasma display panel according to claim 1, wherein an auxiliary sustaining pulse is supplied in synchronization with the common sustaining electrode in a discharge sustaining period to increase a sustain discharge size.
KR1020000013043A 2000-03-15 2000-03-15 Plasma Display Panel and Method of Driving the same KR100359016B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000013043A KR100359016B1 (en) 2000-03-15 2000-03-15 Plasma Display Panel and Method of Driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000013043A KR100359016B1 (en) 2000-03-15 2000-03-15 Plasma Display Panel and Method of Driving the same

Publications (2)

Publication Number Publication Date
KR20010091393A KR20010091393A (en) 2001-10-23
KR100359016B1 true KR100359016B1 (en) 2002-10-31

Family

ID=19655393

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000013043A KR100359016B1 (en) 2000-03-15 2000-03-15 Plasma Display Panel and Method of Driving the same

Country Status (1)

Country Link
KR (1) KR100359016B1 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100415598B1 (en) * 2000-12-30 2004-01-16 엘지전자 주식회사 Plasma Display Panel and Method of Fabricating the same
JP4140685B2 (en) * 2001-12-14 2008-08-27 株式会社日立製作所 Plasma display panel
JP2005100869A (en) * 2003-09-25 2005-04-14 Pioneer Plasma Display Corp Plasma display and its drive method

Also Published As

Publication number Publication date
KR20010091393A (en) 2001-10-23

Similar Documents

Publication Publication Date Title
KR100330030B1 (en) Plasma Display Panel and Method of Driving the Same
KR100421487B1 (en) Driving Method of Plasma Display Panel
KR100330033B1 (en) Method for Driving Plasma Display Panel
KR100359016B1 (en) Plasma Display Panel and Method of Driving the same
KR100330031B1 (en) Method for Driving Plasma Display Panel
KR100359021B1 (en) Method of Driving Plasma Display Panel
KR100336606B1 (en) Plasma Display Panel and Method of Driving the Same
KR100359570B1 (en) Plasma Display Panel
KR100359017B1 (en) Method for Driving Plasma Display Panel
KR100324263B1 (en) Plasma Display Panel and Method of Driving the same
KR100579332B1 (en) Electrode Structure Plasma Display Panel
KR100381049B1 (en) Apparatus and Method of Driving Plasma Display Panel
KR100481215B1 (en) Plasma display panel and driving method thereof
KR100456146B1 (en) Driving method of plasma display panel
KR100323972B1 (en) Plasma Display Panel And Driving Method Thereof
KR100359572B1 (en) Plasma Display Panel
KR100364398B1 (en) Plasma Display Panel and Driving Method Thereof
KR100667109B1 (en) Plasma Display Panel and Driving Method thereof
KR100373534B1 (en) Driving Method of Plasma Display Panel
KR20010087719A (en) Plasma display panel and driving method thereof
KR20010104080A (en) Plasma display panel and driving method thereof
KR100373529B1 (en) Plasma Display Panel and Driving Method Thereof
KR100493617B1 (en) Method of driving plasma display panel
KR20020004767A (en) Method of Driving Plasma Display Panel with Five Electrodes
KR20020064100A (en) Plasma display panel

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070918

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee