KR100359017B1 - Method for Driving Plasma Display Panel - Google Patents

Method for Driving Plasma Display Panel Download PDF

Info

Publication number
KR100359017B1
KR100359017B1 KR1020000002461A KR20000002461A KR100359017B1 KR 100359017 B1 KR100359017 B1 KR 100359017B1 KR 1020000002461 A KR1020000002461 A KR 1020000002461A KR 20000002461 A KR20000002461 A KR 20000002461A KR 100359017 B1 KR100359017 B1 KR 100359017B1
Authority
KR
South Korea
Prior art keywords
discharge
scan
electrode
addressing
address
Prior art date
Application number
KR1020000002461A
Other languages
Korean (ko)
Other versions
KR20010073683A (en
Inventor
김환유
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020000002461A priority Critical patent/KR100359017B1/en
Publication of KR20010073683A publication Critical patent/KR20010073683A/en
Application granted granted Critical
Publication of KR100359017B1 publication Critical patent/KR100359017B1/en

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01DSEPARATION
    • B01D21/00Separation of suspended solid particles from liquids by sedimentation
    • B01D21/0012Settling tanks making use of filters, e.g. by floating layers of particulate material
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01DSEPARATION
    • B01D21/00Separation of suspended solid particles from liquids by sedimentation
    • B01D21/02Settling tanks with single outlets for the separated liquid

Abstract

본 발명은 고속 구동을 가능하게 하는 플라즈마 디스플레이 패널의 구동 방법에 관한 것이다.The present invention relates to a driving method of a plasma display panel which enables high speed driving.

본 발명은 어드레스전극과, 상기 어드레스전극에 교차하는 주사/유지 전극, 상기 주사/유지 전극에 평행한 공통유지 전극을 구비하여 입력되는 영상을 화면에 표시하기 위한 플라즈마 디스플레이 패널의 구동 방법에 있어서, 패널의 각 주사라인들을 적어도 2개 이상의 블록으로 분리하고; 패널 전체를 동시에 리셋하는 리셋단계와; 블록들을 순차적으로 주사하여 데이터를 표시할 방전셀을 선택하는 어드레싱 단계와; 모든 블록에서 어드레싱이 완료된 전체 패널에서 선택된 방전셀들을 동시에 표시하기 위하여 유지방전을 일으키는 표시단계를 포함하고; 어드레싱 단계는, 분리된 각 블록의 방전셀에서 동시에 프라이밍 방전을 일으키는 단계와; 프라이밍 방전에서 발생된 벽전하를 이용하여 각 블록의 주사라인에서 차례로 상기 데이터에 따른 어드레싱방전을 일으키는 단계를 포함하는 것을 특징으로 한다.The present invention provides a driving method of a plasma display panel for displaying an input image on a screen including an address electrode, a scan / hold electrode crossing the address electrode, and a common sustain electrode parallel to the scan / hold electrode. Separating each scan line of the panel into at least two blocks; A reset step of simultaneously resetting the entire panel; An addressing step of sequentially scanning the blocks to select a discharge cell to display data; A display step of causing a sustain discharge in order to simultaneously display the selected discharge cells in all the addresses where the addressing is completed in all blocks; The addressing step includes generating priming discharges simultaneously in the discharge cells of each of the separated blocks; And generating an addressing discharge according to the data in turn in the scanning line of each block by using the wall charge generated in the priming discharge.

본 발명에 의하면, 방절셀들을 적어도 2개 이상의 블록으로 구분하여 싱글스캔하는 경우 그 블록별로 어드레스방전전에 프라이밍방전이 발생되게 하여 후속의 어드레스방전에 도움의 주는 벽전하를 충분히 형성함으로써 주사펄스를 짧게 인가할 수 있으므로 고속 어드레싱이 가능하게 된다.According to the present invention, when the single cells are divided into at least two blocks, the priming discharge is generated before the address discharge for each block, and the scan pulse is shortened by sufficiently forming the wall charges to assist the subsequent address discharge. Since it can be applied, high-speed addressing becomes possible.

Description

플라즈마 디스플레이 패널의 구동 방법{Method for Driving Plasma Display Panel}Method for Driving Plasma Display Panel {Method for Driving Plasma Display Panel}

본 발명은 플라즈마 디스플레이 패널의 구동 방법에 관한 것으로, 특히 고속 구동을 가능하게 하는 플라즈마 디스플레이 패널의 구동 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method for driving a plasma display panel, and more particularly, to a method for driving a plasma display panel that enables high speed driving.

최근, 평판 디스플레이 장치로서 대형패널의 제작이 용이한 플라즈마 디스플레이 패널(이하 "PDP"라 함)이 주목받고 있다. PDP로는 도 1에 도시된 바와 같이 3전극을 구비하고 교류전압에 의해 구동되는 3전극 교류 면방전형 PDP가 대표적이다.Recently, a plasma display panel (hereinafter referred to as "PDP"), which is easy to manufacture a large panel, has attracted attention as a flat panel display device. As a PDP, a three-electrode AC surface discharge type PDP having three electrodes and driven by an alternating voltage is typical.

도 1을 참조하면, 3전극 교류 면방전형 PDP의 방전셀은 상부기판(10) 상에 형성되어진 주사/유지전극(12Y) 및 공통유지전극(12Z)과, 하부기판(18) 상에 형성되어진 어드레스전극(20X)을 구비한다. 주사/유지전극(12Y)과 공통유지전극(12Z)이 나란하게 형성된 상부기판(10)에는 상부 유전층(14)과 보호막(16)이 적층된다. 상부 유전층(14)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전층(14)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(16)으로는 통상 산화마그네슘(MgO)이 이용된다. 어드레스전극(20X)이 형성된 하부기판(18) 상에는 하부 유전층(22), 격벽(24)이 형성되며, 하부 유전층(22)과 격벽(24) 표면에는 형광체(26)가 도포된다. 어드레스전극(20X)은 주사/유지전극(12Y) 및 공통유지전극(12Z)과 교차되는 방향으로 형성된다. 격벽(24)은 어드레스전극(20)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체(26)는 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상/하판과 격벽 사이에 마련된 방전공간에는 가스방전을 위한 불활성 가스가 주입된다.Referring to FIG. 1, a discharge cell of a three-electrode alternating surface discharge type PDP is formed on a scan / hold electrode 12Y and a common sustain electrode 12Z formed on an upper substrate 10, and a lower substrate 18. An address electrode 20X is provided. The upper dielectric layer 14 and the passivation layer 16 are stacked on the upper substrate 10 having the scan / suspension electrode 12Y and the common sustain electrode 12Z side by side. Wall charges generated during plasma discharge are accumulated in the upper dielectric layer 14. The protective layer 16 prevents damage to the upper dielectric layer 14 due to sputtering generated during plasma discharge, and increases emission efficiency of secondary electrons. As the protective film 16, magnesium oxide (MgO) is usually used. The lower dielectric layer 22 and the partition wall 24 are formed on the lower substrate 18 on which the address electrode 20X is formed, and the phosphor 26 is coated on the surfaces of the lower dielectric layer 22 and the partition wall 24. The address electrode 20X is formed in the direction crossing the scan / sustain electrode 12Y and the common sustain electrode 12Z. The partition wall 24 is formed in parallel with the address electrode 20 to prevent the ultraviolet rays and the visible light generated by the discharge from leaking to the adjacent discharge cells. The phosphor 26 is excited by ultraviolet rays generated during plasma discharge to generate visible light of any one of red, green, and blue. Inert gas for gas discharge is injected into the discharge space provided between the upper and lower plates and the partition wall.

도 2를 참조하면, 3전극 교류 면방전형 PDP의 구동장치는 m×n 개의 방전셀들(1)이 주사/유지 전극라인들(Y1 내지 Ym), 공통유지 전극라인들(Z1 내지 Zm) 및 어드레스 전극라인들(X1 내지 Xn)의 교차부에 매트릭스 형태로 배치된 PDP(30)와, 주사/유지 전극라인들(Y1 내지 Ym)을 구동하기 위한 주사/유지 구동부(32)와, 공통유지 전극라인들(Z1 내지 Zm)을 구동하기 위한 공통유지 구동부(34)와, 기수번째 어드레스전극라인들(X1, X3, …, Xn-3, Xn-1)과 우수 번째 어드레스전극라인들(X2, X4, …, Xm-2, Xm)로 분할 구동하기 위한 제1 및 제2 어드레스 구동부(36A,36B)를 구비한다. 주사/유지 구동부(32)와 공통유지 구동부(34)는 도 3에 도시된 바와 같이 주사/유지 전극라인들(Y1 내지 Ym)과 공통유지 전극라인들(Z1 내지 Zm)에 공통적으로 라이팅펄스(RPy, RPz)를 공급하여 모든 방전셀들에서 방전이 발생되게 함으로써 모든 방전셀들을 초기화하게 된다. 이러한 리셋기간에 이어 주사/유지 구동부(32)는 주사/유지 전극라인들(Y1 내지 Ym)에 순차적으로 주사펄스(SP)를 공급함과 아울러 제1 및 제2 어드레스구동부(36A, 36B)는 그 주사펄스(SP)에 동기되는 데이터펄스(DP)를 어드레스전극라인들(X1 내지 Xn)에 공급함으로써 선택적인 어드레스방전이 발생되게 한다. 이러한 어드레스방전기간에 이어 주사/유지 구동부(32)와 공통유지 구동부(34)는 주사/유지 전극라인들(Y1 내지 Ym)과 공통유지 전극라인들(Z1 내지 Zm)에 교번적으로 유지펄스(SUSP)를 교번적으로 공급함으로써 상기 어드레스방전이 발생된 방전셀들에서 방전이 소정의 기간동안 유지되게 한다.Referring to FIG. 2, in the driving apparatus of a three-electrode alternating surface discharge type PDP, m × n discharge cells 1 have scan / hold electrode lines Y1 to Ym, common sustain electrode lines Z1 to Zm, and PDP 30 arranged in a matrix at the intersections of address electrode lines X1 to Xn, scan / hold driver 32 for driving scan / hold electrode lines Y1 to Ym, and common hold The common holding driver 34 for driving the electrode lines Z1 to Zm, the odd-numbered address electrode lines X1, X3, ..., Xn-3, Xn-1 and the even-numbered address electrode lines X2. And X4, ..., Xm-2, Xm) are provided with first and second address drivers 36A and 36B for divided driving. As illustrated in FIG. 3, the scan / sustain driver 32 and the common sustain driver 34 have a writing pulse in common with the scan / sustain electrode lines Y1 to Ym and the common sustain electrode lines Z1 to Zm. RPy and RPz) are supplied to cause discharge to occur in all discharge cells, thereby initializing all discharge cells. Following this reset period, the scan / sustain driver 32 sequentially supplies the scan pulse SP to the scan / sustain electrode lines Y1 to Ym, and the first and second address drivers 36A and 36B By supplying the data pulse DP synchronized with the scan pulse SP to the address electrode lines X1 to Xn, a selective address discharge is generated. Following the address discharge period, the scan / sustain driver 32 and the common sustain driver 34 alternately hold sustain pulses (scans / hold electrode lines Y1 to Ym and common sustain electrode lines Z1 to Zm). By alternately supplying SUSP, the discharge is maintained for a predetermined period in the discharge cells in which the address discharge has occurred.

이러한 3전극 교류 면방전형 PDP는 상기 리셋기간과 어드레스기간 및 방전유지기간을 가지는 다수개의 서브필드로 분리되어 구동되고, 각 서브필드기간에는 비디오 데이터의 가중치에 비례시킨 횟수의 발광이 진행됨으로써 계조표시가 행해지게 된다. 실례로, 8비트의 비디오 데이터를 이용하여 256 계조로 화상이 표시되는 경우 각 방전셀(1)에서의 1 프레임 표시 기간(예를 들면, 1/60초=약 16.7msec)은 도 4에 도시된 바와 같이 8개의 서브 필드(SF1 내지 SF8)로 분할하게 된다. 각 서브 필드(SF1 내지 SF8)에서 리셋 기간 및 어드레스 기간은 동일하게 할당되는 반면에 반면에 방전유지기간에는 1:2:4:8:…:128의 비율로 가중치를 부여하여 할당되게 된다. 이러한 서브필드 구동방법에서는 휘도에 기여하지 않는 리셋기간과 어드레스기간이 차지하는 시간에 의해 방전유지기간이 그 만큼 줄어들게 되므로 휘도가 낮은 문제점이 있다. 예를 들어, 480 개의 주사라인을 싱글스캔(single scan) 하는 경우 한 프레임 내에서 필요한 어드레스 기간은 1라인 주사시간(즉, 주사펄스의 폭)×480 주사라인×8 서브필드를 필요로 하게 된다. 확실한 어드레스 방전을 위해 3μs 정도의 펄스폭을 가지는 주사펄스를 사용하는 경우 어드레스기간으로는 총 11.52ms가 소요되고 리셋기간까지 포함한다면 13ms 이상이 소요되므로 한 프레임 내에서 방전유지기간에 할당될 수 있는 시간은 16.67ms-13ms로 절대적으로 부족하여 휘도가 낮은 문제점이 있다. 나아가, 주사라인 수가 늘어나는 고해상도의 PDP에 종래의 PDP 구동방법을 이용하는 경우 어드레스기간의 증가에 의해 방전유지기간이 더욱 부족하게 되어 디스플레이 자체가 불가능해지게 된다. 여기서, 어드레스기간의 단축을 위해 주사펄스의 폭의 줄이는 방법을 고려할 수 있으나 주사펄스의 폭을 2.5μs 이하로 줄이는 경우 PDP 고유의 특성인 방전 지연 현상에 의해 오방전이 발생할 우려가 있다.The three-electrode AC surface discharge type PDP is driven by being divided into a plurality of subfields having the reset period, the address period, and the discharge sustain period, and in each subfield period, the number of times of light emission proportional to the weight of the video data is performed to display gradation. Will be done. For example, when an image is displayed in 256 gray scales using 8-bit video data, one frame display period (for example, 1/60 second = about 16.7 msec) in each discharge cell 1 is shown in FIG. 4. As shown in the figure, the data is divided into eight subfields SF1 to SF8. In each of the subfields SF1 to SF8, the reset period and the address period are allocated equally, while in the discharge sustain period, 1: 2: 4: 8:... It is assigned by weighting at a ratio of: 128. In such a subfield driving method, since the discharge sustain period is reduced by the time occupied by the reset period and the address period which do not contribute to the luminance, there is a problem of low luminance. For example, in the case of single scan of 480 scan lines, an address period required in one frame requires one line scan time (i.e., width of scan pulse) x 480 scan lines x 8 subfields. . When using a scanning pulse with a pulse width of about 3μs for sure address discharge, a total of 11.52ms is required for the address period and 13ms or more for including the reset period, which can be allocated to the discharge sustain period within one frame. The time is 16.67ms-13ms absolutely short, there is a problem that the brightness is low. Furthermore, when the conventional PDP driving method is used for a high-resolution PDP in which the number of scan lines is increased, the discharge sustaining period becomes shorter due to the increase in the address period, thereby making the display itself impossible. In this case, a method of reducing the width of the scanning pulse may be considered to shorten the address period. However, when the width of the scanning pulse is reduced to 2.5 μs or less, there is a possibility that erroneous discharge may occur due to the discharge delay phenomenon inherent to PDP.

이러한 PDP의 문제점을 해결하기 위하여, 고속 어드레싱으로 어드레스기간을 줄이기 위한 방법들이 제안되고 있다. 종래의 고속 어드레싱 방법들 중 패널을 상하로 분할하여 더블스캔함으로써 어드레스 기간을 1/2로 단축하는 방법이 있다. 그러나, 이 화면분할 구동방법에서는 주사/유지 전극라인들 및 어드레스 전극라인들을 상하로 분할하여 구동해야 하므로 구동 드라이버 IC의 수가 두배로 증가함으로써 PDP의 제조 원가가 상승되는 단점이 있다.In order to solve this problem of PDP, methods for reducing the address period by fast addressing have been proposed. Among the conventional high speed addressing methods, there is a method of dividing a panel up and down and double scanning to shorten an address period by half. However, in this screen division driving method, the scan / suspension electrode lines and the address electrode lines must be divided up and down to drive, so that the manufacturing cost of the PDP is increased by doubling the number of driving driver ICs.

따라서, 본 발명의 목적은 고속 어드레싱이 가능하게 하는 PDP의 구동 방법을 제공하는 것이다.Accordingly, it is an object of the present invention to provide a method of driving a PDP that enables high speed addressing.

도 1은 종래의 3전극 교류 면방전 플라즈마 디스플레이 패널의 방전셀 구조를 도시한 사시도.1 is a perspective view showing a discharge cell structure of a conventional three-electrode AC surface discharge plasma display panel.

도 2는 도 1에 도시된 방전셀들을 포함하는 플라즈마 디스플레이 패널의 구동장치를 나타낸 도면.FIG. 2 is a view showing a driving device of a plasma display panel including the discharge cells shown in FIG.

도 3은 통상의 서브필드 구동방법을 설명하기 위한 한 프레임 구성도.3 is a frame configuration diagram for explaining a conventional subfield driving method.

도 4는 종래의 플라즈마 디스플레이 패널 구동방법에서의 구동파형도.4 is a driving waveform diagram of a conventional plasma display panel driving method.

도 5는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구동 방법에 적용되는 구동 장치를 나타낸 도면.5 is a view showing a driving apparatus applied to a method of driving a plasma display panel according to an embodiment of the present invention;

도 6은 도 5에 도시된 플라즈마 디스플레이 패널 구동장치의 구동파형도.FIG. 6 is a drive waveform diagram of the plasma display panel driver shown in FIG. 5; FIG.

도 7은 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널의 구동 방법에 적용되는 구동 장치를 나타낸 도면.7 is a view showing a driving device applied to a method of driving a plasma display panel according to another embodiment of the present invention.

도 8은 도 7에 도시된 플라즈마 디스플레이 패널 구동장치의 구동파형도.FIG. 8 is a drive waveform diagram of the plasma display panel driver shown in FIG. 7; FIG.

< 도면의 주요 부분에 대한 부호의 설명 ><Description of Symbols for Main Parts of Drawings>

10 : 상부기판 12Y : 주사/유지 전극10: upper substrate 12Y: scanning / holding electrode

12Z : 공통 유지전극 14 : 상부 유전층12Z: common sustain electrode 14: upper dielectric layer

16 : 보호막 18 : 하부기판16: protective film 18: lower substrate

20X : 어드레스전극 22 : 하부 유전층20X: address electrode 22: lower dielectric layer

24 : 격벽 26 : 형광체24: partition 26: phosphor

1 : 방전셀 30, 40, 50 : PDP1: discharge cell 30, 40, 50: PDP

32 : 주사/유지 구동부 34, 60 : 공통유지 구동부32: scan / hold driver 34, 60: common hold drive

36A: 제1 어드레스 구동부 36B : 제2 어드레스 구동부36A: first address driver 36B: second address driver

42, 52 : 제1 주사/유지 구동부 44, 54 : 제2 주사/유지 구동부42, 52: first scan / hold driver 44, 54: second scan / hold driver

46 : 제1 유지구동부 48 : 제2 유지구동부46: first holding part 48: second holding part

56 : 제1 프라이밍 구동부 58 : 제2 프라이밍 구동부56: first priming drive unit 58: second priming drive unit

상기 목적을 달성하기 위하여, 본 발명에 따른 PDP 구동 방법은 어드레스전극과, 상기 어드레스전극에 교차하는 주사/유지 전극, 상기 주사/유지 전극에 평행한 공통유지 전극을 구비하여 입력되는 영상을 화면에 표시하기 위한 플라즈마 디스플레이 패널의 구동 방법에 있어서, 패널의 각 주사라인들을 적어도 2개 이상의 블록으로 분리하고; 패널 전체를 동시에 리셋하는 리셋단계와; 블록들을 순차적으로 주사하여 데이터를 표시할 방전셀을 선택하는 어드레싱 단계와; 모든 블록에서 어드레싱이 완료된 전체 패널에서 선택된 방전셀들을 동시에 표시하기 위하여 유지방전을 일으키는 표시단계를 포함하고; 어드레싱 단계는, 분리된 각 블록의 방전셀에서 동시에 프라이밍 방전을 일으키는 단계와; 프라이밍 방전에서 발생된 벽전하를 이용하여 각 블록의 주사라인에서 차례로 상기 데이터에 따른 어드레싱방전을 일으키는 단계를 포함하는 것을 특징으로 한다.In order to achieve the above object, the PDP driving method according to the present invention includes an address electrode, a scan / hold electrode intersecting the address electrode, and a common sustain electrode parallel to the scan / hold electrode. A method of driving a plasma display panel for displaying, the method comprising: separating each scan line of the panel into at least two blocks; A reset step of simultaneously resetting the entire panel; An addressing step of sequentially scanning the blocks to select a discharge cell to display data; A display step of causing a sustain discharge in order to simultaneously display the selected discharge cells in all the addresses where the addressing is completed in all blocks; The addressing step includes generating priming discharges simultaneously in the discharge cells of each of the separated blocks; And generating an addressing discharge according to the data in turn in the scanning line of each block by using the wall charge generated in the priming discharge.

상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시 예들에 대한 설명을 통하여 명백하게 드러나게 될 것이다.Other objects and features of the present invention in addition to the above object will be apparent from the description of the embodiments with reference to the accompanying drawings.

이하, 본 발명의 바람직한 실시예들을 도 5 내지 도 8을 참조하여 상세히 설명하기로 한다.Hereinafter, preferred embodiments of the present invention will be described in detail with reference to FIGS. 5 to 8.

도 5는 본 발명의 실시예에 따른 PDP 구동 방법에 적용되는 구동 장치를 나타낸 것이고, 도 6은 본 발명의 실시예에 따른 구동방법에 의해 도 5에 도시된 PDP에 공급되는 구동파형을 나타낸 것이다. 도 5에 도시된 PDP 구동장치는 통상의 3전극 구조를 가지는 PDP(40)와, PDP(40)의 주사/유지 전극라인들(Ya, Yb)을 상하로 분리하여 구동하기 위한 제1 및 제2 주사/유지 구동부(42, 44)와, PDP(40)의 유지 전극라인들(Za, Zb)을 상하로 분리하여 구동하기 위한 제1 및 제2 유지 구동부(46, 48)를 구비한다. 그리고, PDP 구동장치는 PDP(40)의 어드레스 전극라인들(X)을 구동하기 위한 도시하지 않은 어드레스 구동부를 더 구비한다. 제1 및 제2 유지 구동부(46, 48)는 도 6에 도시된 바와 같이 리셋기간에서 유지 전극라인들(Za, Zb)에 소거펄스(EP)를 동시에 인가하여 이전 서브필드기간에서 발생된 방전을 소거하게 된다. 그 다음, 제1 및 제2 주사/유지 구동부(42, 44)는 도 6에 도시된 바와 같이 주사/유지 전극라인들(Ya, Yb)에 웨버(Weber) 펄스(WP)를 동시에 인가하여 방전셀들 전체에서 리셋방전이 발생되게 함으로써 방전셀들 전체를 초기화하게 된다. 이러한 리셋기간 후 제1 주사/유지 구동부(42)와 제1 유지구동부(46)는 상부의 주사/유지 전극라인(Ya)과 유지전극라인들(Za)에 프라이밍펄스(PPy1, PPy2, PPz)를 공급하여 어드레스 방전에 이용되어질 벽전하를 형성하기 위한 프라이밍방전들이 발생되게 한다. 이 프라이밍 방전들에 의해 형성되어진 벽전하는 다음의 어드레스 방전전압에 부가되어 어드레스방전이 용이하게 발생되게 함으로써 어드레스 방전시 종래보다 짧은 폭을 가지는 주사펄스(SP)를 사용할 수 있게 된다. 프라이밍방전들이 발생된 후 제1 주사/유지 구동부(42)는 상부의 주사/유지 전극라인(Ya)에 순차적으로 주사펄스(SP)를 공급하고 도시하지 않은 어드레스구동부는 어드레스 전극라인들(X)에 데이터펄스를 공급함으로써 선택적인 어드레스방전이 발생되게 한다. 상부 어드레싱후 유지방전이 개시되기 전까지 제1 주사/유지 구동부(42)와 제1 유지구동부(46)는 상부의 주사/유지 전극라인들(Ya) 및 유지 전극라인들(Za)에 일정한 직류전압을 공통적으로 인가하여 어드레스방전에 의해 형성되어진 벽전하들이 소멸되지 않고 유지되게 한다. 상부 어드레싱이 종료되면 제2 주사/유지 구동부(44)와 제2 유지구동부(48)는 상기 제1 주사/유지 구동부(42)와 제1 유지구동부(46)와 동일하게 하부의 주사/유지 전극라인들(Yb)과 유지전극라인들(Zb)을 구동함으로써 전술한 바와 같이 프라이밍방전, 어드레스방전이 발생되게 한다. 그리고, 하부 어드레싱후 유지방전이 개시되기 전까지 하부의 주사/유지 전극라인들(Yb) 및 유지 전극라인들(Zb)에 일정한 직류전압을 인가하여 어드레스방전에 의해 형성되어진 벽전하들이 소멸되지 않고 유지되게 한다. 이러한 어드레스기간 후 제1 및 제2 주사/유지 구동부(42, 44)와 제1 및 제2 유지구동부(46, 48)는 주사/유지 전극라인들(Ya, Yb)과 유지 전극라인들(Za, Zb)에 유지펄스(SUSPy, SUSPz)를 교번적으로 인가함으로써 상기 어드레스방전이 발생된 방전셀들에서 방전이 소정의 기간동안 유지되게 한다.5 illustrates a driving apparatus applied to the PDP driving method according to an embodiment of the present invention, and FIG. 6 illustrates a driving waveform supplied to the PDP shown in FIG. 5 by the driving method according to the embodiment of the present invention. . The PDP driving apparatus shown in FIG. 5 includes a PDP 40 having a conventional three-electrode structure and first and second parts for separately driving the scan / sustain electrode lines Ya and Yb of the PDP 40 up and down. 2 scan / hold drivers 42 and 44 and first and second sustain drivers 46 and 48 for driving the sustain electrode lines Za and Zb of the PDP 40 up and down separately. The PDP driver further includes an address driver (not shown) for driving the address electrode lines X of the PDP 40. As shown in FIG. 6, the first and second sustain drivers 46 and 48 simultaneously apply the erase pulse EP to the sustain electrode lines Za and Zb in the reset period, thereby discharging the discharge generated in the previous subfield period. Will be erased. Next, the first and second scan / hold drivers 42 and 44 discharge the web / pulse WP simultaneously to the scan / hold electrode lines Ya and Yb as shown in FIG. 6. The reset discharge is generated in all of the cells, thereby initializing all of the discharge cells. After the reset period, the first scan / hold driver 42 and the first sustain driver 46 may prime priming pulses PPy1, PPy2, and PPz on the scan / hold electrode line Ya and the sustain electrode lines Za. Supplies priming discharges to form wall charges to be used for the address discharge. The wall charges formed by the priming discharges are added to the next address discharge voltage to easily generate an address discharge, thereby making it possible to use the scanning pulse SP having a shorter width than the conventional one during the address discharge. After the priming discharges are generated, the first scan / hold driver 42 sequentially supplies the scan pulse SP to the upper scan / hold electrode line Ya, and the address driver not shown shows the address electrode lines X. Supplying a data pulse to the device causes selective address discharge to occur. After the upper addressing, the first scan / hold driver 42 and the first sustain driver 46 have a constant DC voltage at the upper scan / hold electrode lines Ya and the sustain electrode lines Za until the sustain discharge starts. Is applied in common so that the wall charges formed by the address discharge are maintained without disappearing. When the upper addressing is completed, the second scan / sustain driver 44 and the second sustain driver 48 are identical to the first scan / sustain driver 42 and the first sustain driver 46. By driving the lines Yb and the sustain electrode lines Zb, priming discharge and address discharge are generated as described above. After the lower addressing, a constant DC voltage is applied to the lower scanning / holding electrode lines Yb and the sustaining electrode lines Zb until the sustaining discharge is started, thereby maintaining the wall charges formed by the address discharge without being lost. To be. After this address period, the first and second scan / hold drivers 42 and 44 and the first and second sustain drivers 46 and 48 are connected to the scan / hold electrode lines Ya and Yb and the sustain electrode lines Za. By alternately applying the sustain pulses SUSPy and SUSPz to Zb, the discharge is maintained in the discharge cells in which the address discharge is generated for a predetermined period of time.

그리고, 상기 어드레스기간에서 주사펄스(SP)의 폭을 짧게 설정하여 어드레스가 불안정할 경우 안정화방전이 추가적으로 발생되게 함으로써 어드레싱을 안정화시키게 된다. 상세히 하면, 상부 어드레싱 후 도 6에 도시된 바와 같이 제1 주사/유지 구동부(42)에서 상부 주사/유지 전극라인들(Ya)에 안정화펄스(SAPy)를 동시에 인가하고, 제1 유지 구동부(46)에서 상부의 유지 전극라인들(Za)에 안정화펄스(SAPz)를 동시에 인가하여 안정화방전을 순차적으로 발생시킴으로써 불안정한 어드레스싱을 안정화시키게 된다. 하부 어드레싱 후 제2 주사/유지 구동부(44)와 제2 유지구동부(48)도 상기와 동일하게 하부의 방전셀들에서 안정화방전이 발생되게 한다.In addition, in the address period, the width of the scan pulse SP is set to be short, so that stabilization discharge is additionally generated when the address is unstable, thereby stabilizing addressing. In detail, as shown in FIG. 6, after the upper addressing, the stabilization pulse SAPy is simultaneously applied to the upper scan / hold electrode lines Ya from the first scan / hold driver 42, and the first sustain driver 46 is applied. In order to stabilize the unstable addressing by applying a stabilization pulse (SAPz) to the upper sustain electrode lines Za at the same time to generate a stabilization discharge sequentially. After the lower addressing, the second scan / hold driver 44 and the second sustain driver 48 also generate stabilization discharges in the discharge cells below.

도 7은 본 발명의 다른 실시예에 따른 PDP 구동 방법에 적용되는 구동 장치를 나타낸 것이고, 도 8은 본 발명의 실시예에 따른 구동방법에 의해 도 7에 도시된 PDP에 공급되는 구동파형을 나타낸 것이다. 도 7에 도시된 PDP 구동장치는 4전극 구조를 가지는 PDP(50)와, PDP(50)의 주사/유지 전극라인들(Ya, Yb)을 상하로 분리하여 구동하기 위한 제1 및 제2 주사/유지 구동부(52, 54)와, PDP(40)의 프라이밍 전극라인들(Pa, Pb)을 상하로 분리하여 구동하기 위한 제1 및 제2 프라이밍 구동부(56, 58)와, 공통유지 전극라인들(Z)을 구동하기 위한 공통유지 구동부(60)를 구비한다. 그리고, PDP 구동장치는 PDP(50)의 어드레스 전극라인들(X)을 구동하기 위한 도시하지 않은 어드레스 구동부를 더 구비한다. PDP(50)에서는 로우 방향으로 형성되어진 n개의 주사/유지 전극라인들(Ya, Yb) 및 n/2개의 공통유지 전극라인들(Z), n/2+1개의 프라이밍 전극라인들(Pa, Pb)과 칼럼방향으로 형성되어진 어드레스 전극라인들(X)의 교차부에 방전셀들이 형성되게 된다. 주사/유지 전극라인(Ya, Yb)은 주사라인마다 배치되고, 프라이밍 전극라인(Pa, Pb)은 두 주사라인에 걸쳐 배치된다. 이에 따라, 프라이밍 전극라인(Pa, Pb)은 상하로 인접한 주사라인의 주사/유지 전극라인(Ya, Yb)과 동시에 보조방전을 발생하게 된다. 공통유지 전극라인(Z)도 상기 프라이밍 전극라인(Pa, Pb)과 교번적으로 두 주사라인에 걸쳐 배치되어 상하로 인접한 주사라인의 주사/유지 전극라인(Ya, Yb)과 동시에 유지방전을 발생하게 된다. 도시하지 않은 어드레스구동부는 도 8에 도시된 바와 같이 리셋기간에서 어드레스 전극라인들(X)에 소거펄스(EP)를 동시에 인가하여 이전 서브필드기간에서 발생된 방전이 소거되게 한다. 그 다음, 제1 및 제2 주사/유지 구동부(52, 54)는 주사/유지 전극라인들(Ya, Yb)에 웨버(Weber) 펄스(WP)를 동시에 인가하여 방전셀들 전체에서 리셋방전이 발생되게 함으로써 방전셀들 전체를 초기화하게 된다. 이러한 리셋기간 후 제1 주사/유지 구동부(52)와 제1 프라이밍 구동부(56)는 상부의 주사/유지 전극라인(Ya)과 프라이밍 전극라인들(Pa)에 프라이밍펄스(PPp1, PPp2, PPy)를 공급하여 어드레스 방전에 이용되어질 벽전하를 형성하기 위한 프라이밍방전들이 발생되게 한다. 이 프라이밍 방전들에 의해 형성되어진 벽전하는 다음의 어드레스 방전전압에 부가되어 어드레스방전이 용이하게 발생되게 함으로써 어드레스 방전시 종래보다 짧은 폭을 가지는 주사펄스(SP)를 사용할 수 있게 된다. 프라이밍방전들이 발생된 후 제1 주사/유지 구동부(52)는 상부의 주사/유지 전극라인(Ya)에 순차적으로 주사펄스(SP)를 공급하고 도시하지 않은 어드레스구동부는 어드레스 전극라인들(X)에 데이터펄스를 공급함으로써 선택적인 어드레스방전이 발생되게 한다. 상부 어드레싱이 종료되면 제2 주사/유지 구동부(54)와 제2 프라이밍 구동부(58)는 상기 제1 주사/유지 구동부(52)와 제1 프라이밍 구동부(56)와 동일하게 하부의 주사/유지 전극라인들(Yb)과 프라이밍 전극라인들(Pb)을 구동함으로써 전술한 바와 같이 프라이밍방전, 어드레스방전이 발생되게 한다. 이러한 어드레스기간 후 제1 및 제2 주사/유지 구동부(42, 44)와 공통유지 구동부(60)는 주사/유지 전극라인들(Ya, Yb)과 공통유지 전극라인들(Z)에 유지펄스(SUSPy, SUSPz)를 교번적으로 인가함으로써 상기 어드레스방전이 발생된 방전셀들에서 방전이 소정의 기간동안 유지되게 한다.7 illustrates a driving device applied to a PDP driving method according to another embodiment of the present invention, and FIG. 8 illustrates a driving waveform supplied to the PDP shown in FIG. 7 by a driving method according to an embodiment of the present invention. will be. The PDP driving apparatus shown in FIG. 7 includes a PDP 50 having a four-electrode structure and first and second scans for driving the PDP 50 separately from the scan / sustain electrode lines Ya and Yb. / First and second priming drivers 56 and 58 for driving the holding drivers 52 and 54 and the priming electrode lines Pa and Pb of the PDP 40 up and down, and the common holding electrode line. The common holding drive part 60 for driving the field Z is provided. The PDP driver further includes an address driver (not shown) for driving the address electrode lines X of the PDP 50. In the PDP 50, n scan / sustain electrode lines Ya and Yb and n / 2 common sustain electrode lines Z and n / 2 + 1 priming electrode lines Pa formed in a row direction Discharge cells are formed at an intersection of Pb) and the address electrode lines X formed in the column direction. The scan / hold electrode lines Ya and Yb are arranged for each scan line, and the priming electrode lines Pa and Pb are arranged over two scan lines. Accordingly, the priming electrode lines Pa and Pb generate auxiliary discharges simultaneously with the scan / hold electrode lines Ya and Yb of the scan lines vertically adjacent to each other. The common holding electrode line Z is also alternately disposed between the priming electrode lines Pa and Pb to generate sustain discharge at the same time as the scanning / holding electrode lines Ya and Yb of the up and down adjacent scanning lines. Done. As shown in FIG. 8, the address driver, which is not shown, simultaneously applies the erase pulse EP to the address electrode lines X in the reset period so that the discharge generated in the previous subfield period is erased. Next, the first and second scan / hold drivers 52 and 54 simultaneously apply a weber pulse WP to the scan / hold electrode lines Ya and Yb to reset reset discharges in all of the discharge cells. By generating them, the entire discharge cells are initialized. After the reset period, the first scan / sustain driver 52 and the first priming driver 56 have priming pulses PPp1, PPp2, and PPy on the upper scan / hold electrode lines Ya and the priming electrode lines Pa. Supplies priming discharges to form wall charges to be used for the address discharge. The wall charges formed by the priming discharges are added to the next address discharge voltage to easily generate an address discharge, thereby making it possible to use the scanning pulse SP having a shorter width than the conventional one during the address discharge. After the priming discharges are generated, the first scan / sustain driver 52 sequentially supplies the scan pulse SP to the upper scan / sustain electrode line Ya, and the address driver (not shown) includes the address electrode lines X. Supplying a data pulse to the device causes selective address discharge to occur. When the upper addressing is completed, the second scan / sustain driver 54 and the second priming driver 58 are the same as the first scan / sustain driver 52 and the first priming driver 56. By driving the lines Yb and the priming electrode lines Pb, the priming discharge and the address discharge are generated as described above. After the address period, the first and second scan / hold drivers 42 and 44 and the common sustain driver 60 maintain sustain pulses in the scan / sustain electrode lines Ya and Yb and the common sustain electrode lines Z. By alternately applying SUSPy and SUSPz, the discharge is maintained in the discharge cells in which the address discharge is generated for a predetermined period of time.

그리고, 이러한 방전유지기간에서 추가적으로 제1 및 제2 프라이밍 구동부(56, 58)에서 상기 공통유지 전극라인들(Z)에 공급되는 유지펄스(SUSPz)에 동기되는 보조펄스(AP)를 프라이밍 전극라인들(Pa, Pb)에 공급함으로써 발광량을 증대시켜 휘도를 향상시킬 수 있게 된다.During the discharge sustain period, the auxiliary pulse AP is synchronized with the auxiliary pulse AP supplied to the common sustain electrode lines Z by the first and second priming driving units 56 and 58. By supplying to the fields Pa and Pb, the amount of emitted light can be increased to improve the luminance.

아울러, 상기 어드레스기간에서 주사펄스(SP)의 폭을 짧게 설정하여 어드레스가 불안정할 경우 주사/유지 전극라인(Y)과 프라이밍 전극라인(P) 사이에서 1∼2회의 안정화방전이 추가적으로 발생되게 함으로써 어드레싱을 안정화시키게 된다.In addition, by setting the width of the scan pulse SP short in the address period, when the address is unstable, one or two stabilization discharges are additionally generated between the scan / hold electrode line Y and the priming electrode line P. This will stabilize the addressing.

한편, 상기에서는 방전셀들을 상하로 분리하여 싱글스캔으로 어드레스하는 경우만을 예로 들어 설명하였지만 다수개의 블록으로 분리하여 싱글스캔으로 어드레스하는 경우에도 어드레스기간을 단축시킬 수 있게 된다.On the other hand, the above has been described as an example of only discharging the discharge cells up and down to address a single scan, it is possible to shorten the address period even when addressing a single scan by separating into a plurality of blocks.

상술한 바와 같이, 본 발명에 따른 PDP 구동 방법에 의하면 방절셀들을 적어도 2개 이상의 블록으로 구분하여 싱글스캔하는 경우 그 블록별로 어드레스방전전에 프라이밍방전이 발생되게 하여 후속의 어드레스방전에 도움의 주는 벽전하를 충분히 형성함으로써 주사펄스를 짧게 인가할 수 있으므로 고속 어드레싱이 가능하게 한다. 이에 따라, 본 발명에 따른 PDP 구동 방법에 의하면 주사선수가 증가되는 고해상도 PDP에서도 싱글스캔으로 고속구동이 가능하게 되므로 종래의 화면분할방식에 비하여 제조원가를 절감할 수 있게 된다.As described above, according to the PDP driving method according to the present invention, when the single cells are divided into at least two blocks, the priming discharge is generated before the address discharge for each block, so that the subsequent address discharge is provided. By forming a sufficient charge, the scanning pulse can be applied shortly, thereby enabling high speed addressing. Accordingly, according to the PDP driving method according to the present invention, high-speed driving is possible with a single scan even in a high-resolution PDP in which an injection player is increased, thereby reducing manufacturing cost as compared to the conventional screen splitting method.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.Those skilled in the art will appreciate that various changes and modifications can be made without departing from the technical spirit of the present invention. Therefore, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification but should be defined by the claims.

Claims (7)

어드레스전극과, 상기 어드레스전극에 교차하는 주사/유지 전극, 상기 주사/유지 전극에 평행한 공통유지 전극을 구비하여 입력되는 영상을 화면에 표시하기 위한 플라즈마 디스플레이 패널의 구동 방법에 있어서,A driving method of a plasma display panel for displaying an input image on a screen, comprising an address electrode, a scan / hold electrode crossing the address electrode, and a common sustain electrode parallel to the scan / hold electrode. 상기 패널의 각 주사라인들을 적어도 2개 이상의 블록으로 분리하고;Separate each scan line of the panel into at least two blocks; 상기 패널 전체를 동시에 리셋하는 리셋단계와;A reset step of simultaneously resetting the entire panel; 상기 블록들을 순차적으로 주사하여 데이터를 표시할 방전셀을 선택하는 어드레싱 단계와;An addressing step of sequentially scanning the blocks to select a discharge cell to display data; 상기 모든 블록에서 어드레싱이 완료된 전체 패널에서 선택된 방전셀들을 동시에 표시하기 위하여 유지방전을 일으키는 표시단계를 포함하고;A display step of causing a sustain discharge in order to simultaneously display the selected discharge cells in all of the addressed panels in all the blocks; 상기 어드레싱 단계는,The addressing step, 상기 분리된 각 블록의 방전셀에서 동시에 프라이밍 방전을 일으키는 단계와; 상기 프라이밍 방전에서 발생된 벽전하를 이용하여 각 블록의 주사라인에서 차례로 상기 데이터에 따른 어드레싱방전을 일으키는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.Simultaneously generating priming discharges in the discharge cells of each of the separated blocks; And generating an addressing discharge according to the data in sequence in the scanning line of each block by using the wall charge generated in the priming discharge. 제 1 항에 있어서,The method of claim 1, 상기 프라이밍 방전은The priming discharge 상기 주사/유지 전극과 공통유지 전극 사이에 동시에 해당전압을 인가하여 일으키는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.And applying a corresponding voltage simultaneously between the scan / sustain electrode and the common sustain electrode. 제 1 항에 있어서,The method of claim 1, 상기 플라즈마 디스플레이 패널은 인접한 주사/유지 전극 사이마다 인접한 두개의 주사라인에 걸쳐 형성된 프라이밍전극을 추가로 구비하고,The plasma display panel further includes a priming electrode formed on two adjacent scan lines between adjacent scan / sustain electrodes. 상기 프라이밍 방전은The priming discharge 상기 주사/유지 전극과 상기 프라이밍 전극 사이에 동시에 해당전압을 인가하여 일으키는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.And applying a corresponding voltage simultaneously between the scan / hold electrode and the priming electrode. 제 1 항에 있어서,The method of claim 1, 상기 어드레싱 방전 단계는The addressing discharge step 상기 각 블록의 어드레싱이 끝난 후 그 어드레스 방전으로 형성된 벽전하의 안정화를 위한 안정화 방전 단계를 추가로 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.And a stabilizing discharge step for stabilizing wall charges formed by the address discharge after the addressing of each block is finished. 제 1 항에 있어서,The method of claim 1, 상기 어드레싱 방전 단계는The addressing discharge step 상기 각 블록의 어드레싱이 끝난 후 그 어드레스 방전으로 형성된 벽전하의 안정화를 위한 직류전압을 인가하는 단계를 추가로 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.And applying a DC voltage for stabilization of wall charges formed by the address discharge after the addressing of each block is finished. 삭제delete 삭제delete
KR1020000002461A 2000-01-19 2000-01-19 Method for Driving Plasma Display Panel KR100359017B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000002461A KR100359017B1 (en) 2000-01-19 2000-01-19 Method for Driving Plasma Display Panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000002461A KR100359017B1 (en) 2000-01-19 2000-01-19 Method for Driving Plasma Display Panel

Publications (2)

Publication Number Publication Date
KR20010073683A KR20010073683A (en) 2001-08-01
KR100359017B1 true KR100359017B1 (en) 2002-10-31

Family

ID=19639730

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000002461A KR100359017B1 (en) 2000-01-19 2000-01-19 Method for Driving Plasma Display Panel

Country Status (1)

Country Link
KR (1) KR100359017B1 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100472367B1 (en) * 2002-04-04 2005-03-08 엘지전자 주식회사 Plasma display panel and method of driving the same
KR100508930B1 (en) * 2003-10-01 2005-08-17 삼성에스디아이 주식회사 Plasma display panel and method thereof
KR100816202B1 (en) 2006-11-27 2008-03-21 삼성에스디아이 주식회사 Plasma display device and drive method thereof

Also Published As

Publication number Publication date
KR20010073683A (en) 2001-08-01

Similar Documents

Publication Publication Date Title
KR100381270B1 (en) Method of Driving Plasma Display Panel
KR100421487B1 (en) Driving Method of Plasma Display Panel
KR100472367B1 (en) Plasma display panel and method of driving the same
KR100330033B1 (en) Method for Driving Plasma Display Panel
KR100359017B1 (en) Method for Driving Plasma Display Panel
KR100359021B1 (en) Method of Driving Plasma Display Panel
JP2003345300A (en) Device and method for driving plasma display panel
KR100336606B1 (en) Plasma Display Panel and Method of Driving the Same
JP2001166734A (en) Plasma display panel driving method
KR100359016B1 (en) Plasma Display Panel and Method of Driving the same
KR100468412B1 (en) Apparatus and method for driving plasma display panel
KR100456146B1 (en) Driving method of plasma display panel
KR100481215B1 (en) Plasma display panel and driving method thereof
KR100579332B1 (en) Electrode Structure Plasma Display Panel
KR100323972B1 (en) Plasma Display Panel And Driving Method Thereof
KR100373534B1 (en) Driving Method of Plasma Display Panel
KR100359570B1 (en) Plasma Display Panel
KR100667109B1 (en) Plasma Display Panel and Driving Method thereof
KR20020039706A (en) Reset Circuit in Plasma Display Panel
KR100336609B1 (en) Method of Driving Plasma Display Panel
KR100359572B1 (en) Plasma Display Panel
KR100764760B1 (en) Plasma Display Panel and Driving Method Thereof
KR100373529B1 (en) Plasma Display Panel and Driving Method Thereof
KR100482341B1 (en) Apparatus for driving plasma display panel
KR100364398B1 (en) Plasma Display Panel and Driving Method Thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080926

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee