JPS62188536A - 回線状態表示方式 - Google Patents

回線状態表示方式

Info

Publication number
JPS62188536A
JPS62188536A JP61030313A JP3031386A JPS62188536A JP S62188536 A JPS62188536 A JP S62188536A JP 61030313 A JP61030313 A JP 61030313A JP 3031386 A JP3031386 A JP 3031386A JP S62188536 A JPS62188536 A JP S62188536A
Authority
JP
Japan
Prior art keywords
line
line status
adapter
data
line state
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61030313A
Other languages
English (en)
Inventor
Naohiro Shibata
直宏 柴田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP61030313A priority Critical patent/JPS62188536A/ja
Publication of JPS62188536A publication Critical patent/JPS62188536A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Small-Scale Networks (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)
  • Computer And Data Communications (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概要〕   ゛ メインプロセッサ、パネルアダプタと内部バ、スで接続
されている・通信アダプタに収容する各回線を介して端
末又はホスト装置とのデータ通信処理を行うデータ処理
装置の回線状態表示方式であって、パネルアダプタ内表
示ユニットへ表示するための回線状態データを一旦内部
バスに送出して、メインプロセッサを経由して表示ユニ
ットへ送出していたのに対して、メインプロセッサの制
御のもとに通信アダプタをパネルアダプタからアクセス
して得た回線状態データで表示するように構成すること
により、バス処理効率の向上と装置のスループットを上
げることが可能となる。
〔産業上の利用分野〕
本発明は、複数の回線を収容するデータ処理装置の回線
状態表示方式に関する。
通信回線を通じて、各所に点在するデータ処理装置、端
末装置等との相互間のデータ処理を行うシステムが多く
実用化されている。
このようなシステムにおいては、データ処理装置等に収
容されている通信回線の状態を常に監視して置き、デー
タ処理が正常に実施されているか等を把握しておくこと
が要求される。
かかる回線状態の表示を装置内メインプロセッサから見
て容易かつ効率的に表示する方式の実用化が望まれる。
〔従来の技術〕
第4図は従来例を説明するブロック図を示す。
本ブロック図はデータ処理装置の概要構成を示し、その
構成は、 複数の通信回線を収容し、各通信回線を通じてデータの
遺り取りを行うためのデータの変換9回線制御及び回線
監視を行う通信アダプタ1と、各通信回線の状態を可視
出来るような表示及び表示制御を行うパネルアダプタ2
と、 装置内の各種処理動作の制御、その監視及び外部とのデ
ータの遺り取り制御等を行うメインプロセッサ3等を備
え構成されている。
これら通信アダプタ1.パネルアダプタ2及びメインプ
ロセッサ3はバス(alで接続されており、通信アダプ
タ1.パネルアダプタ2.メインプロセッサ3は、各種
データ及び信号をバス(a)経由で相互に送出したり、
受領したりしている。
従って、これらにはバス(a)へのデータ及び信号の送
出、バス(alに送出されているデータ及び信号が自分
宛のものかどうか等を判別するバスコントローラ17.
23.32をそれぞれに備えている。
又、各機能ブロック1〜3が有する機能の動作をプログ
ラムに基づき制御するためのマイクロプロセッサ(以下
MPUと称する)11.21.31もそれぞれ備えてい
る。
更に、通信アダプタlは上記MPUl1.バスコントロ
ーラ17と、 各回線ユニット13〜16 (但し、本例の場合は4回
線■〜■が収容された場合を例とし、以下の説明は同様
とする)を制御する回線ユニット制御回路12と、 該当する回線■〜■のドライバ機能及び転送するデータ
及び信号の並・直変換等を行う回線ユニット13〜16
とを具備して構成されている。
又、パネルアダプタ2も上記MPU21.バスコントロ
ーラ23と、 メインプロセッサ3からバス(a)を介して送出されて
来た通信アダプタ1に収容する各回線状態データをセッ
トして表示ユニット24への回線状態表示を制御する表
示制御回路22と、 通信アダプタ1に収容する各回線■〜■の使用状態等の
回線状態を可視的に表示する表示ユニット24とを具備
して構成されている。
例えば、回線ユニット13が使用状態にある場合は、メ
インプロセッサ3の指示でMPUIIは回線ユニット制
御回路12で確認している回線ユニット13の回線使用
状態データをバスコントローラ17を経由してメインプ
ロセッサ3を宛先にしてバス(a)に送出する。
メインプロセッサ3は自分宛にバス(a)に送出された
回線使用状態データをバスコントローラ32で確認し受
領し、今度はパネルアダプタ2を宛先にしてバス(a)
に送出する。
パネルアダプタ2は自分宛の回線使用状態データをバス
コントローラ23で同様に確認し受領し、その回線ユニ
ット13に該当する回線■の使用状態を表示制御回路2
2の制御により表示する。
〔発明が解決しようとする問題点〕
上述のように、従来はメインプロセッサ3が通信アダプ
タ1に指示して、回線状態データを読出し、読出し完了
後その回線状態データをパネルアダプタ2にバス(a)
を介してメインプロセッサ3の指示のもとに転送し、表
示ユニット24に表示するように指示していた。
従って、メインプロセッサ3の負荷がその分増大し、メ
インプロセッサ3の処理効率が低下すると共に、バス使
用効率も低下すると言う問題点があった。
〔問題点を解決するための手段〕
第1図は本発明の詳細な説明するブロック図を示す。
第1図のブロック図は第4図で説明したメインプロセッ
サ3と、 第4図で説明した機能ブロック11〜17と、回線ユニ
ット13〜16の回線状態監視及び監視状態にある回線
ユニット13〜16の回線状態データを、対応する回線
アドレスで切替えて送出する回線状態監視手段(回線状
態監視回路)18とを付加して構成される通信アダプタ
100と、 第4図で説明した機能ブロック21〜24と、回線状態
監視手段(回線状態監視回路)18を回線ユニット13
〜16に対応する回線アドレスを送出しアクセスし、該
当の回線状態データを受領する回線状態アクセス手段(
回線状態アクセス回路)25とを付加して構成されるパ
ネルアダプタ200とを具備して構成されている。
〔作用〕
メインプロセッサの制御のもとに、通信アダプタ内に具
備する各回線ユニットの回線状態データを、複数回線ユ
ニットを引き込み、監視している回線状態監視手段(回
線状態監視回路)を、パネルアダプタに具備する回線状
態アクセス手段(回線状態アクセス回路)からアクセス
して受領し、その回線状態データを表示制御回路に書込
み、表示ユニットに表示するように構成することにより
、バスの処理効率の向上と装置のスループットを上げる
ことが可能となる。
〔実施例〕
以下本発明の要旨を第1図〜第3図に示す実施例により
具体的に説明する。
第2図は本発明の詳細な説明するブロック図、第3図は
本発明の実施例におけるタイムチャートを説明する図を
それぞれ示す。尚、企図を通じて同一符号は同一対象物
を示す。
本実施例の回線状態監視回路18及び回線状態アクセス
回路25は第2図に示す如く構成されている。
即ち、回線状態監視回路18は、 回線状態アクセス回路25との回線状態データ。
アドレス及び制御信号等を遺り取りするための機能を有
する入出力インタフェース回路181と、回線状態アク
セス回路25からのアクセスアドレスに基づき、複数の
回線ユニット13〜16の回線状態データから1つの回
線状態データを選択して入出力インタフェース回路18
1に送出するマルチプレクサ(以下MPXと称する)1
82と、回線状態アクセス回路25からのアクセスアド
レスをランチし、MPX1B2の制御信号として送出す
る回線アドレスラッチ回路183とから構成されている
又、回線状態アクセス回路25は回線ユニット13〜1
6に対応する回線アドレスをMPU21の制御により書
込み保持する回線アドレスレジスタ251 と、通信ア
ダプタ100からの回線状態データを書込み保持する回
線状態レジスタ252と、通信アダプタ100との回線
状態データ、アドレス及び制御信号等を遺り取りするた
めの機能を有する入出力インタフェース回路253と、
入出力インタフェース回路181,253及びパネルア
ダプタバス応答回路255の動作タイミング用クロック
信号を発生する回線状態クロック発生回路254 と、 回線状態データが回線状態レジスタ252に書込まれた
時、応答信号をパネルアダプタバス(b)へ送出するパ
ネルアダプタバス応答回路255とから構成されている
パネルアダプタ200内各機能ブロック21〜25の処
理速度は、図示してない回路から発生されるシステムク
ロック(第3図(1)に示す)に依存して処理される。
回線状態アクセス回路25がアクセスする回線アドレス
を回線アドレスレジスタ251に書込むタイミングも、
前記システムクロックに依存して処理される。
即ち、MPU21から発生させ、パネルアダプタバス(
blへ送出された回線アドレスは、第3図(5)に示す
パネルアダプタデータストローブ信号送出中に書込まれ
る。
回線アドレスレジスタ251に回線アドレスが書込まれ
ると、回線状態クロック発生回路254の発生する回線
状態クロック(第3図(8)に示す)のタイミングに従
って、回線アドレスが入出力インタフェース回路253
.181.回線アドレスラッチ回路183を介してMP
X182に送出される。
MPX1B2はこの回線アドレスに対応する回線ユニッ
ト13〜16を選択し、選択された回線ユニット13〜
16の回線状態データを入出力インタフェース回路18
1.253を介して回線状態レジスタ252に格納し、
MPU21からの回線状態レジスタ252への回線状態
データ格納確認信号(第3図(6)のパネルアダプタデ
ータアクノリッジ)に対する応答信号を、パネルアダプ
タバス応答回路255がら出力させ、確認する。
尚、回線アドレス及び回線状態データの処理は回線状態
クロック発生回路254の発生する回線状態クロックで
、第3図(9)に示すように交互に処理される。又、こ
れらのタイムチャートの詳細は第3図の(1)〜(9)
に示す。
回線状態レジスタ252へ格納された回線状態データは
、MPU21にて表示制御回路22にセットされ、表示
制御回路22の制御のちとに表示ユニット24に表示す
る。
尚、本実施例におけるメインプロセッサ3は、通信アダ
プタ100及びバネルアダブ200の動作開始指示を与
えるのみで、回線アドレス及び回線状態データの遺り取
り時には、他の制御を行うことが可能となる。
〔発明の効果〕
以上のような本発明によれば、装置内バス処理効率の向
上と、装置のスループットを上げることが出来ると言う
効果がある。
【図面の簡単な説明】
第1図は本発明の詳細な説明するブロック図、第2図は
本発明の詳細な説明するブロック図、第3図は本発明の
実施例におけるタイムチャートを説明する図、 第4図は従来例を説明するブロック図、をそれぞれ示す
。 図において、 1.100は通信アダプタ、 2.200はパネルアダプタ、 3はメインプロセッサ、 11,21.31はMPtl
 。 12は回線ユニット制御回路、 13〜16は回線ユニット、 17、23.32はバスコントローラ、18は回線状態
監視回路、 22は表示制御回路、24は表示ユニット
、 25は回線状態アクセス回路、 181.253は入出力インタフェース回路、182 
はMPX 。 183は回線アドレスランチ回路、 251は回線アドレスレジスタ、 252は回線状態レジスタ、 254は回線状態クロック発生回路、 255はパネルアダプタバス応答回路、をそれぞれ示す

Claims (1)

  1. 【特許請求の範囲】 複数の回線を収容し、その各回線の制御を行う通信アダ
    プタ(100)と、表示ユニット(24)を具備し、前
    記表示ユニット(24)への該回線状態の表示を制御す
    るパネルアダプタ(200)と、前記通信アダプタ(1
    00)及び前記パネルアダプタ(200)とをバス((
    a))で接続し、前記通信アダプタ(100)に収容す
    る各回線を介して端末又はホスト装置とのデータ通信処
    理を制御するメインプロセッサ(3)とで構成されるデ
    ータ処理装置において、 前記通信アダプタ(100)に収容する該回線の状態を
    前記パネルアダプタ(200)からのアクセスに基づき
    監視する回線状態監視手段(18)と、該回線に対応す
    る回線アドレスにて前記回線状態監視手段(18)をア
    クセスし、前記回線状態監視手段(18)を介して回線
    状態データを受領する回線状態アクセス手段(25)と
    を設け、 前記回線状態監視手段(18)から前記回線状態アクセ
    ス手段(25)へ送出された該回線状態データをもとに
    して、前記表示ユニット(24)へ回線状態を表示する
    ことを特徴とする回線状態表示方式。
JP61030313A 1986-02-14 1986-02-14 回線状態表示方式 Pending JPS62188536A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61030313A JPS62188536A (ja) 1986-02-14 1986-02-14 回線状態表示方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61030313A JPS62188536A (ja) 1986-02-14 1986-02-14 回線状態表示方式

Publications (1)

Publication Number Publication Date
JPS62188536A true JPS62188536A (ja) 1987-08-18

Family

ID=12300297

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61030313A Pending JPS62188536A (ja) 1986-02-14 1986-02-14 回線状態表示方式

Country Status (1)

Country Link
JP (1) JPS62188536A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0269039A (ja) * 1988-09-05 1990-03-08 Yagi Antenna Co Ltd ブロードバンドlan論理回線確立状況表示方式
JP2008129783A (ja) * 2006-11-20 2008-06-05 Mitsubishi Electric Corp Pio伝送装置システム

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0269039A (ja) * 1988-09-05 1990-03-08 Yagi Antenna Co Ltd ブロードバンドlan論理回線確立状況表示方式
JP2008129783A (ja) * 2006-11-20 2008-06-05 Mitsubishi Electric Corp Pio伝送装置システム
JP4646896B2 (ja) * 2006-11-20 2011-03-09 三菱電機株式会社 Pio伝送装置システム

Similar Documents

Publication Publication Date Title
JPS63106060A (ja) ディジタルデ−タ処理システム用高速相互接続装置
JPS58217069A (ja) マルチ・マイクロコンピユ−タの通信方式
JPS62188536A (ja) 回線状態表示方式
US6609179B1 (en) Method and apparatus for controlling memory access
JPH0576821B2 (ja)
JP2000244585A (ja) バスインタフェース回路
JPS61271555A (ja) ダイレクトメモリアクセス転送方式
JP3442099B2 (ja) データ転送記憶装置
JPS6378257A (ja) 入出力制御装置
KR910002621B1 (ko) 집단전화 교환기에서 마그네틱 테이프로의 데이타리드/라이트용 인터페이스 회로
JP2821176B2 (ja) 情報処理装置
JP2576236B2 (ja) プログラマブルコントローラの通信方法
JPH03262064A (ja) システムバスを用いたデータ転送方式
JPS61128335A (ja) マイクロプログラムロ−ド処理方式
JPS6368954A (ja) 情報転送方式
JPH09305562A (ja) データ転送装置
JPS58202643A (ja) 通信バスル−ト制御方式
JPH041819A (ja) データブロック制御装置
JP2000298639A (ja) 送出回路、受信回路、インタフェース回路、システム制御装置、入出力制御装置、情報処理装置
JPS60114927A (ja) フアイルメモリアクセス制御方式
JPS62205457A (ja) リモ−トステ−シヨンアダプタの制御方式
JPH02307149A (ja) 直接メモリアクセス制御方式
JPH039453A (ja) データ転送制御装置
JPS63263941A (ja) 回線選択制御装置
JPH0628301A (ja) ダイレクトメモリアクセス回路