JPS61269545A - 計算機システム - Google Patents

計算機システム

Info

Publication number
JPS61269545A
JPS61269545A JP11170185A JP11170185A JPS61269545A JP S61269545 A JPS61269545 A JP S61269545A JP 11170185 A JP11170185 A JP 11170185A JP 11170185 A JP11170185 A JP 11170185A JP S61269545 A JPS61269545 A JP S61269545A
Authority
JP
Japan
Prior art keywords
data
terminal
terminal processing
address
processing device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11170185A
Other languages
English (en)
Inventor
Kunihiko Tobe
止部 久仁彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP11170185A priority Critical patent/JPS61269545A/ja
Publication of JPS61269545A publication Critical patent/JPS61269545A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Small-Scale Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は計算機システムに関し、特に周辺装置との入
出力を制御する端末処理装置に関するものである。
〔従来の技術〕
第2図は従来のこの種のシステムを示すブロワ゛ り図
であって、図において(C)は中央処理装置、(A)は
中央処理装置(C)に接続されているシステムバス、(
Tl)、(T2)はそれぞれ端末装置、(SCI)。
(SC2)はそれぞれ端末装置(TI)、(T2)との
インタフェースをとる端末処理装置、(1)、(2)、
(3) 。
(4)はデータの流れを示す矢印である。
中央処理装置(C)はユーザのアプリケーションプログ
ラムを実行し、システム管理を行う。
端末装置(T1)から読出したデータを端末装置(T2
)に書込む場合を例にして第2図に示すシステムの動作
を説明する。
中央処理装置(C)からの指示により、端末処理これを
中央処理装置(C)に送信する。中央処理装置(C)は
このデータをメモリに一時記憶しそのデータが端・床装
置(T2)に送出すべきデータである場合は、そのデー
タを端末処理装置(SC2)に送信する。端末処理装置
(SC2)はこのデータを中央処理装置(C)から受信
して端末装置(T2)に対してデータを送信する。
〔発明が解決しようとする問題点〕
従来の計算機システムは以上のように構成されているの
で、中央処理装置(C)がデータ処理のすべての制御を
行々う必要があシ、端末装置の数が多い場合には中央処
理装置に大きな負荷がかかり、処理能力が落ちる等の問
題点があった。
この発明は上記のような問題点を解決するためになされ
たもので、端末処理装置間で直接データ転送できるよう
にし、中央処理装置の負荷を軽減した計算機システムを
構成することを目的とする。
〔問題点を解決するための手段〕
この発明では、端末処理装置に宛先アドレス設定及び自
局アドレス検出の機能をもたせることにより、端末処理
装置相互間で直接データ転送を可能にしたものである。
〔作用〕
端末処理装置相互間で直接データ転送が可能になると、
中央処理装置の負荷がそれだけ軽減される。
〔実施例〕
以下この発明の実施例を図面について説明する。
第1図はこの発明の一実施例を示すブロック図であって
、第2図と同一符号は同−又は相当部分を示し、(81
)、(82)はデータの宛先アドレス設定及び自局アド
レス検出の機能を持つ端末処理装置、(B)はいずれの
端末処理装置間におけるデータ転送も可能なシステムバ
ス、(5)、(6)、(7)はデータの流れを示す。
次に、第1図において端末装置(T1)から端末装置(
T2)にデータ転送を行う場合を例にして、第1図のシ
ステムの動作を説明する。
端末処理装置(Sl)、(S2)にはイニシャルプロシ
ステムバス031に接続されているすべての装置のアド
レス情報がロードされ(端末処理装置内のメモリに書込
まれる)、各端末処理装置において送出するデータの宛
先アドレスを設定すること及びシステムバス(Bl上の
アドレスと自局のアドレスとの一致を検出することを可
能にする。
端末処理装置(Sl)は端末装置(T1)からのデータ
を受信し、このデータを端末装置(T2)に送出しよう
とするときは端末処理装置(2S)に対して定められて
いるアドレスを宛先アドレスとしてシステムバスfBl
上に送出する。システムバスtBlに接続されているす
べての装置にはこのデータが到達するが、端末処理装置
(2S)においてだけ、システムバス(Bl上の宛先ア
ドレスと自局に設定されているアドレスとが一致するの
で、端末処理装置(2S)だけが、システムバスFBI
上のデータが自局にあてられたものであることを知り、
そのデータを自局のバッファメモリへ入力した上で端末
装置(T2)に対して送信する。
なお、第1図において、システムバスtBlには端末処
理装置(Sl)、(S2)の外にも端末処理装置(単数
又は複数)が接続されているのが一般であるが、これら
は図面に示してない。
また、端末処理装置1台に対し端末装置1台分が接続さ
れる例について説明したが、1台の端末処理装置に複数
台の端末装置が接続される場合も同様の効果を奏する。
〔発明の効果〕
以上のようにこの発明によれば、端末処理装置に宛先ア
ドレス設定及び自局アドレス検出の手段を設け、端末処
理装置間でデータ転送を可能としたので、中央処理装置
の負荷が軽減でき、ユーザのアプリケーションプログラ
ムの処理に多くの時間を割当てることができるという効
果がある。
【図面の簡単な説明】
第1図はこの発明の一実施例を示すブロック図、第2図
は従来の計算機システムを示すブロック図である。 (C)は中央処理装置、(’B)Hシステムバス、(8
1)、(S2) Uそれぞれ端末処理装置、(TI )
 、 (T2)はそれぞれ端末装置。 尚、各図中同一符号は同−又は相当部分を示す。

Claims (1)

  1. 【特許請求の範囲】 ユーザのアプリケーションプログラムを実行しシステム
    全体の管理を行う1台の中央処理装置と、複数台の端末
    処理装置とが共通のシステムバスに接続されてなる計算
    機システムにおいて、 上記複数台の端末処理装置の各端末処理装置にはそれぞ
    れ当該端末処理装置を識別するアドレスが定められ、各
    端末処理装置から上記システムバス上にデータを送出す
    るときは当該端末処理装置において当該データの宛先の
    端末処理装置を識別する宛先アドレスを付加して送出す
    る手段と、各端末処理装置において上記システムバス上
    に送出される宛先アドレスと当該端末処理装置について
    定められているアドレスとを比較し、この比較において
    一致が検出されたとき対応するデータを当該端末処理装
    置に取り込む手段とを備えたことを特徴とする計算機シ
    ステム。
JP11170185A 1985-05-24 1985-05-24 計算機システム Pending JPS61269545A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11170185A JPS61269545A (ja) 1985-05-24 1985-05-24 計算機システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11170185A JPS61269545A (ja) 1985-05-24 1985-05-24 計算機システム

Publications (1)

Publication Number Publication Date
JPS61269545A true JPS61269545A (ja) 1986-11-28

Family

ID=14567961

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11170185A Pending JPS61269545A (ja) 1985-05-24 1985-05-24 計算機システム

Country Status (1)

Country Link
JP (1) JPS61269545A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03145238A (ja) * 1989-10-30 1991-06-20 Aichi Denshi Kk 映像監視システム及びその端末装置
WO2002060130A1 (fr) * 2001-01-23 2002-08-01 Mitsubishi Denki Kabushiki Kaisha Dispositif et procede de communication de donnees

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03145238A (ja) * 1989-10-30 1991-06-20 Aichi Denshi Kk 映像監視システム及びその端末装置
JPH0695680B2 (ja) * 1989-10-30 1994-11-24 愛知電子株式会社 映像監視システム及びその端末装置
WO2002060130A1 (fr) * 2001-01-23 2002-08-01 Mitsubishi Denki Kabushiki Kaisha Dispositif et procede de communication de donnees

Similar Documents

Publication Publication Date Title
US6339812B1 (en) Method and apparatus for handling invalidation requests to processors not present in a computer system
JPS61269545A (ja) 計算機システム
JPH0731666B2 (ja) プロセッサ間通信方式
JPS6239792B2 (ja)
JPH02230356A (ja) 情報処理装置のバス拡張装置
KR100498909B1 (ko) 교환시스템의 프로세서간 통신 이중화 장치
JP3211694B2 (ja) マルチプロセッサ接続方式
JPS6159565A (ja) マルチコンピユ−タシステムの割込入力装置
JPH056333A (ja) マルチプロセサシステム
JP3086245B2 (ja) 他系アクセス指定装置
JPH0254362A (ja) 並列処理コンピュータ
KR0171772B1 (ko) 입출력 디바이스보드의 식별방법
JPH01276241A (ja) 多重割り込み装置
JPH01133444A (ja) システムバス制御装置
JPH01250118A (ja) データ処理システム
JPH07334453A (ja) メモリアクセスシステム
JPH05181809A (ja) マルチプロセッサシステムにおけるデータ転送方式
JPS6379161A (ja) 半導体記憶装置
JPS63300346A (ja) Dma制御方式
JPS6140658A (ja) デ−タ処理装置
JPH01121962A (ja) ダイレクトメモリアクセス拡張制御回路
JPS63158660A (ja) マルチプロセツサバス制御方式
JPS63165943A (ja) バス中継装置
JPS63149748A (ja) 記憶装置
JPS63276941A (ja) デ−タ転送制御方式