JPS61134969A - Data recording system - Google Patents

Data recording system

Info

Publication number
JPS61134969A
JPS61134969A JP25652284A JP25652284A JPS61134969A JP S61134969 A JPS61134969 A JP S61134969A JP 25652284 A JP25652284 A JP 25652284A JP 25652284 A JP25652284 A JP 25652284A JP S61134969 A JPS61134969 A JP S61134969A
Authority
JP
Japan
Prior art keywords
sector
data
area
generating section
section
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP25652284A
Other languages
Japanese (ja)
Inventor
Wasaku Yamada
山田 和作
Osamu Adachi
修 足立
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP25652284A priority Critical patent/JPS61134969A/en
Publication of JPS61134969A publication Critical patent/JPS61134969A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/12Formatting, e.g. arrangement of data block or words on the record carriers

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

PURPOSE:To remarkably improve the reliability of sector synchronism detection and sector address detection and, at the same time, to suppress the reduction in a data storing area, by arranging plural pieces of sector synchronizing signals, sector addresses, and sector synchronizing signals in a pre-format area. CONSTITUTION:A pre-format area PF is formed only of a preamplifier PA1 and a data area DF continue beyond a gap GP1. The preamplifier PA1 is constituted by continuously arranging (n+1) pieces of sector synchronizing signals SS, sector synchronizing numbers SNn (value is n), and sector addresses SA. A format controller 1 causes a sector synchronizing signal generating section 3 to generate the sector synchronizing signals SNn, whose value is (n) after actuating a sector synchronizing signal generating section 2 and causing the section 2 to output the sector synchronizing signal SS. Moreover, the controller 1 actuates a sector address generating section 4 and causes the section 4 to generate the sector address SA. Then the controller 1 repeatedly actuates the sector synchronizing signal generating section 2. sector synchronizing number generating section 3, and sector address generating section 4 successively by reducing the value of the sector synchronizing signal SNn one by one until the value goes to ''O'' and completes the pre-format area PF.

Description

【発明の詳細な説明】 [技術分野] 本発明は、セクタ構成のデータ記録方式に係り。[Detailed description of the invention] [Technical field] The present invention relates to a data recording method with a sector configuration.

特に記録媒体として光ディスクを用いた場合に好適なプ
リフォーマット部の形式に関する。
In particular, the present invention relates to a format of a preformat section that is suitable when an optical disc is used as a recording medium.

[従来技術] コンピュータシステムの補助記録装置には、磁気テープ
や磁気ディスク等の磁気記録媒体を用いた装置が広く用
いられているが、近年、これらの磁気記録媒体よりも記
録密度を格段に大きくできる光学的記録媒体(例えば光
ディスク等)を補助記憶装置に用いようとする提案があ
る。
[Prior Art] Devices using magnetic recording media such as magnetic tapes and magnetic disks are widely used as auxiliary recording devices in computer systems. There are proposals to use optical recording media (for example, optical discs) that can be used as auxiliary storage devices.

例えば光ディスクでは、レーザスポットにより。For example, in the case of optical discs, by means of a laser spot.

直径1μm程度のピット(小孔)を表面の記録トラック
上に2μ閣程度の周期(間隔)で形成することでデータ
を記録し、記録容量は約30CIの直径のもので1枚当
り1011〜1012 ビット程度である0通常。
Data is recorded by forming pits (small holes) with a diameter of about 1 μm on the recording track on the surface at a period (interval) of about 2 μm, and the recording capacity is 1011 to 1012 per disk with a diameter of about 30 CI. 0 usually about a bit.

記録トラックはスパイラル状に1本が設定される。One recording track is set in a spiral shape.

さて、一般に補助記録装置はアクセス速度が主記憶装置
に比べてかなり遅いので、データはある程度のまとまっ
た量のブロック毎に、連続した領域に記録される。
Now, since the access speed of the auxiliary storage device is generally much slower than that of the main storage device, data is recorded in blocks of a certain amount in consecutive areas.

そのさい、データの読み出し書き込みを短時間で確実に
できるようにデータの所定ブロックをセクタに構成し、
各セクタ毎にアドレス(セクタアドレス)を割当てて識
別している。
At that time, to ensure that data can be read and written in a short time, predetermined blocks of data are organized into sectors,
An address (sector address) is assigned to each sector for identification.

第6図(a)、(b)は、光ディスクのトラックにおけ
るデータ記録形式の従来例を示す。
FIGS. 6(a) and 6(b) show conventional examples of data recording formats on tracks of optical discs.

同図(a)において、トラック丁Rには、プリフォーマ
ット領域PF、データ領域DFおよびプリフォーマット
領域PFとデータ領域DFを隔てるギャップGPIから
なるセクタSCが、ギャップGP2に隔てられて複数個
連続的に設定される。
In the same figure (a), on track R, there are a plurality of consecutive sectors SC consisting of a preformat area PF, a data area DF, and a gap GPI separating the preformat area PF and the data area DF, separated by a gap GP2. is set to

なお、プリフォーマット領域PFは、あらかじめデータ
領域DFとギャップGP2を合わせたビット数隔てて、
トラックに形成される。
Note that the preformat area PF is spaced in advance by the total number of bits of the data area DF and gap GP2.
formed into tracks.

また、同図(b)に示すように、プリフォーマット領域
PFは、回路条件を整合するための同期信号すなわちデ
ータ書込読出回路のビットクロックを記録データの発生
タイミングに同期させるためのビット同期信号BSから
なるプリアンプル、このプリフォーマット領域PFを検
出するための自己相関の鋭いビット列(パターン)から
なるセクタ同期信号SS、および、セクタSCを識別す
るためのセクタアドレスSAからなる。
In addition, as shown in FIG. 6(b), the preformat area PF contains a synchronization signal for matching circuit conditions, that is, a bit synchronization signal for synchronizing the bit clock of the data write/read circuit with the generation timing of recording data. It consists of a preamble consisting of BS, a sector synchronization signal SS consisting of a bit string (pattern) with sharp autocorrelation for detecting this preformat area PF, and a sector address SA for identifying the sector SC.

プリアンプルをなすビット同期信号BSとしては、光ピ
ツクアップ部からの続出信号よりピッドクロックおよび
データを抽出するためのPLL(Phase −Loc
ked Loop)回路を、適確にロックできるような
信号が用いられる。例えば、最小反転周期で読出信号の
状態を変化する信号(すなわち、記録状態が最小ピット
長のくり返しになるrolol・・・・・・」)である
As the bit synchronization signal BS forming the preamble, a PLL (Phase-Lock) is used to extract the pid clock and data from the successive signals from the optical pickup section.
A signal is used that allows the ked Loop circuit to be properly locked. For example, it is a signal that changes the state of the read signal at a minimum inversion period (that is, "rollol..." in which the recording state is a repetition of the minimum pit length).

また、データ領域DFは、フレーム同期信号FSが付設
されてフレーム構成をとる複数個のデータと。
Further, the data area DF includes a plurality of pieces of data having a frame configuration with a frame synchronization signal FS attached thereto.

これらのデータの先頭に付設されたプリアンプル(ビッ
ト同期信号BS)からなる。なお、データ領域OFにお
けるプリアンプルはプリフォーマット領域PFにおける
プリアンプルよりも少ないビット数で足りる。また、フ
レーム同期信号FSは、セクタ同期信号SSと同様の自
己相関の鋭いパターンからなる。
It consists of a preamble (bit synchronization signal BS) attached to the beginning of these data. Note that the preamble in the data area OF needs to have a smaller number of bits than the preamble in the preformat area PF. Further, the frame synchronization signal FS consists of a pattern with sharp autocorrelation similar to the sector synchronization signal SS.

さて、このような記録形式でデータを記録するさい、ま
ずプリフォーマット領域PFのプリアンプルでビット同
期をとったのちセクタ同期信号SSを検出し、その検出
タイミングに基づいて、セクタアドレスSAを読み出す
Now, when recording data in such a recording format, first bit synchronization is achieved with the preamble of the preformat area PF, then the sector synchronization signal SS is detected, and the sector address SA is read out based on the detection timing.

それが所望のセクタをあられす場合は、ギャップGP2
の後にデータ領域DFのプリアンプルを書き込んでから
第1フレームのデータをフレーム同期信号FSに続いて
書き込み、順次各フレームのデータを記録してゆく。
If it rains the desired sector, gap GP2
After that, the preamble of the data area DF is written, and then the data of the first frame is written following the frame synchronization signal FS, and the data of each frame is sequentially recorded.

データを読み出す場合は、上述と同様にしてセクタアド
レスSAを読み出し、それが所望のセクタを示す場合は
、データ領域DFのプリアンプルでビット同期をとり直
した後に、フレーム同期信号FSを検出したタイミング
に基づいてフレーム毎のデータを読み出す。
When reading data, read the sector address SA in the same manner as described above, and if it indicates the desired sector, re-synchronize the bits with the preamble of the data area DF, then at the timing when the frame synchronization signal FS is detected. Read data for each frame based on

このように、予め記録されているプリフォーマット領域
PFを参照して、7″−夕が記録され、また読み出され
る。
In this way, with reference to the pre-format area PF recorded in advance, 7''-1 is recorded and read out.

ところで、光ディスクは上述したように記録密度を非常
に高くすることができる反面、現状ではビット誤り率が
10−5・程度とかなり大きくて、信頼性が低い。
By the way, although optical disks can have extremely high recording densities as described above, they currently have a fairly high bit error rate of about 10<-5>, and are therefore unreliable.

したがって、従来、プリフォーマット領域PFのセクタ
同期信号SSに誤りが発生する確率が高く、このセクタ
同期信号SSを検出できない場合はセクタアドレスSA
およびデータ領域DFを全てアクセスできな(なる、ま
た、光ディスクは一般に再書き込みが不可能なので、そ
のセクタSCは使用不能になるという問題を生じる。
Therefore, conventionally, there is a high probability that an error will occur in the sector synchronization signal SS of the preformat area PF, and if this sector synchronization signal SS cannot be detected, the sector address SA
Also, since optical discs generally cannot be rewritten, the problem arises that the sector SC becomes unusable.

そこで1本発明者らは、セクタ同期をより確実にとれる
ようなデータ記録方式を先に出願した(特願昭59−6
9250号参照)。
Therefore, the present inventors first filed an application for a data recording method that could more reliably achieve sector synchronization (Japanese Patent Application No. 59-6
(See No. 9250).

しかしながら、この先願発明ではプリフォーマット部が
非常に長くなるために、データ記憶領域が小さくなると
いう不都合を生じていた。
However, in this prior invention, the preformat section is extremely long, resulting in a disadvantage that the data storage area becomes small.

[目的] 本発明は、上述した従来技術の欠点を解消するためにな
されたものであり、セクタ同期を確実にとれるとともに
データ記憶領域の減少を抑えたデータ記録方式を提供す
ることを目的としている。
[Objective] The present invention has been made in order to eliminate the above-mentioned drawbacks of the conventional technology, and an object of the present invention is to provide a data recording method that can ensure sector synchronization and suppress the reduction in data storage area. .

[構成] 本発明は、近年の光デイスク装置に適用するPLL技術
の向上に伴ない、ビット同期の引き込み能力が非常に向
上していることを利用しており、プリフォーマット領域
にはビット同期信号を含ませず、かつ、セクタ同期信号
、セクタアドレス信号およびセクタ同期を識別するため
の番号情報を複数個連続して配置することで、ビット同
期引き込みおよびセクタ同期を実現している。
[Configuration] The present invention takes advantage of the fact that the bit synchronization pull-in ability has greatly improved with the improvement of PLL technology applied to optical disk devices in recent years. Bit synchronization pull-in and sector synchronization are realized by not including a sector synchronization signal, a sector address signal, and a plurality of number information for identifying sector synchronization and arranging them consecutively.

以下、添付図面を参照しながら、本発明の実施例を詳細
に説明する。
Embodiments of the present invention will be described in detail below with reference to the accompanying drawings.

第1図は1本発明の一実施例に係るプリフォーマット領
域PFをなすプリアンプルPALを示す、この実施例で
はプリアンプルFAIのみでプリフォーマット領域PF
が形成されており、第6図(b)と同様にギャップGP
Iを介してデータ領域DFが連続する。
FIG. 1 shows a preamble PAL forming a preformat area PF according to an embodiment of the present invention. In this embodiment, only a preamble FAI forms a preformat area PF.
is formed, and the gap GP is similar to FIG. 6(b).
Data area DF is continuous via I.

このプリアンプルFAIは、セクタ同期信号SS、セク
タ同期番号SNn (値はn)およびセクタアドレスS
Aを(n+1)個連続配置して構成されている。
This preamble FAI includes sector synchronization signal SS, sector synchronization number SNn (value is n) and sector address S
It is configured by (n+1) consecutively arranging A's.

このようなプリアンプルPALから構成されるプリフォ
ーマット領域PFは、第2図に示した信号発生装置によ
り、フォーマットに従って発生される。
The preformat area PF composed of such a preamble PAL is generated according to the format by the signal generator shown in FIG.

すなわち、フォーマットコントローラ1はセクタ同期信
号発生部2を作動してセクタ同期信号SSを出力させた
のち、セクタ同期番号発生部3に値がnのセクタ同期番
号SNnを発生させ、さらに、セクタアドレス発生部4
を作動してセクタアドレスSAを発生させる。そして、
セクタ同期信号発生部2、セクタ同期番号発生部3およ
びセクタアドレス発生部4を、セクタ同期番号SNnの
値を1づつ減じながら、0になるまで順次くり返し作動
させてプリアンプルFAIすなわちプリフォーマット領
域PFを完成する。
That is, the format controller 1 operates the sector synchronization signal generation section 2 to output the sector synchronization signal SS, then causes the sector synchronization number generation section 3 to generate a sector synchronization number SNn with a value of n, and then generates a sector address. Part 4
is activated to generate sector address SA. and,
The sector synchronization signal generation section 2, the sector synchronization number generation section 3, and the sector address generation section 4 are operated repeatedly in sequence while decrementing the value of the sector synchronization number SNn by 1 until it becomes 0. complete.

そして、フォーマットコントローラ1は1以上の処理を
光ディスクのトラックTRの全領域にわたって順次各セ
クタに対応した位置に実行する。
Then, the format controller 1 sequentially executes one or more processes over the entire area of the track TR of the optical disc at a position corresponding to each sector.

これらの、セクタ同期信号発生部2.セクタ同期番号発
生部3およびセクタアドレス発生部4の出力する信号は
、オア回路5を介して記録部(図示時)に出力され、こ
れによって光ディスクの原盤(図示時)にプリフォーマ
ット領域PFが形成される。
These sector synchronization signal generators 2. The signals output from the sector synchronization number generation unit 3 and the sector address generation unit 4 are output to the recording unit (as shown) via the OR circuit 5, thereby forming a preformat area PF on the master optical disc (as shown). be done.

そして、この完成した原盤をもとに、プリフォーマット
された光ディスクが公知技術により製造される。
Then, a preformatted optical disc is manufactured using a known technique based on this completed master disc.

なお、フォーマットコントローラ1.セクタ同期信号発
生部2.セクタ同期番号発生部3およびセクタアドレス
発生部4は、全て所定のビットクロックに同期して作動
する。
Note that the format controller 1. Sector synchronization signal generator 2. The sector synchronization number generator 3 and the sector address generator 4 all operate in synchronization with a predetermined bit clock.

次に、プリアンプルFAIを判別して、プリフォーマッ
ト領域のセクタ同期信号SSを検出する装置を第3図に
示す。
Next, FIG. 3 shows an apparatus for determining the preamble FAI and detecting the sector synchronization signal SS of the preformat area.

同図において、光ピツクアップ(図示時)から出力され
た読出信号SRはPLL回路やデータセパレータ回路等
からなるビット同期検出部11に加えられ。
In the figure, a read signal SR output from an optical pickup (as shown) is applied to a bit synchronization detection section 11 comprising a PLL circuit, a data separator circuit, etc.

ビット同期検出部11はプリフォーマット領域PFのプ
リアンプルPAIにおけるセクタ同期信号SS、セクタ
同期番号SNnおよびセクタアドレスSAによりPLL
回路がロックされ、これによって、ビットクロックCP
および読出データRDを分離する。
The bit synchronization detection unit 11 performs PLL using the sector synchronization signal SS, sector synchronization number SNn, and sector address SA in the preamble PAI of the preformat area PF.
The circuit is locked, thereby causing the bit clock CP
and read data RD.

ビットクロックCPはパターン比較計数部12.予測関
数発生部13およびセクタ同期番号判別部14のクロッ
ク入力端に加えられ、読出データRDはパターン比較計
数部12およびセクタ同期番号判別部14のデータ入力
端に加えられる。
The bit clock CP is generated by the pattern comparison and counting section 12. The read data RD is applied to the clock input terminals of the prediction function generation section 13 and the sector synchronization number determination section 14, and the read data RD is applied to the data input terminals of the pattern comparison and counting section 12 and the sector synchronization number determination section 14.

パターン比較計数部12は、連続する所定ビット数の読
出データRDとセクタ同期信号SSをなすパターンを比
較し、一致するビット数を計数してその結果を加算器1
5に加える。また、予測関数発生部13は、セクタ同期
信号SSを検出するための予測関数を所定のタイミング
で発生し、これを加算器15に加える。
The pattern comparison and counting section 12 compares the read data RD of a predetermined number of continuous bits with the pattern forming the sector synchronization signal SS, counts the number of matching bits, and sends the result to the adder 1.
Add to 5. Further, the prediction function generation unit 13 generates a prediction function for detecting the sector synchronization signal SS at a predetermined timing, and adds this to the adder 15.

加算器15は2つの入力値を加算してその結果を比較器
16に与え、比較器16は入力値が所定閾値以上の場合
にセクタ同期検出信号DSを発生し、このセクタ同期検
出信号DSはセクタ同期番号判別部14およびセクタア
ドレス判別部1Bに加えられる。
The adder 15 adds the two input values and provides the result to the comparator 16, and the comparator 16 generates a sector synchronization detection signal DS when the input value is greater than or equal to a predetermined threshold. It is added to the sector synchronization number determination unit 14 and the sector address determination unit 1B.

例えば、セクタ同期信号SSを自己相関が鋭いrQOl
loloJなる7ビツトのパターンとすると、予測関数
はr12321J(第4図参照)と与えられ、ビットず
れ(ビットスリップ)がない場合にセクタ同期信号SS
の7ビツト目が発生するタイミングで予測関数の3ビツ
ト目が発生するように予測関数発生部13の動作タイミ
ングが設定される。また、この場合比較器16に設定さ
れる閾値は、セクタ同期信号SSのビット数に1を加え
た「8」である。
For example, the sector synchronization signal SS is set to rQOl with sharp autocorrelation.
Assuming a 7-bit pattern loloJ, the prediction function is given as r12321J (see Figure 4), and if there is no bit slip, the sector synchronization signal SS
The operation timing of the prediction function generator 13 is set so that the third bit of the prediction function is generated at the timing when the seventh bit of the prediction function is generated. Further, in this case, the threshold value set in the comparator 16 is "8", which is the number of bits of the sector synchronization signal SS plus 1.

したがって、ビットずれかない場合、セクタ同期信号S
Sの最終ビットが入力されたタイミングでパターン比較
計数部12の計数値が7になり、これと同時に予測関数
発生部13の出力が3になって加算器15の出力は10
になるので比較器16よりセクタ同期検出信号O5が出
力される。
Therefore, if there is no bit shift, the sector synchronization signal S
At the timing when the final bit of S is input, the count value of the pattern comparison and counting section 12 becomes 7, and at the same time, the output of the prediction function generation section 13 becomes 3, and the output of the adder 15 becomes 10.
Therefore, the comparator 16 outputs the sector synchronization detection signal O5.

なお、この場合のセクタ同期信号SSおよび予測関数に
よれば、ジッタによるビットスリップ等によりビットエ
ラーが2ビツトまで発生してもセクタ同期を検出できる
According to the sector synchronization signal SS and the prediction function in this case, sector synchronization can be detected even if up to two bit errors occur due to bit slips due to jitter.

セクタ同期番号判別部14は、セクタ同期検出信号DS
が加えられたタイミングに基づき、読出データRDを取
り込んでセクタ同期番号SNn (〜5No)を判別す
るとともに1次のセクタ同期信号SSを予測するための
ビットカウンタ設定値BCおよび判別したセクタ同期番
号SNn (〜SN o )の値NSを予測関数発生部
13に出力する。
The sector synchronization number determination unit 14 uses a sector synchronization detection signal DS
Based on the timing when read data RD is added, the sector synchronization number SNn (~5No) is determined, and the bit counter setting value BC and the determined sector synchronization number SNn are used to predict the primary sector synchronization signal SS. The value NS of (~SN o ) is output to the prediction function generator 13 .

これにより、予測関数発生部13は上述したようなタイ
ミングで予測関数を各ビットずつ発生するとともに、値
NSが0の場合はプリアンプルPALが終了したことを
判別して、プリフォーマット終了信号EPをセクタアド
レス判別部18に出力するとともに、その1セクタに対
する動作を終了する。
As a result, the prediction function generating section 13 generates the prediction function bit by bit at the timing described above, and also determines that the preamble PAL has ended when the value NS is 0, and outputs the preformat end signal EP. The data is output to the sector address determination unit 18, and the operation for that one sector is ended.

一方、セクタアドレス判別部18は、セクタ同期検出信
号DSが発生する毎に読出データRDからセクタアドレ
スSAを抽出し、プリフォーマット終了信号EPが加え
られた直後にセクタアドレスSAを抽出した時点で、最
も数の多いセクタアドレスSAが図示しない読出制御部
から加えられる読出セクタアドレスAsと一致するか否
かを判別し、一致する場合はセクタアドレス検出信号D
Aを読出制御部に出力する。
On the other hand, the sector address determination unit 18 extracts the sector address SA from the read data RD every time the sector synchronization detection signal DS is generated, and when the sector address SA is extracted immediately after the preformat end signal EP is applied, It is determined whether the sector address SA with the largest number matches the read sector address As added from a read control unit (not shown), and if they match, the sector address detection signal D is sent.
A is output to the read control section.

また、セクタアドレス判別部18によるセクタアドレス
検出は、あらかじめセクタアドレスSAに付設したCR
C(Cyclic Redundancy Check
)符号を参照してエラーチェックする等他の周知な方法
を用いてもよい。
Furthermore, sector address detection by the sector address discriminator 18 is performed using a CR attached to the sector address SA in advance.
C (Cyclic Redundancy Check
) Other well-known methods may be used, such as checking for errors by referring to the code.

ところで、上述した実施例ではセクタ同期信号SSがビ
ット変化の少ないビット列等の場合にビット同期の引き
込み時間が長くなることがあるが。
By the way, in the above-described embodiment, when the sector synchronization signal SS is a bit string with few bit changes, the bit synchronization pull-in time may become long.

かかる場合には、第4図に示したようにプリアンプルP
ALの先頭部にビット同期信号BSを若干付加したプリ
アンプルPA2を用いればよい。
In such a case, the preamble P as shown in FIG.
It is sufficient to use a preamble PA2 in which a bit synchronization signal BS is slightly added to the beginning of AL.

なお、プリアンプルPAL、PA2における信号の順序
は、セクタ同期信号とセクタアドレスの位置を逆転させ
た順序であってもよい。
Note that the order of the signals in the preambles PAL and PA2 may be such that the positions of the sector synchronization signal and the sector address are reversed.

[効果] 以上説明したように、本発明によれば、プリフォーマッ
ト領域にセクタ同期信号、セクタアドレスおよびセクタ
同期番号を複数個配置しているので、セクタ同期検出お
よびセクタアドレス検出の信頼性を格段に向上でき、さ
らに、プリフォーマット領域を比較的短かく形成できる
ので、データ記憶領域の減少を抑制できるという利点を
得る。
[Effects] As explained above, according to the present invention, since a plurality of sector synchronization signals, sector addresses, and sector synchronization numbers are arranged in the preformat area, the reliability of sector synchronization detection and sector address detection is significantly improved. Furthermore, since the preformat area can be formed relatively short, there is an advantage that reduction in data storage area can be suppressed.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例に係るプリアンプルを示した
信号配置図、第2図は信号発生装置の一例を示したブロ
ック図、第3図は第1図に示したプリアンプルを検出す
る装置の一例を示したブロック図、第4図は予測関数の
一例を示したグラフ図。 第5図は本発明の他の実施例に係るプリアンプルを示し
た信号配置図、第6図(a)は記録トラックにおけるデ
ータの記録形式を示した信号配置図、同図(b)は1セ
クタ当りのデータ記録形式を示した信号配置図である。 1・・・ フォーマットコントローラ、2・・・セクタ
同期信号発生部、3・・・セクタ同期番号発生部。 4・・・セクタアドレス発生部、5・・・オア回路、1
1・・・ビット同期検出部、12・・・パターン比較計
数部、13・・・予測関数発生部、14・・・セクタ同
期番号判別部、15・・・加算器、16・・・比較器、
18・・・セクタアドレス判別部。
Fig. 1 is a signal arrangement diagram showing a preamble according to an embodiment of the present invention, Fig. 2 is a block diagram showing an example of a signal generating device, and Fig. 3 detects the preamble shown in Fig. 1. FIG. 4 is a block diagram showing an example of a device that performs prediction, and FIG. 4 is a graph diagram showing an example of a prediction function. FIG. 5 is a signal arrangement diagram showing a preamble according to another embodiment of the present invention, FIG. 6(a) is a signal arrangement diagram showing a data recording format in a recording track, and FIG. FIG. 3 is a signal arrangement diagram showing a data recording format per sector. 1... Format controller, 2... Sector synchronization signal generation section, 3... Sector synchronization number generation section. 4... Sector address generation section, 5... OR circuit, 1
DESCRIPTION OF SYMBOLS 1...Bit synchronization detection unit, 12...Pattern comparison and counting unit, 13...Prediction function generation unit, 14...Sector synchronization number determination unit, 15...Adder, 16...Comparator ,
18... Sector address discrimination unit.

Claims (1)

【特許請求の範囲】[Claims] セクタを検出および識別するためのプリフォーマット部
を、複数の情報フレームからなるデータ領域の前に設定
したセクタ構成のデータ記録方式において、セクタのは
じまりを検出するためのセクタ同期信号と、セクタを識
別するためのセクタアドレス信号と、上記セクタ同期信
号およびセクタアドレス信号を識別するための番号情報
を順次複数個連続して上記プリフォーマット部を形成し
たことを特徴とするデータ記録方式。
In a data recording system with a sector configuration in which a preformat section for detecting and identifying sectors is set before a data area consisting of multiple information frames, a sector synchronization signal for detecting the beginning of a sector and identifying a sector are used. A data recording method characterized in that the preformat section is formed by sequentially forming a plurality of consecutive sector address signals for identifying the sector synchronization signal and the sector address signal.
JP25652284A 1984-12-06 1984-12-06 Data recording system Pending JPS61134969A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP25652284A JPS61134969A (en) 1984-12-06 1984-12-06 Data recording system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP25652284A JPS61134969A (en) 1984-12-06 1984-12-06 Data recording system

Publications (1)

Publication Number Publication Date
JPS61134969A true JPS61134969A (en) 1986-06-23

Family

ID=17293792

Family Applications (1)

Application Number Title Priority Date Filing Date
JP25652284A Pending JPS61134969A (en) 1984-12-06 1984-12-06 Data recording system

Country Status (1)

Country Link
JP (1) JPS61134969A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6419561A (en) * 1987-07-15 1989-01-23 Matsushita Electric Ind Co Ltd Optical disk
JPH01243239A (en) * 1988-03-24 1989-09-27 Matsushita Electric Ind Co Ltd Optical disk
US5589995A (en) * 1988-11-02 1996-12-31 Hitachi, Ltd. Header information of information signal recording and reproducing method and apparatus therefor

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6419561A (en) * 1987-07-15 1989-01-23 Matsushita Electric Ind Co Ltd Optical disk
JPH01243239A (en) * 1988-03-24 1989-09-27 Matsushita Electric Ind Co Ltd Optical disk
US5589995A (en) * 1988-11-02 1996-12-31 Hitachi, Ltd. Header information of information signal recording and reproducing method and apparatus therefor
US5956193A (en) * 1988-11-02 1999-09-21 Hitachi, Ltd. Information signal recording and playback method and apparatus therefor

Similar Documents

Publication Publication Date Title
JPH0210574A (en) Demodulating circuit
JPS62164276A (en) Information recording and reproducing device
JPS61253674A (en) Information recording medium and its reproducing method
JPS61134969A (en) Data recording system
JP2517107B2 (en) Optical information recording / reproducing device
JPH0580070B2 (en)
JP3463163B2 (en) Physical ID detection and restoration device
JP2522832B2 (en) Demodulation circuit
JPS61144776A (en) Data recording system
JP2621149B2 (en) Information recording / reproducing device
JP3487582B2 (en) Optical disk and optical disk device
JPS61296575A (en) Data recording and reproducing system
JPS61142572A (en) Data recording system
JP3277513B2 (en) Optical information recording / reproducing method
JPS60217562A (en) Data recording system
JPS61216171A (en) Data recording system
JPS61296576A (en) Data recording and reproducing system
JPS60217563A (en) Data recording system
JPS61292275A (en) Data recording and reproducing system
JPS61292276A (en) Detecting device for frame synchronization
KR900009183B1 (en) Optical information-reproducing apparatus
KR970050836A (en) Sync signal detection method of disc player
JPH0346166A (en) Demodulation circuit
JPS60217564A (en) Data recording system
JPS60164834A (en) Detection for unused area of optical disc