JPS59184A - 分割制御方式 - Google Patents

分割制御方式

Info

Publication number
JPS59184A
JPS59184A JP57108431A JP10843182A JPS59184A JP S59184 A JPS59184 A JP S59184A JP 57108431 A JP57108431 A JP 57108431A JP 10843182 A JP10843182 A JP 10843182A JP S59184 A JPS59184 A JP S59184A
Authority
JP
Japan
Prior art keywords
memory
address
character
display
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57108431A
Other languages
English (en)
Inventor
京田 正
村田 文也
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP57108431A priority Critical patent/JPS59184A/ja
Publication of JPS59184A publication Critical patent/JPS59184A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 発明の対象 本発明は分割制御方式に係り、特に表示画面を複数に分
割し、この分割された画面に文字等を表示する文字表示
装置における分割制御方式%式% 文字表示装置の1として、ラスタースキャン形のCRT
表示装置がよく用いられている。この(1”)(、Tに
ドツト状の文字、記号等を表示する場合0丁もTの表示
両面対応にリフレッシ−メモリを持つ。このリフレッシ
−メモリには文字等の表示データが格納され、表示画面
上のラスタスキャンに同期してリフレッシュメモリより
この表示データが逐次読み出される。そしてこの表示デ
−夕をもとにして文字発生器より文字パターンが出力さ
れ、この文字パターンは走査線に乗せて表示画面に表示
される。
所で、メモリーヒの連続しない複数のブコyりより構成
きれるデータを一つのCR7画面上に連続し7て分割画
面として表示するためには連続しないメモリ上の各ブロ
ックを連続したアドレスに組変え編集し、これを表示用
メモリどして表示をする必要がある。然るに、分割画面
の一部を変更する場合、或いは表示のための制御情報に
変更が生じた場合には表7J−画面全体をW換える必要
がある。
発明の目的 本発明の目的は、ハードウェアのf??′i素化を図り
、表示画面又は印字画1■iを複数に分割することが比
較的容易に行なえる分割制用1方式を提供することにあ
る。
本発明の池の目的は、分割画面の数或いは分割画面の大
きさを任意に設定することができる分割制御方式を提供
することにある。
本発明は、出力され得る多数の文字、記号等のコード(
pt下総称して文字コードという)を格納する第1のメ
モリと、該メモリから出力されだ文字コードに対応し7
て文字パターンを格納する文字発生器と、該文字発生器
から送出される1°ツトパターンをある出力画面に可視
的に出力する表示制御部を有する情報出力装置において
実現される、叩ち、複数に分割された出力画面の夫々の
分割両面のフォーマットを規定するパラメータ情報例え
ば分割画面の始点及び終点を示すアドレスを格納する第
2のメモリと、該第2のメモリから出力されるある分割
両面における始点アドレス及び終点アドレスで示される
範囲内のアドレスを作成し、前記第1のメモリをアクセ
スする制御手段を有する。而して第1のメモリから出力
された文字コードに対応して前記文字発生器から文字パ
ターンが出力される。
分割すべき出力画面の数或いは分割領域を変更するため
には、@2のメモリ内の前記パラメータ情報が舛き替え
られる。これは、出力画面上の可視出力に直接関係しな
い期間例えばCRTにおけるラスクーの垂直帰線期間を
利用して上記パラメータ情報を新たなものに書替えるこ
とにより行なわれる。ここで、この情報出力装置が端末
制御装置等の上位装置に接続されている場合に1、上記
パラメータ情報Cよ−H位装置から転送される。
発明の実施例 以下、図面を参照して本分、明の一実施例について説明
する。
第1図r[、本発明の一実施例による(”R,T文字表
示装蔭゛のブロック図でf)る。この図においてキャラ
クタメモリ1は、例乏げI!AMで構成され(: R,
’l’に長示されl尋る。λ数の文字づ一部を格納する
。又字コート’ r:l:少ン)くとも表示画面子に表
示づれる容酵分以トの数だi・tの格納されることが必
脅どさハる。これらの文字コード1代端末制御装置(図
示(七ず)より転送さtし、とのキャラクタメモリ1に
格納される。端末制御装置(TCIJ )においては、
このキャラクタメモリ1に格納される1画面分の文字コ
ードの編集が行なわれ、TCEよりこれら文字コード群
が転送され、キャラクタメモリ1に格納される。
パラメータメモリ2け、本実施例に特徴的なメモリであ
る。例えば第2図(qに示す様に分割された表示画面I
、l、■にデータA、B、Cが表示されるものとすると
、それら分割画面I璽、璽の始点アドレスA+ (XA
 I 、YA丁)、f3+(Xn丁YBI)、C+(X
a+、Ya+)終点アトV スAt(XAy。
’(At )、B2(XB)、YBズ)、Cy(Xo2
、yaz)、及び分割画面毎の制御情報(例えば公知の
性格定義情報)A、B、Cが第2図(a)に示す様に格
納される。これらのパラメータ情報は、分割画面の数及
び分割の状況によってTCEにおいて制御決定されるも
ので、TCEより転送されて、パラメータメモリ2に格
納される。
パラメータメモリ2ヘパラメータ情報を書込み又は読出
すときに、そのアドレスはアドレスカウンタ5によって
指定される。即ち、後述するパラメータメモリ制御部1
2及び/−ケンス!制御部15からのアドレスはアト°
レス切替器15でいずれかのアドレスが選択され、その
アト°レス75エアドレスカウンタ5にセットされ、以
後逐次カウント値が更新される。ここで、ノくラメータ
メモリ制御部12からのアドレスが選択される場合とし
ては、’I” CEからめノくラメータ情報を/くラメ
ータメモリ2に書き込む場合であり、シーケンス制御部
15からのブトレスが選択される場合としては、パラメ
ータメモリ2からノシラメータ1青報をrrfeみ出す
場合である。
キャラクタメモリアドレスカウンタ4は、キャラクタメ
モリ1に文字コードを書き込み及び読み出すために、キ
ャラクタメモリ1上のアドレスを指定する。
表示アドレスラッチ5けノくラメータメモリ2の始点ア
ドレスA1、B+、C+及び終点アドレスAJ132、
C,をラッチする。これは後述する表示アドレスカウン
タ?との比較を行うためである。表示形態ラッチ6は表
示の性格制御を行なうための制御情報をラッチものであ
り、・くラメータメモリ2から読み出された制御情報A
、13、C等をラッチする。文字発生器8は多数の文字
ノくターンを記憶するメモリであり、キャラクタメモリ
1から読み出された文字コードをアドレスとして人力し
、それに対応したドツLノくターンが出力される。
表示アドレスカウンタ9はCRT表示画面」二の表示位
置を示すアドレスカウンタで、O番地からX番地の値を
取る。尚、このアトレースカウンタ9の値はタイミング
信号′J゛0によって同期され更新される。
シフトレジスタiou、文字発生器8から出力される文
字パターンを一時セットすると共に、1ビツトずつシフ
トしてCRTに送り出す。
演算器11はパラメータメモリ2から読み出された分割
領域を示すアドレス例えばAI 、Atと表示アドレス
カウンタ9内の値との間−C論理演算を行なう。
パラメータメモリ制御部12は、i’ CEから転送さ
れるパラメータ情報をノくラメータメモリ2に格納すべ
くこのメモリ2上のアドレス指定すべ(’l’cl(か
ら転、y:される二1マントを元にしてアドレスを生成
するっ /−ケンス制御部1ろはパラメータメモリ2より読み出
される分列画面の始点、終点アドレス例えばAI、AI
が表示アドレスカウンタ9内であるか否かをili’l
仰さするノζめに演算器11を動作させる。この荷重の
結果、次のパラメータ情報を読み出す必要が生じた場合
はパラメータメモリアドレスカウンタ60股足を、逆に
ノくラメータを読み出す竹葉がない場合は表示アドレス
カウンタ9とパラメータメモリ2のキYラクタ表示開始
ポインタとの演(至)、を行なわせキャラクタメモリア
ト1/スカウンタ4等の設定を行なう。
またパラメータメモリ2から読み出された表示形態情報
をシーケンス制御部卸部1δに入力し、キャラクタ群の
制御(プリンク、リバース、色指定等)又はフィール学
位の制御を、“解析し表示制御部14を動作きせる。
表示制御部14はシーケンス制御部15を介して転送さ
れる制御情報に基いて、1h力される文字巣位に例えば
、プリンク、カラー、リノ(−ス等の制御を行なう。
次に、この様に構成きれた文字表示装置の動作について
説明する。
今、第2図(b)に示す様に、キャラクタメモリ1には
キャラクタ群A、)3.Cが匝意のアドレス、例えばキ
ャラクタ群Aはアドレスnより、同じくBけアドレスn
+hより、Cはアドレスn+mより書込まれていると同
時に、このキャラクタ群A、B、Cの表示形態を決める
パラメータ情報はHの如くパラメータメモリ2に格納さ
れているものとするっ パラメータメモリ2は第2[&!(a)に示す様に、■
CRTの表示位置を示J−始点アドレス(A1/に3+
 /C+ )と終点アドレス(八27’B2/C2)全
、■表示すべきキャラクタ群人、13、Cの先頭アドレ
ス、■キャラクタ群の表示形態を制御する性格定義情報
例えば高輝度/プリンク/ 17 、:−ス等の制御情
報が格納される。
このパラメータメモリ2からはパラメータメモリアドレ
スカウンタ3で示される番地n内のパラメータ情報が出
力される。
上記n番地には表示アドレス範囲を示すアドレスAI、
AJが格納されている。この表示アドレス範囲を示すア
ドレスAI、A2は表示アドレスラッチ5に一時格納さ
れ、演算器11に入力される。同時に表示アドレスカウ
ンタ9の内容が演算器11に入力される。この表示アド
レスカウンタ9はCRTの表示アドレスを示し、ある時
間1時間毎にn、nil、n+2−−−− n+n l
lnのリングカウンタ値を取る。
演算器11においては、表示アドレス範囲のアドレスA
I 、Ajと、表示アドレスカウンタn番地との間で論
理演算が行なわれる。シーケンス制御部15においては
、表示アドレスカウンタ9の値nが、表示アドレスAI
からA2の範囲に存在するか否かがチェックされる。そ
の結果、表示アドレスカウンタ9の番地がAIからA2
の範囲に存在すれば、パラメータメモリアドレスカラ/
り3をプラス“1′ してnil  番地の表示キャラ
クタ先頭アドレスをキャラクタメモリアドレスカウンタ
4に格納すると同時にパラメータメモリアドレスカウン
タ5をプラス°”1” l、てn+2番地の表示制御情
報を表示形態ラッチ6に格納しておく。キャラクタメモ
リアドレスカウンタ4ば、キャラクタメモリ1より文字
コードを読み出す。この文字コードは順次、文字発生器
8に入力され、ここから、表示すべき文字パターンが出
力されパラシイ変換10に入力される。この時、表示形
ラッチ6内容が7−ケンス制御部13で解析され、表示
制御部14より文字コードの性格定義制御情報に応じた
指令がCRTに出力される。
次に、表示アドレスカウンタ9がある時間′r時間後に
、n+1番地となった時、そのカウンタ9の内容が表示
アドレスラッチ5の内容即ちA1からA2の範囲に存在
するか否かが演算器11とシーケンス制御部15とで検
索される。このカウンタ9の内容n+1番地がAIから
A2のアドレス範囲に存在する場合には、以前の状態を
保持しキャラクタアドレスカウンタ4が7−ケンス制御
部14にてプラス“1″されキャラクタ群を読み出す。
以後文字発生器8を経てシフトレジスタ10に入力され
る。
一方、表示アドレスカウンタ9の内容n+1番地がAI
からA2のアドレス範囲に存在しない場合には、パラメ
ータアドレスカウンタ5をプラス“n“して、表示アド
レスカウンタ9が表示アドレス(31、B2又はし1、
C7の範囲に含まれているか否かの検索を演算器11と
シーケンス制御部13とで行なう。この結果表示−アド
レス範囲が−iLだ所でキャラクタメモリ1より文字コ
ードが睨み出され、文字発生器8より文字パターンが出
力される。以下、前述の動作と同様である。
以上、本発明の一実施例について説明しだが本発明の変
形例に上れば、シー ケンス制御部を1(・OM (リ
ードオンリイメモリ)で構成し、制御用パンツアメモリ
部をR,AM (ランダムアクセスメモリ)等で構成す
るととにより、ハードウェアの簡素化が図れ、また自由
度の大きい表示制御が可能である。
まだ、制御用バッフ了メモリの内容を惧イえるととによ
り、自由な画面フォーマツティングが可能となり、複数
の画面分割表示を多目的に使用することができる、 発明の効果 本発明によれば、表示画面等を複数に分割量ることがハ
ードウェア簡単にして容易に行なえる。まだ、分割可面
数及び大きさ任意に設定することができる。
【図面の簡単な説明】
第1図は、本発明の一実施例による文字表示装置のブロ
ック図、第2図は、キャラクタメモリとパラメータメモ
リの7オーマツト及び表示画面の分割形態を示す図。 トキャラクタメリ 2・・・パラメータメモリ 81文字発生器   1490表示制御部才20 (C)表1h面 一!”、9Q−

Claims (2)

    【特許請求の範囲】
  1. (1)  出力されるべき文字、記号等のコードを格納
    する第1のメモリと、該第4のメモリから11Fi次出
    力されるコードに対応してドツトパターンを出力する文
    字発生器を有し、該文字発生器から出力されるドツトパ
    ターンをある出力画面に町祈的に出力する情報出力装置
    において、出力画面を複数に分割すべく、夫々の分割画
    面の始点及び終点を示すアドレスを含むパラメータ情報
    格納する第2のメモリと、ドツトパターンが明、に出力
    されている出力画面上のアドレスを示すアドレス指示手
    段と、該第2のメモリから出力される始点及び終点アド
    レスと該アドレス指示手段から送られるアドレスをもと
    に分割画面対応に前記第1のメモリから文字コードを出
    力すべく、第1のメモリをアクセスするアドレスを制御
    する制御手段を有することを特徴とする分割制御方式。
  2. (2)該情報出力装置にld、制御装置が接続され、該
    制御装置より前記第1のメモリに格納される文字コード
    、及び前記第2のメモリに格納、されるパラメータ情報
    が転送されることを特徴とする第1項記載の分割制御方
    式。
JP57108431A 1982-06-25 1982-06-25 分割制御方式 Pending JPS59184A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57108431A JPS59184A (ja) 1982-06-25 1982-06-25 分割制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57108431A JPS59184A (ja) 1982-06-25 1982-06-25 分割制御方式

Publications (1)

Publication Number Publication Date
JPS59184A true JPS59184A (ja) 1984-01-05

Family

ID=14484595

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57108431A Pending JPS59184A (ja) 1982-06-25 1982-06-25 分割制御方式

Country Status (1)

Country Link
JP (1) JPS59184A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60257489A (ja) * 1984-06-01 1985-12-19 株式会社ピーエフユー 表示制御装置
JPS61249086A (ja) * 1985-04-26 1986-11-06 インタ−ナショナル ビジネス マシ−ンズ コ−ポレ−ション 隣接表示区域の画像表示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60257489A (ja) * 1984-06-01 1985-12-19 株式会社ピーエフユー 表示制御装置
JPS61249086A (ja) * 1985-04-26 1986-11-06 インタ−ナショナル ビジネス マシ−ンズ コ−ポレ−ション 隣接表示区域の画像表示装置
JPH052154B2 (ja) * 1985-04-26 1993-01-11 Intaanashonaru Bijinesu Mashiinzu Corp

Similar Documents

Publication Publication Date Title
US4258361A (en) Display system having modified screen format or layout
JPS62269989A (ja) 表示制御装置
JPS6049391A (ja) ラスタ走査表示システム
JPS59184A (ja) 分割制御方式
JPS60158482A (ja) Crt表示装置の制御方式
JPS649635B2 (ja)
JPS628192A (ja) カ−ソル制御回路
JPS648335B2 (ja)
JPS5946681A (ja) ユ−ザ定義ramへのパタ−ン書込装置
JPS6364798B2 (ja)
JPH071425B2 (ja) ラスタ走査表示システム
JP2642350B2 (ja) 表示制御装置
JPH08123400A (ja) 表示制御装置および表示情報格納方式および表示装置
JPS63113598A (ja) 文字デ−タの拡大表示方式
JPS6067986A (ja) 表示装置への表示デ−タ書き込み方法
JPS61179489A (ja) デイスプレイ装置
JPS58107583A (ja) 表示装置
JPH03288194A (ja) カーソル記憶制御回路
JPH08115072A (ja) ドット表示装置
JPS59116688A (ja) 画像表示装置
JPH09198027A (ja) キャラクタディスプレイ装置
JPS59148091A (ja) 文字図形表示装置
JPH07219516A (ja) 描画装置及びその描画方法
JPS61278889A (ja) 表示制御回路
JPH02154296A (ja) 映像情報スクロール方式