JPS58107583A - 表示装置 - Google Patents

表示装置

Info

Publication number
JPS58107583A
JPS58107583A JP20612081A JP20612081A JPS58107583A JP S58107583 A JPS58107583 A JP S58107583A JP 20612081 A JP20612081 A JP 20612081A JP 20612081 A JP20612081 A JP 20612081A JP S58107583 A JPS58107583 A JP S58107583A
Authority
JP
Japan
Prior art keywords
display
code
screen
characters
area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP20612081A
Other languages
English (en)
Other versions
JPH0120750B2 (ja
Inventor
真 斉藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP20612081A priority Critical patent/JPS58107583A/ja
Publication of JPS58107583A publication Critical patent/JPS58107583A/ja
Publication of JPH0120750B2 publication Critical patent/JPH0120750B2/ja
Granted legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (技術分野) 本発明は、表示装置における表示画面の表示属性制御に
関するものである。
(背景技術) 従来の表示装置を第1図に示す、第1図における動作に
ついて簡単に説明する。まず表示すべき文字・記号等の
コード、および文字Φ記号等にフィールド単位で表示属
性を与えるFA(フィールド アトリビュート)コード
を表示容酸分記憶する画面メモリ1に同期回路4からの
アドレス指定により、順次表示文字Φ記号等およびFA
コードが読出される。ケおFAコードはFAコードとF
Aコードの間のフィールドに表示属性を与えるもので第
2図に示すように、b8=、oのとき文字・記号等のコ
ード、b8=1のときFAコードとし、bo−b、の各
ビットは〆転、ブリンク、非表示、高輝度、罫線等の表
示属性を定義することが出来る。さて画面メモリから読
出されたコードはパターンメモリ2aとビデオ発生部2
bとからなるパターン発生器2に出力しコードに従った
ビデオデータに変換する。このビデオデータに対し、F
Aコードの指定により表示属性を制御するビデオ制御部
3aと同期回路より出力される表示領域信号をゲートす
るアンド回路3bよりなる表示属性制御回路3により反
転、ブリンク、非表示、高輝度、罫線等の表示属性を付
加し1表示部5にて表示を行う、上記方式において画面
メモリlが第3図に示すように、画面の初めから画面束
までに対応した表示コードが画面メモリの若い番地から
連続に表示容量分配列されている。即ち表示文字数を横
N字、縦M行とした場合、画面メモリには横N字、縦M
行分保有している時に第4図(a)の画面表示を一行繰
上げ表示を行うと、wS4図(b)の画面表示となり第
4図(a)で示すFA。
が画面メモリ内に存在しない為に第3図(b)の画面表
示中のC,D、Hの文字に表示属性が付加されず装置固
有の初期値で表示されることとなる。
このようにFAコード〜FAコード間で指定される表示
属性を複数行にわたって指定した場合1行繰上げ又は行
繰下げを行うと、画面メモリ間にFAコードが存在しな
くなり表示属性が付加されなくなる欠点があった。
(発明の課題) 本発明の目的はこれらの欠点を除去するために行繰下げ
、行繰下げ時にもFAの指定が各行番先頭文字位置に有
効となる表示装置を提供することにあり、その特徴は、
スクリーン(5)に表示する文字拳記号コードおよび該
コードにフィールド単位で表示属性を与えるFAコード
を記憶する画面メモリ(1)と、該メモリ(’1)から
順次読出されるコードをパターンデータに変換するパタ
ーン発生器(2)と、該パターン発生器(2)から得ら
れるパターンデータを前記FAコードによって修飾して
前記スクリーン(5)に表示させる表示属性制御回路(
3)とを有する表示装置において、前記画面メモリ(1
)は1表示される各行の行頭文字以降に表示属性を付加
するためのFAコードを記憶する領域を各行毎に1字分
もち、該領域の文字に従って、パターンデータが修飾さ
れると共に、該領域の文字自身はスクリーン(5)に表
示させない為の表示属性制御回路(6)が具備されるご
とき表示装置にある。
(発明の構成及び作用) 第5図は本発明に関する表示属性制御の原理図であり、
表示画面と画面メモリの対応関係により表示文字数を横
N字、縦M行とすると、画面メモリは横N千1字、縦M
行分持ち各行にまたがる0/1.0/2.0/3・・・
O/MにFAコードを記憶し本領域を非表示とする。こ
の場合、第4図に対応させた表示画面を第6図に示すと
、第6図(a>の表示画面となる0本画面を1行繰上げ
表示した場合は第6図(b)の表示画面となり第4図(
b)のようにc 、 D 、 Em文字に表示属性が付
加されない欠点が除去できる。即ち行頭文字以降に必ず
表示属性を与えることが出来る。さて第7図は本発明に
係る表示装置の一実施例を示すブロック図である。
なお符号1〜5に使用した構成要素には同じ符号を用い
る。第7図において6は表示領域を制御する為の表示領
域制御部である。
次にL記構酸による表示装置表示動作について説明する
。まず同期回路4からのアドレス指定により画面メモリ
1から順次読出されるコードはパターン発生器2を介し
てビデオデータに変換され表示属性制罐回路3によりビ
デオデータに対して表示属性が付加される。第5図で示
される画面メモリ1の0/1.0/2.0/3・・・O
/Hに記憶されるFAコードが読出され、表示属性制御
回路3内のFAコードによって指定された表示属性がビ
デオ制御部4aにより付加され、本FAコードの1文字
表示時間は表示領域制御回路6によって作られた表示領
域制御信号の出力をアンド回路4bでゲートし非表示と
し、表示領域内にある各!テ頭文字以降に必ず表示属性
を与えるようにし、横N字、縦M行の表示を可能にした
ものである。なお表示領域制御回路6は第8図で示すブ
ロック図で動作する。フリップフロップlは同期回路よ
り出力されるものでアンド回路2は1文字表示時間分遅
延させた信号と同期回路より出力される表示領域制御信
号をゲートし画面メモリの071,0/2.0/3・・
・0−/Nに記憶されているFAコード領域を表示領域
制御信号から除き、アンド回路3bに出力するものであ
る。
以上説明したように本発明に係る表示装置によれば画面
メモリに各行頭文字以降に表示属性を付加するFAコー
ドを記憶する領域を各表示行頭文字コードの直前に置き
、本領域の内容を非表示とすることにより、各行頭文字
以降に表示属性を付加することができ、表示画面を上下
に2分割し各々について行繰上げ行繰下げ表示を行なっ
ても表示属性が必ず付加できる。なおハードウェアとし
ては通常表示画面は横80字、縦25行で合計2000
文字であり、画面メモリは2000文字分と各行の行頭
文字表示属性用として25文字分必要で2025文字分
となるが、画面メモリはメモリチップの制限により20
48文字分持っているのが普通であるので、通常、画面
メモリの増加なしで各行の行頭文字表示属性用FAコー
ド領域を非表示とする表示領域制御回路のみを第1図に
追プロするのみで実現できる。
(発明の効果) 本発明は表示属性を示すFAコードを表示上の各行の先
頭番地に割当てるとともにこれを非表示としたので、表
示画面を1行繰上げまたは繰下げても表示属性を保持す
ることができる。
【図面の簡単な説明】
第1図は従来の表示装置を示すブロック図、第2図は第
1図における画面メモリの文字・記号等、と表示属性と
の関係を示す説期図、第3図は第1図における画面メモ
リと表示画面との関係を示す説明図、第4図(a)及び
(b)は第1図における表示画面の1行繰上げを示す説
明図、第5図は本発明の一実施例を示す画面メモリと表
示画面との関係を示す原理図、第6図(a)及び(b)
は第5図における表示画面の1行繰上げを示す説明図、
第7図は本発明の一実施例を示すブロック図、第8図は
第7図における表示領域制御部を示すブロック図である
。 1;画葡メモリ、    2;パターン発生器、3;表
示属性制御回路、4;同期回路、5;スクリーン、  
  6;表示領域制御回路。 特許出願人   沖電気工業株式会社

Claims (1)

    【特許請求の範囲】
  1. よび該コードにフィールド単位で表示属性を与えるFA
    コード゛を記憶する画面メモリ(1)と、該メモリ(1
    )から−次読出されるコードをパターンデータ&!変換
    するパターン発生器(2)と、該パターン発生器(2)
    か、ら得られ、るパタ−ンデータを前記FAコードによ
    って修飾して前記スクリーン(5)に表示させる表示属
    性制御回路(3)とを有する表示装置において、前記画
    面メモリ(1)は、表るため゛のFAコード“を記憶す
    る領域を各行毎に1字分もち、該、領域、の文字に従っ
    て、パターンデータが修飾されると共に、該領域の文字
    自身はスクリーン(5)に表示させない為の表示領域制
    御回路(6)が具備されることを□特徴とすゑ表示装置
JP20612081A 1981-12-22 1981-12-22 表示装置 Granted JPS58107583A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20612081A JPS58107583A (ja) 1981-12-22 1981-12-22 表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20612081A JPS58107583A (ja) 1981-12-22 1981-12-22 表示装置

Publications (2)

Publication Number Publication Date
JPS58107583A true JPS58107583A (ja) 1983-06-27
JPH0120750B2 JPH0120750B2 (ja) 1989-04-18

Family

ID=16518120

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20612081A Granted JPS58107583A (ja) 1981-12-22 1981-12-22 表示装置

Country Status (1)

Country Link
JP (1) JPS58107583A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0660947U (ja) * 1993-02-08 1994-08-23 横河電機株式会社 単眼反射形光電スイッチ

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5382136A (en) * 1976-12-27 1978-07-20 Nec Corp Crt display unit
JPS5465431A (en) * 1977-11-04 1979-05-26 Hitachi Ltd Screen control system for display unit

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5382136A (en) * 1976-12-27 1978-07-20 Nec Corp Crt display unit
JPS5465431A (en) * 1977-11-04 1979-05-26 Hitachi Ltd Screen control system for display unit

Also Published As

Publication number Publication date
JPH0120750B2 (ja) 1989-04-18

Similar Documents

Publication Publication Date Title
US4101879A (en) Cursor movement control device for screen-segmented display apparatuses
US4742344A (en) Digital display system with refresh memory for storing character and field attribute data
JP2797435B2 (ja) 表示コントローラ
JPS58107583A (ja) 表示装置
JPS58159578A (ja) 表示装置
JPS6073674A (ja) デ−タ表示装置
JPS649635B2 (ja)
JPS628192A (ja) カ−ソル制御回路
JPH02310592A (ja) 画面スクロール制御方式
JPS60144789A (ja) 文字図形表示制御装置
JPS5835592A (ja) 表示画面分割装置
JP2846357B2 (ja) フォントメモリ装置
JPS60121496A (ja) 表示制御方式
JP2642350B2 (ja) 表示制御装置
JPS6011887A (ja) 文字パタン読出方法
JPS58129473A (ja) メモリ制御方式
JPS5949609B2 (ja) 校正位置指示方式
JPS5882295A (ja) 表示装置
JPS59184A (ja) 分割制御方式
JPS6011891A (ja) 表示装置制御方式
JPS607476A (ja) 画面スクロ−ル方式
JPS59105683A (ja) 表示制御装置
JPS62145280A (ja) ビツトマツプデイスプレイにおける表示修飾制御方式
JPS60237489A (ja) 文字表示方式
JPS6115185A (ja) 表示修飾制御装置